CN112825513B - 多路数据的传输方法、装置、设备和存储介质 - Google Patents

多路数据的传输方法、装置、设备和存储介质 Download PDF

Info

Publication number
CN112825513B
CN112825513B CN201911150410.3A CN201911150410A CN112825513B CN 112825513 B CN112825513 B CN 112825513B CN 201911150410 A CN201911150410 A CN 201911150410A CN 112825513 B CN112825513 B CN 112825513B
Authority
CN
China
Prior art keywords
data
frame header
path
alignment
reference frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911150410.3A
Other languages
English (en)
Other versions
CN112825513A (zh
Inventor
张晨
鲁宜彬
赵鑫
李晗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanechips Technology Co Ltd
Original Assignee
Sanechips Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanechips Technology Co Ltd filed Critical Sanechips Technology Co Ltd
Priority to CN201911150410.3A priority Critical patent/CN112825513B/zh
Priority to PCT/CN2020/123717 priority patent/WO2021098449A1/zh
Publication of CN112825513A publication Critical patent/CN112825513A/zh
Application granted granted Critical
Publication of CN112825513B publication Critical patent/CN112825513B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/41Flow control; Congestion control by acting on aggregated flows or links
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0083Formatting with frames or packets; Protocol or part of protocol for error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2656Frame synchronisation, e.g. packet synchronisation, time division duplex [TDD] switching point detection or subframe synchronisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Optical Communication System (AREA)
  • Communication Control (AREA)

Abstract

本申请提出一种多路数据的传输方法、装置、设备及存储介质。所述方法包括:根据预设参考帧头对多路数据分别进行数据对齐,得到各路对应的对齐数据;将各路对应的所述对齐数据的数据帧头均替换为预设定时帧头,所述预设定时帧头基于所述预设参考帧头得到;将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据;根据各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将所述合并数据拆分为多路后,分别进行传输。通过本申请的技术方案,能够减少逻辑资源开销,降低系统功耗,提高系统抗干扰能力。

Description

多路数据的传输方法、装置、设备和存储介质
技术领域
本申请涉及移动通信领域,具体涉及一种多路数据的传输方法、装置、设备和存储介质。
背景技术
在分布式基站系统中,远端射频单元(Remote Radio Unit,RRU)通常被安装在需要覆盖的区域,与基站处理单元(Base Band Unit,BBU)之间通过一根或多根光纤进行通信,由于光纤链路延时、RRU内部逻辑处理延时不是固定值,所以必须进行时延测量和时延补偿,使得数据按照规定时间到达空中接口。
现有技术中,当BBU和RRU之间通过多条不等长度的光纤进行通信时,由于每条链路都有对应的随路帧定时,所以在RRU上将看到多个不对齐的定时帧头,这样在RRU内部很难将各链路数据混合在一起处理,限制了逻辑资源利用率,功耗也很高。此外,室外传输环境复杂多变,数据在光纤传输过程中可能会受到干扰,使得RRU接收到的定时帧头发生抖动,影响内部处理单元的工作,不利于链路系统的稳定。
发明内容
本申请提供用于多路数据的传输方法、装置、系统和存储介质,以实现减少逻辑资源开销,降低系统功耗,提高系统抗干扰能力。
本申请实施例提供一种多路数据的传输方法,包括:
根据预设参考帧头对多路数据分别进行数据对齐,得到各路对应的对齐数据;
将各路对应的所述对齐数据的数据帧头均替换为预设定时帧头,所述预设定时帧头基于所述预设参考帧头得到;
将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据;
根据各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将所述合并数据拆分为多路后,分别进行传输。
本申请实施例提供一种多路数据的传输装置,包括:
数据对齐单元,用于根据预设参考帧头对多路数据分别进行数据对齐,得到各路对应的对齐数据;
帧头替换单元,用于将各路对应的所述对齐数据的数据帧头均替换为预设定时帧头,所述预设定时帧头基于所述预设参考帧头得到;
数据合并单元,用于将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据;
数据拆分单元,用于根据各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将所述合并数据拆分为多路后,分别进行传输。
本申请实施例提供一种终端设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时实现本申请实施例中的任意一种方法。
本申请实施例提供了一种存储介质,所述存储介质存储有计算机程序,所述计算机程序被处理器执行时实现本申请实施例中的任意一种方法。
本申请实施例通过根据预设参考帧头对多路数据分别进行数据对齐,得到各路对应的对齐数据,将各路对应的对齐数据的数据帧头均替换为预设定时帧头,其中,预设定时帧头基于预设参考帧头得到,将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据,根据各路对应的对齐数据的数据帧头与预设参考帧头之间的偏差量,将合并数据拆分为多路后,分别进行传输。利用将多路数据使用统一帧头进行替换,定时统一,进而能够合并为一路数据在同一链路中进行处理的优点,解决了现有技术中多路数据需在多个链路中处理传输,而导致的浪费逻辑资源、功耗高、易受外界干扰的问题,达到了减少逻辑资源开销,降低系统功耗,提高系统抗干扰能力的效果。
关于本申请的以上实施例和其他方面以及其实现方式,在附图说明、具体实施方式和权利要求中提供更多说明。
附图说明
图1为本申请实施例中多路数据的传输方法的一种流程示意图;
图2a为本申请实施例中多路数据的传输方法的另一种流程示意图;
图2b为本申请实施例中下行多路数据传输系统的一种结构示意图;
图2c为本申请实施例中适用的一种下行对齐时序图;
图3a为本申请实施例中多路数据的传输方法的再一种流程示意图;
图3b为本申请实施例中上行多路数据传输系统的一种结构示意图;
图3c为本申请实施例中适用的一种上行对齐时序图;
图4为本申请实施例中多路数据的传输装置的一种结构示意图;
图5为本申请实施例中通信设备的一种结构示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚明白,下文中将结合附图对本申请的实施例进行详细说明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互任意组合。
现有技术中,前传口CPRI协议或者IR协议,提供了一种帧定时的时延测量方法,BBU向每条光纤链路发送帧定时,在RRU上进行解析,通过帧头差来获取链路延时,然后计算链路延时补偿量。但是,当BBU和RRU之间通过多条不等长度的光纤进行通信时,由于每条链路都有对应的随路帧定时,所以在RRU上将看到多个不对齐的定时帧头,这样在RRU内部很难将各链路数据混合在一起处理,限制了逻辑资源利用率,功耗也无法降低。此外,室外传输环境复杂多变,数据在光纤传输过程中可能会受到干扰,使得RRU接收到的定时帧头发生抖动,影响内部处理单元的工作,不利于链路的稳定。
因此,在使用多条不等长光纤通信时,本申请实施例提供一种多路数据的传输方法,解决RRU中各光纤数据混合处理问题,同时提高整个数据传输系统的稳定性。
在一个示例性实施方式中,图1为本申请实施例提供的一种多路数据的传输方法的流程示意图。该方法可适用于对多路数据进行传输的情况,该方法可以由多路数据的传输装置来执行,该装置可由硬件和/或软件组成,并一般可集成在RRU以及所有包含射频无线通信功能的设备中。具体包括如下:
S110、根据预设参考帧头对多路数据分别进行数据对齐,得到各路对应的对齐数据。
本实施例中,预设参考帧头可以是本地产生的自由震荡的帧头,该预设参考帧头的震荡周期可以根据各路数据的数据采集时长来确定。其中,多路数据可以是分别由多个光纤接口(也即光口)对应传输的数据,具体的,一个光口可对应传输一路数据,一路数据中可包括随路帧头和随路数据,各光口可分别承载多个载波数据,该载波数据可用于承载随路帧头和/或随路数据。
示例性的,对多路数据分别进行数据对齐,可以是对每一路数据的随路帧头和随路数据分别基于预设参考帧头进行对齐,当然,也可以是仅对每一路数据的随路帧头基于预设参考帧头进行对齐,在此不作限定。由于随路帧头和随路数据本身就是对齐的,因此,仅对每一路数据的随路帧头进行对齐即可达到随路帧头和随路数据均基于预设参考帧头对齐的效果。
由于连接各光口的光纤长度可能不同,因此,不同光口对应的不同路数据在传输过程中产生的数据延迟也可能不同,导致多路数据的到达时间或者发送时间也不同。本实施例中首先对多路数据进行数据对齐的目的在于,将不同光口对应传输的数据按照预设的时间标准进行定时统一,以便于后续将不同路数据合并为一路数据进行逻辑处理。
需要指出的是,根据预设参考帧头对多路数据进行数据对齐的方式,包括但不限于,对预设参考帧头首先进行频分处理,根据频分处理后得到的帧头信号,对多路数据进行提前或延迟,从而达到与帧头信号时间对齐的目的。
S120、将各路对应的对齐数据的数据帧头均替换为预设定时帧头,预设定时帧头基于预设参考帧头得到。
本实施例中,经过对各路数据进行数据对齐后,得到各路对应的对齐数据,其中,各对齐数据的随路帧头和随路数据,均与公共的预设参考帧头实现了预设标准时长级的对齐,同时,可分别记录对齐后的各对齐数据的数据帧头与预设参考帧头之间的偏差量,该偏差量为预设标准时长的整数倍。具体的,预设标准时长例如可以是基本帧时间长度chip,1chip为3.84MHz。
将各路对应的对齐数据的数据帧头,也即随路帧头,均替换为预设定时帧头,其中,预设定时帧头可以是包含有定时信息的帧头,该预设定时帧头例如可以是预设参考帧头本身,也可以是预设参考帧头经预设变换后得到,在此不作限定。
将各路对应的对齐数据的数据帧头替换为预设定时帧头的有益效果在于,可将多个光口对应的多路数据的不同数据帧头进行定时统一,从而能够在多光口的情况下,实现一个处理通道处理和传输不同光口的数据,同时还兼容传统的CPRI和IR定时处理,另外,由于使用本地的预设定时帧头对各路数据的定时帧头进行替换,因此,能够不受光纤帧头抖动的影响,提高了系统的稳定性,增强了抗干扰能力。
本实施例中,按照数据传输方向的不同,可分为以下两种情况:
第一种情况下,可选的,多路数据包括多路下行数据;相应的,将各路对应的对齐数据的数据帧头均替换为预设定时帧头,预设定时帧头基于预设参考帧头得到,包括:将各路对应的对齐数据中的数据帧头替换为预设参考帧头。
示例性的,在RRU下行处理链路中,数据由光口接收,经处理后发送至空中接口(也即空口)继续进行传输。在此情况下,针对由多个光口接收的多路下行数据,经数据对齐后,对各路对应的对齐数据的数据帧头进行替换时,可直接使用预设参考帧头进行替换。
第二种情况下,可选的,多路数据包括多路上行数据;相应的,将各路对应的对齐数据的数据帧头均替换为预设定时帧头,预设定时帧头基于预设参考帧头得到,包括:将预设参考帧头提前上行链路延时,得到提前参考帧头;将各路对应的对齐数据的数据帧头替换为提前参考帧头。
示例性的,在RRU上行处理链路中,数据由空口接收,经处理后发送至光口继续进行传输。在此情况下,针对由空口接收的对应于多个光口的多路上行数据,经数据对齐后,对各路对应的对齐数据的数据帧头进行替换时,可首先对预设参考帧头提前上行链路延时,并将延时后得到的提前参考帧头作为用于替换的定时帧头。其中,上行链路延时可以是RRU上行处理链路中数据处理和数据传输的总延时。
S130、将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据。
本实施例中,将帧头替换后的多路对齐数据进行合并处理后,可得到一路数据,从而实现将多个光口对应的数据汇聚到一个处理通道,再对合并后的一路数据进行逻辑处理,这样当光口数较多时,可以有效减少处理通道数量,进而节省逻辑资源开销,达到降低功耗的目的。其中,逻辑处理可以是RRU本身所需要的数据处理,例如数据采样处理、滤波处理等等,在此不作限定。
S140、根据各路对应的对齐数据的数据帧头与预设参考帧头之间的偏差量,将合并数据拆分为多路后,分别进行传输。
本实施例中,当逻辑处理完毕后,需要将合并数据恢复为多路数据进行传输,此时,可根据数据对齐时各路对应的对齐数据的数据帧头与预设参考帧头之间的偏差量,对合并数据中对应于各光口的数据分别延迟或提前该偏差量,恢复出各路数据对应的数据帧头,从而恢复出各光口对应的各路数据,对各路数据分别进行传输。
本实施例的技术方案,通过根据预设参考帧头对多路数据分别进行数据对齐,得到各路对应的对齐数据,将各路对应的对齐数据的数据帧头均替换为预设定时帧头,其中,预设定时帧头基于预设参考帧头得到,将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据,根据各路对应的对齐数据的数据帧头与预设参考帧头之间的偏差量,将合并数据拆分为多路后,分别进行传输。利用将多路数据使用统一帧头进行替换,定时统一,进而能够合并为一路数据在同一链路中进行处理的优点,解决了现有技术中多路数据需在多个链路中处理传输,而导致的浪费逻辑资源、功耗高、易受外界干扰的问题,达到了减少逻辑资源开销,降低系统功耗,提高系统抗干扰能力的效果。
在一个示例性实施方式中,图2a为本申请实施例提供的一种多路数据的传输方法的流程示意图。本实施例以上述实施例为基础进行优化,提供了优选的多路数据的传输方法,具体是,将多路数据优化为包括多路下行数据;相应的,其他相关步骤也进行了进一步优化。具体包括如下:
S210、接收多个光纤接口传输过来的光纤数据,并对光纤数据进行解帧处理。
S220、针对不同的光纤接口,分别提取设定时长的光纤数据,作为多路光纤接口分别对应的多路下行数据。
S230、以设定时长为周期生成自由震荡的帧头,作为预设参考帧头。
S240、将预设参考帧头以设定整数倍的基本帧时间长度为周期进行频分处理,得到周期性帧头信号。
本实施例中,以上S230也可与S220同时进行。
示例性的,在下行RRU发送方向的数据传输过程中,首先,接收到多个光纤接口传输过来的光纤数据后,经过解帧处理,恢复出各光口10ms的随路帧头和随路数据,同时,系统内部以10ms为周期产生自由震荡的预设参考帧头。将各光口的随路帧头和随路数据打包,按照xchip周期写入各自的缓存ram,其中,x值为整数,x范围应小于缓存ram深度,1chip为3.84MHz,以参考帧头为读定时,按照xchip周期从ram中读出数据。
举一个实际例子,BBU和RRU之间通过两个光口进行通信时,RRU中各处理模块之间的连接方式如图2b所示,其中,两个光口opt0和opt1分别承载两个载波数据,光口opt0承载载波数据C0_0和C1_0,光口opt1承载载波数据C0_1和C1_1。RRU接收到光纤数据后,经过解帧模块21的解帧处理,提取出10ms随路帧头和随路数据。同时,RRU中的参考帧头产生模块23以10ms为周期,自震荡产生参考帧头ref_fr,之后将ref_fr频分产生6chip周期的周期性帧头信号。
S250、将多路下行数据的数据帧头分别延迟为与周期性帧头信号的最近帧头脉冲对齐,得到各路对应的对齐数据。
示例性的,经过前几个步骤的处理,各光口随路帧头和随路数据,与公共的预设参考帧头实现了chip级对齐,记录对齐后的各光口随路帧头和预设参考帧头的时间差值,也即偏差量,该差值为xchip的整数倍。
举一个实际例子,图2b中,解帧模块21输出的两路数据输入至对齐模块22,同时参考帧头产生模块23产生的预设参考帧头也输入至对齐模块22,经对齐模块22的处理,将两路下行数据的数据帧头分别与预设参考帧头(例如参考帧头ref_fr)做6chip对齐,同时利用偏差记录模块24测量对齐后的数据帧头dl_align_fr0和参考帧头ref_fr的差值,以及对齐后的数据帧头dl_align_fr1和参考帧头ref_fr的差值,分别记录为dl_distance0和dl_distance1,其中,dl_distance0=ref_fr-dl_align_fr0,dl_distance1=ref_fr-dl_align_fr1。
为了更好地说明对齐处理,如图2c所示为下行对齐时序图,图中以光口opt0为例,显示了光口opt0随路帧头dl_fr0和数据dl_data0,与参考帧头ref_fr的关系变化情况:在对齐之前,光口opt0对应的随路帧头dl_fr0和参考帧头ref_fr之间无任何关系,经过对齐处理后,光口opt0对应的对齐数据的数据帧头dl_align_fr0和数据dl_align_data0与参考帧头ref_fr的偏差为chip整数倍,也即图中的dl_distance0,其中,ref_6chip为参考帧头ref_fr以6chip为周期经分频处理得到的周期性帧头信号;光口opt1处理类似,不再赘述。
S260、将各路对应的对齐数据中的数据帧头替换为预设参考帧头。
S270、将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据。
示例性的,将预设参考帧头和对齐后的数据送给交换模块,虽然交换模块看到多个光口的帧头,但都是参考帧头,定时帧头统一,因此,经过交换模块交换处理,可将各光口数据合并到一条通道。
举一个实际例子,如图2b所示,将两个光口对齐后的随路帧头都替换为预设参考帧头,之后送给交换模块25做处理,此时交换模块25看到的两个光口对应的数据帧头为同一个,即预设参考帧头,经过交换处理,两光口的数据通过一个通道传输。
S280、根据各路对应的对齐数据的数据帧头与预设参考帧头之间的偏差量,对合并数据进行串并转换,拆分为多路下行载波数据。
示例性的,可利用对齐时记录的各个光口对应的偏差量,恢复出各个光口对应的真实随路帧头,再根据恢复出的各真实随路帧头,将从合并数据中分离出的各个载波分别进行缓存,以等待空中接口的发送时间将数据发送。
可选的,根据各路对应的对齐数据的数据帧头与预设参考帧头之间的偏差量,对合并数据进行串并转换,拆分为多路下行载波数据,包括:从合并数据中提取与各路下行数据分别对应的载波数据;按照各路对应的对齐数据的数据帧头与预设参考帧头之间的偏差量,将各预设参考帧头分别提前,以恢复得到各路下行数据分别对应的实际下行帧头;将恢复得到的各实际下行帧头分别分配给对应的载波数据,得到多路下行载波数据。
举一个实际例子,如图2b所示,两个光口分别对应的4个载波数据C0_0和C1_0,以及C0_1和C1_1,经过逻辑处理模块26的底层逻辑处理后,进入串并转换模块27,经串并转换处理,将一个通道内串行传输的各载波数据进行分离。同时,根据偏差记录模块24中记录的帧头偏差值dl_distance0和dl_distance1,由帧头恢复模块28恢复出各光口对应的真实随路帧头(也即实际下行帧头)dl_opt0_fr和dl_opt1_fr,再根据载波数据的来源,将dl_opt0_fr分配给C0_0和C1_0,将dl_opt1_fr分配给C0_1和C1_1。
S290、对多路下行载波数据分别进行缓存,以等待空中接口数据发送时间分别传输多路下行载波数据。
举一个实际例子,如图2b所示,由串并转换模块27处理后,将各载波数据C0_0、C1_0、C0_1和C1_1分别进行缓存,等待空口时刻发送。
本实施例的技术方案,在上述实施例的基础上,通过将多路下行数据的数据帧头分别延迟为与周期性帧头信号的最近帧头脉冲对齐,在对帧头进行统一替换后,对各路下行数据进行合并处理,之后再恢复为多路下行载波数据进行缓存和传输。利用将多路下行数据使用统一帧头进行替换,定时统一,进而能够合并为一路数据在同一链路中进行处理的优点,解决了现有技术中多路数据需在多个链路中处理传输,而导致的浪费逻辑资源、功耗高、易受外界干扰的问题,达到了减少逻辑资源开销,降低系统功耗,提高系统抗干扰能力的效果。
在一个示例性实施方式中,图3a为本申请实施例提供的一种多路数据的传输方法的流程示意图。本实施例以上述实施例为基础进行优化,提供了优选的多路数据的传输方法,具体是,将多路数据优化为包括多路上行数据;相应的,其他相关步骤也进行了进一步优化。具体包括如下:
S301、接收空中接口传输过来的待上传数据,并将待上传数据按照载波数据的不同分别进行缓存。
S302、读取缓存中的待上传数据,作为等待上传至多路光纤接口分别对应的多路上行数据。
S303、将预设参考帧头以设定整数倍的基本帧时间长度为周期进行频分处理,得到周期性帧头信号。
本实施例中,S303可以与S302同时进行。
示例性的,在上行RRU发送方向的数据传输过程中,首先,接收到空中接口传输过来的待上传数据后,将该待上传数据进行缓存,等待上行发送定时。同时,RRU本地自震荡产生预设参考帧头,并对该预设参考帧头以xchip为周期进行频分处理,进而得到周期性帧头信号。
举一个实际例子,如图3b所示,接收到空中接口传输过来的待上传数据后,将该待上传数据按照载波数据C0_0、C1_0、C0_1和C1_1分别进行缓存。同时,参考帧头产生模块31自震荡产生预设参考帧头(例如参考帧头ref_fr)。然后,对预设参考帧头以6chip为周期进行频分处理,得到6chip周期的周期性帧头信号。
S304、将多路上行数据的数据帧头分别提前为与周期性帧头信号的最近帧头脉冲对齐。
示例性的,将各光口对应的数据帧头和预设参考帧头做xchip对齐,发送帧头由实际下行帧头偏移Toffset得到,Toffset的含义与CPRI协议中的一致,记录对齐后的帧头和参考帧头之间的差值,该差值为xchip的整数倍。
举一个实际例子,如图3b所示,利用帧头对齐测量模块32,将两个光口的数据帧头提前为与参考帧头ref_fr做6chip对齐,并测量对齐后的两光口帧头和参考帧头的差值ul_distance0和ul_distance1,这两个差值均为6chip的整数倍,并进行记录。
S305、将预设参考帧头提前上行链路延时,得到提前参考帧头。
S306、将各路对应的对齐数据的数据帧头替换为提前参考帧头。
S307、将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据。
S308、按照各路对应的对齐数据的数据帧头与预设参考帧头之间的偏差量,将提前参考帧头分别延迟,以恢复得到各路上行数据分别对应的提前数据帧头。
本实施例中,S308也可设置在S305之后执行。
示例性的,根据记录的帧头差值,也即偏差量,将提前参考帧头偏移差值,恢复出各光口的真实读缓存帧头,也即提前数据帧头,同时根据载波数据所在光口,选择相应的提前数据帧头用于之后发送数据,然后各载波数据通过将各光口对应的对齐数据的数据帧头替换为提前参考帧头,并进行并串转换,合成一路传输,由于随路的定时帧头使用参考读缓存帧头,定时帧头统一,因此,一个通道内可实现承载多个光口对应的上行数据。
举一个实际例子,如图3b所示,参考帧头产生模块31产生的参考帧头ref_fr提前上行链路延时T0,得到提前参考帧头ref_ahead_fr,再根据帧头对齐测量模块32记录的帧头偏差ul_distance0和ul_distance1,由帧头恢复模块33恢复出各光口真实的提前数据帧头ul_ahead_fr0和ul_ahead_fr1,再根据各载波数据对应发送的光口不同,将ul_ahead_fr0分配给C0_0和C1_0,将ul_ahead_fr1分配给C0_1和C1_1,将各缓存的载波数据经过并串转换模块34的并串转换处理后,合并到一个通道上传输,虽然一个通道内承载不同光口的数据,但是选择预设参考帧头产生的提前参考帧头ref_ahead_fr作为随路通道帧头,能够使得合并后的各路数据定时统一。将合并后的一路数据,输入至逻辑处理模块35进行底层逻辑处理。
为了更好的说明数据帧头的测量和恢复,如图3c所示,以光口opt0对应的上行数据为例,其上行数据的数据帧头ul_fr0,提前为对齐参考帧头ref_fr的6chip帧头上,对齐后,对齐数据的数据帧头ul_align_fr0和参考帧头ref_fr之间的偏差为6chip整数倍。再根据上行链路延时T0,将参考帧头ref_fr提前T0,得到提前参考帧头ref_ahead_fr,之后根据记录的帧头偏差值ul_distance0,恢复得到光口opt0对应的提前数据帧头ul_ahead_fr0,其中,ref_6chip为参考帧头ref_fr以6chip为周期经分频处理得到的周期性帧头信号;光口opt1处理类似,不再赘述。
S309、根据各提前数据帧头,将合并数据拆分为多路上行数据。
示例性的,经过逻辑处理后,可将一个通道中的各载波数据分配到对应的光口,同时,将各提前数据帧头分别分配给各自的载波数据。
举一个实际例子,如图3b所示,在交换模块36中,将载波数据C0_0和C1_0分配到光口opt0,将载波数据C0_1和C1_1分配到光口opt1,从而将合并数据拆分为两路上行数据。
可选的,根据各提前数据帧头,将合并数据拆分为多路上行数据,包括:从合并数据中提取与各路上行数据分别对应的载波数据;按照各路上行数据分别对应的第一时间差与上行链路延时之间的差值,将各提前数据帧头分别延迟,以恢复得到各路数据分别对应的实际上行帧头,其中,第一时间差为读缓存时刻与对应的光纤接口数据发送时刻之间的时间差;将恢复得到的各实际上行帧头分别分配给对应的载波数据,得到对应于不同光纤接口的数据帧;将对应于不同光纤接口的数据帧分别进行组帧处理,得到多路上行数据。
由于上行数据的数据帧头和参考帧头做chip级对齐,使用对齐后的帧头,提前链路延时,作为恢复后的上行数据的数据帧头,所以经过链路处理后,数据会提前到达组帧模块,因此在组帧前需要进行延迟拉偏,将数据对齐到光口发送帧头,之后进行组帧,再通过光纤将数据发出。
举一个实际例子,如图3b所示,由于上行读缓存的时刻,与光口发送时刻之间的差值T1(也即第一时间差)大于上行链路延时T0,所以数据在经过了上行逻辑处理后会提前到达组帧模块38,因此需要在组帧前经过对齐模块37再次做对齐处理,将提前到达的数据对齐到光口发送帧头,恢复为实际上行帧头后,再做组帧,以通过光纤将上行数据发出。
为了更好地说明数据提前到达的问题,如图3c所示,光口opt0对应的上行数据的数据帧头ul_fr0提前和参考帧头ref_fr做6chip对齐,对齐后的帧头ul_align_fr0和参考帧头ref_fr之间的偏差为chip整数倍,偏差量即图3c中ul_distance0,将参考帧头ref_fr提前上行链路延时T0产生提前参考帧头ref_ahead_fr,并由提前参考帧头ref_ahead_fr延迟偏差量ul_distance0得到提前数据帧头ul_ahead_fr0,由于提前数据帧头ul_ahead_fr0和上行数据的数据帧头(也即实际上行帧头)ul_fr0之间偏差T1,所以需要在组帧前做对齐,补偿T1-T0的差值。对光口opt1对应的上行数据的处理类似,不再赘述。
S310、将多路上行数据分别发送至对应的光纤接口,以通过光纤接口传输多路上行数据。
举一个实际例子,如图3b所示,由组帧模块38处理后,将承载有对应于光口opt0的实际上行帧头和数据的载波数据C0_0和C1_0发送至光口opt0,以通过光口opt0连接的光纤进行上传,而将对应于光口opt1的实际上行帧头和数据的载波数据C0_1和C1_1发送至光口opt1,以通过光口opt1连接的光纤进行上传。
本实施例的技术方案,在上述实施例的基础上,通过将多路上行数据的数据帧头分别提前为与周期性帧头信号的最近帧头脉冲对齐,在对帧头统一替换为预设参考帧头提前上行链路延时,得到的提前参考帧头后,对各路上行数据进行合并处理,之后再恢复为多路上行数据,并分别发送至对应的光纤接口进行传输。利用将多路上行数据使用统一帧头进行替换,定时统一,进而能够合并为一路数据在同一链路中进行处理的优点,解决了现有技术中多路数据需在多个链路中处理传输,而导致的浪费逻辑资源、功耗高、易受外界干扰的问题,达到了减少逻辑资源开销,降低系统功耗,提高系统抗干扰能力的效果。
在一个示例性实施方式中,图4为本申请实施例提供的一种多路数据的传输装置的结构示意图。参考图4,多路数据的传输装置包括:数据对齐单元410、帧头替换单元420、数据合并单元430以及数据拆分单元440,下面对各模块进行具体说明。
数据对齐单元410,用于根据预设参考帧头对多路数据分别进行数据对齐,得到各路对应的对齐数据;
帧头替换单元420,用于将各路对应的所述对齐数据的数据帧头均替换为预设定时帧头,所述预设定时帧头基于所述预设参考帧头得到;
数据合并单元430,用于将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据;
数据拆分单元440,用于根据各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将所述合并数据拆分为多路后,分别进行传输。
本实施提供的多路数据的传输装置,通过根据预设参考帧头对多路数据分别进行数据对齐,得到各路对应的对齐数据,将各路对应的对齐数据的数据帧头均替换为预设定时帧头,其中,预设定时帧头基于预设参考帧头得到,将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据,根据各路对应的对齐数据的数据帧头与预设参考帧头之间的偏差量,将合并数据拆分为多路后,分别进行传输。利用将多路数据使用统一帧头进行替换,定时统一,进而能够合并为一路数据在同一链路中进行处理的优点,解决了现有技术中多路数据需在多个链路中处理传输,而导致的浪费逻辑资源、功耗高、易受外界干扰的问题,达到了减少逻辑资源开销,降低系统功耗,提高系统抗干扰能力的效果。
可选的,所述多路数据包括多路下行数据;
相应的,帧头替换单元420具体可以用于:
将各路对应的所述对齐数据中的数据帧头替换为所述预设参考帧头。
可选的,该装置还可以包括:
解帧处理单元,用于在根据预设参考帧头和预设时间长度,对多路数据分别进行数据对齐,得到各路对应的对齐数据之前,接收多个光纤接口传输过来的光纤数据,并对所述光纤数据进行解帧处理;
数据提取单元,用于针对不同的光纤接口,分别提取设定时长的光纤数据,作为所述多路光纤接口分别对应的多路下行数据。
可选的,该装置还包括:
参考生成单元,用于在根据预设参考帧头和预设时间长度,对多路数据分别进行数据对齐,得到各路对应的对齐数据之前,以所述设定时长为周期生成自由震荡的帧头,作为预设参考帧头;
相应的,数据对齐单元410,具体可以用于:
将所述预设参考帧头以设定整数倍的基本帧时间长度为周期进行频分处理,得到周期性帧头信号;
将所述多路下行数据的数据帧头分别延迟为与所述周期性帧头信号的最近帧头脉冲对齐。
可选的,数据拆分单元440,具体可以包括:
串并转换子单元,用于根据各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,对所述合并数据进行串并转换,拆分为多路下行载波数据;
数据缓存子单元,用于对所述多路下行载波数据分别进行缓存,以等待空中接口数据发送时间分别传输所述多路下行载波数据。
可选的,串并转换子单元具体可以用于:
从所述合并数据中提取与各路下行数据分别对应的载波数据;
按照各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将各所述预设参考帧头分别提前,以恢复得到各路下行数据分别对应的实际下行帧头;
将恢复得到的各所述实际下行帧头分别分配给对应的载波数据,得到多路下行载波数据。
可选的,所述多路数据包括多路上行数据;
相应的,帧头替换单元420具体可以用于:
将所述预设参考帧头提前上行链路延时,得到提前参考帧头;
将各路对应的所述对齐数据的数据帧头替换为所述提前参考帧头。
可选的,该装置还可以包括:
数据接收单元,用于在根据预设参考帧头和预设时间长度,对多路数据分别进行数据对齐,得到各路对应的对齐数据之前,接收空中接口传输过来的待上传数据,并将所述待上传数据按照载波数据的不同分别进行缓存;
数据读取单元,用于读取缓存中的待上传数据,作为等待上传至多路光纤接口分别对应的多路上行数据。
可选的,数据对齐单元410具体可以用于:
将所述预设参考帧头以设定整数倍的基本帧时间长度为周期进行频分处理,得到周期性帧头信号;
将所述多路上行数据的数据帧头分别提前为与所述周期性帧头信号的最近帧头脉冲对齐。
可选的,数据拆分单元440具体可以包括:
帧头延迟子单元,用于按照各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将所述提前参考帧头分别延迟,以恢复得到各路上行数据分别对应的提前数据帧头;
多路拆分子单元,用于根据各所述提前数据帧头,将所述合并数据拆分为多路上行数据;
上行发送子单元,用于将所述多路上行数据分别发送至对应的光纤接口,以通过所述光纤接口传输所述多路上行数据。
可选的,多路拆分子单元具体可以用于:
从所述合并数据中提取与各路上行数据分别对应的载波数据;
按照各路上行数据分别对应的第一时间差与所述上行链路延时之间的差值,将各所述提前数据帧头分别延迟,以恢复得到各路数据分别对应的实际上行帧头,其中,所述第一时间差为读缓存时刻与对应的光纤接口数据发送时刻之间的时间差;
将恢复得到的各所述实际上行帧头分别分配给对应的载波数据,得到对应于不同光纤接口的数据帧;
将对应于不同光纤接口的数据帧分别进行组帧处理,得到多路上行数据。
上述产品可执行本申请任意实施例所提供的方法,具备执行方法相应的功能模块和有益效果。
在一个示例性实施方式中,图5为本申请实施例提供的一种通信设备的结构示意图,如图5所示,本实施例提供的一种通信设备,包括:处理器51和存储器52。该通信设备中的处理器可以是一个或多个,图5中以一个处理器51为例,所述通信设备中的处理器51和存储器52可以通过总线或其他方式连接,图5中以通过总线连接为例。
本实施例中通信设备的处理器51中集成了上述实施例提供的多路数据的传输装置。此外,该通信设备中的存储器52作为一种计算机可读存储介质,可用于存储一个或多个程序,所述程序可以是软件程序、计算机可执行程序以及模块,如本申请实施例中多路数据的传输方法对应的程序指令/模块(例如,附图4所示的多路数据的传输装置中的单元,包括:数据对齐单元410、帧头替换单元420、数据合并单元430以及数据拆分单元440)。处理器51通过运行存储在存储器52中的软件程序、指令以及模块,从而执行设备的各种功能应用以及数据处理,即实现上述方法实施例中多路数据的传输方法。
存储器52可包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序;存储数据区可存储根据设备的使用所创建的数据等。此外,存储器52可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非易失性固态存储器件。在一些实例中,存储器52可进一步包括相对于处理器51远程设置的存储器,这些远程存储器可以通过网络连接至设备。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
并且,当上述通信设备所包括一个或者多个程序被所述一个或者多个处理器51执行时,程序进行如下操作:
根据预设参考帧头对多路数据分别进行数据对齐,得到各路对应的对齐数据;将各路对应的所述对齐数据的数据帧头均替换为预设定时帧头,所述预设定时帧头基于所述预设参考帧头得到;将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据;根据各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将所述合并数据拆分为多路后,分别进行传输。
在一个示例性实施方式中,本申请实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被多路数据的传输装置执行时实现如本申请上述实施例提供的多路数据的传输方法,该方法包括:根据预设参考帧头对多路数据分别进行数据对齐,得到各路对应的对齐数据;将各路对应的所述对齐数据的数据帧头均替换为预设定时帧头,所述预设定时帧头基于所述预设参考帧头得到;将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据;根据各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将所述合并数据拆分为多路后,分别进行传输。
当然,本申请实施例所提供的一种计算机可读存储介质,其上存储的计算机程序被执行时不限于实现如上所述的方法操作,还可以实现本申请任意实施例所提供的多路数据的传输方法中的相关操作。
通过以上关于实施方式的描述,所属领域的技术人员可以清楚地了解到,本申请可借助软件及必需的通用硬件来实现,当然也可以通过硬件实现,但很多情况下前者是更佳的实施方式。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如计算机的软盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(RandomAccess Memory,RAM)、闪存(FLASH)、硬盘或光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述的方法。
值得注意的是,上述多路数据的传输装置的实施例中,所包括的各个单元和模块只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本申请的保护范围。
以上所述,仅为本申请的示例性实施例而已,并非用于限定本申请的保护范围。
本领域内的技术人员应明白,术语用户终端涵盖任何适合类型的无线用户设备,例如移动电话、便携数据处理装置、便携网络浏览器或车载移动台。
一般来说,本申请的多种实施例可以在硬件或专用电路、软件、逻辑或其任何组合中实现。例如,一些方面可以被实现在硬件中,而其它方面可以被实现在可以被控制器、微处理器或其它计算装置执行的固件或软件中,尽管本申请不限于此。
本申请的实施例可以通过移动装置的数据处理器执行计算机程序指令来实现,例如在处理器实体中,或者通过硬件,或者通过软件和硬件的组合。计算机程序指令可以是汇编指令、指令集架构(ISA)指令、机器指令、机器相关指令、微代码、固件指令、状态设置数据、或者以一种或多种编程语言的任意组合编写的源代码或目标代码。
本申请附图中的任何逻辑流程的框图可以表示程序步骤,或者可以表示相互连接的逻辑电路、模块和功能,或者可以表示程序步骤与逻辑电路、模块和功能的组合。计算机程序可以存储在存储器上。存储器可以具有任何适合于本地技术环境的类型并且可以使用任何适合的数据存储技术实现,例如但不限于只读存储器(ROM)、随机访问存储器(RAM)、光存储器装置和系统(数码多功能光碟DVD或CD光盘)等。计算机可读介质可以包括非瞬时性存储介质。数据处理器可以是任何适合于本地技术环境的类型,例如但不限于通用计算机、专用计算机、微处理器、数字信号处理器(DSP)、专用集成电路(ASIC)、可编程逻辑器件(FPGA)以及基于多核处理器架构的处理器。
通过示范性和非限制性的示例,上文已提供了对本申请的示范实施例的详细描述。但结合附图和权利要求来考虑,对以上实施例的多种修改和调整对本领域技术人员来说是显而易见的,但不偏离本发明的范围。因此,本发明的恰当范围将根据权利要求确定。

Claims (14)

1.一种多路数据的传输方法,其特征在于,包括:
根据预设参考帧头对多路数据分别进行数据对齐,得到各路对应的对齐数据;
将各路对应的所述对齐数据的数据帧头均替换为预设定时帧头,所述预设定时帧头基于所述预设参考帧头得到;
将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据;
根据各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将所述合并数据拆分为多路后,分别进行传输。
2.根据权利要求1所述的方法,其特征在于,所述多路数据包括多路下行数据;
相应的,将各路对应的所述对齐数据的数据帧头均替换为预设定时帧头,所述预设定时帧头基于所述预设参考帧头得到,包括:
将各路对应的所述对齐数据中的数据帧头替换为所述预设参考帧头。
3.根据权利要求2所述的方法,其特征在于,在根据预设参考帧头和预设时间长度,对多路数据分别进行数据对齐,得到各路对应的对齐数据之前,还包括:
接收多路光纤接口传输过来的光纤数据,并对所述光纤数据进行解帧处理;
针对不同的光纤接口,分别提取设定时长的光纤数据,作为所述多路光纤接口分别对应的多路下行数据。
4.根据权利要求3所述的方法,其特征在于,在根据预设参考帧头和预设时间长度,对多路数据分别进行数据对齐,得到各路对应的对齐数据之前,还包括:
以所述设定时长为周期生成自由震荡的帧头,作为预设参考帧头;
相应的,根据预设参考帧头对多路数据分别进行数据对齐,包括:
将所述预设参考帧头以设定整数倍的基本帧时间长度为周期进行频分处理,得到周期性帧头信号;
将所述多路下行数据的数据帧头分别延迟为与所述周期性帧头信号的最近帧头脉冲对齐。
5.根据权利要求4所述的方法,其特征在于,根据各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将所述合并数据拆分为多路后,分别进行传输,包括:
根据各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,对所述合并数据进行串并转换,拆分为多路下行载波数据;
对所述多路下行载波数据分别进行缓存,以等待空中接口数据发送时间分别传输所述多路下行载波数据。
6.根据权利要求5所述的方法,其特征在于,根据各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,对所述合并数据进行串并转换,拆分为多路下行载波数据,包括:
从所述合并数据中提取与各路下行数据分别对应的载波数据;
按照各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将各所述预设参考帧头分别提前,以恢复得到各路下行数据分别对应的实际下行帧头;
将恢复得到的各所述实际下行帧头分别分配给对应的载波数据,得到多路下行载波数据。
7.根据权利要求1所述的方法,其特征在于,所述多路数据包括多路上行数据;
相应的,将各路对应的所述对齐数据的数据帧头均替换为预设定时帧头,所述预设定时帧头基于所述预设参考帧头得到,包括:
将所述预设参考帧头提前上行链路延时,得到提前参考帧头;
将各路对应的所述对齐数据的数据帧头替换为所述提前参考帧头。
8.根据权利要求7所述的方法,其特征在于,在根据预设参考帧头和预设时间长度,对多路数据分别进行数据对齐,得到各路对应的对齐数据之前,还包括:
接收空中接口传输过来的待上传数据,并将所述待上传数据按照载波数据的不同分别进行缓存;
读取缓存中的待上传数据,作为等待上传至多路光纤接口分别对应的多路上行数据。
9.根据权利要求8所述的方法,其特征在于,根据预设参考帧头和预设时间长度,对多路数据分别进行数据对齐,包括:
将所述预设参考帧头以设定整数倍的基本帧时间长度为周期进行频分处理,得到周期性帧头信号;
将所述多路上行数据的数据帧头分别提前为与所述周期性帧头信号的最近帧头脉冲对齐。
10.根据权利要求9所述的方法,其特征在于,根据各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将所述合并数据拆分为多路后,分别进行传输,包括:
按照各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将所述提前参考帧头分别延迟,以恢复得到各路上行数据分别对应的提前数据帧头;
根据各所述提前数据帧头,将所述合并数据拆分为多路上行数据;
将所述多路上行数据分别发送至对应的光纤接口,以通过所述光纤接口传输所述多路上行数据。
11.根据权利要求10所述的方法,其特征在于,根据各所述提前数据帧头,将所述合并数据拆分为多路上行数据,包括:
从所述合并数据中提取与各路上行数据分别对应的载波数据;
按照各路上行数据分别对应的第一时间差与所述上行链路延时之间的差值,将各所述提前数据帧头分别延迟,以恢复得到各路数据分别对应的实际上行帧头,其中,所述第一时间差为读缓存时刻与对应的光纤接口数据发送时刻之间的时间差;
将恢复得到的各所述实际上行帧头分别分配给对应的载波数据,得到对应于不同光纤接口的数据帧;
将对应于不同光纤接口的数据帧分别进行组帧处理,得到多路上行数据。
12.一种多路数据的传输装置,其特征在于,包括:
数据对齐单元,用于根据预设参考帧头对多路数据分别进行数据对齐,得到各路对应的对齐数据;
帧头替换单元,用于将各路对应的所述对齐数据的数据帧头均替换为预设定时帧头,所述预设定时帧头基于所述预设参考帧头得到;
数据合并单元,用于将帧头替换后的多路对齐数据合并后进行逻辑处理,得到合并数据;
数据拆分单元,用于根据各路对应的所述对齐数据的数据帧头与所述预设参考帧头之间的偏差量,将所述合并数据拆分为多路后,分别进行传输。
13.一种通信设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时实现如权利要求1-11中任一所述的方法。
14.一种存储介质,其特征在于,所述存储介质存储有计算机程序,所述计算机程序被处理器执行时实现权利要求1-11任一项所述的方法。
CN201911150410.3A 2019-11-21 2019-11-21 多路数据的传输方法、装置、设备和存储介质 Active CN112825513B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201911150410.3A CN112825513B (zh) 2019-11-21 2019-11-21 多路数据的传输方法、装置、设备和存储介质
PCT/CN2020/123717 WO2021098449A1 (zh) 2019-11-21 2020-10-26 多路数据的传输方法、装置、设备和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911150410.3A CN112825513B (zh) 2019-11-21 2019-11-21 多路数据的传输方法、装置、设备和存储介质

Publications (2)

Publication Number Publication Date
CN112825513A CN112825513A (zh) 2021-05-21
CN112825513B true CN112825513B (zh) 2023-08-22

Family

ID=75907618

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911150410.3A Active CN112825513B (zh) 2019-11-21 2019-11-21 多路数据的传输方法、装置、设备和存储介质

Country Status (2)

Country Link
CN (1) CN112825513B (zh)
WO (1) WO2021098449A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11956134B2 (en) * 2021-11-19 2024-04-09 Ufi Space Co., Ltd. Multi-link receiving method and multi-link receiver

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1832629A (zh) * 2005-03-10 2006-09-13 华为技术有限公司 光传送网中的信号调度方法和系统
CN101951506A (zh) * 2010-09-17 2011-01-19 中兴通讯股份有限公司 实现可伸缩视频编码业务同步发送、接收的系统和方法
CN103227643A (zh) * 2013-01-24 2013-07-31 中国电力科学研究院 一种根据数据接收时刻确定采样时刻的方法
CN104935393A (zh) * 2015-06-02 2015-09-23 瑞斯康达科技发展股份有限公司 一种帧同步方法及装置
CN107683592A (zh) * 2016-05-11 2018-02-09 华为技术有限公司 数据处理方法、装置和系统
CN110247721A (zh) * 2018-10-24 2019-09-17 浙江大华技术股份有限公司 一种数据传输方法、发送装置、接收装置及系统

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB0031439D0 (en) * 2000-12-22 2001-02-07 Koninkl Philips Electronics Nv Method and apparatus for data reproduction
CN101335566B (zh) * 2008-08-01 2012-02-15 京信通信系统(中国)有限公司 拉远数据交换设备及其数据交换的方法
CN102970109B (zh) * 2012-11-16 2016-06-22 中兴通讯股份有限公司 一种高速多通道的数据传输方法、相关装置和系统
CN105162734B (zh) * 2015-08-05 2018-08-28 武汉森岩科技有限公司 基于Zigbee网络的多源数据传输系统

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1832629A (zh) * 2005-03-10 2006-09-13 华为技术有限公司 光传送网中的信号调度方法和系统
CN101951506A (zh) * 2010-09-17 2011-01-19 中兴通讯股份有限公司 实现可伸缩视频编码业务同步发送、接收的系统和方法
CN103227643A (zh) * 2013-01-24 2013-07-31 中国电力科学研究院 一种根据数据接收时刻确定采样时刻的方法
CN104935393A (zh) * 2015-06-02 2015-09-23 瑞斯康达科技发展股份有限公司 一种帧同步方法及装置
CN107683592A (zh) * 2016-05-11 2018-02-09 华为技术有限公司 数据处理方法、装置和系统
CN110247721A (zh) * 2018-10-24 2019-09-17 浙江大华技术股份有限公司 一种数据传输方法、发送装置、接收装置及系统

Also Published As

Publication number Publication date
WO2021098449A1 (zh) 2021-05-27
CN112825513A (zh) 2021-05-21

Similar Documents

Publication Publication Date Title
CN101404618B (zh) 实现精确时钟同步协议中透传时钟的系统、装置及方法
CN112272387B (zh) 基于5g的低调度时延与高速接入方法、模组、终端及电力二次设备
EP3322255B1 (en) Methods and network apparatus for receivingf cpri data stream via ethernet frames.
US9520971B2 (en) Data transmission method and device
CN103825696A (zh) 一种基于fpga实现光纤高速实时通信的装置
CN111565073B (zh) 一种基于5g通信的无线光差同步方法及系统和5g通信模块
JP2015522961A (ja) 大容量ワイヤレス通信のシステムと方法
CN104938015B (zh) 半双工频分双工的通信方法、基站和终端
EP3425996A1 (en) Wireless communication system and communication method
CN112825513B (zh) 多路数据的传输方法、装置、设备和存储介质
WO2020001364A1 (zh) 一种同步的方法及终端设备
CN101686185A (zh) 一种在分组网络中传送tdm业务的方法、装置及系统
CN101873186A (zh) 同步传输通道之间传输延时偏差补偿的方法、站点和系统
JP7035188B2 (ja) 同期方法および装置
CN103188737B (zh) 一种空口数据同步处理的方法和装置
CN114449644A (zh) 一种系统帧号同步方法以及相关装置
WO2020147660A1 (zh) 一种数据传输方法、相关设备以及系统
CN103124203B (zh) 时分复用信道参数维护管理方法及装置
CN114125881A (zh) 接口数据的处理方法、发送端设备和接收端设备
CN201742566U (zh) 多点组网式数据系统
CN101365180A (zh) 一种信息发送方法及装置
CN102656943A (zh) 无线基站系统以及中继装置
CN102347792B (zh) 用于射频拉远单元和基带处理单元之间适配的方法和设备
CN112312537B (zh) 时钟的同步方法和装置、存储介质、电子装置
US20130121240A1 (en) Delay Management in Shared Baseband Deployments

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant