CN112788271B - 图像处理芯片 - Google Patents
图像处理芯片 Download PDFInfo
- Publication number
- CN112788271B CN112788271B CN201911096248.1A CN201911096248A CN112788271B CN 112788271 B CN112788271 B CN 112788271B CN 201911096248 A CN201911096248 A CN 201911096248A CN 112788271 B CN112788271 B CN 112788271B
- Authority
- CN
- China
- Prior art keywords
- signal
- signals
- usb
- input
- port
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/765—Interface circuits between an apparatus for recording and another apparatus
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G3/2096—Details of the interface to the display terminal specific for a flat panel
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Information Transfer Systems (AREA)
Abstract
本发明公开一种图像处理芯片,其包括第一接口端口、第二接口端口、第一上行端口(upstreaming facing port,UFP)物理层模块、第一配置信道检测模块、第二上行端口(upstreaming facing port,UFP)物理层模块、第二配置信道检测模块、显示信号处理模块、USB信号处理模块、视频信号输出端口及USB信号输出端口。
Description
技术领域
本发明涉及一种图像处理芯片,特别是涉及一种具有内建数字多任务器的图像处理芯片。
背景技术
现今许多显示器产品,伴随着USB TypeC蓬勃的发展,也开始增加许多USB的功能,例如电视(TV)、显示器(Monitor)、…的产品上皆可看见到多个USB端口。
除了让使用者可以更简单的使用USB端口存取装置外,USB Type-C还能够同时传输显示端口(Display Port,DP)的视频信号,并且,其最大的优势即是可以任意的应用USBType-C接头上所定义的四对高速信号信道。
定义给Display Port信号部分经由图像处理后可提供显示器显示需求的信号格式,而具有多个UFP的USB Type-C端口的产品应用上,可能仅需要单一下行端口(Downstreaming Facing Port)。换言之,同一个USB装置可以通过切换机制让不同的USB主控端存取。
在现有的电路架构中,可在印刷电路板(Printed Circuit Board,PCB)上多加一或多个对USB信号进行切换的多任务器。而此类的纯USB信号多任务器产品,大至可以分成两种。
第一种为信道对信道多任务器(Lane to Lane Mux,L-to-L Mux),可能是四对信道切换到两对信道,或是六对信道切换至两对信道的多任务器,但此设计不具备图像处理能力,且在实际应用上,若需做到端口对端口(Port-to-Port)的切换,必须使用到多个信道对信道多任务器(Lane-to-Lane Mux)才能达到目的,不仅在PCB上使用的面积比较大,也难以避免信号必须穿层,造成信号质量较差进而影响兼容性的情况。
第二种多任务器,即端口对端口多任务器(Port-to-Port Mux),相较使用多个信道对信道多任务器(Lane to Lane Mux)的架构,可以减少PCB使用的面积,亦可以尽量避免信号穿层的问题,但目前其应用仅限制在多端口转成单端口。上述两种多任务器,在应用于USB Type-C连接器时,无法针对上述四对高速信号信道所定义的一种型态作使用,因为其无法主动或被动的区分USB信号信道和DP信号信道,也就无法直接在PCB上面将信号提供给对应的DP芯片及USB芯片处理。
因此,急需一种能够降低成本、减少PCB使用面积,同时维持信号质量的一种图像处理芯片。
发明内容
本发明所要解决的技术问题在于,针对现有技术的不足提供一种能够降低成本、减少PCB使用面积,同时维持信号质量的一种图像处理芯片。
为了解决上述的技术问题,本发明所采用的其中一技术方案是,提供一种图像处理芯片,其包括第一接口端口、第二接口端口、第一上行端口(upstreaming facing port,UFP)物理层模块、第一配置信道检测模块、第二上行端口(upstreaming facing port,UFP)物理层模块、第二配置信道检测模块、显示信号处理模块、USB信号处理模块、视频信号输出端口及USB信号输出端口。第一接口端口用于连接第一输入信号组,第二接口端口,用于连接第二输入信号组。第一UFP物理层模块,通过多个第一高速信号信道耦接于第一接口端口。第一配置信道检测模块通过第一配置信道对耦接于第一接口端口,第一配置信道检测模块经USB通信以配置第一输入信号组的第一配置信道信号,以判断第一输入信号组的信号种类,并依据第一输入信号组的信号种类控制第一UFP物理层模块将第一输入信号组以第一信号配置输出。第二UFP物理层模块,通过多个第二高速信号信道耦接于第二接口端口。第二配置信道检测模块通过一第二配置信道对耦接于该第二接口端口,第二配置信道检测模块经USB通信以配置第二输入信号组的第二配置信道信号,以判断第二输入信号组的信号种类,并依据第二输入信号组的信号种类控制第二UFP物理层模块将第二输入信号组以第二信号配置输出。显示信号处理模块经配置以接收并处理来自第一UFP物理层模块及第二UFP物理层模块的多个显示信号,并产生多个经处理视频信号。USB信号处理模块经配置以接收并处理来自第一UFP物理层模块及第二UFP物理层模块的多个USB信号,并产生多个经处理USB信号。视频信号输出端口经配置以输出该些经处理视频信号。USB信号输出端口经配置以输出该些经处理USB信号。
为了解决上述的技术问题,本发明所采用的另外一技术方案是,提供一种图像处理芯片,其包括视频信号输入端口、USB信号输入端口、显示信号处理模块、USB信号处理模块、第一接口端口、第二接口端口、第一UFP物理层模块、第一配置信道检测模块、第二UFP物理层模块及第二配置信道检测模块。视频信号输入端口经配置以接收多个输入视频信号。USB信号输入端口经配置以接收多个输入USB信号。显示信号处理模块经配置以接收并处理来自视频信号输入端口的该些输入显示信号,并产生多个经处理视频信号。USB信号处理模块经配置以接收并处理来自USB信号输入端口的该些输入USB信号,并产生多个经处理USB信号。第一接口端口用于与第一装置通过第一输出信号组进行传输。第二接口端口用于与第二装置通过第二输出信号组进行传输。第一UFP物理层模块,经配置以接收该些经处理视频信号及该些经处理USB信号,且通过多个第一高速信号信道耦接于第一接口端口。第一配置信道检测模块通过第一配置信道对耦接于第一接口端口,第一配置信道对检测模块经配置以检测第一输出信号组的第一配置信道信号,以判断第一输出信号组的信号种类,并依据第一输出信号组的信号种类控制第一UFP物理层模块以第一信号配置将该些经处理视频信号中的多个第一视频信号及该些经处理USB信号中的多个第一USB信号输出,以作为第一输出信号组。第二UFP物理层模块经配置以接收该些经处理视频信号及该些经处理USB信号,且通过多个第二高速信号信道耦接于第二接口端口。第二配置信道检测模块通过第二配置信道对耦接于该第二接口端口,该第二配置信道检测模块经配置以检测该第二输出信号组的一第二配置信道信号,以判断该第二输入信号组的信号种类,并依据该第二输入信号组的信号种类控制该第二UFP物理层模块以一第二信号配置将该些经处理视频信号中的多个第二视频信号及该些经处理USB信号中的多个第二USB信号输出,以作为该第二输出信号组。
本发明的其中一有益效果在于,本发明所提供的图像处理芯片,其能通过采用内建数字多任务器,以降低PCB面积、减少成本、减少信号穿层,相较于使用模拟多任务器的现有技术,可减少高速信号造成的串扰影响。
此外,本发明所提供的图像处理芯片可达到多UFP端口与多DFP端口之间任意的切换,应用上亦不受限于USB的形式。
为使能更进一步了解本发明的特征及技术内容,请参阅以下有关本发明的详细说明与图式,然而所提供的图式仅用于提供参考与说明,并非用来对本发明加以限制。
附图说明
图1为依据本发明第一实施例的图像处理芯片示出的电路布局图。
图2为依据本发明第一实施例的图像处理芯片示出的另一电路布局图。
图3为依据本发明第一实施例的图像处理芯片示出的USB信号处理芯片的电路布局图。
图4为依据本发明第二实施例的图像处理芯片示出的电路布局图。
图5为依据本发明第二实施例的图像处理芯片示出的USB信号处理芯片的电路布局图。
具体实施方式
以下是通过特定的具体实施例来说明本发明所公开有关“图像处理芯片”的实施方式,本领域技术人员可由本说明书所公开的内容了解本发明的优点与效果。本发明可通过其他不同的具体实施例加以施行或应用,本说明书中的各项细节也可基于不同观点与应用,在不背离本发明的构思下进行各种修改与变更。另外,本发明的附图仅为简单示意说明,并非依实际尺寸的描绘,事先声明。以下的实施方式将进一步详细说明本发明的相关技术内容,但所公开的内容并非用以限制本发明的保护范围。
应当可以理解的是,虽然本文中可能会使用到“第一”、“第二”、“第三”等术语来描述各种组件或者信号,但这些组件或者信号不应受这些术语的限制。这些术语主要是用以区分一组件与另一组件,或者一信号与另一信号。另外,本文中所使用的术语“或”,应视实际情况可能包括相关联的列出项目中的任一个或者多个的组合。
[第一实施例]
本发明所提出的图像处理芯片架构中,主要系利用内建数字多任务器来解决上述缺点。图1为依据本发明第一实施例的图像处理芯片示出的电路布局图。参阅图1所示,本发明第一实施例提供一种图像处理芯片1,其包括第一接口端口USB1、第二接口端口USB2、第一上行端口(upstreaming facing port,UFP)物理层模块UFPPHY1、第一配置信道检测模块CC1、第二上行端口(upstreaming facing port,UFP)物理层模块UFPPHY2、第二配置信道检测模块CC2、显示信号处理模块DPP、USB信号处理模块USBP、视频信号输出端口VDO及USB信号输出端口USB3。
第一接口端口USB1用于连接第一输入信号组In1,第二接口端口USB1用于连接第二输入信号组In2。以本实施例而言,图像处理芯片1可例如应用于显示器或电视等。举例来说,第一界面端口USB1及第二接口端口USB2可为USB Type-C接口端口,视频信号输出端口VDO可为PCB上的走线或DP/HDMI连接器,而USB信号输出端口USB3可为PCB上的走线。且第一输入信号组In1可包括选自一对USB信号、一对显示端口(Display Port,DP)信号搭配一对USB信号及两对显示端口(Display Port,DP)信号所组成的群组的信号组。
其中,现有的USB Type-C接头上定义有四对高速信号信道,通常对于这四对高速信号信道的使用会有三种型态,其一为两对高速信号信道定义为DP信号,另外两对高速信号定义为USB信号,其二为四对高速信号都定义为DP信号,其三为仅定义其中两对高速信号为USB信号,而本发明的图像处理芯片1适用于上述三种信号组合。
再者,第一UFP物理层模块UFPPHY1,通过多个第一高速信号信道耦接于第一接口端口USB1,例如高速通道Rx11、Tx11、Rx12及Tx12。第一配置信道检测模块CC1通过第一配置信道对CC11及CC12耦接于第一接口端口USB1,第一配置信道检测模块CC1经USB通信以配置第一输入信号组In1的第一配置信道信号(通过第一配置信道对CC11及CC12进行检测),以判断第一输入信号组In1的信号种类。其中,依据第一输入信号组In1所提供的第一配置信道信号的不同,可辨别第一输入信号组In1为上述三种信号组合的哪一种。更详细而言,第一配置信道检测模块CC1先通过第一配置信道对CC11及CC12的电压确认第一接口端口USB1已经连接USB装置,例如,笔记本电脑,并通过第一配置信道检测模块CC1上的双相标示编码(Bi-phase Mark Coding,BMC)信号的通信得知此第一接口端口USB1所连接的第一输入信号组In1为三种型态中的哪一种,来决定高速通道Rx11、Tx11、Rx12及Tx12分别为DP或是USB的信号。
进一步,在决定信号种类后,第一配置信道检测模块CC1依据第一输入信号组In1的信号种类控制第一UFP物理层模块UFPPHY1将第一输入信号组In1以第一信号配置输出。其中,第一信号配置定义了四条高速通道Rx11、Tx11、Rx12及Tx12中的DP信号或USB信号要如何配置。此外,第一UFP物理层模块UFPPHY1可将第一输入信号组In1中的模拟高速信号转换为数字信号。
类似的,第二UFP物理层模块UFPPHY1,通过多个第二高速信号信道耦接于第二接口端口USB2,例如高速通道Rx21、Tx21、Rx22及Tx22。第二配置信道检测模块CC2通过第二配置信道对CC21及CC22耦接于第二接口端口USB2,第二配置信道检测模块CC2经USB通信以配置第二输入信号组In2的第二配置信道信号(通过第二配置信道对CC21及CC22进行检测),以判断第二输入信号组In2的信号种类,其中,依据第二输入信号组In2所提供的第一配置信道信号的不同,可辨别第二输入信号组In2为上述三种信号组合的哪一种。
在决定信号种类后,第二配置信道检测模块CC2依据第二输入信号组In2的信号种类控制第二UFP物理层模块UFPPHY2将第二输入信号组In2以第二信号配置输出。其中,第一信号配置定义了四条高速通道Rx21、Tx21、Rx22及Tx22中的DP信号或USB信号要如何配置,且第二UFP物理层模块UFPPHY2可将该第二输入信号组In2转换为数字信号,以分别输出数字化的该些显示信号及数字化的该些USB信号。
进一步,显示信号处理模块DPP经配置以接收并处理来自第一UFP物理层模块UFPPHY1及第二UFP物理层模块UFPPHY2的多个显示信号SDP1及SDP2,并产生多个经处理视频信号SDP1'及SDP2'。USB信号处理模块经配置以接收并处理来自第一UFP物理层模块UFPPHY1及第二UFP物理层模块UFPPHY2的多个USB信号SUSB1及SUSB2,并产生多个经处理USB信号SUSB1'及SUSB2'。
视频信号输出端口VDO经配置以输出该些经处理视频信号SDP1'及SDP2',而USB信号输出端口USB3经配置以输出该些经处理USB信号SUSB1'及SUSB2'。
请进一步参阅图2,其为依据本发明第一实施例的图像处理芯片示出的另一电路布局图。图2进一步详细描述了视频信号输出端口VDO、显示信号处理模块DPP、USB信号处理模块USBP及USB信号输出端口USB3的电路细节。如图2所示,视频信号输出端口VDO包括第一视频信号输出接口VDO1及第二视频信号输出接口VDO2,显示信号处理模块DPP还包括显示信号数字处理模块DPPP、第一传送端物理层模块TxPHY1及第二传送端物理层模块TxPHY2。显示信号数字处理模块DPPP经配置以处理第一UFP物理层模块UFPPHY1及第二UFP物理层模块UFPPHY2的数字化的该些显示信号SDP1及SDP2,并产生多个经处理视频信号SDP1'及SDP2'。
第一传送端物理层模块TxPHY1,将对应于第一输入信号组In1的该些经处理视频信号SDP1'及SDP2'依据第一视频信号输出接口VDO1的接口种类转换为第一格式视频信号SDP1”并传送至该第一视频信号输出接口VDO1,第二传送端物理层模块TxPHY2将对应于第二输入信号组In2的该些经处理视频信号SDP1'依据第二视频信号输出接口VDO2的接口种类转换为第二格式视频信号SDP2”并传送至该第二视频信号输出接口VDO2。
详细而言,显示信号数字处理模块DPPP主要是将DP信号进行解析,并将解析后的视频数据传给后端的第一传送端物理层模块TxPHY1及第二传送端物理层模块TxPHY2进行输出。第一传送端物理层模块TxPHY1及第二传送端物理层模块TxPHY2可依第一视频信号输出接口VDO1及第二视频信号输出接口VDO2的接口种类,输出不同格式的信号,例如,若第一视频信号输出接口VDO1及第二视频信号输出接口VDO2包括LVDS信号格式的接口,第一传送端物理层模块TxPHY1及第二传送端物理层模块TxPHY2就输出LVDS格式的视频信号。若第一视频信号输出接口VDO1及第二视频信号输出接口VDO2包括DP Tx MST格式的接口,第一传送端物理层模块TxPHY1及第二传送端物理层模块TxPHY2就输出DP Tx MST格式的信号。
另一方面,可进一步参阅图3,其为依据本发明第一实施例的图像处理芯片示出的USB信号处理模块的电路布局图。如图2、图3所示,USB信号输出端口USB3可包括第一USB信号输出接口USB1'及第二USB信号输出接口USB2',且USB信号处理模块USBP包括USB信号处理芯片USBPP、第一下行端口(downstreaming facing port,DFP)物理层模块DFPPHY1及第二下行端口(downstreaming facing port,DFP)物理层模块DFPPHY2。USB信号处理芯片USBPP包括第一数字多任务器DMUX1、第二数字多任务器DMUX2、第一中继器RTM1及第二中继器RTM2。
第一数字多任务器DMUX1经配置以从其第一输入端接收对应该第一输入信号组In1的USB信号SUSB1,且从其第二输入端接收对应第二输入信号组In2的USB信号SUSB2,第一数字多任务器DMUX1经配置以选择性的输出USB信号SUSB1及SUSB2中对应第一输入信号组In1及第二输入信号组In2的其中之一者。
类似的,第二数字多任务器DMUX2经配置以从其第一输入端接收对应该第一输入信号组In1的USB信号SUSB1,且从其第二输入端接收对应第二输入信号组In2的USB信号SUSB2,第二数字多任务器DMUX2经配置以选择性的输出USB信号SUSB1及SUSB2中对应第一输入信号组In1及第二输入信号组In2的其中之一者。
第一中继器(Retimer)RTM1,经配置以接收并增强来自第一数字多任务器DMUX1的该些USB信号,并输出至USB信号输出端口USB3,例如,第一USB信号输出接口USB1',而第二中继器RTM2经配置以接收并增强来自第二数字多任务器DMUX2的该些USB信号,并输出至USB信号输出端口USB3,例如,第二USB信号输出接口USB2'。
此处,其中,第一数字多任务器DMUX1及第二数字多任务器DMUX2可使第一中继器RTM1及第二中继器RTM2分别选择针对第一USB信号输出接口USB1'或第二USB信号输出接口USB2'的数字信号进行输出,并在输出前,再通过第一数字多任务器DMUX1及第二数字多任务器DMUX2选择将数字信号传输到第一DFP物理层模块DFPPHY1或第二DFP物理层模块DFPPHY2。
第一DFP物理层模块DFPPHY1经配置以接收来自第一中继器RTM1的USB信号SUSB1',并转换为模拟信号以输出至第一USB信号输出接口USB1',第二DFP物理层模块经配置以接收来自第二中继器RTM2的USB信号SUSB2',并转换为模拟信号以输出至第二USB信号输出接口USB2'。
详细而言,本发明所提供的图像处理芯片的整体架构中,内建的第一数字多任务器DMUX1及第二数字多任务器DMUX2扮演相当重要的角色,其取代了现有架构使用的多个模拟多任务器,因此,本发明的图像处理芯片除了降低PCB面积、减少成本、减少信号穿层以外,由于省去使用模拟多任务器,可使信号无须经过模拟多任务器,也就减少高速信号造成的串扰影响,同时可达到多UFP与多DFP之间任意的切换,应用上亦不受限于USB的形式。
其中,由于采用了数字多任务器,其均在数字域对信号进行切换,因此不会产生串扰的问题。此外,采用数字多任务器亦可达成降低噪声或无噪声的切换,甚至可针对第一中继器RTM1及第二中继器RTM2进行错误修正(Error Correction)。
[第二实施例]
图4为依据本发明第二实施例的图像处理芯片示出的电路布局图。参阅图4所示,本发明第二实施例提供一种图像处理芯片2,其包括第一接口端口USB1、第二接口端口USB2、第一上行端口(upstreaming facing port,UFP)物理层模块UFPPHY1、第一配置信道检测模块CC1、第二上行端口(upstreaming facing port,UFP)物理层模块UFPPHY2、第二配置信道检测模块CC2、显示信号处理模块DPP、USB信号处理模块USBP、视频信号输入端口VDI及USB信号输入端口USBI。
以本实施例而言,图像处理芯片2可作为主控方(Host side),因此,图像处理芯片1可例如应用于笔记本电脑或桌面计算机等。举例来说,第一界面端口USB1及第二接口端口USB2可为USB Type-C接口端口,视频信号输出端口VDO及USB信号输出端口USB3可为PCB上的走线。需要说明的是,在本实施例中,第一配置信道检测模块CC1、第二配置信道检测模块CC2及USB信号处理模块USBP运作流程与上述相同。对于显示信号而言则是方向相反,而对于第一接口端口USB1、第二接口端口USB2来说,则会变成输出视频信号的端口。
详细而言,视频信号输入端口VDI接收多个输入视频信号,视频信号输入端口VDI可包括第一视频信号接收接口VDI1及第一视频信号接收接口VDI2,分别接收输入显示信号中的多个第一输入显示信号VDIn1及多个第二输入显示信号VDIn2。USB信号输入端口USBI接收多个输入USB信号,USB信号输入端口USBI可包括第一USB信号输入接口USBI1及第二USB信号输入接口USBI2,分别接收该些输入USB信号中的多个第一输入USB信号USBIn1及多个第二输入USB信号USBIn2。
显示信号处理模块DPP经配置以接收并处理来自视频信号输入端口VDI的该些输入显示信号,例如,多个第一输入显示信号VDIn1及多个第二输入显示信号VDIn2,并产生多个经处理视频信号SDP1'及SDP2'。
类似的,显示信号处理模块DPP还包括第一传送端物理层模块TxPHY1、第二传送端物理层模块TxPHY2及显示信号数字处理模块DPPP。第一传送端物理层模块TxPHY1将该些第一输入显示信号VDIn1依据第一接口端口USB1的接口种类转换为多个第一格式视频信号SDP1”,第二传送端物理层模块TxPHY2,将该些第二输入显示信号VDIn2依据第二接口端口USB2的接口种类转换为多个第二格式视频信号SDP2"。
再者,显示信号数字处理模块DPPP经配置以处理该些第一格式视频信号SDP1”及该些第二格式视频信号SDP2",并产生该些经处理视频信号SDP1'及SDP2'。
另一方面,USB信号处理模块USBP经配置以接收并处理来自USB信号输入端口的该些输入USB信号,例如第一输入USB信号USBIn1及第二输入USB信号USBIn2,并产生多个经处理USB信号SUSB1'及SUSB2'。
USB信号处理模块还包括第一下行端口(downstreaming facing port,DFP)物理层模块DFPPHY1、第二下行端口(downstreaming facing port,DFP)物理层模块DFPPHY2及USB信号处理芯片USBPP。第一DFP物理层模块DFPPHY1经配置以接收该些第一输入USB信号USBIn1,并转换为数字信号,第二DFP物理层模块DFPPHY2经配置以接收该些第二输入USB信号USBIn2,并转换为数字信号。USB信号处理芯片经配置以接收来自该第一DFP物理层模块及该第二DFP物理层模块的该些数字信号,以产生该些经处理USB信号SUSB1'及SUSB2'。
可进一参考图5,其为依据本发明第一实施例的图像处理芯片示出的USB信号处理芯片的电路布局图。如图所示,USB信号处理芯片USBPP包括第一数字多任务器DMUX1、第二数字多任务器DMUX2、第一中继器RTM1及第二中继器RTM2。第一中继器RTM1经配置以接收并增强来自第一DFP物理层模块DFPPHY1的该些第一输入USB信号USBIn1,第二中继器RTM2经配置以接收并增强来自第二DFP物理层模块DFPPHY2的该些第二输入USB信号USBIn2。
此外,第一数字多任务器DMUX1经配置以从其一输入端接收该些第一输入USB信号USBIn1,经配置以选择性的将该些第一输入USB信号输出至该第一数字多任务器DMUX1的第一输出端或第二输出端。
第二数字多任务器DMUX2经配置以从其一输入端接收该些第二输入USB信号USBIn2,经配置以选择性的将该些第二输入USB信号输出至该第一数字多任务器的第一输出端或第二输出端。
请复参考图4,第一接口端口USB1用于与第一装置Dv1通过第一输出信号组Out1进行传输。第二接口端口USB2用于与第二装置Dv2通过第二输出信号组Out2进行传输。
第一UFP物理层模块UFPPHY1经配置以接收经处理视频信号SDP1'及经处理USB信号SUSB1',且通过多个第一高速信号信道耦接于第一接口端口USB1,例如高速通道Rx11、Tx11、Rx12及Tx12。
第一配置信道检测模块CC1通过第一配置信道对CC11及CC12耦接于第一接口端口USB1,第一配置信道检测模块CC1经配置以检测第一输出信号组Out1的第一配置信道信号(通过第一配置信道对CC11及CC12进行检测),以判断第一输出信号组Out1的信号种类,并依据第一输出信号组Out1的信号种类控制第一UFP物理层模块UFPPHY1以第一信号配置将该些经处理视频信号SDP1'中的多个第一视频信号DP1及该些经处理USB信号SUSB1'中的多个第一USB信号USBout1输出,以作为第一输出信号组Out1。
类似的,第二UFP物理层模块UFPPHY2经配置以接收该些经处理视频信号SDP2'及该些经处理USB信号SUSB2',且通过多个第二高速信号信道耦接于第二接口端口USB2,例如高速通道Rx21、Tx21、Rx22及Tx22。
第二配置信道检测模块CC2通过第二配置信道对CC21及CC22耦接于第二接口端口USB2,第二配置信道检测模块CC2经配置以检测第二输出信号组Out2的第二配置信道信号(通过第二配置信道对CC21及CC22进行检测),以判断第二输出信号组Out2的信号种类,并依据该第二输出信号组Out2的信号种类控制第二UFP物理层模块UFPPHY2以第二信号配置将该些经处理视频信号SDP2'中的多个第二视频信号DP2及该些经处理USB信号SUSB2'中的多个第二USB信号USBout2输出,以作为第二输出信号组Out2。
类似的,第一输出信号组Out1及第二输出信号组Out2可分别包括选自一对USB信号、一对显示端口(Display Port,DP)信号搭配一对USB信号及两对显示端口(DisplayPort,DP)信号所组成的群组的信号组。
类似的,在本发明的图像处理芯片应用于供电端时,内建的第一数字多任务器DMUX1及第二数字多任务器DMUX2取代了现有架构使用的多个模拟多任务器,因此,可降低PCB使用面积、减少成本、减少信号穿层。
[实施例的有益效果]
本发明的其中一有益效果在于,本发明所提供的图像处理芯片的整体架构中,内建的第一数字多任务器DMUX1及第二数字多任务器DMUX2扮演相当重要的角色,其取代了现有架构使用的多个模拟多任务器,因此,本发明的图像处理芯片除了降低PCB面积、减少成本、减少信号穿层以外,由于省去使用模拟多任务器,可使信号无须经过模拟多任务器,也就减少高速信号造成的串扰影响,同时可达到多UFP与多DFP之间任意的切换,应用上亦不受限于USB的形式。
其中,由于采用了数字多任务器,其均在数字域对信号进行切换,因此不会产生串扰的问题。此外,采用数字多任务器亦可达成降低噪声或无噪声的切换,甚至可针对第一中继器RTM1及第二中继器RTM2进行错误修正(Error Correction)。
以上所公开的内容仅为本发明的优选可行实施例,并非因此局限本发明的申请专利范围,所以凡是运用本发明说明书及图式内容所做的等效技术变化,均包含于本发明的申请专利范围内。
【符号说明】
图像处理芯片:1、2
第一界面端口:USB1
第二界面端口:USB2
第一UFP物理层模块:UFPPHY1
第一配置信道检测模块:CC1
第二UFP物理层模块:UFPPHY2
第二配置信道检测模块:CC2
显示信号处理模块:DPP
USB信号处理模块:USBP
视频信号输出端口:VDO
USB信号输出端口:USB3
第一输入信号组:In1
第二输入信号组:In2
高速通道:Rx11、Tx11、Rx12、Tx12、Rx21、Tx21、Rx22、Tx22
第一配置信道对:CC11、CC12
第二配置信道对:CC21、CC22
显示信号:SDP1、SDP2
经处理视频信号:SDP1'、SDP2'
USB信号:SUSB1、SUSB2
经处理USB信号:SUSB1'、SUSB2'
第一视频信号输出接口:VDO1
第二视频信号输出接口:VDO2
显示信号数字处理模块:DPPP
第一传送端物理层模块:TxPHY1
第二传送端物理层模块:TxPHY2
第一格式视频信号:SDP1”
第二格式视频信号:SDP2”
第一USB信号输出接口:USB1'
第二USB信号输出接口:USB2'
USB信号处理芯片:USBPP
第一DFP物理层模块:DFPPHY1
第二DFP物理层模块:DFPPHY2
第一数字多任务器:DMUX1
第二数字多任务器:DMUX2
第一中继器:RTM1
第二中继器:RTM2
视频信号输入端口:VDI
USB信号输入端口:USBI
第一视频信号接收接口:VDI1
第二视频信号接收接口:VDI2
第一输入显示信号:VDIn1
第二输入显示信号:VDIn2
第一USB信号输入接口:USBI1
第二USB信号输入接口:USBI2
第一输入USB信号:USBIn1
第二输入USB信号:USBIn2
第一输出信号组:Out1
第二输出信号组:Out2
第一视频信号:DP1
第二视频信号:DP2
第一USB信号:USBout1
第二USB信号:USBout2
第一装置:Dv1
第二装置:Dv2。
Claims (10)
1.一种图像处理芯片,其包括:
一第一接口端口,用于连接一第一输入信号组;
一第二接口端口,用于连接一第二输入信号组;
一第一上行端口物理层模块,通过多个第一高速信号信道耦接于该第一接口端口;
一第一配置信道检测模块,通过一第一配置信道对耦接于该第一接口端口,该第一配置信道检测模块经配置以检测该第一输入信号组的一第一配置信道信号,以判断该第一输入信号组的信号种类,并依据该第一输入信号组的信号种类控制该第一上行端口物理层模块将该第一输入信号组以一第一信号配置输出;
一第二上行端口物理层模块,通过多个第二高速信号信道耦接于该第二接口端口;
一第二配置信道检测模块,通过一第二配置信道对耦接于该第二接口端口,该第二配置信道检测模块经配置以检测该第二输入信号组的一第二配置信道信号,以判断该第二输入信号组的信号种类,并依据该第二输入信号组的信号种类控制该第二上行端口物理层模块将该第二输入信号组以一第二信号配置输出;
一显示信号处理模块,经配置以接收并处理来自该第一上行端口物理层模块及该第二上行端口物理层模块的多个显示信号,并产生多个经处理视频信号;
一USB信号处理模块,经配置以接收并处理来自该第一上行端口物理层模块及该第二上行端口物理层模块的多个USB信号,并产生多个经处理USB信号;
一视频信号输出端口,经配置以输出该些经处理视频信号;以及
一USB信号输出端口,经配置以输出该些经处理USB信号。
2.根据权利要求1所述的图像处理芯片,其中该第一上行端口物理层模块经配置以将该第一输入信号组转换为数字信号,且该第二上行端口物理层模块经配置以将该第二输入信号组转换为数字信号,以分别输出数字化的该些显示信号及数字化的该些USB信号。
3.根据权利要求2所述的图像处理芯片,其中该视频信号输出端口包括一第一视频信号输出接口及一第二视频信号输出接口,该显示信号处理模块还包括:
一显示信号数字处理模块,经配置以处理该第一上行端口物理层模块及该第二上行端口物理层模块的数字化的该些显示信号,并产生多个经处理视频信号;
一第一传送端物理层模块,将对应于该第一输入信号组的该些经处理视频信号依据该第一视频信号输出接口的接口种类转换为一第一格式视频信号并传送至该第一视频信号输出接口;以及
一第二传送端物理层模块,将对应于该第二输入信号组的该些经处理视频信号依据该第二视频信号输出接口的接口种类转换为一第二格式视频信号并传送至该第二视频信号输出接口。
4.根据权利要求2所述的图像处理芯片,其中该USB信号处理模块包括一USB信号处理芯片,其包括:
一第一数字多任务器,经配置以从其第一输入端接收对应该第一输入信号组的该些USB信号,且从其第二输入端接收对应该第二输入信号组的该些USB信号,经配置以选择性的输出该些USB信号中对应该第一输入信号组及该第二输入信号组的其中之一者;
一第二数字多任务器,经配置以从其第一输入端接收对应该第一输入信号组的该些USB信号,且从其第二输入端接收对应该第二输入信号组的该些USB信号,经配置以选择性的输出该些USB信号中对应该第一输入信号组及该第二输入信号组的其中之一者;
一第一中继器,经配置以接收并增强来自该第一数字多任务器的该些USB信号,并输出至该USB信号输出端口;以及
一第二中继器,经配置以接收并增强来自该第二数字多任务器的该些USB信号,并输出至该USB信号输出端口。
5.根据权利要求4所述的图像处理芯片,其中该USB信号输出端口还包括一第一USB信号输出接口及一第二USB信号输出接口,且该USB信号处理模块还包括:
一第一下行端口物理层模块,经配置以接收来自该第一中继器的该些USB信号,并转换为模拟信号以输出至该第一USB信号输出接口;以及
一第二下行端口物理层模块,经配置以接收来自该第二中继器的该些USB信号,并转换为模拟信号以输出至该第二USB信号输出接口。
6.一种图像处理芯片,其包括:
一视频信号输入端口,经配置以接收多个输入显示信号;
一USB信号输入端口,经配置以接收多个输入USB信号;
一显示信号处理模块,经配置以接收并处理来自该视频信号输入端口的该些输入显示信号,并产生多个经处理视频信号;
一USB信号处理模块,经配置以接收并处理来自该USB信号输入端口的该些输入USB信号,并产生多个经处理USB信号;
一第一接口端口,用于与一第一装置通过一第一输出信号组进行传输;
一第二接口端口,用于与一第二装置通过一第二输出信号组进行传输;
一第一上行端口物理层模块,经配置以接收该些经处理视频信号及该些经处理USB信号,且通过多个第一高速信号信道耦接于该第一接口端口;
一第一配置信道检测模块,通过一第一配置信道对耦接于该第一接口端口,该第一配置信道检测模块经配置以检测该第一输出信号组的一第一配置信道信号,以判断该第一输出信号组的信号种类,并依据该第一输出信号组的信号种类控制该第一上行端口物理层模块以一第一信号配置将该些经处理视频信号中的多个第一视频信号及该些经处理USB信号中的多个第一USB信号输出,以作为该第一输出信号组;
一第二上行端口物理层模块,经配置以接收该些经处理视频信号及该些经处理USB信号,且通过多个第二高速信号信道耦接于该第二接口端口;以及
一第二配置信道检测模块,通过一第二配置信道对耦接于该第二接口端口,该第二配置信道检测模块经配置以检测该第二输出信号组的一第二配置信道信号,以判断该第二输出信号组的信号种类,并依据该第二输出信号组的信号种类控制该第二上行端口物理层模块以一第二信号配置将该些经处理视频信号中的多个第二视频信号及该些经处理USB信号中的多个第二USB信号输出,以作为该第二输出信号组。
7.根据权利要求6所述的图像处理芯片,其中该第一上行端口物理层模块经配置以将该些第一视频信号及该些第一USB信号转换为模拟信号,且该第二上行端口物理层模块经配置以将该些第二视频信号及该些第二USB信号转换为模拟信号,以将模拟化的该些第一视频信号及该些第一USB信号输出至该第一接口端口,并将模拟化的该些第二视频信号及该些第二USB信号输出至该第二接口端口。
8.根据权利要求7所述的图像处理芯片,其中该视频信号输入端口包括一第一视频信号接收接口及一第二视频信号接收接口,分别接收该些输入显示信号中的多个第一输入显示信号及多个第二输入显示信号,且该显示信号处理模块还包括:
一第一传送端物理层模块,将该些第一输入显示信号依据该第一接口端口的接口种类转换为多个第一格式视频信号;
一第二传送端物理层模块,将该些第二输入显示信号依据该第二接口端口的接口种类转换为多个第二格式视频信号;以及
一显示信号数字处理模块,经配置以处理该些第一格式视频信号及该些第二格式视频信号,并产生该些经处理视频信号。
9.根据权利要求7所述的图像处理芯片,其中该USB信号输入端口还包括一第一USB信号输入接口及一第二USB信号输入接口,分别接收该些输入USB信号中的多个第一输入USB信号及多个第二输入USB信号,且该USB信号处理模块还包括:
一第一下行端口物理层模块,经配置以接收该些第一输入USB信号,并转换为数字信号;以及
一第二下行端口物理层模块,经配置以接收该些第二输入USB信号,并转换为数字信号;以及
一USB信号处理芯片,经配置以接收来自该第一下行端口物理层模块及该第二下行端口物理层模块的该些数字信号,以产生该些经处理USB信号。
10.根据权利要求6所述的图像处理芯片,其中该第一接口端口及该第二接口端口为USB Type-C接口端口,且该第一输出信号组及该第二输出信号组系分别包括选自一对USB信号、一对显示端口信号搭配一对USB信号及两对显示端口信号所组成的群组。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911096248.1A CN112788271B (zh) | 2019-11-11 | 2019-11-11 | 图像处理芯片 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911096248.1A CN112788271B (zh) | 2019-11-11 | 2019-11-11 | 图像处理芯片 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112788271A CN112788271A (zh) | 2021-05-11 |
CN112788271B true CN112788271B (zh) | 2022-10-11 |
Family
ID=75750050
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911096248.1A Active CN112788271B (zh) | 2019-11-11 | 2019-11-11 | 图像处理芯片 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112788271B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000244796A (ja) * | 1999-02-22 | 2000-09-08 | Sharp Corp | カメラシステム |
CN101572823A (zh) * | 2009-06-11 | 2009-11-04 | 北京时代奥视数码技术有限公司 | 视频信号自适应输入接口及采用其的监视器和多画面显示设备 |
CN105898178A (zh) * | 2015-12-08 | 2016-08-24 | 乐视致新电子科技(天津)有限公司 | 信号处理方法及信号处理器 |
TWI653889B (zh) * | 2017-09-12 | 2019-03-11 | 宏正自動科技股份有限公司 | 視訊傳輸切換裝置 |
CN109643265A (zh) * | 2016-08-23 | 2019-04-16 | 戴尔产品有限公司 | 自动配置计算设备的通用串行总线(usb)c型端口 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7162706B2 (en) * | 2004-03-05 | 2007-01-09 | Picocraft Design Systems, Inc. | Method for analyzing and validating clock integration properties in circuit systems |
US8218940B2 (en) * | 2009-08-28 | 2012-07-10 | Dell Products, Lp | System and method for managing multiple independent graphics sources in an information handling system |
US10216675B2 (en) * | 2016-06-16 | 2019-02-26 | Lenovo (Singapore) Pte Ltd | Techniques for establishing an external interface and a network interface within a connector |
-
2019
- 2019-11-11 CN CN201911096248.1A patent/CN112788271B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000244796A (ja) * | 1999-02-22 | 2000-09-08 | Sharp Corp | カメラシステム |
CN101572823A (zh) * | 2009-06-11 | 2009-11-04 | 北京时代奥视数码技术有限公司 | 视频信号自适应输入接口及采用其的监视器和多画面显示设备 |
CN105898178A (zh) * | 2015-12-08 | 2016-08-24 | 乐视致新电子科技(天津)有限公司 | 信号处理方法及信号处理器 |
CN109643265A (zh) * | 2016-08-23 | 2019-04-16 | 戴尔产品有限公司 | 自动配置计算设备的通用串行总线(usb)c型端口 |
TWI653889B (zh) * | 2017-09-12 | 2019-03-11 | 宏正自動科技股份有限公司 | 視訊傳輸切換裝置 |
Also Published As
Publication number | Publication date |
---|---|
CN112788271A (zh) | 2021-05-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10459865B2 (en) | Devices and methods for providing concurrent superspeed communication and four-lane displayport communication via a USB type-C receptacle | |
US7293127B2 (en) | Method and device for transmitting data using a PCI express port | |
EP2434477A1 (en) | Transparent repeater device for handling displayport configuration data (DPCD) | |
US9235542B2 (en) | Signal switching circuit and peripheral component interconnect express connector assembly having the signal switching circuit | |
JPH11184578A (ja) | Pciバスのホットプラグ制御器 | |
KR20150064243A (ko) | 대역폭 설정가능한 io 커넥터 | |
CN107710181A (zh) | 定向指示连接器 | |
TWI598736B (zh) | 分配模組及其發射端延伸器 | |
WO2017166672A1 (zh) | 异步收发传输器和通用串行总线接口复用电路及电路板 | |
TW202005485A (zh) | 擴充快捷外設互聯標準兼容性的電路 | |
JP2010218196A (ja) | データ転送制御装置及び電子機器 | |
US7671631B2 (en) | Low voltage differential signal receiving device | |
CN112579497B (zh) | 一种兼容双操作系统的通用串行总线接口电路和方法 | |
CN103105895A (zh) | 计算机系统及其显示卡及该系统进行图形处理的方法 | |
US20060206626A1 (en) | Instrument and communications controller for instrument | |
TWI727480B (zh) | 影像處理晶片 | |
CN112788271B (zh) | 图像处理芯片 | |
US20090228628A1 (en) | Multi-fpga pci express x16 architecture | |
US8347013B2 (en) | Interface card with extensible input/output interface | |
CN107391321B (zh) | 电子计算机单板及服务器调试系统 | |
US20120260013A1 (en) | KVM switcher (Multi-computer switcher) with integrated parallel transmission, serial peripheral interface and universal serial bus | |
TWI731295B (zh) | 顯示裝置以及控制顯示裝置的方法 | |
CN218498525U (zh) | 板卡及插卡类视频处理设备 | |
CN112783814A (zh) | 用于多模式pcie扩频的时钟电路、电子装置及其方法 | |
US11768795B2 (en) | Thunderbolt device module and electronic device having root complex and integrating with such thunderbolt device module |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |