CN112667540A - 用于多设备总线通讯方法及电子设备 - Google Patents
用于多设备总线通讯方法及电子设备 Download PDFInfo
- Publication number
- CN112667540A CN112667540A CN202011289781.2A CN202011289781A CN112667540A CN 112667540 A CN112667540 A CN 112667540A CN 202011289781 A CN202011289781 A CN 202011289781A CN 112667540 A CN112667540 A CN 112667540A
- Authority
- CN
- China
- Prior art keywords
- data
- frame
- clock line
- line
- bits
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Small-Scale Networks (AREA)
Abstract
本发明涉及通讯技术领域,具体涉及一种用于多设备总线通讯方法及电子设备,本发明使用数据线和时钟线,利用单台设备操作时钟线并生成持久的矩形波;使用数据线进行数据发送时,在时钟线的上边沿后立即触发,数据接收时,在时钟线的下边沿后立即触发;传输数据的帧按照报文组织包括用于标准报文目的地址的地址帧,用于传输给设备控制信息或数据的数据帧,用于验证数据传输准确性的校验帧。本发明仅使用两根数据线做为通讯线,相对于SPI,对数据线的利用率较高,每台设备只操作一根数据线,相对I2C,操作逻辑比较简单,具备可扩展的地址,能操作的设备数量超过I2C,具备可扩展的校验帧,可以将错误漏检率降低到非常任意低的水平。
Description
技术领域
本发明涉及通讯技术领域,具体涉及一种用于多设备总线通讯方法及电子设备。
背景技术
目前,广泛使用的主机设备通信协议有I2C,SPI和UART等3种,
UART是一种异步全双工串行通信协议,由Tx和Rx两根数据线组成,因为没有参考时钟信号,所以通信的双方必须约定串口波特率、数据位宽、奇偶校验位、停止位等配置参数,从而按照相同的速率进行通信。UART属于异步传输,但对时序要求比较严格,在相同的信号质量下,速度较慢,
SPI是Motorola公司推出的一种同步串行接口技术,是一种高速的,全双工,同步的通信总线。SPI数据速率可达几Mbps,在一般应用中有4根信号线:MOSI,MISO,SCK,CS,相比UART多了一条同步时钟线,通信速度快,但是多个设备往往需要多条CS线,或者使用译码器等额外的结构来进行切换,增加了硬件复杂性。
I2C使用2根数据线,速度不高,网络连接简单,但数据处理较为复杂,中间状态多,同时,I2C需要每台设备同时读写2条数据线,硬件逻辑也相对复杂。
发明内容
针对现有技术的不足,本发明公开了一种用于多设备总线通讯的方法及电子设备,可以使主机将数据发送到设备,也可以让设备将信号发送到主机。
本发明通过以下技术方案予以实现:
第一方面,本发明公开了一种用于多设备总线通讯的方法,所述方法使用数据线和时钟线,利用单台设备操作时钟线并生成持久的矩形波;
使用数据线进行数据发送时,在时钟线的上边沿后立即触发,数据接收时,在时钟线的下边沿后立即触发;
传输数据的帧按照报文组织包括用于标准报文目的地址的地址帧, 用于传输给设备控制信息或数据的数据帧,用于验证数据传输准确性的校验帧。
更进一步的,所述单台设备为主机或一个专门的单片机,所述的持久的矩形波是质量较好的图形,翻转频率高且频率分布较为均匀的矩形波。
更进一步的,所述数据线进行数据发送时,在时钟线的上边沿后立即触发,其中,1为写高电平,0为写低电平,所述数据接收时,在时钟线的下边沿后立即触发,其中,读到高电平时为1,读到低电平时为0。
更进一步的,所述方法中,传输的比特按照数据帧来进行组织,每帧由9个比特组成,其中第1个bit为1,后面的bit为数据位,帧之间没有间隙。
更进一步的,所述方法中,每个报文结束后需要将数据线置为0, 报文间的间隙通常为1个帧以上或9个比特以上,间隙时保持为0。
更进一步的,报文中的校验帧为1帧或更多,校验算法为CRC8, CRC16,CRC32或MD5;报文中的地址帧为2帧或更多;数据帧为0帧或1帧以上。
更进一步的,所述方法中,时钟线进行动态的频率调节时,设备进入低功耗模式。
更进一步的,所述方法中,数据发送的设备可与数据接收设备一样,接收已发送的电平高低,用于检测数据是否被重复发送,已防止设备在总线上传输数据发生冲突。
更进一步的,所述方法中,数据发送触发于时钟线的下边沿,数据接收触发于时钟线的上边沿。
第二方面,本发明公开一种电子设备,包括处理器以及存储有执行指令的存储器,当所述处理器执行所述存储器存储的所述执行指令时,所述处理器执行如第一方面所述的用于多设备总线通讯方法。
本发明的有益效果为:
本发明提供一种适合多设备通讯方法和电子设备,仅使用两根数据线做为通讯线,相对于SPI,对数据线的利用率较高,每台设备只操作一根数据线,相对I2C,操作逻辑比较简单。
本发明具备可扩展的地址,能操作的设备数量超过I2C,具备可扩展的校验帧,可以将错误漏检率降低到非常任意低的水平。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例1
本实施例公开一种简便可行的总线式设备和主机通信的方法,可以使主机将数据发送到设备,也可以让设备将信号发送到主机。
本实施例中的信号可以是指令和数据,通信的目的可以是操纵设备和从设备采集信息,也可以是从请求-应答的模式。
本实施例的基本形式是使用2根数据线,包括一根数据线和一根时钟线,在一段时间内,时钟线由一台设备操作,这台设备可以是主机或一个专门的单片机来控制,生成一个持久的矩形波,对矩形波的翻转时间没有特殊的要求,但一般是图形质量较好的,翻转频率较高且频率分布较为均匀的矩形波,主机和每台设备都可以(但不是必须的) 读写数据线。
本实施例使用典型的数据的发送均在时钟线的上边沿后立即触发, 数据的接收均在时钟线的下边沿后立即触发,数据通过在上述指定触发下写数据线来实现,其中,1为写高电平,0为写低电平,对应的, 读取数据在上述触发下读数据线来实现,其中读到高电平时为1,读到低电平时为0,传输的比特按照数据帧来进行组织,每个帧有9个比特组成,其中第1个bit为1,后面的bit为数据位,帧之间没有间隙。
本实施例中,传输数据的帧按照报文来组织,每个报文有若干的帧组成,依次分别为地址帧,数据帧和校验帧,其中地址帧用于标准报文的目的地址,通常为多个设备中的某一个,数据帧通常为需要传输给设备的控制信息或数据,校验帧通常为对地址帧和数据帧的校验码,来验证数据传输的准确性,每个报文结束后需要将数据线置为0, 报文间的间隙通常为1个帧以上(9个比特以上),间隙时保持为0。
本实施例的一种变种是数据发送触发于时钟线的下边沿,数据接收触发于时钟线的上边沿,
本实施例的报文中的校验帧为1帧或更多,校验算法为CRC8, CRC16,CRC32或MD5,报文中的地址帧为1帧或更多,报文中的数据帧为0帧或1帧以上。
本实施例的一种变种是使用一根额外的数据线作为令牌线,辅助数据防冲突,时钟线进行动态的频率调节,使得设备进入低功耗模式,数据发送的设备也可以和数据接收设备一样的接收已发送的点评高低, 用于检测数据是否被重复发送,以防止设备在总线上传输数据发生冲突。
实施例2
本实施例公开一种用于多设备总线通讯方法,在一段时间内,时钟线由一台设备操作,这台设备可以是主机或一个专门的单片机来控制,生成一个持久的矩形波.对矩形波的翻转时间没有特殊的要求, 但一般是图形质量较好的,翻转频率较高且频率分布较为均匀的矩形波.
数据的发送均在时钟线的上边沿后立即触发,数据的接收均在时钟线的下边沿后立即触发.数据通过在上述指定触发下写数据线来实现,其中,1为写高电平,0为写低电平.对应的,读取数据在上述触发下读数据线来实现,其中读到高电平时为1,读到低电平时为0。
传输的比特按照数据帧来进行组织,每个帧有9个比特组成,其中第1个bit为1,后面的bit为数据位,帧之间没有间隙
传输数据的帧按照报文来组织,每个报文有若干的帧组成,依次分别为地址帧,数据帧和校验帧,其中地址帧用于标准报文的目的地址,通常为多个设备中的某一个,数据帧通常为需要传输给设备的控制信息或数据,校验帧通常为对地址帧和数据帧的校验码,来验证数据传输的准确性.每个报文结束后需要将数据线置为0,报文间的间隙通常为1个帧以上(9个比特以上),间隙时保持为0。
实施例3
本实施例公开一种电子设备,包括处理器以及存储有执行指令的存储器,当所述处理器执行所述存储器存储的所述执行指令时,所述处理器执行用于多设备总线通讯的光线跟踪识别物体方法。
综上,本发明提供一种适合多设备通讯的总线,仅使用两根数据线做为通讯线,相对于SPI,对数据线的利用率较高,每台设备只操作一根数据线,相对I2C,操作逻辑比较简单,
本发明具备可扩展的地址,能操作的设备数量超过I2C,具备可扩展的校验帧,可以将错误漏检率降低到非常任意低的水平
以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
Claims (10)
1.一种用于多设备总线通讯的方法,其特征在于,所述方法使用数据线和时钟线,利用单台设备操作时钟线并生成持久的矩形波;
使用数据线进行数据发送时,在时钟线的上边沿后立即触发,数据接收时,在时钟线的下边沿后立即触发;
传输数据的帧按照报文组织包括用于标准报文目的地址的地址帧,用于传输给设备控制信息或数据的数据帧,用于验证数据传输准确性的校验帧。
2.根据权利要求1所述的用于多设备总线通讯的方法,其特征在于,所述单台设备为主机或一个专门的单片机,所述的持久的矩形波是质量较好的图形,翻转频率高且频率分布较为均匀的矩形波。
3.根据权利要求1所述的用于多设备总线通讯的方法,其特征在于,所述数据线进行数据发送时,在时钟线的上边沿后立即触发,其中,1为写高电平,0为写低电平,所述数据接收时,在时钟线的下边沿后立即触发,其中,读到高电平时为1,读到低电平时为0。
4.根据权利要求1所述的用于多设备总线通讯的方法,其特征在于,所述方法中,传输的比特按照数据帧来进行组织,每帧由9个比特组成,其中第1个bit为1,后面的bit为数据位,帧之间没有间隙。
5.根据权利要求1所述的用于多设备总线通讯的方法,其特征在于,所述方法中,每个报文结束后需要将数据线置为0,报文间的间隙通常为1个帧以上或9个比特以上,间隙时保持为0。
6.根据权利要求5所述的用于多设备总线通讯的方法,其特征在于,报文中的校验帧为1帧或更多,校验算法为CRC8,CRC16,CRC32或MD5;报文中的地址帧为1帧或更多;数据帧为0帧或1帧以上。
7.根据权利要求1所述的用于多设备总线通讯的方法,其特征在于,所述方法中,时钟线进行动态的频率调节时,设备进入低功耗模式。
8.根据权利要求1所述的用于多设备总线通讯的方法,其特征在于,所述方法中,数据发送的设备可与数据接收设备一样,接收已发送的电平高低,用于检测数据是否被重复发送,已防止设备在总线上传输数据发生冲突。
9.根据权利要求1所述的用于多设备总线通讯的方法,其特征在于,所述方法中,数据发送触发于时钟线的下边沿,数据接收触发于时钟线的上边沿。
10.一种电子设备,包括处理器以及存储有执行指令的存储器,当所述处理器执行所述存储器存储的所述执行指令时,所述处理器执行如权利要求1至9中任一项所述的用于多设备总线通讯的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011289781.2A CN112667540A (zh) | 2020-11-17 | 2020-11-17 | 用于多设备总线通讯方法及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011289781.2A CN112667540A (zh) | 2020-11-17 | 2020-11-17 | 用于多设备总线通讯方法及电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN112667540A true CN112667540A (zh) | 2021-04-16 |
Family
ID=75403585
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011289781.2A Pending CN112667540A (zh) | 2020-11-17 | 2020-11-17 | 用于多设备总线通讯方法及电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112667540A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114500689A (zh) * | 2022-01-30 | 2022-05-13 | 合肥美的电冰箱有限公司 | 总线通信方法、装置、通信板、家电设备及存储介质 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103714029A (zh) * | 2013-05-07 | 2014-04-09 | 深圳市汇春科技有限公司 | 新型二线同步通信协议及应用 |
CN108259134A (zh) * | 2018-01-10 | 2018-07-06 | 上海灵动微电子股份有限公司 | 一种基于afp协议的数据传输方法 |
CN108885602A (zh) * | 2016-03-07 | 2018-11-23 | 高通股份有限公司 | 多协议i3c共用命令码 |
US20190354505A1 (en) * | 2018-05-16 | 2019-11-21 | Qualcomm Incorporated | Fast termination of multilane single data rate transactions |
-
2020
- 2020-11-17 CN CN202011289781.2A patent/CN112667540A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103714029A (zh) * | 2013-05-07 | 2014-04-09 | 深圳市汇春科技有限公司 | 新型二线同步通信协议及应用 |
CN108885602A (zh) * | 2016-03-07 | 2018-11-23 | 高通股份有限公司 | 多协议i3c共用命令码 |
CN108259134A (zh) * | 2018-01-10 | 2018-07-06 | 上海灵动微电子股份有限公司 | 一种基于afp协议的数据传输方法 |
US20190354505A1 (en) * | 2018-05-16 | 2019-11-21 | Qualcomm Incorporated | Fast termination of multilane single data rate transactions |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114500689A (zh) * | 2022-01-30 | 2022-05-13 | 合肥美的电冰箱有限公司 | 总线通信方法、装置、通信板、家电设备及存储介质 |
CN114500689B (zh) * | 2022-01-30 | 2023-09-08 | 合肥美的电冰箱有限公司 | 总线通信方法、装置、通信板、家电设备及存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5321819A (en) | Interface for coupling a host device having a network interface to a computer network having a predetermined communications medium and a predetermined communications physical layer | |
US5299193A (en) | Signal interface for coupling a network front end circuit to a network adapter circuit | |
EP0137437B1 (en) | Method for initializing a token-passing local-area network | |
US5764895A (en) | Method and apparatus for directing data packets in a local area network device having a plurality of ports interconnected by a high-speed communication bus | |
US4346440A (en) | Advanced data link controller | |
US4225919A (en) | Advanced data link controller | |
US5305317A (en) | Local area network adaptive circuit for multiple network types | |
US6651107B1 (en) | Reduced hardware network adapter and communication | |
US4368512A (en) | Advanced data link controller having a plurality of multi-bit status registers | |
US4672543A (en) | Data transmission control apparatus in local network systems | |
TWI516942B (zh) | 分配位址至互連上之裝置 | |
CN113645600A (zh) | 数据传输方法、装置、终端及存储介质 | |
CN112667540A (zh) | 用于多设备总线通讯方法及电子设备 | |
US20240104046A1 (en) | Spread spectrum clock negotiation method, and peripheral component interconnect express device and system | |
CN115065575B (zh) | 基于can总线控制器的数据传输系统及电子设备 | |
JP2011114625A (ja) | 通信システムおよび通信装置 | |
CN113886297A (zh) | 一种基于dma的spi并发通讯se装置及方法 | |
JPH04108242A (ja) | 通信制御装置のデータ転送方式 | |
JPH0221705B2 (zh) | ||
WO2019190533A1 (en) | Techniques for serial communication | |
US11716169B2 (en) | Method for error handling of an interconnection protocol, controller, and storage device | |
WO2022199556A1 (zh) | 一种数据发送方法、信号处理方法及装置 | |
US20230315672A1 (en) | Interface device and computing system including the same | |
EP0567342A2 (en) | Signal interface for coupling a network front end circuit to a network adapter circuit | |
US7124182B2 (en) | Method for real-time detection of which units are present on an arcnet |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20210416 |
|
WD01 | Invention patent application deemed withdrawn after publication |