CN112466370A - 一种eeprom存储器 - Google Patents
一种eeprom存储器 Download PDFInfo
- Publication number
- CN112466370A CN112466370A CN202011186913.9A CN202011186913A CN112466370A CN 112466370 A CN112466370 A CN 112466370A CN 202011186913 A CN202011186913 A CN 202011186913A CN 112466370 A CN112466370 A CN 112466370A
- Authority
- CN
- China
- Prior art keywords
- bit
- memory
- data
- bit lines
- word
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/24—Bit-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
- G11C16/28—Sensing or reading circuits; Data output circuits using differential sensing or reference cells, e.g. dummy cells
Landscapes
- Read Only Memory (AREA)
Abstract
本发明提供一种EEPROM存储器,包含:由若干个相同的存储单元构成的存储阵列;若干个字线,同行的存储单元连接同一个字线;行选择电路,用于选择字线;若干个位线,一个位线连接同一列的存储单元,不同的位线对应不同列的存储单元;列解码电路以及列选择电路,用于选择位线;若干个页锁存器,用于锁存需要写入存储阵列的字节,不同的页锁存器连接不同的位线;若干个读出灵敏放大器,用于从存储阵列中读出数据;通过所述页锁存器与读出灵敏放大器配合,不需改变存储器结构,使存储器在差分模式和单端模式之间任意切换,在差分模式下能够满足高可靠性存储的要求,在单端模式下能够满足大数量存储的要求。
Description
技术领域
本发明涉及电子技术领域,特别涉及一种非易失性的EEPROM存储器。
背景技术
传统EEPROM存储器的体系架构如图1所示。包括存储阵列(MC)、位线(BL)、字线(WL)、页锁存器(PL)、行选择电路(RDEC)、列解码电路(CDEC)、列选择电路(CMUX)以及读出灵敏放大器(SA)、字节选择锁存器(BYTELAT)。
存储阵列由多个存储单元按照行和列排列而成。图1中的存储阵列包括L行存储单元,一行的存储单元依序被分为M组(每组包含N个存储单元),用于存储M个字节(每个字节包含N位数据)。一个存储单元分别对应一个字线、一个位线,且只能够用于存储字节中的一位数据。存储单元包括控制栅晶体管(CG)和选择晶体管(SG),通常由同一行的一组存储单元和1个字选择晶体管(BSG)构成一个字节的基本存储单位。源线(SL)用于为存储单元的控制栅晶体管(CG)源极施加电压。
行选择电路用于选取字线WL0~WL(L-1)中的一个(通过选取的字线决定待存储字节需要存放在存储阵列中的哪一行)。列解码电路(CDEC)用于选取字节选择信号YBYTE0~YBYTEM-1中的一个,并与列选择电路配合,决定待存储字节需要存放在存储阵列中的哪N列(存储阵列中的位线依序被分为M组,一组包含N个位线,一个字节选择信号对应一组位线)。其中列选择电路包含若干个选择开关,一个位线对应一个选择开关、一个读出灵敏放大器。当一个位线被选中,对应的选择开关打开,使得对应的位线连接对应的读出灵敏放大器。
读出灵敏放大器采用检测选中字线和位线上的存储单元的电流的方法读出存储单元中保存的数据。例如:存储数据1的存储单元,其电流较大,接近10微安;而存储数据0的存储单元,其电流很小,接近0微安。当两种存储单元电流差足够大,灵敏放大器可以分辨出两种存储单元的存储数据。通常的方式是使用另外一个参考电流,例如5微安电流,将存储单元的电流和参考电流比较,来判断存储单元存储的数据是0或1。
然而,存储单元的电流会受各种因素的影响而变化,如:制造工艺波动、存储单元保存的电荷泄露、耐久性(存储器擦除、写入数据的循环次数)引起存储单元性能衰减。存储单元的电流变化会产生不利影响,例如:存储数据0的存储单元,其电流增大;而存储数据1的存储单元,其电流减小。因此两种存储单元的电流差缩小,灵敏放大器分辨出两种存储单元数据难度增大,直到无法分辨两种存储单元,此时存储器就无法正常写入和读出数据。
发明内容
本发明的目的是提供一种EEPROM存储器,能够在差分模式和单端模式之间任意切换,在差分模式下能够满足高可靠性存储的要求,在单端模式下能够满足大数量存储的要求。
为了达到上述目的,本发明提供一种EEPROM存储器,包含:
由L×M×N个相同的存储单元构成的存储阵列;所述存储阵列为L行M′列结构;其中M′=M×N,N为偶数;
L个字线WL0~WL(L-1),同行的存储单元连接同一个字线;同行的存储单元依序被均分为M组,每组存储单元用于存放一个字节;
行选择电路,用于选择字线;
M′个位线BL0,0~BL(M-1),(N-1);一个位线连接同一列的存储单元,不同的位线对应不同列的存储单元;
列解码电路以及列选择电路,用于选择位线;
M′个页锁存器PL0,0~PL(M-1),(N-1),用于锁存需要写入存储阵列的字节,不同的页锁存器连接不同的位线;
若干个读出灵敏放大器,通过列解码电路连接所述位线,用于从存储阵列中读出数据;
通过所述页锁存器与读出灵敏放大器配合,实现所述EEPROM存储器在差分模式和单端模式之间切换。
优选的,所述灵敏放大器为N个,分别为SA0~SAN;其中SA2k连接2M个位线,分别为BL0,2k,BL1,2k,…,BL(M-1),2k以及BL0,(2k+1),BL1,(2k+1),…,BL(M-1),(2k+1);SA2k+1连接M个位线,分别为BL0,(2k+1),BL1,(2k+1),…,BL(M-1),(2k+1),其中k∈[0,(N/2)-1];
当EEPROM存储器工作在单端模式时,待写入字节由N位数据组成;列解码电路选取N个位线,对应的N个锁存器PLr,0~PLr,(N-1)分别用于存储所述N位数据,r∈[0,M-1];SAt被配置为从字线BLr,t读取数据,其中t∈[0,N-1];
当EEPROM存储器工作在差分模式时,待写入字节由[N/2]位数据组成;列解码电路选取N个位线BLr,0~BLr,(N-1),对应的[N/2]个锁存器PLr,2i分别用于存储所述[N/2]位数据,i∈[0,(N/2)-1];锁存器PLr,2i+1用于存储与PLr,2i存储的数据相反的值;SA2i被配置为同时从位线BLi,2k和BLi,2k+1读取数据,SA2i+1不工作,其中k∈[0,(N/2)-1]。
另一种实现方案,所述灵敏放大器为[N/2]个,分别为SA0~SA[(N/2)-1];其中SAk连接2M个位线,分别为BL0,2k,BL1,2k,…,BL(M-1),2k以及BL0,(2k+1),BL1,(2k+1),…,BL(M-1),(2k+1),其中k∈[0,(N/2)-1];
当EEPROM存储器工作在单端模式时,待写入字节由N位数据组成;列解码电路选取N个位线BLr,0~BLr,(N-1),对应的N个锁存器PLr,0~PLr,(N-1)分别用于存储所述N位数据,r∈[0,M-1];SAk被配置为分两次从位线BLr,2k、BLr,2k+1读取数据,其中k∈[0,(N/2)-1];
当EEPROM存储器工作在差分模式时,待写入字节由[N/2]位数据组成;列解码电路选取位线BLr,0~BLr,(N-1),对应的[N/2]个锁存器PLr,2i分别用于存储所述[N/2]位数据,锁存器PLr,2i+1用于存储与PLr,2i存储的数据相反的值,r∈[0,M-1],i∈[0,(N/2)-1];SAk被配置为同时从位线BLi,2k和BLi,2k+1读取数据,其中k∈[0,(N/2)-1]。
所述存储单元包含互相连接的选择晶体管和控制栅晶体管;选择晶体管栅极连接对应的字线,选择晶体管漏极连接对应的位线,选择晶体管源极连接控制栅晶体管漏极;控制栅晶体管源极连接存储阵列的源线。
所述存储阵列还包含L×M个字选择晶体管,一个字选择晶体管对应一组存储单元;字选择晶体管栅极接对应的字线,字选择晶体管漏极接连对应控制栅晶体管的栅极。
所述EEPROM存储器还包含M个字选择锁存器BYTELAT0~BYTELATM-1,BYTELATi生成的字节状态位信号BSELi指示PLi,0~PLi,(N-1)中的数据是否需要存入对应字线上的存储单元,其中i∈[0,M-1];字选择晶体管的源极连接对应字选择锁存器,根据该字选择锁存器的字节状态位信号打开对应的字选择晶体管。
所述列选择电路包含M′个NMOS开关,一个所述NMOS开关对应一个位线;NMOS开关的栅极连接所述列解码电路,BLi,0~BLi,(N-1)对应的N个NMOS开关的栅极均接收列解码电路生成的字节选择信号YBYTEi;NMOS开关的漏极连接对应选择晶体管的漏极,NMOS开关的源极连接对应的读出灵敏放大器。
与现有技术相比,本发明的有益效果在于:通过本发明的EEPROM存储器能够在差分模式和单端模式之间任意切换,当对成本不敏感时,通过采用差分模式能够满足数据高可靠性存储的需求;在单端模式下能够满足大数量存储、降低硬件成本的需求。并且在两种模式切换的过程中,不需要改变存储器的任何元件。
附图说明
为了更清楚地说明本发明技术方案,下面将对描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一个实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图:
图1为本发明现有技术中的EEPROM存储器示意图;
图2为实施例一中,本发明的EEPROM存储器示意图;
图3为实施例二中,本发明的EEPROM存储器示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明提供一种EEPROM存储器,如图2、图3所示,包含:由L×M×N个相同的存储单元构成的存储阵列MC、L个字线WL0~WL(L-1)、M′个位线BL0,0~BL(M-1),(N-1)、M′个页锁存器PL0,0~PL(M-1),(N-1),M个字选择锁存器BYTELAT0~BYTELATM-1、L×M个字选择晶体管BSG、行选择电路RDEC、列解码电路CDEC、列选择电路CMUX、N个灵敏放大器SA0~SAN。其中M′=M×N,N为偶数。
所述存储阵列为L行M′列结构。同行的存储单元连接同一个字线。同行存储单元依序被均分为M组,每组包含N个存储单元。一个位线连接同一列的存储单元,不同的位线对应不同列的存储单元。
所述存储单元包含互相连接的选择晶体管SG和控制栅晶体管CG;选择晶体管栅极连接对应的字线,选择晶体管漏极连接对应的位线,选择晶体管源极连接控制栅晶体管漏极;控制栅晶体管源极连接存储阵列的源线SL。
一个字选择晶体管BSG对应一组存储单元,不同的字选择晶体管BSG对应不同组的存储单元。字选择晶体管BSG和其对应的N个存储单元一起用于存放一个字节。字选择晶体管栅极接对应的字线,字选择晶体管漏极接连对应存储单元的控制栅晶体管栅极。
页锁存器PL0,0~PL(M-1),(N-1)用于存储待写入的字节,一个页锁存器连接一个位线,且页锁存器与位线一一对应。一个N位的字节数据保存在N个页锁存器中,该N个页锁存器可以为PL0,0~PL0,(N-1),PL1,0~PL1,(N-1),…,PL(M-1),0~PL(M-1),(N-1)中的任意一组,具体由列解码电路CDEC选取的字节选择信号YBYTE决定。
同时,每组页锁存器对应1个字选择锁存器。字选择锁存器用于保存与其对应的页锁存器所存储的字节对应的状态位BSEL。如图1中所示,通过BSELn指示对应字节页锁存器PLn,0~PLn,(N-1)中的数据是否需要写入存储单元。图2中,DIN为待写入存储阵列的N位数据(一个字节),在本发明的实施例中,根据列解码电路CDEC选取的字节选择信号YBYTEn将DIN写入了对应的页锁存器PLn,0~PLn,(N-1),同时改变对应字选择锁存器BYTELATn的状态位。页锁存器PLn,0~PLn,(N-1)内存储的数据根据行选择电路选取的字线,被存入对应的存储单元。n∈[0,M-1]。
列解码电路CDEC和列选择电路CMUX用于为一个待存储的字节选择一组位线,如图2中BL0,0~BL0,(N-1),BL1,0~BL1,(N-1),…,BL(M-1),0~BL(M-1),(N-1)中的任一组,一组位线对应列解码电路CDEC选取的一个字节选择信号。
列选择电路CMUX包含M′个NMOS开关,一个所述NMOS开关对应一个位线BL。NMOS开关的栅极连接所述列解码电路CDEC。与位线BLn,0~BLn,(N-1)对应的N个NMOS开关的栅极均接收列解码电路CDEC选取的字节选择信号YBYTEn。NMOS开关的漏极连接对应存储单元的选择晶体管SG的漏极。一个NMOS开关对应一个读出灵敏放大器,NMOS开关的源极连接对应的读出灵敏放大器。
读出灵敏放大器SA通过列信号CL读出数据,BL经过CMUX选择后就是CL,CL只是代表BL经过CMUX选择后和SA的连接。在本发明的实施例中,列解码电路CDEC选取了字节选择信号YBYTEn,则YBYTEn为高电压,列选择电路CMUX中与BLn,0~BLn,(N-1)对应的NMOS开关打开(也即BLn,0~BLn,(N-1)被选中),BLn,0~BLn,(N-1)经过CMUX选中为列信号,且BLn,0~BLn,(N-1)连接到对应的读出灵敏放大器。未被选择的YBYTEs(s≠n)为低电压,CMUX中对应的选择开关关闭,位线BLs,0~BLs,(N-1)与对应的列信号断开,BLs,0~BLs,(N-1)不会连接到对应的读出灵敏放大器。
行选择电路RDEC,用于选择字线。在本发明的实施例中,被选取的字线为WLr,WLr的电压为高电压,从而打开对应一行存储单元的字选择晶体管BSG,该字选择晶体管BSG源极电压(也即对应的状态位信号BSEL)传送到对应控制栅晶体管CG的栅极,同时WLr的电压也连接到对应一行存储单元的选择晶体管SG的栅极,从而对应SG打开,从而对应控制栅晶体管CG的漏极连接对应位线。其他未选中字线的电压为低电平,对应一行存储单元的字选择晶体管BSG和选择晶体管SG关闭,该行的存储单元均不连接到对应的位线。
读出灵敏放大器SA采用检测选中字线和位线上的存储单元的电流的方法读出存储单元中保存的数据。
实施例一
如图2所示,在本实施例中,读出灵敏放大器为N个,其中SA2k通过列信号CL2k、CL2k+1读取2M个位线(分别为BL0,2k,BL1,2k,…,BL(M-1),2k以及BL0,(2k+1),BL1,(2k+1),…,BL(M-1),(2k+1))的数据;BL0,2k,BL1,2k,…,BL(M-1),2k被CMUX选中为对应的列信号CL2k;BL0,(2k+1),BL1,(2k+1),…,BL(M-1),(2k+1)被CMUX选中为对应的列信号CL2k+1;当位线BL没有被CMUX选中时,该位线与对应的列信号CL断开。
SA2k+1通过列信号CL2k+1读取M个位线(分别为BL0,(2k+1),BL1,(2k+1),…,BL(M-1),(2k+1))的数据,其中k∈[0,(N/2)-1]。
当EEPROM存储器工作在单端模式时,待写入字节由N位数据组成;列解码电路选取N个位线,对应的N个锁存器PLr,0~PLr,(N-1)分别用于存储所述N位数据,r∈[0,M-1];SAt被配置从位线BLr,t读取数据,其中t∈[0,N-1];
在本发明的实施例中,单端模式下列解码电路选取YBYTE0,DIN被写入PL0,0~PL0,(N-1)。行选择电路选择WL0,因此DIN被写入存储阵列MC中的第0行存储单元中的第0至第N-1存储单元。读出灵敏放大器读取BL0,0~BL0,(N-1)的电流以获得DIN。SA0~SAN-1分别读取BL0,0~BL0,(N-1)的电流。
当EEPROM存储器工作在差分模式时,待写入字节由[N/2]位数据组成;列解码电路选取N个位线BLr,0~BLr,(N-1),对应的[N/2]个锁存器PLr,2i分别用于存储所述[N/2]位数据,i∈[0,(N/2)-1];锁存器PLr,2i+1用于存储与PLr,2i存储的数据相反的值;SA2i被配置为同时从位线BLi,2k和BLi,2k+1读取数据,SA2i+1不工作,其中k∈[0,(N/2)-1]。
在本发明的实施例中,差分模式下列解码电路选取YBYTE0,DIN被写入PL0,0,PL0,2,…,PL0,(N-2)且PL0,1,PL0,3,…,PL0,(N-1)分别对应的写入PL0,0,PL0,2,…,PL0,(N-2)的相反值。行选择电路选择WL0,DIN被写入存储阵列MC中的第0行存储单元中的第0至第N-1存储单元。需要注意的是,通过两个存储单元存储DIN的一位数据。读出灵敏放大器读取BL0,0~BL0,(N-1)的电流以获得DIN。SA0,SA2,…,SAN-2分别读取BL0,0和BL0,1,BL0,2和BL0,3,…,BL0,N-2和BL0,N-1的电流;SA1,SA3,…,SAN-1不工作。读出灵敏放大器可以被配置为:若从BL0,0和BL0,1中读取的数据为1和0时,判断存储的数据为1;若从BL0,0和BL0,1中读取的数据为0和1时,判断存储的数据为0。此仅为举例,读出灵敏放大器判断数据的方式并不局限于此。
实施例二
如图3所示在本实施例中,灵敏放大器SA为[N/2]个,分别为SA0~SA[(N/2)-1];其中SAk通过列信号CL2k、CL2k+1读取2M个位线(分别为BL0,2k,BL1,2k,…,BL(M-1),2k以及BL0,(2k+1),BL1,(2k+1),…,BL(M-1),(2k+1))的数据,BL0,2k,BL1,2k,…,BL(M-1),2k被CMUX选择后对应到列信号CL2k,BL0,(2k+1),BL1,(2k+1),…,BL(M-1),(2k+1)被CMUX选择后对应到列信号CL2k+1。当位线BL没有被CMUX选中时,该位线与对应的列信号CL断开。其中k∈[0,(N/2)-1]。
当EEPROM存储器工作在单端模式时,待写入字节由N位数据组成;列解码电路选取N个位线BLr,0~BLr,(N-1),对应的N个锁存器PLr,0~PLr,(N-1)分别用于存储所述N位数据,r∈[0,M-1];SAk被配置为分两次从位线BLr,2k、BLr,2k+1读取数据,其中k∈[0,(N/2)-1]。
在本实施例中,若单端模式下DIN被写入存储阵列MC中的第0行存储单元中的第0至第N-1存储单元(每个存储单元对应不同位的数据)。在单端模式下,SA0,SA1,…,SA(N/2)-1先分别对应的读取位线BL0,0,BL0,2,…,BL0,2k-2的电流,然后分别对应的读取位线BL0,1,BL0,3,…,BL0,2k-1的电流。
当EEPROM存储器工作在差分模式时,待写入字节由[N/2]位数据组成;列解码电路选取位线BLr,0~BLr,(N-1),对应的[N/2]个锁存器PLr,2i分别用于存储所述[N/2]位数据,锁存器PLr,2i+1用于存储与PLr,2i存储的数据相反的值,r∈[0,M-1],i∈[0,(N/2)-1];SAk被配置为同时从位线BLi,2k和BLi,2k+1读取数据,其中k∈[0,(N/2)-1]。
在本实施例中,若差分模式下DIN被写入存储阵列MC中的第0行存储单元中的第0至第N-1存储单元(每两个存储单元以相反数的方式存储一位数据)。在差分模式下,SA0,SA1,…,SA(N/2)-1分别通过对应的列信号读取BL0,0和BL0,1,BL0,2和BL0,3,…,BL0,N-2和BL0,N-1的电流,并根据读取的电流判断出对应的数据。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。
Claims (7)
1.一种EEPROM存储器,其特征在于,包含:
由L×M×N个相同的存储单元构成的存储阵列;所述存储阵列为L行M′列结构;其中M′=M×N,N为偶数;
L个字线WL0~WL(L-1),同行的存储单元连接同一个字线;同行的存储单元依序被均分为M组,每组存储单元用于存放一个字节;
行选择电路,用于选择字线;
M′个位线BL0,0~BL(M-1),(N-1);一个位线连接同一列的存储单元,不同的位线对应不同列的存储单元;
列解码电路以及列选择电路,用于选择位线;
M′个页锁存器PL0,0~PL(M-1),(N-1),用于锁存需要写入存储阵列的字节,不同的页锁存器连接不同的位线;
若干个读出灵敏放大器,通过列解码电路连接所述位线,用于从存储阵列中读出数据;
通过所述页锁存器与读出灵敏放大器配合,实现所述EEPROM存储器在差分模式和单端模式之间切换。
2.如权利要求1所述的EEPROM存储器,其特征在于,所述灵敏放大器为N个,分别为SA0~SAN;其中SA2k连接2M个位线,分别为BL0,2k,BL1,2k,…,BL(M-1),2k以及BL0,(2k+1),BL1,(2k+1),…,BL(M-1),(2k+1);SA2k+1连接M个位线,分别为BL0,(2k+1),BL1,(2k+1),…,BL(M-1),(2k+1),其中k∈[0,(N/2)-1];
当EEPROM存储器工作在单端模式时,待写入字节由N位数据组成;列解码电路选取N个位线,对应的N个锁存器PLr,0~PLr,(N-1)分别用于存储所述N位数据,r∈[0,M-1];SAt被配置为从位线BLr,t读取数据,其中t∈[0,N-1];
当EEPROM存储器工作在差分模式时,待写入字节由[N/2]位数据组成;列解码电路选取N个位线BLr,0~BLr,(N-1),对应的[N/2]个锁存器PLr,2i分别用于存储所述[N/2]位数据,i∈[0,(N/2)-1];锁存器PLr,2i+1用于存储与PLr,2i存储的数据相反的值;SA2i被配置为同时从位线BLi,2k和BLi,2k+1读取数据,SA2i+1不工作,其中k∈[0,(N/2)-1]。
3.如权利要求1所述的EEPROM存储器,其特征在于,所述灵敏放大器为[N/2]个,分别为SA0~SA[(N/2)-1];其中SAk连接2M个位线,分别为BL0,2k,BL1,2k,…,BL(M-1),2k以及BL0,(2k+1),BL1,(2k+1),…,BL(M-1),(2k+1),其中k∈[0,(N/2)-1];
当EEPROM存储器工作在单端模式时,待写入字节由N位数据组成;列解码电路选取N个位线BLr,0~BLr,(N-1),对应的N个锁存器PLr,0~PLr,(N-1)分别用于存储所述N位数据,r∈[0,M-1];SAk被配置为分两次从位线BLr,2k、BLr,2k+1读取数据,其中k∈[0,(N/2)-1];
当EEPROM存储器工作在差分模式时,待写入字节由[N/2]位数据组成;列解码电路选取位线BLr,0~BLr,(N-1),对应的[N/2]个锁存器PLr,2i分别用于存储所述[N/2]位数据,锁存器PLr,2i+1用于存储与PLr,2i存储的数据相反的值,r∈[0,M-1],i∈[0,(N/2)-1];SAk被配置为同时从位线BLi,2k和BLi,2k+1读取数据,其中k∈[0,(N/2)-1]。
4.如权利要求2或3任一所述的EEPROM存储器,其特征在于,所述存储单元包含互相连接的选择晶体管和控制栅晶体管;选择晶体管栅极连接对应的字线,选择晶体管漏极连接对应的位线,选择晶体管源极连接控制栅晶体管漏极;控制栅晶体管源极连接存储阵列的源线。
5.如权利要求4所述的EEPROM存储器,其特征在于,所述存储阵列还包含L×M个字选择晶体管,一个字选择晶体管对应一组存储单元;选择晶体管栅极接对应的字线,字选择晶体管漏极接连对应控制栅晶体管的栅极。
6.如权利要求5所述的EEPROM存储器,其特征在于,还包含M个字选择锁存器BYTELAT0~BYTELATM-1,BYTELATi生成的字节状态位信号BSELi指示PLi,0~PLi,(N-1)中的数据是否需要存入对应字线上的存储单元,其中i∈[0,M-1];字选择晶体管的源极连接对应字选择锁存器,根据该字选择锁存器的字节状态位信号打开对应的控制栅晶体管。
7.如权利要求6所述的EEPROM存储器,其特征在于,所述列选择电路包含M′个NMOS开关,一个所述NMOS开关对应一个位线;NMOS开关的栅极连接所述列解码电路,与BLi,0~BLi,(N-1)对应的N个NMOS开关的栅极均接收列解码电路生成的字节选择信号YBYTEi;NMOS开关的漏极连接对应选择晶体管的漏极,NMOS开关的源极连接对应的读出灵敏放大器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011186913.9A CN112466370A (zh) | 2020-10-30 | 2020-10-30 | 一种eeprom存储器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011186913.9A CN112466370A (zh) | 2020-10-30 | 2020-10-30 | 一种eeprom存储器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN112466370A true CN112466370A (zh) | 2021-03-09 |
Family
ID=74834220
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011186913.9A Pending CN112466370A (zh) | 2020-10-30 | 2020-10-30 | 一种eeprom存储器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112466370A (zh) |
-
2020
- 2020-10-30 CN CN202011186913.9A patent/CN112466370A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9691489B2 (en) | Nonvolatile semiconductor memory device with first and second read operations with different read voltages | |
EP2564388B1 (en) | Non-volatile memory and method with even/odd combined interleaved block decoding with adapted word line activation circuitry | |
EP2471069B1 (en) | Methods, devices, and systems for dealing with threshold voltage change in memory devices | |
US6219286B1 (en) | Semiconductor memory having reduced time for writing defective information | |
JP5086972B2 (ja) | 不揮発性半導体記憶装置のためのページバッファ回路とその制御方法 | |
JPH035995A (ja) | 不揮発性半導体記憶装置 | |
US20020114183A1 (en) | Nonvolatile semiconductor memory and read method | |
JPH08315586A (ja) | 不揮発性半導体記憶装置 | |
WO2006019870A1 (en) | Memory bit line segment isolation | |
US5646890A (en) | Flexible byte-erase flash memory and decoder | |
KR20010077868A (ko) | 다치 데이터를 기억하는 구성을 갖는 불휘발성 반도체기억 장치 및 이 불휘발성 반도체 기억장치를 구비하는데이터 기억 시스템 | |
US6044020A (en) | Nonvolatile semiconductor memory device with a row decoder circuit | |
US20060023524A1 (en) | Nonvolatile semiconductor memory and method for setting replacement information in nonvolatile semiconductor memory | |
WO2021016237A1 (en) | A configuration and method of operation of a one-transistor two-resistors (1t2r) resistive memory (reram) | |
KR101564557B1 (ko) | 감소된 전하 플루언스를 갖는 비휘발성 메모리 | |
US7558118B2 (en) | NAND flash memory device | |
US5561632A (en) | Nonvolatile semiconductor flash memory | |
US5946239A (en) | Non-volatile semiconductor memory device | |
CN112466370A (zh) | 一种eeprom存储器 | |
US20010048609A1 (en) | Nonvolatile semiconductor memory device having testing capabilities | |
KR100732633B1 (ko) | 비연속적인 비트라인 디코딩을 수행하는 플래시 메모리장치 | |
JPH07334991A (ja) | 半導体不揮発性記憶装置 | |
US6768675B1 (en) | Stack-gate flash memory array | |
US7161848B2 (en) | Data write circuit and data write method for semiconductor storage device | |
US6307777B1 (en) | Nonvolatile semiconductor storage device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |