CN112462120A - 用于触发示波器的方法以及使用所述方法的示波器 - Google Patents

用于触发示波器的方法以及使用所述方法的示波器 Download PDF

Info

Publication number
CN112462120A
CN112462120A CN202010909827.XA CN202010909827A CN112462120A CN 112462120 A CN112462120 A CN 112462120A CN 202010909827 A CN202010909827 A CN 202010909827A CN 112462120 A CN112462120 A CN 112462120A
Authority
CN
China
Prior art keywords
oscilloscope
bit sequence
predetermined
predetermined bit
eye diagram
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010909827.XA
Other languages
English (en)
Inventor
D·B·斯图尔特
E·J·斯特夫
M·A·布莱瑟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Micron Technology Inc
Original Assignee
Micron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US16/985,156 external-priority patent/US11867726B2/en
Application filed by Micron Technology Inc filed Critical Micron Technology Inc
Publication of CN112462120A publication Critical patent/CN112462120A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/02Arrangements for displaying electric variables or waveforms for displaying measured electric variables in digital form
    • G01R13/0209Arrangements for displaying electric variables or waveforms for displaying measured electric variables in digital form in numerical form
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/02Arrangements for displaying electric variables or waveforms for displaying measured electric variables in digital form
    • G01R13/0218Circuits therefor
    • G01R13/0254Circuits therefor for triggering, synchronisation

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本申请案涉及用于触发示波器的方法以及使用所述方法的示波器。公开一种操作示波器的方法。所述方法包括:跨由充足的信号降级表征的数据路径将包括伪随机数据的位流提供到示波器,以防止所述示波器基于接收到所述伪随机数据而可靠地触发眼图的扫掠;以预定周期性间隔将预定位序列插入到所述位流中,以在所述周期性间隔中的每一者期间充分地打开所述眼图,以准许所述示波器触发所述眼图的所述扫掠;以及至少部分地基于所述伪随机数据来产生所述眼图,且将所述预定位序列从所述眼图的所述扫掠排除。还公开经配置以便以预定间隔根据预定位系统触发的示波器。

Description

用于触发示波器的方法以及使用所述方法的示波器
相关申请案的交叉参考
本申请案主张2019年9月6日申请的第62/896,793号美国临时申请案的权益,所述临时申请案以全文引用的方式并入本文中。
技术领域
本公开大体上涉及用于触发示波器的方法以及使用所述方法的示波器。
背景技术
可通过观察由数字信号形成的“眼图”来监视存储器电路的同步数字输出信号的质量。当任何数字同步电路的输出在一与零之间切换,且在示波器上捕获到这些转变时,每一迹线可在前一迹线之上显示,所得的经叠加迹线类似于眼睛。
发明内容
本申请案的一方面是针对一种方法,其包括:以预定周期性将预定位序列插入到位流中;将所述位流提供给示波器;以及基于所述所插入的预定位序列来触发所述示波器。
本申请案的另一方面是针对一种示波器,其包括:经配置以基于输入信号产生眼图的电路;以及经配置以基于所述输入信号中具有预定周期性的预定位序列来触发所述示波器的扫掠的电路。
本申请案的另一方面是针对一种方法,其包括:跨由充足信号降级表征的数据路径将包括伪随机数据的位流提供给示波器,以防止所述示波器基于接收到所述伪随机数据而可靠地触发眼图的扫掠;以预定周期性间隔将预定位序列插入到所述位流中,以在所述周期性间隔中的每一者期间充分地打开所述眼图,以准许所述示波器触发所述眼图的所述扫掠;以及至少部分地基于所述伪随机数据产生所述眼图,且将所述预定位序列从所述眼图的所述扫掠中排除。
本申请案的又一方面是针对一种设备,其包括:经配置以产生位流来提供给示波器的电路;经配置以便以预定周期性将预定位序列插入到所述位流中的电路。
附图说明
图1是说明提供具有良好信号质量的输入位流的示波器的眼图的曲线图。
图2是说明提供具有降级的信号质量的输入位流的示波器的眼图的曲线图。
图3是说明提供给示波器的伪随机位流的曲线图。
图4是说明根据本公开的实施例的具有以预定周期性插入的预定位序列的另一伪随机位流的曲线图。
图5A和5B是示意性地说明根据本公开的各种实施例用于分别将经修改的位流提供给示波器和受测试装置(DUT)的系统的框图。
图6是示意性地说明根据本公开的各种实施例的用于经由待测试的数据路径将经修改的位流提供给示波器的系统的框图。
图7是说明根据本公开的实施例的具有以预定周期性插入的预定位序列的又一伪随机位流的曲线图。
图8和9是说明根据本公开的各种实施例的方法的流程图。
图10是示意性地说明根据本公开的实施例的计算机系统的框图。
具体实施方式
图1中示出说明性眼图。图100示出具有对应于高压和低压轨的数个经叠加波形以及在一时钟循环内从高到低和从低到高的转变的眼图101。可设置示波器来观察到达示波器的输入信号的电压,且基于输入时钟信号以及信号相对于眼图的位置两者来“触发”,即开始捕获所述输入信号在示波器上的波形。
如图1所示,眼图101由示波器观察到的波形的曲线形成。所感知的数据眼的大小对应于输入信号的质量,其中较高的数据眼指示高信号与低信号之间的大电压差,且较宽的数据眼指示从低电压状态到高电压状态的快转变,且反之亦然。当输入信号的质量较低(例如归因于信号路径中的噪声所导致的降级、符号间干扰(ISI)等)时,数据眼的高度将较小和/或宽度将较小,如参考图2可看出,其中图200示出比图1中眼图101矮且窄的眼图201。
随着输入信号的质量继续降级,在适当的时间恰当地触发示波器可能变得具有挑战性,使得对跨特定有噪声信道接收到或具有其它重要降级的数据的眼图的准确测量可能较困难,如果不是不可能的话。
为了解决前述挑战,本公开的实施例提供用于修改用以产生示波器中的眼图的位流以准许示波器即使在位流的信号质量严重降级时也可靠地触发扫掠的方法。在一个实施例中,一种方法包括:将预定位序列以预定周期性插入到位流中;将所述位流提供给示波器;以及基于所述插入的预定位序列来触发所述示波器。插入的预定位序列可都具有同一值(例如全零或全一),以准许示波器的眼图充分地打开来可靠地触发。如果示波器任选地包含决策反馈均衡器(DFE),那么所述预定位序列可包括与DFE具有分接头的数目一样或更多的位。
图3是说明可提供给示波器的伪随机位流(PRBS)301的曲线图300。当经由使信号降低(例如归因于噪声、符号间干扰等)的数据路径提供PRBS 301时,示波器可能难以在适当的时间可靠地触发,以形成准确地表征所述数据路径的眼图。为了解决此挑战,本公开的实施例可以预定周期性将预定位序列插入到位流中,如下文参考图4更详细地陈述。
图4是说明根据本公开的实施例的具有以预定周期性插入的预定位序列402和403的另一伪随机位流401的曲线图400。如参考图4可看出,已在位流的每n个位之后(例如再每16个位、每32个位、每64个位、每100个位等之后),将具有相同值(例如逻辑“一”)的x个位(例如四个位、八个位、十个位、16个位等)的预定序列插入到位流401中(例如在时间n,将具有逻辑值“一”的x个位的预定序列402插入到位流中,在所述位流的n个位之后,在时间2n+x,将具有逻辑值“一”的x个位的预定序列403插入到所述位流中,在所述位流的另外n个位之后,已遵循预定序列402的插入)。因为预定位序列包含全部具有相同值(例如全“一”或全“零”)的位,所以信号跨信道的降级将减少受符号间干扰(ISI)(例如归因于不变电压值的低频)影响,且在接收所述经修改信号的示波器处具有对应较高的信噪比,至少在其中正发射预定位序列的间隔期间是如此(例如在时间n与n+x之间的间隔、时间2n与2n+2x之间的间隔等中)。通过配置示波器以在信号质量最高(且眼图对应地较大)时在这些间隔期间触发,示波器为降级的输入信号准确地产生眼图的能力得以大大改进。
举例来说,图5A和5B是示意性地说明根据本公开的各种实施例用于分别将经修改的位流提供给示波器和受测试装置(DUT)的系统的框图。如参考图5A可看出,系统500包含设备510,其包含位流产生器511(例如PRBS)和位注入器512,所述位注入器经配置以便以预定周期性间隔将预定位序列插入到位流中,如上文参考图4更详细地陈述。所述设备将经修改的位流(例如具有以预定周期性间隔插入的预定位序列的位流)提供给示波器520。所述预定位序列经配置以在所述周期性间隔中的每一者期间,充分地“打开”示波器520所产生的眼图,以准许示波器触发后续眼图的扫掠。
根据本公开的一个方面,示波器520可包含决策反馈均衡器(DFE)521,用于均衡从设备510接收到的信号。DFE可包含用于在均衡后续符号时提供对先前符号估计的反馈的一或多个分接头。通过提供包括至少与存在的分接头一样多的位(例如全部具有相同值)的预定位序列,在示波器520的每次扫掠的开头,可将DFE置于已知状态(例如,因为预定位序列对应于每一扫掠的触发),从而即使对高度降级的输入信号也提供改进的DFE性能。DFE 521的此改进的性能可为比较随后用相同位流测试的具有类似配置的DFE的受测试装置(DUT)的性能提供可靠的度量。
可参考图5B较好地理解此益处,其中示波器520已从系统550去除,且被受测试装置(DUT)560代替。设备510经配置以提供被提供给DUT 560的相同位流511,因此可将DUT560在解译信号方面的性能与示波器520的DFE 521的几乎理想的性能进行比较。举例来说,设备510可为误码率测试仪(BERT),其经配置以通过将如由DUT 560的DFE 561确定的位流的符号与由示波器520的DFE 521确定的符号进行比较,来测试DUT 560的误码率(BER)(例如当DUT 560是存储器装置时)。在这点上,设备510可经配置以将插入的预定位序列包含在被提供给DUT 560的输入信号中(使得DFE 561可类似设定成具有对应于所插入序列的周期性的常规周期性的已知条件),或省略所插入序列,以测试当DFE 561具备由设备510的位流产生器511产生的未经修改的位流时DUT560的性能。
除测试接收输入信号的装置之外,如图5A和5B中所陈述,还可使用本公开的实施例来表征数据路径。在这点上,图6是示意性地说明根据本公开的各种实施例的用于经由待测试的数据路径630将经修改的位流提供给示波器620的系统600的框图。如参考图6可看出,系统600包含设备610,其包含位流产生器611(例如PRBS)和位注入器612,所述位注入器经配置以便以预定周期性间隔将预定位序列插入到位流中,如上文参考图4更详细地陈述。设备610经由待测试和/或表征的数据路径630将经修改的位流(例如具有以预定周期性间隔插入的预定位序列的位流)提供给示波器620。预定位序列经配置以在所述周期性间隔中的每一者期间,充分地“打开”示波器620所产生的眼图,以准许示波器触发后续眼图的扫掠,使得即使在数据路径630使信号大大降级时,也可以可靠地产生对应于数据路径630的眼图,超出可以可靠地预期常规示波器表征的范围(例如归因于部分闭合、大部分闭合或甚至完全闭合的眼图上的触发的不可靠性)。
举例来说,在本公开的一个实施例中,设备610可包括可操作地连接到主板的CPU,且示波器620可以可操作地连接到同一主板的存储器连接件(例如DIMM插槽)。通过配置设备610的CPU产生位流,并插入经配置以为可靠示波器触发打开数据眼的预定位序列,可用眼图来可靠地表征主板的存储器总线的数据路径630。或者,在本公开的另一个实施例中,设备610可包括BERT,其经配置以将输入信号提供给主板的存储器连接件,且示波器620可以可操作地连接到主板的CPU插槽,使得也可以可靠地产生在另一方向(例如从存储器插槽到CPU插槽,并非相反)上表征主板的存储器总线的眼图。在又一实施例中,可使用类似排列来测试图形卡的存储器总线(例如从图形卡的GPU到其存储器插槽,或从其存储器插槽返回到GPU插槽,加以必要的变通)。
根据本公开的一个方面,示波器(例如示波器520或示波器620)可进一步经配置以产生省略了对应于预定位序列的信息的眼图,以更准确地表征受测试的装置或数据路径(例如仅基于PRBS且不基于预定位序列)。在这点上,当位流包含具有预定周期性(例如在PRBS中的每n个数据位之后)的预定位序列(例如具有已知数目x个位,其中x是正整数)时,示波器可经配置以基于在预定间隔期间检测到预定序列而触发扫掠,但不将对应于所述预定序列的电压包含在眼图中。在这点上,当示波器包含DFE(例如具有DFE521的示波器520)时,示波器可进一步经配置以类似排除从眼图来看紧接在预定位序列之后的位,以通过排除当置于已知状态(例如,因为这不可能是DUT中的DFE所对应的状态)时由DFE确定的位,更准确地表征随后测试的受测试装置的DFE的性能。省略在预定顺序之后的位数目可与预定顺序中的位数目相同(例如当序列中的位数目对应于DFE的分接头的数目时),或其可更大或更小,如当优化测试协议时所确定的那样。
如上文所陈述,示波器可经配置以基于检测到以已知周期性插入到位流中的预定位序列来触发。位流本身可包含在除对应于所述预定周期性的间隔外的时间出现的同一位序列仍是可能的,其中可能性取决于所述序列中的位数目。举例来说,图7是说明根据本公开的实施例的具有以预定周期性插入的预定位序列702和703的另一伪随机位流701的曲线图。如参考图7可看出,对应于预定序列702和703的位序列704(例如逻辑“一”)在所述周期性间隔之外(例如在时间n与n+x之间的间隔、时间2n与2n+2x之间的间隔等之外),在位流701中出现。通过配置示波器以仅在对应于所插入的预定位序列的预定周期性的间隔期间触发,可避免“假阳性”触发事件,例如位流701中的位的序列704,且可改进示波器的触发时序的可靠性。
尽管在前述实例实施例中,已将位流描述并示出为伪随机的,但在本公开的其它实施例中,其它位流(例如数据位流,其它非随机位流)也可得益于预定位序列的插入来改进示波器触发。此外,尽管已说明并描述了具有四个逻辑高位(即,“一”)的预定序列,但在本公开的其它实施例中,还可使用具有相同值(例如全“一”、全“零”)或其它模式(例如交替的“一”和“零”等)的不同数目的位(例如任何正整数数目的位)的其它预定序列。
此外,尽管在前述实例实施例中,已说明并描述了具有决策反馈均衡器的示波器,但在其它实施例中,还可使用其它均衡器(例如前馈均衡器、线性均衡器等)或不使用均衡器。另外,尽管已结合测试和表征数据路径的方法描述并说明了存储器插槽与处理器(例如CPU、GPU)之间的数据路径,但任何系统(不管是计算系统还是其它)中的任何两个电路装置,包含非存储器装置之间(例如扩展卡槽与南桥控制器之间、图形卡槽与北桥控制器之间、专用集成电路(ASIC)装置与任何其它装置之间)的其它数据路径,也可得益于前述测试和表征方法。
转向图8和9,提供说明根据本公开的各种实施例的方法的流程图,来辅助对其不同方面的理解。在这点上图8是说明根据本发明技术的实施例的操作示波器的方法的流程图。所述方法包含以预定周期性将预定位序列插入到位流中(框810)。根据本发明的一个方面,可用位注入器512来实施框810的插入特征,如上文在图5A中更详细地说明。所述方法进一步包含将位流提供给示波器(框820)。根据本公开的一个方面,可用数据路径630来实施框820的提供特征,如上文在图6中更详细地说明。所述方法进一步包含基于所插入的预定位序列来触发示波器(框830)。根据本发明的一个方面,可用示波器520来实施框830的触发特征,如上文在图5A中更详细地说明。
图9是说明根据本发明技术的实施例的操作示波器的方法的流程图。所述方法包含跨由充足信号降级表征的数据路径将包括伪随机数据的位流提供给示波器,以防止示波器基于接收到伪随机数据而可靠地触发眼图的扫掠(框910)。根据本公开的一个方面,可用设备510和位流产生器511来实施框810的提供特征,如上文在图5A中更详细地说明。所述方法进一步包含以预定周期性间隔将预定位序列插入到位流中,以在所述周期性间隔中的每一者期间充分地打开眼图,以准许示波器触发眼图的扫掠(框920)。根据本公开的一个方面,可用位注入器512来实施框910的插入特征,如上文在图5A中更详细地说明。所述方法进一步包含至少部分地基于伪随机数据产生眼图,且将预定位序列从眼图的扫掠中排除(框930)。根据本公开的一个方面,可用示波器520来实施框930的产生特征,如上文在图5A中更详细地说明。
图10是示意性地说明根据本公开的实施例的计算机系统的框图。如参考图10可看出,计算机系统1000的实例机器可包含一组指令,其在被执行时可致使所述机器实施本文所论述的方法中的任何一或多者。在替代性实施例中,机器可连接(例如连网)到LAN、内联网、外联网和/或互联网中的其它机器。机器可作为对等(或分散式)网络环境中的对等机器或作为云计算基础设施或环境中的服务器或客户端机器而在客户端-服务器网络环境中的服务器或客户端机器的容量中操作。
机器可以是个人计算机(PC)、平板PC、机顶盒(STB)、个人数字助理(PDA)、蜂窝式电话、网络器具、服务器、网络路由器、开关或桥接器,或能够(依序或以其它方式)执行指定由所述机器采取的动作的一组指令的任何机器。另外,尽管说明单个机器,但还应认为术语“机器”包含机器的任何集合,所述集合单独地或共同地执行一(或多个)指令集以实施本文中所论述的方法中的任何一或多种。
实例计算机系统1000包含处理装置1002、主存储器1004(例如,只读存储器(ROM)、快闪存储器、动态随机存取存储器(DRAM),例如同步DRAM(SDRAM)或Rambus DRAM(RDRAM)等)、静态存储器1006(例如,快闪存储器、静态随机存取存储器(SRAM)等)以及数据存储系统1018,它们经由总线1030彼此通信。处理装置1002表示一或多个通用处理装置,例如微处理器、中央处理单元等等。更明确地说,处理装置可以是复杂指令集计算(CISC)微处理器、精简指令集计算(RISC)微处理器、超长指令字(VLIW)微处理器或实施其它指令集的处理器,或实施指令集的组合的处理器。处理装置1002也可为一或多个专用处理装置,例如专用集成电路(ASIC)、现场可编程门阵列(FPGA)、数字信号处理器(DSP)、网络处理器等。处理装置1002经配置以执行用于实施本文中所论述的操作和步骤的指令1026。计算机系统1000可另外包含网络接口装置1008以在网络1020上通信。
数据存储系统1018可包含非暂时性机器可读存储媒体1024(也称为计算机可读媒体),其上存储有一或多个指令集1026或体现本文中所描述的方法或功能中的任一或多种的软件。指令1026还可在其由计算机系统1000执行期间完全或至少部分地驻存在主存储器1004内和/或处理装置1002内,主存储器1004和处理装置1002也构成机器可读存储媒体。
尽管在实例实施例中机器可读存储媒体1024示出为单个媒体,但术语“机器可读存储媒体”应被认为包含存储一组或多组指令的单个媒体或多个媒体。术语“机器可读存储媒体”还应被认为包含能够存储或编码供机器执行的指令集合且致使机器执行本公开的方法中的任何一种或多种的任何媒体。因此,应认为术语“机器可读存储媒体”包含但不限于固态存储器、光学媒体以及磁性媒体。
已关于计算机存储器内的数据位的操作的算法和符号表示而呈现先前详细描述的一些部分。这些算法描述和表示是数据处理领域的技术人员用以将其工作的主旨最有效地传达给本领域的其它技术人员的方式。算法在这里并且通常被认为是导致期望的结果的操作的自洽序列。操作是要求对物理量进行物理操纵的操作。这些量通常但未必呈能够被存储、组合、比较和以其它方式操控的电或磁信号的形式。有时,主要出于通用的原因,已经证明将这些信号称为位、值、元件、符号、字符、术语、数目或类似物是方便的。
然而,应牢记,所有这些和类似术语应与适当物理量相关联,且仅仅是应用于这些量的方便标签。本公开可以指操控计算机系统的寄存器和存储器内的表示为物理(电子)量的数据并将其变换为计算机系统存储器或寄存器或其它这类信息存储系统内的类似地表示为物理量的其它数据的计算机系统或类似电子计算装置的动作和过程。
本公开还涉及一种用于执行本文中的操作的设备。这一设备可出于既定目的而专门构造,或其可包含通过存储在计算机中的计算机程序选择性地激活或重新配置的通用计算机。此类计算机程序可存储在计算机可读存储媒体中,如但不限于任何类型的盘(包含软盘、光盘、CD-ROM和磁性光盘)、只读存储器(ROM)、随机存取存储器(RAM)、EPROM、EEPROM、磁卡或光卡,或适合于存储电子指令的任何类型的媒体,它们各自耦合到计算机系统总线。
本文中呈现的算法和显示器在本质上并不与任何特定计算机或其它设备相关。各种通用系统可与根据本文中的教示的程序一起使用,或其可证明构造用以执行所述方法更加专用的设备是方便的。将如下文描述中所阐述的那样来呈现多种这些系统的结构。此外,并不参考任何特定编程语言来描述本公开。将了解,可使用多种编程语言来实施如本文中所描述的本公开的教示。
本公开可提供为计算机程序产品或软件,其可包含在其上存储有可用于编程计算机系统(或其它电子装置)以实施根据本公开的过程的指令的机器可读媒体。机器可读媒体包含用于以机器(例如,计算机)可读的形式存储信息的任何机构。在一些实施例中,机器可读(例如计算机可读)媒体包含机器(例如计算机)可读存储媒体,例如只读存储器(“ROM”)、随机存取存储器(“RAM”)、磁盘存储媒体、光学存储媒体、快闪存储器组件等。
在前述说明书中,已参考其特定实例实施例描述了本公开的实施例。应显而易见的是,可在不脱离如所附权利要求书中阐述的本公开的实施例的更广精神和范围的情况下对本公开进行各种修改。因此,应在说明性意义上而非限制性意义上看待说明书和图式。
所属领域的技术人员将了解,可以多种方式更改上文所描述的图1到10中所说明的组件和框。举例来说,可重新布置逻辑的次序,可并行地执行子步骤,可省略所说明的逻辑,可包含其它逻辑等。在一些实施方案中,上文所描述的组件中的一或多个可执行下文描述的过程中的一或多个。
应注意,上文描述的方法描述了可能的实施方案,且操作和步骤可以重新布置或以其它方式加以修改,且其它实施方案是可能的。此外,可组合来自所述方法中的两个或更多个的实施例。
可使用多种不同技术和技法中的任一者来表示本文所描述的信息和信号。举例来说,可通过电压、电流、电磁波、磁场或磁粒子、光场或光粒子或其任何组合来表示在整个上文描述中可能参考的数据、指令、命令、信息、信号、位、符号和码片。一些图式可将信号示出为单个信号;然而,所属领域的一般技术人员将理解,所述信号可表示信号总线,其中总线可具有多种位宽度。
本文中所描述的功能可以硬件、由处理器执行的软件、固件或其任何组合来实施。其它实例和实施方案在本公开和所附权利要求书的范围内。实施功能的特征也可在物理上位于各个位置处,包含经分布以使得功能的各部分在不同物理位置处实施。
在本说明书中对“实施方案”(例如“一些实施方案”、“各个实施方案”、“一个实施方案”、“一实施方案”等)的提及意指结合实施方案描述的特定特征、结构或特性包含在本公开的至少一个实施方案中。这些短语在说明书中的各个位置的出现未必全部指代同一实施方案,也不是与其它实施方案互斥的单独或替代性实施方案。此外,描述了各种特征,这些特征可以通过一些实施方案而不通过其它实施方案呈现。类似地,描述了各种要求,这些要求可以是对于一些实施方案的要求而非对于其它实施方案的要求。
如本文中所使用,高于阈值意指处于比较中的项的值高于指定的另一值,处于比较中的项在具有最大值的某一指定数目的项当中,或处于比较中的项具有指定的顶部百分比值内的值。如本文中所使用,低于阈值意指处于比较中的项的值低于指定的另一值,处于比较中的项在具有最小值的某一指定数目的项当中,或处于比较中的项具有指定的底部百分比值内的值。如本文中所使用,在阈值内意指处于比较中的项的值介于两个指定其它值之间,处于比较中的项在中间指定数目的项当中,或处于比较中的项具有中间指定的百分比范围内的值。例如高或不重要等相对术语当不以其它方式定义时可理解为指配一个值并确定所述值将如何与确立的阈值进行比较。举例来说,短语“选择快速连接”可理解为意指选择具有对应于其连接速度所指配的高于阈值的值的连接。
如本文中(包含在权利要求书中)所使用,如在项列表(例如,后加例如“中的至少一个”或“中的一或多个”的短语的项列表)中所使用的“或”指示包含端点的列表,使得例如A、B或C中的至少一个的列表意指A或B或C或AB或AC或BC或ABC(即,A和B和C)。并且,如本文所用,短语“基于”不应理解为提及封闭条件集。举例来说,在不脱离本公开的范围的情况下,被描述为“基于条件A”的示范性步骤可基于条件A和条件B两者。换句话说,如本文中所使用,短语“基于”应同样地解释为短语“至少部分地基于”。
从上文中将了解,本文中已经出于说明的目的描述了本发明的具体实施例,但可在不偏离本发明的范围的情况下进行各种修改。相反,在前面的描述中,论述了众多具体细节以提供对本发明技术的实施例的透彻且启发性描述。然而,相关领域的技术人员将认识到,可在并无具体细节中的一个或多个的情况下实践本公开。在其它情况下,未展示或未详细地描述通常与存储器系统及装置相关联的众所周知的结构或操作,以避免混淆技术的其它方面。一般来说,应理解,除了本文中所公开的那些具体实施例之外的各种其它装置、系统和方法可在本发明技术的范围内。

Claims (25)

1.一种方法,其包括:
以预定周期性将预定位序列插入到位流中;
将所述位流提供给示波器;以及
基于所述所插入的预定位序列来触发所述示波器。
2.根据权利要求1所述的方法,其中所述预定位序列中的所有所述位具有同一值。
3.根据权利要求1所述的方法,其中基于所述所插入的预定位序列触发所述示波器包括忽略所述位流中与所述预定周期性不相关联的所述预定位序列的出现。
4.根据权利要求1所述的方法,其中所述位流包括伪随机数据。
5.根据权利要求4所述的方法,其中将所述预定位序列插入到所述位流中包括在每n个位的伪随机数据之后,将预定位序列插入到所述位流中,其中n是正整数。
6.根据权利要求1所述的方法,其中所述示波器包括决策反馈均衡器DFE,其包含x个分接头,其中所述预定位序列包括x个位,且其中x是正整数。
7.根据权利要求6所述的方法,其进一步包括基于触发所述示波器,用所述示波器产生眼图。
8.根据权利要求7所述的方法,其中所述眼图将所述预定位序列从所述眼图的每一扫掠排除。
9.根据权利要求8所述的方法,其中所述眼图进一步将所述位流中在所述预定位序列之后的x个位从所述眼图的每一扫掠排除。
10.一种示波器,其包括:
经配置以基于输入信号产生眼图的电路;以及
经配置以基于所述输入信号中具有预定周期性的预定位序列来触发所述示波器的扫掠的电路。
11.根据权利要求10所述的示波器,其进一步包括:
决策反馈均衡器DFE,其经配置以均衡所述输入信号。
12.根据权利要求11所述的示波器,其中所述DFE包括x个分接头,且其中所述预定位序列包括具有同一值的至少x个位。
13.根据权利要求12所述的示波器,其中所述经配置以产生眼图的电路进一步经配置以将所述预定位序列从所述眼图的所述扫掠排除。
14.根据权利要求13所述的示波器,其中所述经配置以产生眼图的电路进一步经配置以将在所述预定位序列之后的额外x个位从所述眼图的所述扫掠排除。
15.一种方法,其包括:
跨由充足信号降级表征的数据路径将包括伪随机数据的位流提供给示波器,以防止所述示波器基于接收到所述伪随机数据而可靠地触发眼图的扫掠;
以预定周期性间隔将预定位序列插入到所述位流中,以在所述周期性间隔中的每一者期间充分地打开所述眼图,以准许所述示波器触发所述眼图的所述扫掠;以及
至少部分地基于所述伪随机数据产生所述眼图,且将所述预定位序列从所述眼图的所述扫掠中排除。
16.根据权利要求15所述的方法,其中所述预定位序列中的所有所述位具有同一值。
17.根据权利要求15所述的方法,其进一步包括忽略所述预定位序列在所述伪随机数据中的出现。
18.根据权利要求15所述的方法,其中以预定周期性间隔将所述预定位序列插入到所述位流中包括在每n个位的所述伪随机数据之后,将所述预定位序列插入到所述位流中,其中n是正整数。
19.根据权利要求15所述的方法,其中所述预定位序列包括x个位,且其中x是正整数。
20.根据权利要求15所述的方法,其中产生所述眼图是进一步基于将在所述预定位序列之后的x个位的伪随机数据从所述眼图的所述扫掠排除。
21.根据权利要求15所述的方法,其进一步包括:
在产生所述眼图之前,对所述位流执行均衡。
22.一种设备,其包括:
经配置以产生位流来提供给示波器的电路;
经配置以便以预定周期性将预定位序列插入到所述位流中的电路。
23.根据权利要求22所述的设备,其中所述位流是伪随机位流PRBS。
24.根据权利要求22所述的设备,其中所述设备是误码率测试仪BERT。
25.根据权利要求22所述的设备,其中所述设备是中央处理机单元CPU、图形处理单元GPU、现场可编程门阵列FPGA、存储器控制器、专用集成电路ASIC、动态随机存取存储器DRAM装置或非易失性存储器装置中的一者。
CN202010909827.XA 2019-09-06 2020-09-02 用于触发示波器的方法以及使用所述方法的示波器 Pending CN112462120A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962896793P 2019-09-06 2019-09-06
US62/896,793 2019-09-06
US16/985,156 2020-08-04
US16/985,156 US11867726B2 (en) 2019-09-06 2020-08-04 Methods for triggering oscilloscopes and oscilloscopes employing the same

Publications (1)

Publication Number Publication Date
CN112462120A true CN112462120A (zh) 2021-03-09

Family

ID=74833682

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010909827.XA Pending CN112462120A (zh) 2019-09-06 2020-09-02 用于触发示波器的方法以及使用所述方法的示波器

Country Status (1)

Country Link
CN (1) CN112462120A (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1317694A (zh) * 2000-03-23 2001-10-17 特克特朗尼克公司 具有数字电视信号显示能力的通用示波器
US6374388B1 (en) * 1999-09-10 2002-04-16 Agilent Technologies, Inc. Equivalent time capture scheme for bit patterns within high data rate signals
US6629272B1 (en) * 2000-11-09 2003-09-30 Agilent Technologies, Inc. Method and apparatus for displaying eye diagram on an error performance analyzer
US20070282542A1 (en) * 2006-05-31 2007-12-06 Duff Christopher P Composite trigger for a digital sampling oscilloscope
US20080303443A1 (en) * 2007-06-08 2008-12-11 Tektronix, Inc. Position lock trigger
US20080307283A1 (en) * 2007-06-11 2008-12-11 Romero Gabriel L Complex Pattern Generator for Analysis of High Speed Serial Streams
US20100246655A1 (en) * 2009-03-30 2010-09-30 Naosuke Tsuchiya Jitter measuring apparatus
US20110002370A1 (en) * 2009-07-01 2011-01-06 Shinko Electric Industries Co., Ltd. Sampling point detection circuit, transmission system, pre-emphasis intensity adjustment method, logic analyzer, and evaluation method for evaluating transmission path
US20140079410A1 (en) * 2012-09-20 2014-03-20 Avago Technologies General Ip Pte. Ltd Laser driver peaking system and method for optical communication systems
US20140362901A1 (en) * 2011-03-08 2014-12-11 Tektronix, Inc. Methods and systems for providing optimum decision feedback equalization of high-speed serial data links
US10261111B1 (en) * 2016-08-12 2019-04-16 Keysight Technologies, Inc. Oscilloscope with digital search triggering

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6374388B1 (en) * 1999-09-10 2002-04-16 Agilent Technologies, Inc. Equivalent time capture scheme for bit patterns within high data rate signals
CN1317694A (zh) * 2000-03-23 2001-10-17 特克特朗尼克公司 具有数字电视信号显示能力的通用示波器
US6629272B1 (en) * 2000-11-09 2003-09-30 Agilent Technologies, Inc. Method and apparatus for displaying eye diagram on an error performance analyzer
US20070282542A1 (en) * 2006-05-31 2007-12-06 Duff Christopher P Composite trigger for a digital sampling oscilloscope
US20080303443A1 (en) * 2007-06-08 2008-12-11 Tektronix, Inc. Position lock trigger
US20080307283A1 (en) * 2007-06-11 2008-12-11 Romero Gabriel L Complex Pattern Generator for Analysis of High Speed Serial Streams
US20100246655A1 (en) * 2009-03-30 2010-09-30 Naosuke Tsuchiya Jitter measuring apparatus
US20110002370A1 (en) * 2009-07-01 2011-01-06 Shinko Electric Industries Co., Ltd. Sampling point detection circuit, transmission system, pre-emphasis intensity adjustment method, logic analyzer, and evaluation method for evaluating transmission path
US20140362901A1 (en) * 2011-03-08 2014-12-11 Tektronix, Inc. Methods and systems for providing optimum decision feedback equalization of high-speed serial data links
US20140079410A1 (en) * 2012-09-20 2014-03-20 Avago Technologies General Ip Pte. Ltd Laser driver peaking system and method for optical communication systems
US10261111B1 (en) * 2016-08-12 2019-04-16 Keysight Technologies, Inc. Oscilloscope with digital search triggering

Similar Documents

Publication Publication Date Title
US20210006341A1 (en) Margin Test Methods and Circuits
EP2775652B1 (en) Bit error pattern analyzer and method
US7590175B2 (en) DFE margin test methods and circuits that decouple sample and feedback timing
US7656181B2 (en) Apparatus and method for testing circuit characteristics by using eye mask
US7336749B2 (en) Statistical margin test methods and circuits
US20110317751A1 (en) Adaptive equalizer for high-speed serial data
US7509568B2 (en) Error type identification circuit for identifying different types of errors in communications devices
JP2023550645A (ja) 高速入力/出力マージン試験のためのシステム、方法及び装置
WO2013060361A1 (en) Automatic test equipment
JP2014174131A (ja) 受信回路、半導体集積回路及び試験方法
JP5441183B2 (ja) ブランキング・プリミティブ・マスキング回路
US11255906B2 (en) Test device and method with built-in self-test logic
US11867726B2 (en) Methods for triggering oscilloscopes and oscilloscopes employing the same
CN112462120A (zh) 用于触发示波器的方法以及使用所述方法的示波器
US9709629B2 (en) Method and control device for launch-off-shift at-speed scan testing
US7069488B2 (en) Signal sampling with sampling and reference paths
JP4558648B2 (ja) 試験装置
JP2008008623A (ja) 半導体デバイスおよび試験方法
JP7169044B2 (ja) 半導体集積回路、その設計方法、プログラム及び記憶媒体
US20070063880A1 (en) Highspeed serial transmission system and a method for reducing jitter in data transfer on such a system
JP2015115850A (ja) データ受信装置およびデータ送受信システム
Kho et al. Fast and accurate technique to decompose jitter for very long pattern length waveform
CN101187692A (zh) 半导体集成电路
US7353419B1 (en) Apparatus and method to balance set-up and hold times
US7610520B2 (en) Digital data signal testing using arbitrary test signal

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination