CN112447225A - 提高系统dram可靠性的方法、装置和存储介质 - Google Patents

提高系统dram可靠性的方法、装置和存储介质 Download PDF

Info

Publication number
CN112447225A
CN112447225A CN201910826187.3A CN201910826187A CN112447225A CN 112447225 A CN112447225 A CN 112447225A CN 201910826187 A CN201910826187 A CN 201910826187A CN 112447225 A CN112447225 A CN 112447225A
Authority
CN
China
Prior art keywords
dram
voltage
value
capacitance
reliability
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910826187.3A
Other languages
English (en)
Inventor
刘凤鹏
刘冬梅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN201910826187.3A priority Critical patent/CN112447225A/zh
Priority to PCT/CN2020/091023 priority patent/WO2021036359A1/zh
Priority to US17/610,718 priority patent/US11837274B2/en
Priority to EP20859130.5A priority patent/EP3965108A4/en
Publication of CN112447225A publication Critical patent/CN112447225A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/021Detection or location of defective auxiliary circuits, e.g. defective refresh counters in voltage or current generators
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4074Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/028Detection or location of defective auxiliary circuits, e.g. defective refresh counters with adaption or trimming of parameters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • G11C29/50004Marginal testing, e.g. race, voltage or current testing of threshold voltage
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • G11C2029/5004Voltage

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Abstract

本发明公开了一种提高系统DRAM可靠性的方法。该方法包括:获得DRAM的表现电压,对所述表现电压的电压值进行可靠性校验;根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值;根据所述电压偏差值对所述DRAM的供电电压进行调整。本发明还公开了一种提高系统DRAM可靠性的装置及计算机可读存储介质。本发明能够实现使系统DRAM具有更高的可靠性。

Description

提高系统DRAM可靠性的方法、装置和存储介质
技术领域
本发明涉及电子器件领域,尤其涉及一种提高系统DRAM可靠性的方法、装置和计算机可读存储介质。
背景技术
DRAM(Dynamic Random Access Memory),即动态随机存取存储器,是一种常见的系统内存。动态随机存取存储器(Dynamic Random Access Memory,DRAM)主要的作用原理是利用内存储的多寡来代表一个(bit)是1还是0。现阶段,随着互联网和智能设备的普及,用户对DRAM的速率、功耗和可靠性提出了更高的要求。
然而,现阶段,DRAM主要是通过在DRAM器件内设置电压耦合/去耦合器件,以改善感测放大器的偏置感测来达到保证DRAM可靠性的目的。然而,这种控制方式改善程度有限,使得DRAM可靠性还是存在不稳定的情况。
发明内容
本发明的主要目的在于提供一种提高系统DRAM可靠性的方法、装置和计算机可读存储介质,旨在实现使系统DRAM具有更高的可靠性。
为实现上述目的,本发明提供一种提高系统DRAM可靠性的方法,所述提高系统DRAM可靠性的方法包括以下步骤:
获得DRAM的表现电压,对所述表现电压的电压值进行可靠性校验;
根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值;
根据所述电压偏差值对所述DRAM的供电电压进行调整。
可选地,所述根据所述电压偏差值对所述DRAM的供电电压进行调整的步骤包括:
在对所述DRAM的供电电压进行调整后,重新对所述表现电压的电压值进行可靠性校验;
若校验结果是失败,则返回步骤:根据可靠性校验的验证结果计算DRAM理想模型下的电压偏差值。
可选地,所述根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值的步骤包括:
若所述校验结果是失败,则对所述供电电压的电压测试值增加一个预设电压增量值,获得新的供电电压的电压测试值。
可选地,所述根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值的步骤还包括:
若所述校验结果是成功,则对所述供电电压的电压测试值减少一个预设电压减少值,获得新的供电电压的电压测试值。
可选地,所述提高系统DRAM可靠性的方法还包括:
获得DRAM的供电电容值,按照预设规则调整DRAM的供电电容值获得调整后的DRAM电容值,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压。
可选地,所述获得DRAM的供电电容值,按照预设规则调整DRAM的供电电容值获得调整后的DRAM电容值,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压的步骤包括:
根据所述电压偏差值确定所述DRAM的供电电压值是否变化;
若所述DRAM的供电电压值变化,则将所述DRAM的电容值减少一个预设电容减少值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验;
若所述可靠性校验结果为所述表现电压小于预设门限电压,则返回步骤:将所述DRAM的电容值减少一个预设电容减少值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压。
可选地,所述获得DRAM的供电电容值,按照预设规则调整DRAM的供电电容值获得调整后的DRAM电容值,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压的步骤还包括:
若所述DRAM的供电电压值不变化,则将所述DRAM的电容值增加一个预设电容增加值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验;
若所述可靠性校验结果为所述表现电压大于或等于预设门限电压,则返回步骤:将所述DRAM的电容值增加一个预设电容增加值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验,直到调整后的DRAM电容对应的表现电压小于预设门限电压。
可选地,所述电容为可变电容。
此外,为实现上述目的,本发明还提供一种提高系统DRAM可靠性的装置,所述提高系统DRAM可靠性的装置包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的提高系统DRAM可靠性的程序,所述提高系统DRAM可靠性的程序被所述处理器执行时实现如上所述的提高系统DRAM可靠性的方法的步骤。
此外,为实现上述目的,本发明还提供一种计算机可读存储介质,所述计算机可读存储介质上存储有提高系统DRAM可靠性的程序,所述提高系统DRAM可靠性的程序被处理器执行时实现上述的提高系统DRAM可靠性的方法的步骤。
本发明提供一种提高系统DRAM可靠性的方法、装置和计算机存储介质。在该方法中,获得DRAM的表现电压,对所述表现电压的电压值进行可靠性校验;根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值;根据所述电压偏差值对所述DRAM的供电电压进行调整。通过上述方式,本发明能够对表现电压进行可靠性校验,并根据可靠性校验的结果,获得表现电压与理想模型下表现电压分别对应的供电电压的电压偏差值,从而根据电压偏差值调整供电电压,使得基于供电电压的表现电压处于最优的逻辑输出状态,使得表现电压能够被逻辑很好的输出,从而提高系统DRAM的可靠性。
附图说明
图1是本发明实施例方案涉及的硬件运行环境的装置结构示意图;
图2为本发明提高系统DRAM可靠性的方法第一实施例的流程示意图;
图3为本发明提高系统DRAM可靠性的方法第二实施例的流程示意图;
图4为本发明提高系统DRAM可靠性的方法第三实施例的流程示意图;
图5为本发明提高系统DRAM可靠性的方法第四实施例的流程示意图;
图6为本发明提高系统DRAM可靠性的方法第五实施例的流程示意图;
图7为本发明提高系统DRAM可靠性的方法第六实施例的流程示意图;
图8为本发明提高系统DRAM可靠性的方法第一实施例逻辑输出示意图;
图9为本发明提高系统DRAM可靠性的方法第三实施例的电压计算过程示意图;
图10为本发明提高系统DRAM可靠性的方法第六实施例的电容计算过程示意图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
如图1所示,图1是本发明实施例方案涉及的硬件运行环境的装置结构示意图。
本发明实施例终端可以是PC,也可以是智能手机、平板电脑、便携计算机等具有数据处理功能的终端设备。
如图1所示,该终端可以包括:处理器1001,例如CPU,网络接口1004,用户接口1003,存储器1005,通信总线1002。其中,通信总线1002用于实现这些组件之间的连接通信。用户接口1003可以包括显示屏(Display)、输入单元比如键盘(Keyboard),可选用户接口1003还可以包括标准的有线接口、无线接口。网络接口1004可选的可以包括标准的有线接口、无线接口(如WI-FI接口)。存储器1005可以是高速RAM存储器,也可以是稳定的存储器(non-volatile memory),例如磁盘存储器。存储器1005可选的还可以是独立于前述处理器1001的存储装置。
可选地,终端还可以包括摄像头、RF(Radio Frequency,射频)电路,传感器、音频电路、Wi-Fi模块等等。其中,传感器比如光传感器、运动传感器以及其他传感器。具体地,光传感器可包括环境光传感器及接近传感器,其中,环境光传感器可根据环境光线的明暗来调节显示屏的亮度,接近传感器可在移动终端移动到耳边时,关闭显示屏和/或背光。作为运动传感器的一种,重力加速度传感器可检测各个方向上(一般为三轴)加速度的大小,静止时可检测出重力的大小及方向,可用于识别移动终端姿态的应用(比如横竖屏切换、相关游戏、磁力计姿态校准)、振动识别相关功能(比如计步器、敲击)等;当然,移动终端还可配置陀螺仪、气压计、湿度计、温度计、红外线传感器等其他传感器,在此不再赘述。
本领域技术人员可以理解,图1中示出的终端结构并不构成对终端的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
如图1所示,作为一种计算机存储介质的存储器1005中可以包括操作系统、网络通信模块、用户接口模块以及提高系统DRAM可靠性的程序。
在图1所示的终端中,网络接口1004主要用于连接后台服务器,与后台服务器进行数据通信;用户接口1003主要用于连接客户端(用户端),与客户端进行数据通信;而处理器1001可以用于调用存储器1005中存储的提高系统DRAM可靠性的程序,并执行以下操作:
获得DRAM的表现电压,对所述表现电压的电压值进行可靠性校验;
根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值;
根据所述电压偏差值对所述DRAM的供电电压进行调整。
进一步地,处理器1001可以调用存储器1005中存储的提高系统DRAM可靠性的程序,还执行以下操作:
所述根据所述电压偏差值对所述DRAM的供电电压进行调整的步骤包括:
在对所述DRAM的供电电压进行调整后,重新对所述表现电压的电压值进行可靠性校验;
若校验结果是失败,则返回步骤:根据可靠性校验的验证结果计算DRAM理想模型下的电压偏差值。
进一步地,处理器1001可以调用存储器1005中存储的提高系统DRAM可靠性的程序,还执行以下操作:
所述根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值的步骤包括:
若所述校验结果是失败,则对所述供电电压的电压测试值增加一个预设电压增量值,获得新的供电电压的电压测试值。
进一步地,处理器1001可以调用存储器1005中存储的提高系统DRAM可靠性的程序,还执行以下操作:
所述根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值的步骤还包括:
若所述校验结果是成功,则对所述供电电压的电压测试值减少一个预设电压减少值,获得新的供电电压的电压测试值。
进一步地,处理器1001可以调用存储器1005中存储的提高系统DRAM可靠性的程序,还执行以下操作:
所述提高系统DRAM可靠性的方法还包括:
获得DRAM的供电电容值,按照预设规则调整DRAM的供电电容值获得调整后的DRAM电容值,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压。
进一步地,处理器1001可以调用存储器1005中存储的提高系统DRAM可靠性的程序,还执行以下操作:
所述获得DRAM的供电电容值,按照预设规则调整DRAM的供电电容值获得调整后的DRAM电容值,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压的步骤包括:
根据所述电压偏差值确定所述DRAM的供电电压值是否变化;
若所述DRAM的供电电压值变化,则将所述DRAM的电容值减少一个预设电容减少值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验;
若所述可靠性校验结果为所述表现电压小于预设门限电压,则返回步骤:将所述DRAM的电容值减少一个预设电容减少值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压。
进一步地,处理器1001可以调用存储器1005中存储的提高系统DRAM可靠性的程序,还执行以下操作:
所述获得DRAM的供电电容值,按照预设规则调整DRAM的供电电容值获得调整后的DRAM电容值,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压的步骤还包括:
若所述DRAM的供电电压值不变化,则将所述DRAM的电容值增加一个预设电容增加值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验;
若所述可靠性校验结果为所述表现电压大于或等于预设门限电压,则返回步骤:将所述DRAM的电容值增加一个预设电容增加值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验,直到调整后的DRAM电容对应的表现电压小于预设门限电压。
进一步地,处理器1001可以调用存储器1005中存储的提高系统DRAM可靠性的程序,还执行以下操作:
所述电容为可变电容。
本发明提高系统DRAM可靠性的设备的具体实施例与下述提高系统DRAM可靠性的方法各实施例基本相同,在此不作赘述。
参照图2,图2为本发明提高系统DRAM可靠性的方法第一实施例的流程示意图,所述提高系统DRAM可靠性的方法包括:
步骤S100,获得DRAM的表现电压,对所述表现电压的电压值进行可靠性校验;
本实施方法为针对DRAM封装片集成到系统之后,系统负载、环境恶化等因素,造成DRAM系统可靠性恶化甚至系统崩溃的问题,本发明在保证速率、保证功耗的前提下,提出一种使系统DRAM具有更高可靠性的方法。
为方便理解首先介绍下DRAM芯片的输出逻辑,请参见图8,当表现电压为0V时,DRAM芯片输出为“0”,当在供电电压稳定时,表现电压输出可以为V1,V2或V3任一一个电压值时,此时表现电压的电压值不为0时,DRAM芯片理论上应该输出为“1”,但受环境、工艺制程、老化程度众多因素影响可能会导致表现电压的电压值为V1时,V1因为低于DRAM芯片的门限电压值Vtrip,使得DRAM芯片按照逻辑会发生输出错误,输出为“0”,从而影响DRAM芯片输出结果的可靠性,造成系统DRAM可靠性低。因此,本申请提出一种使系统DRAM具有更高可靠性的方法,通过调整使得表现电压的电压值一直保持门限电压值以上,从而使得表现电压按照逻辑能够保持一直输出正确,从而提高系统DRAM的可靠性。因为表现电压会在供电电压的基础上进行波动,且供电电压为设计系统电源提供的电压值,因此本方案为对供电电压进行调整,使得依据供电电压浮动的表现电压能够稳定在合理的范围内,从而使得表现电压能够输出正确,提高系统DRAM的可靠性。在本实施例中,获得DRAM的表现电压,对所述表现电压的电压值进行可靠性校验,可靠性校验即进行输出逻辑验证,以判断表现电压的逻辑输出结果是否正确。
步骤S200,根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值;
在进行可靠性校验后,根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值。即根据可靠性校验的验证结果,计算DRAM理想模型下的供电电压的电压偏差值。DRAM理想模型为系统DRAM进行逻辑输出的最优的表现电压,如V2。电压偏差值为DRAM理想模型最优表现电压对应的供电电压与实时供电电压的差值。例如,如果DRAM理想模型下的表现电压为V2,当实际测得的表现电压为V1时,此时无法通过可靠性校验,则通过计算,获得表现电压为V1对应的供电电压与DRAM理想模型表现电压V2对应的供电电压之间的差值,作为电压偏差值。
当实际测得的表现电压为V3时,由于V3过高会增加功耗,易发生振铃降低可靠性,因此本实施例中虽然表现电压为V3,已经通过可靠性验证,但也利用DRAM理想模型计算表现电压为V3时对应的理想供电电压值,并将表现电压为V3的实际电压与表现电压为V3时对应的理想供电电压值计算差值,作为电压偏差值,
当然在具体实施例中,因为V3通过了可靠性校验,也可以不对V3做任何处理和调整。
步骤S300,根据所述电压偏差值对所述DRAM的供电电压进行调整。
在获得DRAM理想模型下的供电电压的电压偏差值后,根据根据所述电压偏差值对所述DRAM的供电电压进行调整,以使得调整后的表现电压稳定输出为如V2的理想状态下。根据电压偏差值将供电电压调整到DRAM理想模型下的状态,即调整表现电压为逻辑输出最优电压,从而使得表现电压处于最优的输出状态,提高系统DRAM的可靠性。
本发明提供一种提高系统DRAM可靠性的方法、装置和计算机存储介质。在该方法中,获得DRAM的表现电压,对所述表现电压的电压值进行可靠性校验;根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值;根据所述电压偏差值对所述DRAM的供电电压进行调整。通过上述方式,本发明能够对表现电压进行可靠性校验,并根据可靠性校验的结果,获得表现电压与理想模型下表现电压分别对应的供电电压的电压偏差值,从而根据电压偏差值调整供电电压,使得基于供电电压的表现电压处于最优的逻辑输出状态,使得表现电压能够被逻辑很好的输出,从而提高系统DRAM的可靠性。
请参阅图3,图3为本发明提高系统DRAM可靠性的方法第二实施例的流程示意图。
基于上述实施例,本实施例中,步骤S300之后包括:
步骤S310,在对所述DRAM的供电电压进行调整后,重新对所述表现电压的电压值进行可靠性校验;
若校验结果是失败,则返回步骤S200:根据可靠性校验的验证结果计算DRAM理想模型下的电压偏差值。
在本实施例中,在对所述DRAM的供电电压进行调整后,重新对所述表现电压的电压值进行可靠性校验,校验调整后的结果,若校验结果为失败,则返回步骤:据可靠性校验的验证结果计算DRAM理想模型下的电压偏差值。重新计算表现电压为V1对应的供电电压与DRAM理想模型表现电压V2对应的供电电压之间的电压偏差值。
请参阅图4,图4为本发明提高系统DRAM可靠性的方法第三实施例的流程示意图。
基于上述实施例,本实施例中,步骤S200之后包括:
若所述校验结果是失败,则执行步骤S210:对所述供电电压的电压测试值增加一个预设电压增量值,获得新的供电电压的电压测试值。
在本实施例中,根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值的步骤中,若效果结果为失败,则对供电电压的电压测试值增加一个预设电压增量值,获得新的供电电压的电压测试值,该电压测试值可用于进一步进行可靠性校验。
进一步地,本实施例还包括:
若所述校验结果是成功,则执行步骤S220:对所述供电电压的电压测试值减少一个预设电压减少值,获得新的供电电压的电压测试值。
根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值的步骤中,若效果结果为成功,则对所述供电电压的电压测试值减少一个预设电压减少值,获得新的供电电压的电压测试值,该电压测试值可用于进一步进行可靠性校验。
具体地,参见图9,根据上述实施例的描述,作为一实施例,本申请中整个电压计算过程可以如图9所示:
首先,先用自学习算法计算并设计Vdevice曲线,在默认供电电压下校验是否成功,如果校验失败,定义为欠压;如果校验成功,定义为过压。
其次,如果为欠压状态,例如V1状态,调整供电电压增加一个步进△V,再次校验,如果校验成功,确定当前供电电压,结束。如果校验失败,重复此步骤。
其次,如果为过压状态,例如V2或V3状态,调整供电电压减少一个步进△V,再次校验,如果校验失败,恢复上一个供电电压不做减少步进,结束;如果校验成功,重复此步骤。
最后,动态调整供电电压,保证表现电压刚好满足触发门限,保证逻辑1的稳定。
请参阅图5,图5为本发明提高系统DRAM可靠性的方法第四实施例的流程示意图。
基于上述实施例,本实施例中还包括如下步骤:
步骤S400,获得DRAM的供电电容值,按照预设规则调整DRAM的供电电容值获得调整后的DRAM电容值,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压。
DRAM芯片中设有电容,电容值越大,斜率越缓慢,那么,DRAM的电压调整的响应时间越长,且供电电压是由算法实时计算出来的,存在时间延迟,因此为了进一步提高DRAM系统的可靠性,本实施例中通过调整DRAM的供电电容值以提高DRAM的响应速率,从而提高DRAM的可靠性。占比是时间延时最主要的部分是外部电源供应的响应时间,即表现电压供应电源器件的瞬态响应性能。在本实施例中,获得DRAM的供电电容值,按照预设规则调整DRAM的供电电容值获得调整后的DRAM电容值,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压。本实施例中,所述电容为可变电容。用可变电容替代现有方案电源的去耦电容和滤波电容,能在保证去耦和滤波处理的同时,可以调整电容的电容值,使得电容能保证很好的响应速率。
在本实施例中,获得DRAM的电容值,对DRAM的电容值进行调整,使得整后的DRAM电容对应的表现电压大于或等于预设门限电压,能很好的保证DRAM的电压调整的响应速度保持在一定的响应速率范围内,从而保证Vdevice供应电源器件的瞬态响应性能。
请参阅图6,图6为本发明提高系统DRAM可靠性的方法第五实施例的流程示意图。
基于上述实施例,本实施例中,步骤S400包括:
步骤S410,根据所述电压偏差值确定所述DRAM的供电电压值是否变化;
在本实施例中,按照预设规则调整DRAM的供电电容值获得调整后的DRAM电容值,需先根据所述电压偏差值确定所述DRAM的供电电压值是否变化。
若所述DRAM的供电电压值变化,则执行步骤S420:将所述DRAM的电容值减少一个预设电容减少值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验;
若DRAM的供电电压值变化,则执行步骤对所述DRAM的电容值减少一个预设电容减少值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验。
若所述可靠性校验结果为所述表现电压小于预设门限电压,则返回步骤S420:将所述DRAM的电容值减少一个预设电容减少值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压。
若可靠性校验的结果为所述表现电压小于预设门限电压,则继续对所述DRAM的电容值减少一个预设电容减少值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压。
请参阅图7,图7为本发明提高系统DRAM可靠性的方法第六实施例的流程示意图。
基于上述实施例,本实施例中,步骤S400包括:
若所述DRAM的供电电压值不变化,则执行步骤S430:将所述DRAM的电容值增加一个预设电容增加值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验;
在本实施例中,若DRAM的供电电压值不变化,则执行步骤将所述DRAM的电容值增加一个预设电容增加值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验。
若所述可靠性校验结果为所述表现电压大于或等于预设门限电压,则返回步骤S430:将所述DRAM的电容值增加一个预设电容增加值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验,直到调整后的DRAM电容对应的表现电压小于预设门限电压。
若可靠性校验的结果为表现电压大于或等于预设门限电压,则继续对所述DRAM的电容值增加一个预设电容增加值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验,直到调整后的DRAM电容对应的表现电压小于预设门限电压。
具体地,参见图10,根据上述实施例的描述,作为一实施例,本申请中整个电容计算过程可以如图10所示:
首先,如果供电电压变化,可变电容在默认电容值基础上,调小一个步进,校验,如果校验失败,重复此过程;如果校验成功,确定当前电容值,结束。
其次,如果供电电压不变,可变电容在默认电容值基础上,调高一个步进,校验,如果校验失败,恢复上一个电容值,结束;如果校验成功,重复此过程。
最后,合理的电容值保证响应速率,同时兼顾滤波和去耦功能。具体实施例中也可以不根据供电电压变化进行调整,比如将电容值直接根据当前的可靠性校验的效果结果进行调整。
此外,本发明实施例还提出一种计算机可读存储介质。
本发明计算机可读存储介质上存储有提高系统DRAM可靠性的程序,所述提高系统DRAM可靠性的程序被处理器执行时实现如上所述的提高系统DRAM可靠性的方法的步骤。
其中,在所述处理器上运行的提高系统DRAM可靠性的程序被执行时所实现的方法可参照本发明提高系统DRAM可靠性的方法各个实施例,此处不再赘述。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者系统不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者系统所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者系统中还存在另外的相同要素。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在如上所述的一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,服务器,空调器,或者网络设备等)执行本发明各个实施例所述的方法。
以上仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种提高系统DRAM可靠性的方法,其特征在于,所述提高系统DRAM可靠性的方法包括以下步骤:
获得DRAM的表现电压,对所述表现电压的电压值进行可靠性校验;
根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值;
根据所述电压偏差值对所述DRAM的供电电压进行调整。
2.如权利要求1所述的提高系统DRAM可靠性的方法,其特征在于,所述根据所述电压偏差值对所述DRAM的供电电压进行调整的步骤之后包括:
在对所述DRAM的供电电压进行调整后,重新对所述表现电压的电压值进行可靠性校验;
若校验结果是失败,则返回步骤:根据可靠性校验的验证结果计算DRAM理想模型下的电压偏差值。
3.如权利要求1或2所述的提高系统DRAM可靠性的方法,其特征在于,所述根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值的步骤包括:
若所述校验结果是失败,则对所述供电电压的电压测试值增加一个预设电压增量值,获得新的供电电压的电压测试值。
4.如权利要求1或2所述的提高系统DRAM可靠性的方法,其特征在于,所述根据可靠性校验的验证结果计算DRAM理想模型下的供电电压的电压偏差值的步骤还包括:
若所述校验结果是成功,则对所述供电电压的电压测试值减少一个预设电压减少值,获得新的供电电压的电压测试值。
5.如权利要求1所述的提高系统DRAM可靠性的方法,其特征在于,所述提高系统DRAM可靠性的方法还包括:
获得DRAM的供电电容值,按照预设规则调整DRAM的供电电容值获得调整后的DRAM电容值,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压。
6.如权利要求5所述的提高系统DRAM可靠性的方法,其特征在于,所述获得DRAM的供电电容值,按照预设规则调整DRAM的供电电容值获得调整后的DRAM电容值,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压的步骤包括:
根据所述电压偏差值确定所述DRAM的供电电压值是否变化;
若所述DRAM的供电电压值变化,则将所述DRAM的电容值减少一个预设电容减少值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验;
若所述可靠性校验结果为所述表现电压小于预设门限电压,则返回步骤:将所述DRAM的电容值减少一个预设电容减少值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压。
7.如权利要求6所述的提高系统DRAM可靠性的方法,其特征在于,所述获得DRAM的供电电容值,按照预设规则调整DRAM的供电电容值获得调整后的DRAM电容值,直到调整后的DRAM电容对应的表现电压大于或等于预设门限电压的步骤还包括:
若所述DRAM的供电电压值不变化,则将所述DRAM的电容值增加一个预设电容增加值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验;
若所述可靠性校验结果为所述表现电压大于或等于预设门限电压,则返回步骤:将所述DRAM的电容值增加一个预设电容增加值,获得调整后的电容测试值,并对调整后的电容进行可靠性校验,直到调整后的DRAM电容对应的表现电压小于预设门限电压。
8.如权利要求5-7中任一项所述的提高系统DRAM可靠性的方法,其特征在于,所述电容为可变电容。
9.一种提高系统DRAM可靠性的装置,其特征在于,所述提高系统DRAM可靠性的装置包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的提高系统DRAM可靠性的程序,所述提高系统DRAM可靠性的程序被所述处理器执行时实现如权利要求1至8中任一项所述提高系统DRAM可靠性的方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有提高系统DRAM可靠性的程序,所述提高系统DRAM可靠性的程序被处理器执行时实现如权利要求1至8中任一项所述提高系统DRAM可靠性的方法的步骤。
CN201910826187.3A 2019-08-30 2019-08-30 提高系统dram可靠性的方法、装置和存储介质 Pending CN112447225A (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201910826187.3A CN112447225A (zh) 2019-08-30 2019-08-30 提高系统dram可靠性的方法、装置和存储介质
PCT/CN2020/091023 WO2021036359A1 (zh) 2019-08-30 2020-05-19 提高系统dram可靠性的方法、装置和存储介质
US17/610,718 US11837274B2 (en) 2019-08-30 2020-05-19 Method and apparatus for improving system DRAM reliability, and storage medium
EP20859130.5A EP3965108A4 (en) 2019-08-30 2020-05-19 METHOD AND APPARATUS FOR IMPROVING THE DRAM RELIABILITY OF A SYSTEM AND STORAGE MEDIA

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910826187.3A CN112447225A (zh) 2019-08-30 2019-08-30 提高系统dram可靠性的方法、装置和存储介质

Publications (1)

Publication Number Publication Date
CN112447225A true CN112447225A (zh) 2021-03-05

Family

ID=74685611

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910826187.3A Pending CN112447225A (zh) 2019-08-30 2019-08-30 提高系统dram可靠性的方法、装置和存储介质

Country Status (4)

Country Link
US (1) US11837274B2 (zh)
EP (1) EP3965108A4 (zh)
CN (1) CN112447225A (zh)
WO (1) WO2021036359A1 (zh)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002230975A (ja) * 2001-02-05 2002-08-16 Mitsubishi Electric Corp 半導体記憶装置
WO2012145383A2 (en) * 2011-04-18 2012-10-26 Innovolt, Inc. Voltage sag corrector using a variable duty cycle boost converter
US8780666B2 (en) * 2011-12-30 2014-07-15 Nanya Technology Corp. Decoupling capacitance calibration devices and methods for DRAM
US9141177B1 (en) * 2014-03-21 2015-09-22 Western Digital Technologies, Inc. Data storage device employing glitch compensation for power loss detection
CN105259969B (zh) * 2015-11-16 2017-04-19 西安紫光国芯半导体有限公司 一种温度系数小的带隙基准电路
US10096370B1 (en) * 2017-08-31 2018-10-09 Micron Technology, Inc. Voltage degradation aware NAND array management
US10268222B1 (en) * 2017-10-25 2019-04-23 Nanya Technology Corporation Electronic system for adjusting operating voltage
US10684634B1 (en) * 2019-01-30 2020-06-16 Quanta Computer Inc. Method and system for compensating for temperature rise effects

Also Published As

Publication number Publication date
EP3965108A1 (en) 2022-03-09
US11837274B2 (en) 2023-12-05
US20220223193A1 (en) 2022-07-14
EP3965108A4 (en) 2023-01-04
WO2021036359A1 (zh) 2021-03-04

Similar Documents

Publication Publication Date Title
CN108768875B (zh) 应用的灰度发布方法、装置及计算机可读存储介质
CN108427546B (zh) 显示装置的全屏幕适配方法、显示装置及存储介质
CN107943840B (zh) 数据处理方法、系统和计算机可读存储介质
CN107506309B (zh) 终端及闪存数据写入方法和计算机可读存储介质
US11442554B2 (en) Electronic device and method for recommending word in same
CN111816178A (zh) 语音设备的控制方法、装置和设备
US11231842B2 (en) Method for changing the size of the content displayed on display and electronic device thereof
CN110866105B (zh) 一种语义决策方法、移动终端及存储介质
CN114740996A (zh) 信号获取方法和电子设备
CN112447225A (zh) 提高系统dram可靠性的方法、装置和存储介质
CN112381224A (zh) 神经网络训练方法、装置、设备及计算机可读存储介质
CN111352530A (zh) 电容按键信号阈值范围的调整方法、装置及终端设备
US20220260393A1 (en) Method for updating capacitance reference, chip, and capacitance detection apparatus
CN112562602B (zh) 背光控制的数据处理方法、显示设备及存储介质
KR20200079081A (ko) 콘텐트 공유 방법 및 그 전자 장치
US11429149B2 (en) Foldable electronic device for detecting defective region and method thereof
CN113672311A (zh) 结构体赋值方法、赋值器及计算机可读存储介质
CN108009393B (zh) 数据处理方法、装置及计算机可读存储介质
KR102521408B1 (ko) 인포그래픽을 제공하기 위한 전자 장치 및 그에 관한 방법
CN115833032A (zh) 电路保护方法、装置、设备及计算机可读存储介质
CN107945016B (zh) 变量的取值升维方法、装置及计算机可读存储介质
CN113420538B (zh) 数值格式智能显示方法、设备终端及计算机可读存储介质
CN117200567A (zh) 开关电源远程锁定方法、装置、设备及存储介质
KR20200144785A (ko) 사용자 입력에 대응되는 피드백의 속성을 조정하는 전자 장치 및 방법
CN104808989A (zh) 一种终端控制方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination