CN112416837A - 将数据从spi模块转发至uart模块的方法、电路和电子装置 - Google Patents

将数据从spi模块转发至uart模块的方法、电路和电子装置 Download PDF

Info

Publication number
CN112416837A
CN112416837A CN202011204476.9A CN202011204476A CN112416837A CN 112416837 A CN112416837 A CN 112416837A CN 202011204476 A CN202011204476 A CN 202011204476A CN 112416837 A CN112416837 A CN 112416837A
Authority
CN
China
Prior art keywords
module
data
spi
uart
forwarded
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011204476.9A
Other languages
English (en)
Other versions
CN112416837B (zh
Inventor
邱景
叶菲
周华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guanghua Lingang Engineering Application Technology Research and Development Shanghai Co Ltd
Original Assignee
Guanghua Lingang Engineering Application Technology Research and Development Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guanghua Lingang Engineering Application Technology Research and Development Shanghai Co Ltd filed Critical Guanghua Lingang Engineering Application Technology Research and Development Shanghai Co Ltd
Priority to CN202011204476.9A priority Critical patent/CN112416837B/zh
Publication of CN112416837A publication Critical patent/CN112416837A/zh
Application granted granted Critical
Publication of CN112416837B publication Critical patent/CN112416837B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明公开了将数据从SPI模块转发至UART模块的方法、电路和电子装置,所述方法包括:所述SPI模块接收待转发数据,并将所述待转发数据转发至与所述SPI模块通信连接的所述UART模块;所述UART模块接收所述待转发数据,并将接收到的所述待转发数据传输至与所述UART模块连接的显示模块进行显示。本发明借助于UART模块与PC等的显示模块之间进行通信,从而利用该显示模块来实现对SPI模块所接收到的数据进行显示,进而判断该数据的正确性。

Description

将数据从SPI模块转发至UART模块的方法、电路和电子装置
技术领域
本发明涉及计算机技术领域,更具体地涉及将数据从SPI模块转发至UART模块的方法、电路和电子装置。
背景技术
SPI接口(Serial Peripheral Interface),即串行外设接口,其是一种高速、同步、全双工的通信总线接口。SPI接口可以实现在CPU、MCU等和外围器件之间的同步串行数据传输,在主器件的移位脉冲下,数据按位传输,高位在前,地位在后。由于其信号线少,协议简单,现在越来越多的芯片集成了SPI通信协议。
但是,SPI接口自身无法完成对接收的数据的准确性的判断,要确定SPI接口具体接收到的数据的准确性,则需要借助其他模块或器件。
因此,需要提出一种能够判断SPI接口接收到的数据的正确性的方法。
发明内容
为了解决上述问题而提出了本发明。本发明提出了一种将数据从SPI模块转发至UART模块的方法、电路和电子装置,该方法借助于UART模块与PC等的显示模块之间进行通信,从而利用显示模块来实现对SPI模块所接收到的数据进行显示,进而判断该数据的正确性。下面简要描述本发明提出的超声成像方案,更多细节将在后续结合附图在具体实施方式中加以描述。
根据本发明一方面,提供了一种将数据从SPI模块转发至UART模块的方法,所述方法包括:
所述SPI模块接收待转发数据,并将所述待转发数据转发至与所述SPI模块通信连接的所述UART模块;
所述UART模块接收所述待转发数据,并将接收到的所述待转发数据传输至与所述UART模块连接的显示模块进行显示。
进一步地,所述SPI模块接收待转发数据包括:所述SPI模块从自身接收所述待转发数据。
进一步地,所述SPI模块接收待转发数据包括:所述SPI模块从除自身之外的其他模块接收所述待转发数据。
进一步地,所述SPI模块将所述待转发数据转发至与所述SPI模块通信连接的所述UART模块包括:将所述待转发数据存入所述SPI模块的发送寄存器中,通过所述发送寄存器将所述待转发数据转发至与所述SPI模块通信连接的所述UART模块。
进一步地,所述SPI模块接收待转发数据之前,包括:清除所述SPI模块中的数据。
进一步地,所述UART模块通过所述UART模块的发送寄存器,将接收到的所述待转发数据传输至与所述UART模块连接的显示模块进行显示。
进一步地,所述方法用于M2e芯片、STM32芯片。
根据本发明的另一方面,提供了一种将数据从SPI模块转发至UART模块的电路,所述电路包括建立通信连接的SPI模块和UART模块,其中
所述SPI模块用于接收待转发数据,并将所述待转发数据转发至与所述SPI模块通信连接的所述UART模块;
所述UART模块用于接收所述待转发数据,并将接收到的所述待转发数据传输至与所述UART模块连接的显示模块进行显示。
进一步地,所述SPI模块包括发送寄存器,将所述待转发数据存入所述SPI模块的所述发送寄存器中,所述发送寄存器将所述待转发数据转发至与所述SPI模块通信连接的所述UART模块。
根据本发明的又一方面,提供了一种电子装置,所述电子装置包括:
存储器,用于存储可执行的程序指令;
处理器,用于执行所述存储器中存储的所述程序指令,使得所述处理器执行任一如上所述的将数据从SPI模块转发至UART模块的方法。
根据本发明的将数据从SPI模块转发至UART模块的方法、电路和电子装置,能够借助于UART模块与PC显示模块之间进行的通信,从而利用PC显示模块来实现对SPI模块所接收到的数据进行显示,进而判断该数据的正确性,该方法简单、易于实现且拓展灵活,同时各个模块之间完全独立,互不干扰,稳定性强。
附图说明
通过结合附图对本发明实施例进行更详细的描述,本发明的上述以及其它目的、特征和优势将变得更加明显。附图用来提供对本发明实施例的进一步理解,并且构成说明书的一部分,与本发明实施例一起用于解释本发明,并不构成对本发明的限制。在附图中,相同的参考标号通常代表相同部件或步骤。
图1示出了根据本发明实施例的将数据从SPI模块转发至UART模块的方法的流程示意图;
图2示出了根据本发明一实施例的SPI结构的示意图;
图3示出了根据本发明另一实施例的SPI结构的示意图;
图4示出了根据本发明实施例的UART时序示意图;
图5示出了根据本发明实施例的基于M2e芯片的将数据从SPI模块转发至UART模块的方法的流程示意图;
图6示出了根据本发明实施例的电路的示意性框图;以及
图7示出了根据本发明实施例的电子装置的示意性框图。
附图标记:
600:电路
601:SPI模块
602:UART模块
700:电子装置
701:存储器
702:处理器
具体实施方式
为了使得本发明的目的、技术方案和优点更为明显,下面将参照附图详细描述根据本发明的示例实施例。显然,所描述的实施例仅仅是本发明的一部分实施例,而不是本发明的全部实施例,应理解,本发明不受这里描述的示例实施例的限制。基于本发明中描述的本发明实施例,本领域技术人员在没有付出创造性劳动的情况下所得到的所有其它实施例都应落入本发明的保护范围之内。
为了彻底理解本申请,将在下列的描述中提出详细的结构,以便阐释本申请提出的技术方案。本申请的可选实施例详细描述如下,然而除了这些详细描述外,本申请还可以具有其他实施方式。
SPI接口(Serial Peripheral Interface),即串行外设接口,SPI接口可以实现在CPU、MCU等和外围器件之间的同步串行数据传输,在主器件的移位脉冲下,数据按位传输,高位在前,地位在后。由于其信号线少,协议简单,现在越来越多的芯片集成了SPI通信协议。但是,SPI接口自身无法完成对接收的数据的准确性的判断,要确定SPI接口具体接收到的数据的准确性,则需要借助其他模块或器件。
UART接口用于CPU、MCU等与PC等外部设备之间的通信,可以将UART模块中的寄存器内的数据在PC等外部设备上显示出来。
因此,可以借助UART与PC等外部设备之间的通信,将SPI模块接收到的数据转发至UART模块,进而UART模块进一步将数据传输至PC等外部设备的显示器上进行显示,从而判断数据的正确性。
鉴于上述问题以及UART模块的特征,而提出本申请中的一种将数据从SPI模块转发至UART模块的方法,所述方法包括:
所述SPI模块接收待转发数据,并将所述待转发数据转发至与所述SPI模块通信连接的所述UART模块;
所述UART模块接收所述待转发数据,并将接收到的所述待转发数据传输至与所述UART模块连接的显示模块进行显示。
根据本发明的将数据从SPI模块转发至UART模块的方法、电路和电子装置,能够借助于UART模块与PC显示模块之间进行的通信,从而利用PC显示模块来实现对SPI模块所接收到的数据进行显示,进而判断该数据的正确性,该判断方法简单、易于实现且拓展灵活,同时各个模块之间完全独立,互不干扰,稳定性强。
下面,参考图1至图2来对本发明实施例的将数据从SPI模块转发至UART模块的方法进行详细描述,其中图1示出了根据本发明实施例的将数据从SPI模块转发至UART模块的方法的流程示意图。
如图1所示,步骤S101,SPI模块接收待转发数据,并将所述待转发数据转发至与所述SPI模块通信连接的所述UART模块;
其中SPI模块可以包括SPI接口总线,还可以包括但不限于存储器、寄存器等。SPI接口总线可直接与各个厂家生产的多种标准外围器件相连,包括但不限于FLASH、EEPROM、网络控制器、LCD显示驱动器、A/D转换器和MCU等。
作为一个示例,SPI模块可以从除自身以外的其他模块接收所述待转发数据,SPI模块可以例如但不限于从外部模块、器件或者装置接收数据,作为待转发数据;参考图2,SPI是同步串行通信接口,通常由一个主设备(master)和一个或多个从设备(slave)组成,主设备选择一个从设备进行同步通信,从而完成数据的交换。具体地,通过内部的双向移位寄存器,传输数据为8bit,按位传输,高位在前,低位在后。SPI主设备与从设备的连接需要有四条线,例如其可以对应M2e芯片上具体的四个管脚。如图2所示的四条线分别为SO、SI、SCK以及SC,其中SO表示数据输出,SI表示数据输入,SCK(Serial Clock)表示时钟信号,由主设备产生,CS(Chip Select)表示从设备使能信号,由主设备控制。当SPI模块按照上述图2中的方式设置并进行工作时,其可以从外部获得待转发数据。
作为另一示例,SPI模块可以自身接收所述待转发数据。如图3所示,首先将SPI模块设置为主设备模式,因为只有主设备才能产生时钟信号,设置为主设备模式的SPI模块产生始终信号,然后通过一根线将SI口和SO口连接起来,因为SPI模块内部是双向移位寄存器结构,相当于从设备的输出直接从主设备的输出接回,形成数据通道,CS口与SCK口则不需连线,具体地连接方式如图3所示。当SPI模块按照上述图3中的方式设置并进行工作时,其可以从自身获得待转发数据。
下面参考图4对本申请实施例中的UART模块进行详细描述,其中图4是根据本发明实施例的UART时序示意图。
UART(Universal Asynchronous Receiver/Transmitter)即通用异步收发传输器。它将要传输的资料在串行通信与并行通信之间加以转换。作为把并行输入信号转成串行输出信号的芯片,UART通常被集成于其他通讯接口的连结上。UART用于MCU和PC之间的通信,可以将寄存器内的数据在例如PC等的显示器上显示出来。UART可以实现异步串行收发数据的功能,它的异步传输以byte为单位,它发送byte里面的每一个bit,按顺序串行发送,在接收端另一个UART单元将接收到的每一个bit再重新组装回原来的byte,且必须以双方设定的统一波特率进行逐位串行传输。
UART的数据传输格式:异步通信方式。在异步通信方式中,发送方只发送数据帧,不传输时钟,发送和接收双方必须约定相同的波特率。其中波特率是衡量资料传送速率的指标,表示每秒钟传送的符号数(symbol)。一个符号代表的信息量(比特数)与符号的阶数有关。例如,资料传送速率为120字符/秒,传输使用256阶符号,每个符号代表8bit,则波特率就是120baud,比特率是120*8=960bit/s。
如图4所示,UART时序图包括起始位(start bit),开始进行数据传输时发送方要先发出一个低电平“0”来表示传输字符的开始。因为空闲位(UART协议规定,当总线处于空闲状态时信号线的状态为“1”即高电平)一直是高电平所以开始第一次通讯时先发送一个明显区别于空闲状态的信号即为低电平。在启示位后面紧接着是数据位(bit0-bit7),数据位一般是八位,先发送最低位,后发送最高位。数据位后面是停止位(stop bit),表示数据结束,启用一个高电平“1”来表示传输字符的结束,本领域技术人员可知,结束位也可以是“1.5”或者“2”的高电平。
SPI模块将待转发数据转发至与SPI模块通信连接的UART模块包括:将待转发数据存入所述SPI模块的发送寄存器中,通过所述发送寄存器将待转发数据转发至与SPI模块通信连接的UART模块。
示例性地,SPI模块将接收到的待转发数据存入SPI_WRITE_REG(发送数据的寄存器)中,并通过SPI_WRITE_REG将待转发数据转发至UART模块。
示例性地,SPI模块在接收待转发数据之前,先执行clear步骤,清除SPI模块中的已存的数据。
UART模块通过UART模块的发送寄存器,将接收到的待转发数据传输至与UART模块连接的显示模块进行显示。
示例性地,UART模块从SPI模块接收待转发数据后,将接收到的待转发数据存入UART_WRITE_REG(发送数据的寄存器)中,并通过UART_WRITE_REG将待转发数据传输至显示模块进行显示。
示例性地,显示模块可以是PC的显示器等,显示模块可以使用阴极视线管(“CRT”)、液晶显示器(“LCD”)、发光二极管(“LED”)、等离子显示器或其他合适的显示技术实现。本领域人员所熟知的其他适合的用于显示的模块、器件或者设备均可应用与此,此处不做限制。
根据本发明实施例的将数据从SPI模块转发至UART模块的方法可以应用于M2e芯片或者STM32芯片,也可以应用于基于ARM架构的其他芯片。
下面参照图5来对基于M2e芯片的将数据从SPI模块转发至UART模块的方法进行详细描述,其中图5示出了根据本发明实施例的基于M2e芯片的将数据从SPI模块转发至UART模块的方法的流程示意图。
M2e芯片包括SPI模块和UART0模块以及UART1模块,其中SPI模块和UART0模块之间可以通过总线或其他形式的连接结构进行连接。
如图5所示,可以将基于M2e芯片的将数据从SPI模块转发至UART模块的方法分为两个步骤,第一步进行参数设置,第二步进行数据显示。
示例性地,参数设置步骤包括:
首先,进行初始化位对齐,优化等级等。然后设置参数,具体地可以包括将M2e芯片中相关寄存器地址存入保留寄存器中,并将字符存入参数寄存器中,并关闭UART1设备功能,以及将M2e芯片设置为主设备模式,打开片选CS。
具体地,M2e芯片包括UART0模块和UART1模块,其中UART0模块用于实现M2e芯片与PC等外部设备之间的通信;而UART1模块与M2E芯片上的SPI模块管脚复用,因此,在使用SPI模块功能之前,需要关闭UART1的功能。
示例性地,数据显示步骤包括:
首先,对SPI模块进行Clr清除数据操作,然后进入SPI_WRITE函数,先对SPI模块处于的状态进行判断,例如若SPI_BUSY_REG的值为1,表示SPI模块忙碌,正在发送数据,则不可执行数据发送操作;若SPI_BUSY_REG的值为0,表示SPI模块空闲,没有数据正在发送,则可以执行发送数据操作,于是将字符写入TX寄存器(即发送寄存器)并发出去,接着进入SPI_READ函数,与发送数据相类似,接收数据也需要先对SPI模块处于的状态进行盘算,例如若SPI_DATA_RDY_REG的值为0,表示数据正在传输,则不执行读取接收数据操作;若SPI_DATA_RDY_REG的值为1,表示数据传输完毕,则可以执行读取接收数据操作,于是通过将字符写入RX寄存器中读取进来。接着进入UART_WRITE函数,先判断UART0模块的状态,若UART_BUSY_REG的值为1,则不可执行数据发送操作;若UART_BUSY_REG的值为0,则可执行发送数据操作,则将字符存入TX寄存器中发送出去以进行显示。
上述示例中发送的字符仅作为示例,本领域技术人员也可以发送其他数值、符号等其他数据并进行显示以验证其正确性,此处并不做限制。
由此可见,M2e芯片上的SPI模块借助M2e芯片上的UART模块将接收到的数据经UART模块传输至外部设备进行显示,从而可以准确判断SPI模块接收到的数据的正确性,该方法简单、易于实现且拓展灵活,同时各个模块之间完全独立,互不干扰,稳定性强。
根据本发明的将数据从SPI模块转发至UART模块的方法,能够借助于UART模块与PC等的显示模块之间进行的通信,从而利用显示模块来实现对SPI模块所接收到的数据进行显示,进而判断该数据的正确性,该方法简单、易于实现且拓展灵活,同时各个模块之间完全独立,互不干扰,稳定性强。
下面参考图6对本发明实施例的电路进行详细描述,其中图6示出了根据本发明实施例的电路的示意性框图。
本发明实施例将数据从SPI模块转发至UART模块的电路600可以包括SPI模块601和UART模块602,SPI模块601和UART模块602通过总线或其他形式的连接机构等建立通信连接,其中
SPI模块601用于接收待转发数据,并将所述待转发数据转发至与所述SPI模块601连接的所述UART模块602;
UART模块602用于接收所述待转发数据,并将接收到的所述待转发数据传输至与所述UART模块602连接的显示模块进行显示。
SPI模块601包括发送寄存器,将待转发数据存入所述SPI模块601的发送寄存器中,所述发送寄存器将所述待转发数据转发至与所述SPI模块601连接的UART模块602。
根据本发明的电路,能够借助于UART模块与PC等的显示模块之间进行的通信,从而利用显示模块来实现对SPI模块所接收到的数据进行显示,进而判断该数据的正确性,该方法简单、易于实现且拓展灵活,同时各个模块之间完全独立,互不干扰,稳定性强。
下面参考图7对本发明实施例的电子装置进行描述,其中图7示出了根据本发明实施例的电子装置的示意性框图。
本发明实施例的电子装置可以是单片机,例如包括M2e芯片的单片机,该单片机可以包括具有数据处理能力的中央处理器CPU、随机存储器RAM、只读存储器ROM、多种I/O口和中断系统、定时器/计数器等。
又例如该电子装置可以是笔记本电脑、台式电脑、游戏控制台、智能设备、仪器仪表、家用电器、医用设备、航空航天、汽车中的电子装置等。
作为示例,如图7所示,本发明实施例的电子装置700包括一个或多个存储器701、一个或多个处理器702等,这些组件通过总线系统和/或其它形式的连接机构(未示出)互连。应当注意,图3所示的电子装置700的组件和结构只是示例性的,而非限制性的,根据需要,电子装置700也可以具有其他组件和结构。
存储器701可以包括例如易失性存储器和/或非易失性存储器。所述易失性存储器例如可以包括随机存取存储器(RAM)和/或高速缓冲存储器(cache)等。所述非易失性存储器例如可以包括只读存储器(ROM)、硬盘、闪存等。
处理器702可以是中央处理单元(CPU)、图像处理单元(GPU)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)或者具有数据处理能力和/或指令执行能力的其它形式的处理单元,并且可以控制电子装置700中的其它组件以执行期望的功能。例如,处理器能够包括一个或多个嵌入式处理器、处理器核心、微型处理器、逻辑电路、硬件有限状态机(FSM)、数字信号处理器(DSP)、图像处理单元(GPU)或它们的组合。
处理器702用于执行所述存储器701中存储的所述程序指令,使得所述处理器702执行前述实施例中的将数据从SPI模块转发至UART模块的方法,有关该方法的描述参考前文,在此不在重复描述。
在一个示例中,电子装置700还包括通信接口(未示出),用于电子装置700中各个组件之间以及电子装置700的各个组件和该系统之外的其他装置之间进行通信。
通信接口是可以是目前已知的任意通信协议的接口,例如有线接口或无线接口,其中,通信接口可以包括一个或者多个串口、USB接口、以太网端口、WiFi、有线网络、DVI接口,设备集成互联模块或其他适合的各种端口、接口,或者连接。电子装置700还可以接入基于通信标准的无线网络,如WiFi、2G、3G、4G、5G或它们的组合。在一个示例性实施例中,通信接口经由广播信道接收来自外部广播管理系统的广播信号或广播相关信息。在一个示例性实施例中,所述通信接口还包括近场通信(NFC)模块,以促进短程通信。例如,在NFC模块可基于射频识别(RFID)技术,红外数据协会(IrDA)技术,超宽带(UWB)技术,蓝牙(BlueTooth)技术和其他技术来实现。
在一个示例中,所述电子装置700还包括输入装置(未示出)可以是用户用来输入指令的装置,并且可以包括键盘、轨迹球、鼠标、麦克风和触摸屏等中的一个或多个,或其它控制按钮构成的输入装置。
在一个示例中,所述电子装置700还包括输出装置(未示出),可以向外部(例如用户)输出各种信息(例如图像或声音),并且可以包括显示器、扬声器等中的一个或多个。
由于本申请实施例的电子装置可以执行前述的将数据从SPI模块转发至UART模块的方法相应步骤,因此,其也具有前述将数据从SPI模块转发至UART模块的方法的优点。
尽管这里已经参考附图描述了示例实施例,应理解上述示例实施例仅仅是示例性的,并且不意图将本发明的范围限制于此。本领域普通技术人员可以在其中进行各种改变和修改,而不偏离本发明的范围和精神。所有这些改变和修改意在被包括在所附权利要求所要求的本发明的范围之内。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
在本申请所提供的几个实施例中,应该理解到,所揭露的设备和方法,可以通过其它的方式实现。例如,以上所描述的设备实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个设备,或一些特征可以忽略,或不执行。
在此处所提供的说明书中,说明了大量具体细节。然而,能够理解,本发明的实施例可以在没有这些具体细节的情况下实践。在一些实例中,并未详细示出公知的方法、结构和技术,以便不模糊对本说明书的理解。
类似地,应当理解,为了精简本发明并帮助理解各个发明方面中的一个或多个,在对本发明的示例性实施例的描述中,本发明的各个特征有时被一起分组到单个实施例、图、或者对其的描述中。然而,并不应将该本发明的方法解释成反映如下意图:即所要求保护的本发明要求比在每个权利要求中所明确记载的特征更多的特征。更确切地说,如相应的权利要求书所反映的那样,其发明点在于可以用少于某个公开的单个实施例的所有特征的特征来解决相应的技术问题。因此,遵循具体实施方式的权利要求书由此明确地并入该具体实施方式,其中每个权利要求本身都作为本发明的单独实施例。
本领域的技术人员可以理解,除了特征之间相互排斥之外,可以采用任何组合对本说明书(包括伴随的权利要求、摘要和附图)中公开的所有特征以及如此公开的任何方法或者设备的所有过程或单元进行组合。除非另外明确陈述,本说明书(包括伴随的权利要求、摘要和附图)中公开的每个特征可以由提供相同、等同或相似目的的替代特征来代替。
此外,本领域的技术人员能够理解,尽管在此所述的一些实施例包括其它实施例中所包括的某些特征而不是其它特征,但是不同实施例的特征的组合意味着处于本发明的范围之内并且形成不同的实施例。例如,在权利要求书中,所要求保护的实施例的任意之一都可以以任意的组合方式来使用。
本发明的各个部件实施例可以以硬件实现,或者以在一个或者多个处理器上运行的软件模块实现,或者以它们的组合实现。本领域的技术人员应当理解,可以在实践中使用微处理器或者数字信号处理器(DSP)来实现根据本发明实施例的物品分析设备中的一些模块的一些或者全部功能。本发明还可以实现为用于执行这里所描述的方法的一部分或者全部的装置程序(例如,计算机程序和计算机程序产品)。这样的实现本发明的程序可以存储在计算机可读介质上,或者可以具有一个或者多个信号的形式。这样的信号可以从因特网网站上下载得到,或者在载体信号上提供,或者以任何其他形式提供。
应该注意的是上述实施例对本发明进行说明而不是对本发明进行限制,并且本领域技术人员在不脱离所附权利要求的范围的情况下可设计出替换实施例。在权利要求中,不应将位于括号之间的任何参考符号构造成对权利要求的限制。单词“包含”不排除存在未列在权利要求中的元件或步骤。位于元件之前的单词“一”或“一个”不排除存在多个这样的元件。本发明可以借助于包括有若干不同元件的硬件以及借助于适当编程的计算机来实现。在列举了若干装置的单元权利要求中,这些装置中的若干个可以是通过同一个硬件项来具体体现。单词第一、第二、以及第三等的使用不表示任何顺序。可将这些单词解释为名称。
以上所述,仅为本申请的具体实施方式或对具体实施方式的说明,本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。本申请的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种将数据从SPI模块转发至UART模块的方法,其特征在于,所述方法包括:
所述SPI模块接收待转发数据,并将所述待转发数据转发至与所述SPI模块通信连接的所述UART模块;
所述UART模块接收所述待转发数据,并将接收到的所述待转发数据传输至与所述UART模块连接的显示模块进行显示。
2.如权利要求1所述的将数据从SPI模块转发至UART模块的方法,其特征在于,所述SPI模块接收待转发数据包括:所述SPI模块从自身接收所述待转发数据。
3.如权利要求1所述的将数据从SPI模块转发至UART模块的方法,其特征在于,所述SPI模块接收待转发数据包括:所述SPI模块从除自身之外的其他模块接收所述待转发数据。
4.如权利要求1所述的将数据从SPI模块转发至UART模块的方法,其特征在于,所述SPI模块将所述待转发数据转发至与所述SPI模块通信连接的所述UART模块包括:将所述待转发数据存入所述SPI模块的发送寄存器中,通过所述发送寄存器将所述待转发数据转发至与所述SPI模块通信连接的所述UART模块。
5.如权利要求4所述的将数据从SPI模块转发至UART模块的方法,其特征在于,所述SPI模块接收待转发数据之前,包括:清除所述SPI模块中的数据。
6.如权利要求1所述的将数据从SPI模块转发至UART模块的方法,其特征在于,所述UART模块通过所述UART模块的发送寄存器,将接收到的所述待转发数据传输至与所述UART模块连接的显示模块进行显示。
7.如权利要求1-6任一项所述的将数据从SPI模块转发至UART模块的方法,其特征在于,所述方法用于M2e芯片或STM32芯片。
8.一种将数据从SPI模块转发至UART模块的电路,其特征在于,所述电路包括建立通信连接的SPI模块和UART模块,其中
所述SPI模块用于接收待转发数据,并将所述待转发数据转发至与所述SPI模块通信连接的所述UART模块;
所述UART模块用于接收所述待转发数据,并将接收到的所述待转发数据传输至与所述UART模块连接的显示模块进行显示。
9.如权利要求8所述的电路,其特征在于,所述SPI模块包括发送寄存器,将所述待转发数据存入所述SPI模块的所述发送寄存器中,所述发送寄存器将所述待转发数据转发至与所述SPI模块通信连接的所述UART模块。
10.一种电子装置,其特征在于,所述电子装置包括:
存储器,用于存储可执行的程序指令;
处理器,用于执行所述存储器中存储的所述程序指令,使得所述处理器执行如权利要求1至7任一项所述的将数据从SPI模块转发至UART模块的方法。
CN202011204476.9A 2020-11-02 2020-11-02 将数据从spi模块转发至uart模块的方法、电路和电子装置 Active CN112416837B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011204476.9A CN112416837B (zh) 2020-11-02 2020-11-02 将数据从spi模块转发至uart模块的方法、电路和电子装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011204476.9A CN112416837B (zh) 2020-11-02 2020-11-02 将数据从spi模块转发至uart模块的方法、电路和电子装置

Publications (2)

Publication Number Publication Date
CN112416837A true CN112416837A (zh) 2021-02-26
CN112416837B CN112416837B (zh) 2024-04-09

Family

ID=74827323

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011204476.9A Active CN112416837B (zh) 2020-11-02 2020-11-02 将数据从spi模块转发至uart模块的方法、电路和电子装置

Country Status (1)

Country Link
CN (1) CN112416837B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112714428A (zh) * 2021-03-26 2021-04-27 广州塔塔电子科技股份有限公司 可设定前置连接协议的蓝牙数据信息传输方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108255732A (zh) * 2018-01-24 2018-07-06 广东乐心医疗电子股份有限公司 跟踪单片机系统运行状态的方法
CN208477514U (zh) * 2018-07-17 2019-02-05 卡乐电子(苏州)有限责任公司 一种智能温控器的spi转uart的模拟电路
CN111131194A (zh) * 2019-12-10 2020-05-08 南京理工大学 基于软件与硬件协议栈的网络协议转换器及协议转换方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108255732A (zh) * 2018-01-24 2018-07-06 广东乐心医疗电子股份有限公司 跟踪单片机系统运行状态的方法
CN208477514U (zh) * 2018-07-17 2019-02-05 卡乐电子(苏州)有限责任公司 一种智能温控器的spi转uart的模拟电路
CN111131194A (zh) * 2019-12-10 2020-05-08 南京理工大学 基于软件与硬件协议栈的网络协议转换器及协议转换方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
范红刚,等: "《深入浅出玩转FPGA 第3版》", 北京航空航天大学出版社, pages: 283 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112714428A (zh) * 2021-03-26 2021-04-27 广州塔塔电子科技股份有限公司 可设定前置连接协议的蓝牙数据信息传输方法

Also Published As

Publication number Publication date
CN112416837B (zh) 2024-04-09

Similar Documents

Publication Publication Date Title
US10642778B2 (en) Slave master-write/read datagram payload extension
US7562172B2 (en) I2C Slave/master interface enhancement using state machines
CN103714029B (zh) 新型二线同步通信协议及应用
CN112416841A (zh) 基于i2c总线的多机通信的实现方法及多机通信系统
CN109902053A (zh) 一种基于双控制器的spi通信方法、终端设备及存储介质
US10496562B1 (en) Low latency virtual general purpose input/output over I3C
CN106569416B (zh) 一种微控制器的串行接口与仿真调试接口复用方法及装置
CN112765082B (zh) 多主机仲裁方法、装置和可读存储介质
TWI440571B (zh) Communication interface conversion device
CN108111382A (zh) 基于i3c总线的通信装置及其通信方法
CN112416837B (zh) 将数据从spi模块转发至uart模块的方法、电路和电子装置
US10733121B2 (en) Latency optimized I3C virtual GPIO with configurable operating mode and device skip
CN115033444A (zh) 基于8051core在线调试电路控制装置及控制方法
CN113626360B (zh) 一种低速mipi观测式soc芯片及其运行方法
CN110795382A (zh) 一种基于fpga的通用异步收发传输器以及片上系统
CN112256615B (zh) Usb转换接口装置
CN116954192A (zh) 总线控制器的功能测试方法、系统、装置及可读存储介质
CN107506318A (zh) 一种软件模拟串行数据传输装置
CN107436857A (zh) 一种增强型spi装置及利用该装置进行数据传输的方法
CN115658415A (zh) 一种芯片调试装置和方法
CN111522770B (zh) 基于fpga的参数化配置的spi控制器及使用方法
US20230350841A1 (en) Providing acknowledgements for system power management interface
CN112003928B (zh) 多功能屏幕同步控制方法、装置及设备
CN111130678B (zh) 数据传输方法、装置、设备及计算机可读存储介质
CN100462952C (zh) 接口可配置的通用串行总线控制器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant