CN112397133B - 存储器、阵列单元模块及其存储方法、构建方法 - Google Patents
存储器、阵列单元模块及其存储方法、构建方法 Download PDFInfo
- Publication number
- CN112397133B CN112397133B CN202011439895.0A CN202011439895A CN112397133B CN 112397133 B CN112397133 B CN 112397133B CN 202011439895 A CN202011439895 A CN 202011439895A CN 112397133 B CN112397133 B CN 112397133B
- Authority
- CN
- China
- Prior art keywords
- module
- ecc
- array
- data array
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000015654 memory Effects 0.000 title claims abstract description 135
- 238000000034 method Methods 0.000 title claims abstract description 111
- 238000010276 construction Methods 0.000 title abstract description 6
- 230000002093 peripheral effect Effects 0.000 claims abstract description 76
- 238000004891 communication Methods 0.000 claims description 6
- 238000003491 array Methods 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 14
- 238000001514 detection method Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000013500 data storage Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/38—Response verification devices
- G11C29/42—Response verification devices using error correcting codes [ECC] or parity check
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/10—Decoders
Abstract
本发明提供了一种存储器、阵列单元模块及其存储方法、构建方法。在本发明的存储器中,被激活的部分的ECC阵列或数据阵列,可以使用那些未被激活的数据阵列或ECC阵列的外围电路。这样就可以减少额外的用于数据阵列或ECC阵列的外围电路,从而达到减小面积的目的。
Description
技术领域
本发明涉及存储器领域。具体地,本发明涉及用于复用外围电路,从而减小外围电路面积的存储器、阵列单元模块及其存储方法、构建方法。
背景技术
ECC是一种对数据进行检错和纠错的方法。它利用在一定长度数据位的基础上增加额外的数据来实现检错和纠错功能,这些额外的数据称为校验位。校验位的长度根据选定的ECC算法来确定。
在选定ECC算法之后,一定长度的数据位都存在与其对应的校验位,而这些校验位也需要阵列来存储。因此,需要与这些校验位对应的外围电路:行译码模块、列译码模块、灵敏放大器以及写驱动模块。
图1示出了常见的不包含纠错码(Error Correction Code,ECC)功能的存储器的核心结构。所述结构由一些重复的部分构成,每一部分都包含存储阵列模块、行译码模块、列译码模块、灵敏放大器以及写驱动模块。
存储阵列模块用来存储数据,行译码模块和列译码模块通过地址确定数据存储的位置,写驱动模块在写操作的过程中把数据写入存储阵列模块,灵敏放大器在读操作的过程中放大从存储阵列模块中读出来的数据。
图2示出了一种已知的包含ECC功能的存储器的核心结构。在这种情况下,尽管对行译码模块进行了复用(也就是,ECC阵列模块和数据阵列模块共用行译码模块),但是还分别需要用于数据阵列的列译码模块、用于数据阵列的灵敏放大器以及写驱动模块、用于ECC阵列的列译码模块、用于ECC阵列的灵敏放大器以及写驱动模块等其他的外围电路,这会使得存储器的面积大幅增加。
因此,亟需解决现有技术中的上述技术问题。
发明内容
本发明涉及用于复用外围电路以减小面积的存储器、阵列单元模块及其存储方法、构建方法。本发明是基于这样的认识而提出的:存储器的核心结构是由一些重复的部分组成,这些重复的部分不会在同一时间都激活。针对未被激活的部分,其存储阵列的外围电路也不会被激活,而被激活的部分的ECC阵列或数据阵列,可以使用那些未被激活的数据阵列或ECC阵列的外围电路。这样就不需要额外的用于ECC阵列或数据阵列的外围电路,从而达到减小面积的目的。
根据本发明的第一方面,提供了一种存储器,包括:
N个数据阵列模块及L个ECC阵列模块;
第M个数据阵列模块及对应的ECC阵列模块被同时激活,其中所述对应的ECC阵列模块用于存储ECC码,所述ECC码是针对所述第M个数据阵列模块中存储的数据进行ECC编码所获得的校验码;
被激活的第M个数据阵列模块所对应的ECC阵列模块使用用于未被激活的一个或多个数据阵列模块的外围电路,或者被激活的第M个数据阵列模块使用用于未被激活的一个或多个ECC阵列模块的外围电路;
其中,N为大于等于2的正整数,M为小于等于N的正整数,L为小于等于N的正整数。
根据本发明的存储器的一个优选实施方案,所述被激活的第M个数据阵列模块所对应的ECC阵列模块与所述未被激活的一个或多个数据阵列模块在不同时间被激活时使用同一外围电路;或者
所述被激活的第M个数据阵列模块与所述未被激活的一个或多个ECC阵列模块在不同时间被激活时使用同一外围电路;
其中所述外围电路包括以下任意一项或其组合:行译码模块、列译码模块、灵敏放大器、写驱动模块。
根据本发明的存储器的一个优选实施方案,每一数据阵列模块包括多个数据阵列子模块;
一个数据阵列模块的多个数据阵列子模块所对应的ECC阵列模块与另一个或另一些数据阵列模块的多个数据阵列子模块在不同时间被激活时使用同一外围电路;或者
一个数据阵列模块的多个数据阵列子模块与另一个或另一些数据阵列模块的多个数据阵列子模块所对应的一个或多个ECC阵列模块在不同时间被激活时使用同一外围电路;
其中,所述外围电路包括以下任意一项或其组合:行译码模块、列译码模块、灵敏放大器、写驱动模块。
根据本发明的存储器的一个优选实施方案,所述N个数据阵列模块至少包括:第一数据阵列模块和第二数据阵列模块;
所述L个ECC阵列模块至少包括:与所述第一数据阵列模块对应的第一ECC阵列模块,所述第一ECC阵列模块用于存储第一ECC码,所述第一ECC码是针对所述第一数据阵列模块中存储的数据进行ECC编码所获得的校验码;以及,与所述第二数据阵列模块对应的第二ECC阵列模块,所述第二ECC阵列模块用于存储第二ECC码,所述第二ECC码是针对所述第二数据阵列模块中存储的数据进行ECC编码所获得的校验码;其中,
所述第一数据阵列模块和所述第二数据阵列模块在不同时间被激活,其中所述第一数据阵列模块及对应的第一ECC阵列模块被同时激活,所述第二数据阵列模块及对应的第二ECC阵列模块被同时激活;
被激活的数据阵列模块所对应的ECC阵列模块使用用于未被激活的数据阵列模块的外围电路,或者被激活的数据阵列模块使用用于未被激活的ECC阵列模块的外围电路。
根据本发明的存储器的一个优选实施方案,所述第一数据阵列模块和所述第二ECC阵列模块在不同时间被激活时使用第一列译码模块,或者使用第一行译码模块,或者使用第一列译码模块和第一行译码模块二者;
所述第二数据阵列模块和所述第一ECC阵列模块在不同时间被激活时使用第二列译码模块,或者使用第二行译码模块,或者使用第二列译码模块和第二行译码模块二者。
根据本发明的存储器的一个优选实施方案,所述第一数据阵列模块设置在所述第二ECC阵列模块和所述第一列译码模块之间。
根据本发明的存储器的一个优选实施方案,所述第二数据阵列模块设置在所述第一ECC阵列模块和所述第二列译码模块之间。
根据本发明的存储器的一个优选实施方案,所述第二ECC阵列模块设置在所述第一数据阵列模块和所述第一列译码模块之间。
根据本发明的存储器的一个优选实施方案,所述第一ECC阵列模块设置在所述第二数据阵列模块和所述第二列译码模块之间。
根据本发明的存储器的一个优选实施方案,所述第一数据阵列模块、所述第二数据阵列模块、所述第一ECC阵列模块和所述第二ECC阵列模块设置在所述第一行译码模块和所述第二行译码块之间。
根据本发明的存储器的一个优选实施方案,所述第一数据阵列模块包括多个数据阵列子模块,所述第一数据阵列模块的多个数据阵列子模块及第二ECC阵列模块在不同时间被激活时使用同一外围电路;以及
所述第二数据阵列模块包括多个数据阵列子模块,所述第二数据阵列模块的多个数据阵列子模块及第一ECC阵列模块在不同时间被激活时使用同一外围电路;
其中,所述外围电路包括以下任意一项或其组合:行译码模块、列译码模块、灵敏放大器、写驱动模块。
根据本发明的存储器的一个优选实施方案,所述第一数据阵列模块至少包括第一数据阵列子模块和第二数据阵列子模块,所述第二数据阵列模块至少包括第三数据阵列子模块和第四数据阵列子模块;
所述第一数据阵列子模块、所述第二数据阵列子模块和所述第二ECC阵列模块在不同时间被激活时使用第一列译码模块,或者使用第一行译码模块,或者使用第一列译码模块和第一行译码模块二者;
所述第三数据阵列子模块、所述第四数据阵列子模块和所述第一ECC阵列模块在不同时间被激活时使用第二列译码模块,或者使用第二行译码模块,或者使用第二列译码模块和第二行译码模块二者。
根据本发明的存储器的一个优选实施方案,所述第二ECC阵列模块设置在所述第一数据阵列子模块和所述第二数据阵列子模块之间,所述第二数据阵列子模块设置在所述第二ECC阵列模块和所述第一列译码模块之间;
所述第一ECC阵列模块设置在所述第三数据阵列子模块和所述第四数据阵列子模块之间,所述第四数据阵列子模块设置在所述第一ECC阵列模块和所述第二列译码模块之间;
所述第一数据阵列子模块、所述第二数据阵列子模块、所述第三数据阵列子模块、所述第四数据阵列子模块、所述第一ECC阵列模块和所述第二ECC阵列模块设置在所述第一行译码模块和所述第二行译码模块之间。
根据本发明的第二方面,提供了一种阵列单元模块,包括:
N个数据阵列单元及L个ECC阵列单元;
第M个数据阵列单元及对应的ECC阵列单元被同时激活,其中所述对应的ECC阵列单元用于存储ECC码,所述ECC码是针对所述第M个数据阵列单元中存储的数据进行ECC编码所获得的校验码;
被激活的第M个数据阵列单元所对应的ECC阵列单元使用用于未被激活的一个或多个数据阵列单元的行译码单元,或者被激活的第M个数据阵列单元使用用于未被激活的ECC阵列单元的行译码单元;
其中,每个数据阵列单元及对应的ECC阵列单元的总大小是根据所采用的ECC算法来确定的,且所述总大小等于所述ECC算法所需的数据位长度及所产生的校验位长度之和的K倍;
其中,N为大于等于2的正整数,M为小于等于N的正整数,L为小于等于N的正整数,K为大于等于1的正整数。
根据本发明的阵列单元模块的一个优选实施方案,所述N个数据阵列单元至少包括:第一数据阵列单元和第二数据阵列单元;
所述L个ECC阵列模块至少包括:与所述第一数据阵列单元对应的第一ECC阵列单元,所述第一ECC阵列单元用于存储第一ECC码,所述第一ECC码是针对所述第一数据阵列单元中所存储的数据进行ECC编码所获得的校验码;以及,与所述第二数据阵列单元对应的第二ECC阵列单元,所述第二ECC阵列单元用于存储第二ECC码,所述第二ECC码是针对所述第二数据阵列单元中所存储的数据进行ECC编码所获得的校验码;其中,
所述第一数据阵列单元和所述第二数据阵列单元在不同时间被激活,其中所述第一数据阵列单元及对应的第一ECC阵列单元被同时激活,所述第二数据阵列单元及对应的第二ECC阵列单元被同时激活;
被激活的数据阵列单元所对应的ECC阵列单元使用用于未被激活的数据阵列单元的行译码单元,或者被激活的数据阵列单元使用用于未被激活的ECC阵列单元的行译码单元。
根据本发明的阵列单元模块的一个优选实施方案,所述第一数据阵列单元和所述第二ECC阵列单元在不同时间被激活时使用第一行译码单元;
所述第二数据阵列单元和所述第一ECC阵列单元在不同时间被激活时使用第二行译码单元。
根据本发明的阵列单元模块的一个优选实施方案,所述第一行译码单元设置在所述第一数据阵列单元和所述第二数据阵列单元之间;
所述第二行译码单元设置在所述第一ECC阵列单元和所述第二ECC阵列单元之间。
根据本发明的阵列单元模块的一个优选实施方案,所述第一行译码单元设置在所述第一数据阵列单元和所述第一ECC阵列单元之间;
所述第二行译码单元设置在所述第二数据阵列单元和所述第二ECC阵列单元之间。
根据本发明的阵列单元模块的一个优选实施方案,所述第一行译码单元设置在所述第一ECC阵列单元和所述第二ECC阵列单元之间;
所述第二行译码单元设置在所述第一数据阵列单元和所述第二数据阵列单元之间。
根据本发明的阵列单元模块的一个优选实施方案,所述第一行译码单元设置在所述第二数据阵列单元和所述第二ECC阵列单元之间;
所述第二行译码单元设置在所述第一数据阵列单元和所述第一ECC阵列单元之间。
根据本发明的第三方面,提供了一种存储器,所述存储器包括多个如上所述的阵列单元模块,多个阵列单元模块在列方向上依次堆叠。
根据本发明的存储器的一个优选实施方案,在所述多个阵列单元模块的每个阵列单元模块中,被激活的第M个数据阵列单元所对应的ECC阵列单元还使用用于未被激活的一个或多个数据阵列单元的外围电路,或者被激活的第M个数据阵列单元还使用用于未被激活的一个或多个ECC阵列单元的外围电路;
其中,所述外围电路包括以下任意一项或其组合:列译码模块、灵敏放大器、写驱动模块。
根据本发明的第四方面,提供了一种用于存储器的存储方法,所述存储器包括N个数据阵列模块及L个ECC阵列模块,所述存储方法包括:
第M个数据阵列模块及对应的ECC阵列模块被同时激活,其中所述对应的ECC阵列模块用于存储ECC码,所述ECC码是针对所述第M个数据阵列模块中存储的数据进行ECC编码所获得的校验码;
被激活的第M个数据阵列模块所对应的ECC阵列模块使用用于未被激活的一个或多个数据阵列模块的外围电路,或者被激活的第M个数据阵列模块使用用于未被激活的一个或多个ECC阵列模块的外围电路;
其中,N为大于等于2的正整数,M为小于等于N的正整数,L为小于等于N的正整数。
根据本发明的存储方法的一个优选实施方案,所述存储方法还包括:
所述被激活的第M个数据阵列模块所对应的ECC阵列模块与所述未被激活的一个或多个数据阵列模块在不同时间被激活时使用同一外围电路;或者
所述被激活的第M个数据阵列模块与所述未被激活的一个或多个ECC阵列模块在不同时间被激活时使用同一外围电路;
其中所述外围电路包括以下任意一项或其组合:行译码模块、列译码模块、灵敏放大器、写驱动模块。
根据本发明的存储方法的一个优选实施方案,每一数据阵列模块包括多个数据阵列子模块,所述存储方法还包括:
一个数据阵列模块的多个数据阵列子模块所对应的ECC阵列模块与另一个或另一些数据阵列模块的多个数据阵列子模块在不同时间被激活时使用同一外围电路;或者
一个数据阵列模块的多个数据阵列子模块与另一个或另一些数据阵列模块的多个数据阵列子模块所对应的一个或多个ECC阵列模块在不同时间被激活时使用同一外围电路;
其中,所述外围电路包括以下任意一项或其组合:行译码模块、列译码模块、灵敏放大器、写驱动模块。
根据本发明的存储方法的一个优选实施方案,所述N个数据阵列模块至少包括:第一数据阵列模块和第二数据阵列模块;
所述L个ECC阵列模块至少包括:与所述第一数据阵列模块对应的第一ECC阵列模块,所述第一ECC阵列模块用于存储第一ECC码,所述第一ECC码是针对所述第一数据阵列模块中存储的数据进行ECC编码所获得的校验码;以及,与所述第二数据阵列模块对应的第二ECC阵列模块,所述第二ECC阵列模块用于存储第二ECC码,所述第二ECC码是针对所述第二数据阵列模块中存储的数据进行ECC编码所获得的校验码;
所述存储方法还包括:
所述第一数据阵列模块和所述第二数据阵列模块在不同时间被激活,且所述第一数据阵列模块及对应的第一ECC阵列模块被同时激活,所述第二数据阵列模块及对应的第二ECC阵列模块被同时激活;
被激活的数据阵列模块所对应的ECC阵列模块使用用于未被激活的数据阵列模块的外围电路,或者被激活的数据阵列模块使用用于未被激活的ECC阵列模块的外围电路。
根据本发明的存储方法的一个优选实施方案,所述存储方法还包括:
所述第一数据阵列模块和所述第二ECC阵列模块在不同时间被激活时使用第一列译码模块,或者使用第一行译码模块,或者使用第一列译码模块和第一行译码模块二者;
所述第二数据阵列模块和所述第一ECC阵列模块在不同时间被激活时使用第二列译码模块,或者使用第二行译码模块,或者使用第二列译码模块和第二行译码模块二者。
根据本发明的存储方法的一个优选实施方案,所述存储方法还包括:
所述第一数据阵列模块设置在所述第二ECC阵列模块和所述第一列译码模块之间。
根据本发明的存储方法的一个优选实施方案,所述存储方法还包括:
所述第二数据阵列模块设置在所述第一ECC阵列模块和所述第二列译码模块之间。
根据本发明的存储方法的一个优选实施方案,所述存储方法还包括:
所述第二ECC阵列模块设置在所述第一数据阵列模块和所述第一列译码模块之间。
根据本发明的存储方法的一个优选实施方案,所述存储方法还包括:
所述第一ECC阵列模块设置在所述第二数据阵列模块和所述第二列译码模块之间。
根据本发明的存储方法的一个优选实施方案,所述存储方法还包括:
所述第一数据阵列模块、所述第二数据阵列模块、所述第一ECC阵列模块和所述第二ECC阵列模块设置在所述第一行译码模块和所述第二行译码块之间。
根据本发明的存储方法的一个优选实施方案,所述第一数据阵列模块包括多个数据阵列子模块,所述第二数据阵列模块包括多个数据阵列子模块;所述存储方法还包括:
所述第一数据阵列模块的多个数据阵列子模块及第二ECC阵列模块在不同时间被激活时使用同一外围电路;以及
所述第二数据阵列模块的多个数据阵列子模块及第一ECC阵列模块在不同时间被激活时使用同一外围电路;
其中,所述外围电路包括以下任意一项或其组合:行译码模块、列译码模块、灵敏放大器、写驱动模块。
根据本发明的存储方法的一个优选实施方案,所述第一数据阵列模块包括第一数据阵列子模块和第二数据阵列子模块,所述第二数据阵列模块包括第三数据阵列子模块和第四数据阵列子模块;所述存储方法还包括:
所述第一数据阵列子模块、所述第二数据阵列子模块和所述第二ECC阵列模块在不同时间被激活时使用第一列译码模块,或者使用第一行译码模块,或者使用第一列译码模块和第一行译码模块;
所述第三数据阵列子模块、所述第四数据阵列子模块和所述第一ECC阵列模块在不同时间被激活时使用第二列译码模块,或者使用第二行译码模块,或者使用第二列译码模块和第二行译码模块。
根据本发明的存储方法的一个优选实施方案,所述存储方法还包括:
所述第二ECC阵列模块设置在所述第一数据阵列子模块和所述第二数据阵列子模块之间,且所述第二数据阵列子模块设置在所述第二ECC阵列模块和所述第一列译码模块之间;
所述第一ECC阵列模块设置在所述第三数据阵列子模块和所述第四数据阵列子模块之间,且所述第四数据阵列子模块设置在所述第一ECC阵列模块和所述第二列译码模块之间;
所述第一数据阵列子模块、所述第二数据阵列子模块、所述第三数据阵列子模块、所述第四数据阵列子模块、所述第一ECC阵列模块和所述第二ECC阵列模块设置在所述第一行译码模块和所述第二行译码模块之间。
根据本发明的第五方面,提供了一种用于阵列单元模块的存储方法,所述阵列单元模块包括N个数据阵列单元及L个ECC阵列单元;所述存储方法包括:
第M个数据阵列单元及对应的ECC阵列单元被同时激活,其中所述对应的ECC阵列单元用于存储ECC码,所述ECC码是针对所述第M个数据阵列单元中存储的数据进行ECC编码所获得的校验码;
被激活的第M个数据阵列单元所对应的ECC阵列单元使用用于未被激活的一个或多个数据阵列单元的行译码单元,或者被激活的第M个数据阵列单元使用用于未被激活的一个或多个ECC阵列单元的行译码单元;
其中,根据所采用的ECC算法来确定每个数据阵列单元及对应的ECC阵列单元的总大小,且将所述总大小设置成等于所述ECC算法所需的数据位长度及所产生的校验位长度之和的K倍;
其中,N为大于等于2的正整数,M为小于等于N的正整数,L为小于等于N的正整数,K为大于等于1的正整数。
根据本发明的存储方法的一个优选实施方案,所述N个数据阵列单元至少包括:第一数据阵列单元和第二数据阵列单元;
所述L个ECC阵列模块至少包括:与所述第一数据阵列单元对应的第一ECC阵列单元,所述第一ECC阵列单元用于存储第一ECC码,所述第一ECC码是针对所述第一数据阵列单元中所存储的数据进行ECC编码所获得的校验码;以及,与所述第二数据阵列单元对应的第二ECC阵列单元,所述第二ECC阵列单元用于存储第二ECC码,所述第二ECC码是针对所述第二数据阵列单元中所存储的数据进行ECC编码所获得的校验码;
所述存储方法还包括:
所述第一数据阵列单元和所述第二数据阵列单元在不同时间被激活,其中所述第一数据阵列单元及对应的第一ECC阵列单元被同时激活,且所述第二数据阵列单元及对应的第二ECC阵列单元被同时激活;
被激活的数据阵列单元所对应的ECC阵列单元使用用于未被激活的数据阵列单元的行译码单元,或者被激活的数据阵列单元使用用于未被激活的ECC阵列单元的行译码单元。
根据本发明的存储方法的一个优选实施方案,所述存储方法还包括:
所述第一数据阵列单元和所述第二ECC阵列单元在不同时间被激活时使用第一行译码单元;
所述第二数据阵列单元和所述第一ECC阵列单元在不同时间被激活时使用第二行译码单元。
根据本发明的存储方法的一个优选实施方案,所述存储方法还包括:
所述第一行译码单元设置在所述第一数据阵列单元和所述第二数据阵列单元之间;
所述第二行译码单元设置在所述第一ECC阵列单元和所述第二ECC阵列单元之间。
根据本发明的存储方法的一个优选实施方案,所述存储方法还包括:
所述第一行译码单元设置在所述第一数据阵列单元和所述第一ECC阵列单元之间;
所述第二行译码单元设置在所述第二数据阵列单元和所述第二ECC阵列单元之间。
根据本发明的存储方法的一个优选实施方案,所述存储方法还包括:
所述第一行译码单元设置在所述第一ECC阵列单元和所述第二ECC阵列单元之间;
所述第二行译码单元设置在所述第一数据阵列单元和所述第二数据阵列单元之间。
根据本发明的存储方法的一个优选实施方案,所述存储方法还包括:
所述第一行译码单元设置在所述第二数据阵列单元和所述第二ECC阵列单元之间;
所述第二行译码单元设置在所述第一数据阵列单元和所述第一ECC阵列单元之间。
根据本发明的第六方面,提供了一种构建存储器的方法,所述方法包括:将多个如上所述的阵列单元模块在列方向上依次堆叠,以获得所述存储器。
根据本发明的构建方法的一个优选实施方案,所述方法还包括:
在所述多个阵列单元模块的每个阵列单元模块中,被激活的第M个数据阵列单元所对应的ECC阵列单元还使用用于未被激活的一个或多个数据阵列单元的外围电路,或者被激活的第M个数据阵列单元还使用用于未被激活的一个或多个ECC阵列单元的外围电路;
其中,所述外围电路包括以下任意一项或其组合:列译码模块、灵敏放大器、写驱动模块。
根据本发明的第七方面,提供了一种电子设备,所述电子设备包括:
至少一个根据本发明的第一方面所述的存储器;以及
至少一个处理器,所述处理器与所述存储器连接,且所述处理器与所述存储器通过所述总线进行通信,所述处理器对所述存储器中数据进行处理。
根据本发明的第八方面,提供了一种电子设备,所述电子设备包括:
至少一个根据本发明的第三方面所述的存储器;以及
至少一个处理器,所述处理器与所述存储器连接,且所述处理器与所述存储器通过所述总线进行通信,所述处理器对所述存储器中数据进行处理。
根据本发明的第九方面,提供了一种电子设备,所述电子设备包括:
至少一个存储器,在所述存储器上存储有计算机可执行指令;以及
至少一个处理器,所述处理器与所述存储器连接,且所述处理器与所述存储器通过总线进行通信,当所述处理器执行所述计算机可执行指令时,所述计算机可执行指令使得所述处理器执行如上所述的根据本发明的第四方面的存储方法。
根据本发明的第十方面,提供了一种电子设备,所述电子设备包括:
至少一个存储器,在所述存储器上存储有计算机可执行指令;以及
至少一个处理器,所述处理器与所述存储器连接,且所述处理器与所述存储器通过总线进行通信,当所述处理器执行所述计算机可执行指令时,所述计算机可执行指令使得所述处理器执行如上所述的根据第五方面的存储方法。
根据本发明的第十一方面,提供了一种电子设备,所述电子设备包括:
至少一个存储器,在所述存储器上存储有计算机可执行指令;以及
至少一个处理器,所述处理器与所述存储器连接,且所述处理器与所述存储器通过总线进行通信,当所述处理器执行所述计算机可执行指令时,所述计算机可执行指令使得所述处理器执行如上所述的根据第六方面的构建存储器的方法。
附图说明
通过下文结合对附图的说明,将更容易理解本发明,在附图中:
图1示出了常见的不包含纠错码功能的存储器的核心结构。
图2示出了一种已知的包含ECC功能的存储器的核心结构。
图3至图8是根据本发明的存储器的多个实施方案的示意图。
图9至图12是根据本发明的阵列单元模块的多个实施方案的示意图。
图13是根据本发明的通过阵列单元模块所构建的存储器的一个实施方案的示意图。
图14示出了用于存储器的存储方法的一个实施方案的流程图。
图15示出了用于阵列单元模块的存储方法的一个实施方案的流程图。
具体实施方式
下面将结合附图来对本发明的实施方案进行进一步详述。
图3至图8是根据本发明的存储器的多个实施方案的示意图。
图3中示出的存储器包括:两个数据阵列模块,即,第一数据阵列模块310和第二数据阵列模块320;以及,两个ECC阵列模块,即,第一ECC阵列模块330和第二ECC阵列模块340,其中第一ECC阵列模块330用于存储针对第一数据阵列模块310中存储的数据进行ECC编码所获得的校验码,第二ECC阵列模块340用于存储针对第二数据阵列模块320中存储的数据进行ECC编码所获得的校验码。应理解,本发明的存储器也可以包括多于两个的数据阵列模块和多于两个的ECC阵列模块。
在图3至图6和图8中,存储器包括相同数目的数据阵列模块和ECC阵列模块。然而,本发明的存储器也可以包括不同数目的数据阵列模块和ECC阵列模块,其中多个数据阵列模块可以复用一个ECC阵列模块。在本文中,“复用”指的是共同使用,可以是在同一时间共同使用,也可以是在不同时间共同使用。
返回参看图3,图3示出了根据本发明的存储器的一个实施方案的示意图。在图3中,第一数据阵列模块310设置在第二ECC阵列模块340和第一列译码模块350之间,第二数据阵列模320设置在第一ECC阵列模块330和第二列译码模块360之间。第一数据阵列模块310和对应的第一ECC阵列模块330被同时激活,第二数据阵列模块320和对应的第二ECC阵列模块340被同时激活。
当第一数据阵列模块310和对应的第一ECC阵列模块330被同时激活时,第一数据阵列模块310使用第一列译码模块350,第一ECC阵列模块330使用第二列译码模块360。
当第二数据阵列模块320和对应的第二ECC阵列模块340被同时激活时,第二数据阵列模块320使用第二列译码模块360,第二ECC阵列模块340使用第一列译码模块350。
因此,第一数据阵列模块310和第二ECC阵列模块340在不同时间被激活时复用第一列译码模块350,第二数据阵列模块320和第一ECC阵列模块330在不同时间被激活时复用第二列译码模块360。
当第一列译码模块350是专门设置用于第一数据阵列模块310且能够满足第二ECC阵列模块340对于列译码模块的需求时,称为第二ECC阵列模块340使用用于第一数据阵列模块310的第一列译码模块350;当第一列译码模块350是专门设置用于第二ECC阵列模块340且能够满足第一数据阵列模块310对于列译码模块的需求时,称为第一数据阵列模块310使用用于第二ECC阵列模块340的第一列译码模块350。
同理,当第二列译码模块360是专门设置用于第二数据阵列模块320且能够满足第一ECC阵列模块330对于列译码模块的需求时,称为第一ECC阵列模块330使用用于第二数据阵列模块320的第二列译码模块360;当第二列译码模块360是专门设置用于第一ECC阵列模块330且能够满足第二数据阵列模块320对于列译码模块的需求时,称为第二数据阵列模块320使用用于第一ECC阵列模块330的第二列译码模块360。
另外,也可以看到,在图3中,存储器在复用第一列译码模块350和第二列译码模块360的同时,也复用了相应的灵敏放大器和写驱动模块。
图4示出了根据本发明的存储器的另一实施方案的示意图。在图4中,第二ECC阵列模块440设置在第一数据阵列模块410和第一列译码模块450之间,第一ECC阵列模块430设置在第二数据阵列模420和第二列译码模块460之间。第一数据阵列模块410和对应的第一ECC阵列模块430被同时激活,第二数据阵列模块420和对应的第二ECC阵列模块440被同时激活。
当第一数据阵列模块410和对应的第一ECC阵列模块430被同时激活时,第一数据阵列模块410使用第一列译码模块450,第一ECC阵列模块430使用第二列译码模块460。
当第二数据阵列模块420和对应的第二ECC阵列模块440被同时激活时,第二数据阵列模块420使用第二列译码模块460,第二ECC阵列模块440使用第一列译码模块450。
因此,第一数据阵列模块410和第二ECC阵列模块440在不同时间被激活时复用第一列译码模块450,第二数据阵列模块420和第一ECC阵列模块430在不同时间被激活时复用第二列译码模块460。
当第一列译码模块450是专门设置用于第一数据阵列模块410且能够满足第二ECC阵列模块440对于列译码模块的需求时,称为第二ECC阵列模块440使用用于第一数据阵列模块410的第一列译码模块450;当第一列译码模块450是专门设置用于第二ECC阵列模块440且能够满足第一数据阵列模块410对于列译码模块的需求时,称为第一数据阵列模块410使用用于第二ECC阵列模块440的第一列译码模块450。
同理,当第二列译码模块460是专门设置用于第二数据阵列模块420且能够满足第一ECC阵列模块430对于列译码模块的需求时,称为第一ECC阵列模块430使用用于第二数据阵列模块420的第二列译码模块460;当第二列译码模块460是专门设置用于第一ECC阵列模块430且能够满足第二数据阵列模块420对于列译码模块的需求时,称为第二数据阵列模块420使用用于第一ECC阵列模块430的第二列译码模块460。
另外,也可以看到,在图4中,存储器在复用第一列译码模块450和第二列译码模块460的同时,也复用了相应的灵敏放大器和写驱动模块。
图5示出了根据本发明的存储器的另一实施方案的示意图。在图5中,第一数据阵列模块510设置在第二ECC阵列模块540和第一列译码模块550之间,第一ECC阵列模块530设置在第二数据阵列模520和第二列译码模块560之间。第一数据阵列模块510和对应的第一ECC阵列模块530被同时激活,第二数据阵列模块520和对应的第二ECC阵列模块540被同时激活。
当第一数据阵列模块510和对应的第一ECC阵列模块530被同时激活时,第一数据阵列模块510使用第一列译码模块550,第一ECC阵列模块530使用第二列译码模块560。
当第二数据阵列模块520和对应的第二ECC阵列模块540被同时激活时,第二数据阵列模块520使用第二列译码模块560,第二ECC阵列模块540使用第一列译码模块550。
因此,第一数据阵列模块510和第二ECC阵列模块540在不同时间被激活时复用第一列译码模块550,第二数据阵列模块520和第一ECC阵列模块530在不同时间被激活时复用第二列译码模块560。
当第一列译码模块550是专门设置用于第一数据阵列模块510且能够满足第二ECC阵列模块540对于列译码模块的需求时,称为第二ECC阵列模块540使用用于第一数据阵列模块510的第一列译码模块550;当第一列译码模块550是专门设置用于第二ECC阵列模块540且能够满足第一数据阵列模块510对于列译码模块的需求时,称为第一数据阵列模块510使用用于第二ECC阵列模块540的第一列译码模块550。
同理,当第二列译码模块560是专门设置用于第二数据阵列模块520且能够满足第一ECC阵列模块530对于列译码模块的需求时,称为第一ECC阵列模块530使用用于第二数据阵列模块520的第二列译码模块560;当第二列译码模块560是专门设置用于第一ECC阵列模块530且能够满足第二数据阵列模块520对于列译码模块的需求时,称为第二数据阵列模块520使用用于第一ECC阵列模块530的第二列译码模块560。
另外,也可以看到,在图5中,存储器在复用第一列译码模块550和第二列译码模块560的同时,也复用了相应的灵敏放大器和写驱动模块。
图6示出了根据本发明的存储器的另一实施方案的示意图。在图6中,第二ECC阵列模块640设置在第一数据阵列模块610和第一列译码模块650之间,第二数据阵列模620设置在第一ECC阵列模块630和第二列译码模块660之间。第一数据阵列模块610和对应的第一ECC阵列模块630被同时激活,第二数据阵列模块620和对应的第二ECC阵列模块640被同时激活。
当第一数据阵列模块610和对应的第一ECC阵列模块630被同时激活时,第一数据阵列模块610使用第一列译码模块650,第一ECC阵列模块630使用第二列译码模块660。
当第二数据阵列模块620和对应的第二ECC阵列模块640被同时激活时,第二数据阵列模块620使用第二列译码模块660,第二ECC阵列模块640使用第一列译码模块650。
因此,第一数据阵列模块610和第二ECC阵列模块640在不同时间被激活时复用第一列译码模块650,第二数据阵列模块620和第一ECC阵列模块630在不同时间被激活时复用第二列译码模块660。
当第一列译码模块650是专门设置用于第一数据阵列模块610且能够满足第二ECC阵列模块640对于列译码模块的需求时,称为第二ECC阵列模块640使用用于第一数据阵列模块610的第一列译码模块650;当第一列译码模块650是专门设置用于第二ECC阵列模块640且能够满足第一数据阵列模块610对于列译码模块的需求时,称为第一数据阵列模块610使用用于第二ECC阵列模块640的第一列译码模块650。
同理,当第二列译码模块660是专门设置用于第二数据阵列模块620且能够满足第一ECC阵列模块630对于列译码模块的需求时,称为第一ECC阵列模块630使用用于第二数据阵列模块620的第二列译码模块660;当第二列译码模块660是专门设置用于第一ECC阵列模块630且能够满足第二数据阵列模块620对于列译码模块的需求时,称为第二数据阵列模块620使用用于第一ECC阵列模块630的第二列译码模块660。
另外,也可以看到,在图5中,存储器在复用第一列译码模块650和第二列译码模块660的同时,也复用了相应的灵敏放大器和写驱动模块。
图7示出了根据本发明的存储器的另一实施方案的示意图。在图7中,第一数据阵列模块包括第一数据阵列子模块7101和第二数据阵列子模块7102,第二数据阵列模块包括第三数据阵列子模块7201和第四数据阵列子模块7202。
为了更清楚地解释本发明,图7中仅示出了每个数据阵列模块包括两个数据阵列子模块。应理解,图7中仅是示意性的,本发明的存储器的每个数据阵列模块也可以包括多于两个的数据阵列子模块。
在图7中,第二ECC阵列模块740设置在第一数据阵列子模块7101和第二数据阵列子模块7102之间,第二数据阵列子模块7102设置在第二ECC阵列模块740和第一列译码模块750之间。第一ECC阵列模块730设置在第三数据阵列子模块7201和第四数据阵列子模块7202之间,第四数据阵列子模块7202设置在第一ECC阵列模块730和第二列译码模块760之间。第一数据阵列子模块7101和第二数据阵列子模块7102以及对应的第一ECC阵列模块730被同时激活,第三数据阵列子模块7201和第四数据阵列子模块7202以及对应的第二ECC阵列模块740被同时激活。
当第一数据阵列子模块7101和第二数据阵列子模块7102以及对应的第一ECC阵列模块730被同时激活时,第一数据阵列子模块7101和第二数据阵列子模块7102使用第一列译码模块750,第一ECC阵列模块730使用第二列译码模块760。
当第三数据阵列子模块7201和第四数据阵列子模块7202以及对应的第二ECC阵列模块740时,第三数据阵列子模块7201和第四数据阵列子模块7202使用第二列译码模块760,第二ECC阵列模块740使用第一列译码模块750。
因此,第一数据阵列子模块7101和第二数据阵列子模块7102以及第二ECC阵列模块740在不同时间被激活时复用第一列译码模块750,第三数据阵列子模块7201和第四数据阵列子模块7202以及第一ECC阵列模块730在不同时间被激活时复用第二列译码模块760。
当第一列译码模块750是专门设置用于第一数据阵列子模块7101和第二数据阵列子模块7102且能够满足第二ECC阵列模块740对于列译码模块的需求时,称为第二ECC阵列模块740使用用于第一数据阵列子模块7101和第二数据阵列子模块7102的第一列译码模块650;当第一列译码模块750是专门设置用于第二ECC阵列模块740且能够满足第一数据阵列子模块7101和第二数据阵列子模块7102对于列译码模块的需求时,称为第一数据阵列子模块7101和第二数据阵列子模块7102使用用于第二ECC阵列模块740的第一列译码模块750。
同理,当第二列译码模块760是专门设置用于第三数据阵列子模块7201和第四数据阵列子模块7202且能够满足第一ECC阵列模块730对于列译码模块的需求时,称为第一ECC阵列模块730使用用于第三数据阵列子模块7201和第四数据阵列子模块7202的第二列译码模块760;当第二列译码模块760是专门设置用于第一ECC阵列模块730且能够满足第三数据阵列子模块7201和第四数据阵列子模块7202对于列译码模块的需求时,称为第三数据阵列子模块7201和第四数据阵列子模块7202使用用于第一ECC阵列模块730的第二列译码模块760。
另外,也可以看到,在图7中,存储器在复用第一列译码模块750和第二列译码模块760的同时,也复用了相应的灵敏放大器和写驱动模块。
应理解,图7中事实上也示出了数据阵列子模块复用对应的ECC阵列的一种情形(数据阵列子模块在同一时间共同使用对应的ECC阵列)。在图7中,第一数据阵列子模块7101和第二数据阵列子模块7102复用第一ECC阵列模块730,第三数据阵列子模块7201和第四数据阵列子模块7202复用第二ECC阵列模块740。
图3至图7中示出的是存储器复用列译码器以及相应的灵敏放大器和写驱动模块的情形,并且这些模块之间的布置仅是示意性的。本领域技术人员在阅读本申请之后,能够对这些布置进行改型,只要能够满足被激活的数据阵列模块或ECC阵列模块能够复用未被激活的数据阵列模块或ECC阵列模块这一条件,都应落入本发明的范围内。
图8示出了根据本发明的存储器的另一实施方案的示意图,其中对于行译码器进行了复用。
在图3至图7中示出的实施方案中,ECC阵列模块和数据阵列模块共享了列译码模块、灵敏放大器以及写驱动模块,但不同的ECC阵列模块和数据阵列模块具有其相对应的行译码模块。针对图3,如当第一数据阵列模块310以及对应的第一ECC阵列模块330被激活时,它们所对应的行译码模块被激活,而第二数据阵列模块320以及对应的第二ECC阵列模块340未被激活。图8对这一技术方案进行了改进,对行译码模块也进行了共享。
在图8中,第一数据阵列模块810和第二ECC阵列模块840在不同时间被激活时,复用第一行译码器870和第一列译码器850以及相应的灵敏放大器和写驱动模块。第二数据阵列模块820和第一ECC阵列模块830在不同时间被激活时,复用第二行译码器880和第二列译码器860以及相应的灵敏放大器和写驱动模块。
在图8中,除了第一行译码器870和第二列译码器880,其余模块的布置均与图3中相同。应理解,本领域技术人员在阅读本申请之后,也可以对图4至图7中所示出的布置进行行译码器的复用。
由于在进行行译码复用时,行译码模块与数据阵列模块以及ECC阵列模块之间的连线可能会比较困难。为此,本发明引入了最小尺寸的阵列单元模块。所述阵列单元模块的具体大小由具体的ECC算法决定。
图9至图12示出了根据本发明的阵列单元模块的多个实施方案的示意图。
图9中示出的阵列单元模块包括:两个数据阵列单元,即,第一数据阵列单元910和第二数据阵列单元920;以及,两个ECC阵列单元,即,第一ECC阵列单元930和第二ECC阵列单元940,其中第一ECC阵列单元930用于存储针对第一数据阵列单元910中存储的数据进行ECC编码所获得的校验码,第二ECC阵列单元940用于存储针对第二数据阵列单元920中存储的数据进行ECC编码所获得的校验码。应理解,本发明的阵列单元模块也可以包括多于两个的数据阵列单元和多于两个的ECC阵列单元。
在图9至图12中,阵列单元模块包括相同数目的数据阵列单元和ECC阵列单元。然而,本发明的阵列单元模块也可以包括不同数目的数据阵列单元和ECC阵列单元,其中多个数据阵列单元可以复用一个ECC阵列单元。
返回参看图9,图9示出了根据本发明的阵列单元模块的一个实施方案的示意图。在图9中,第一行译码单元970设置在第一数据阵列单元910和第二数据阵列单元920之间,第二行译码单元980设置在第一ECC阵列单元930和第二ECC阵列单元940之间。
第一数据阵列单元910和对应的第一ECC阵列单元930被同时激活。此时,第一数据阵列单元910使用第一行译码单元970,第一ECC阵列单元930使用第二行译码单元980。第二数据阵列单元920和对应的第二ECC阵列单元940被同时激活。此时,第二数据阵列单元920使用第二行译码单元980,第二ECC阵列单元940使用第一行译码单元970。因此,第一数据阵列单元910和第二ECC阵列单元940在不同时间被激活时复用第一行译码单元970,第二数据阵列单元920和第一ECC阵列单元930在不同时间被激活时复用第二行译码单元980。
如同上面关于图3至图8中所描述的,当第一行译码单元970是专门设置用于第一数据阵列单元910且能够满足第二ECC阵列单元940对于行译码单元的需求时,称为第二ECC阵列单元940使用用于第一数据阵列单元910的第一行译码单元970;当第一行译码单元970是专门设置用于第二ECC阵列单元940且能够满足第一数据阵列单元910对于行译码单元的需求时,称为第一数据阵列单元910使用用于第二ECC阵列单元940的第一行译码单元970。
同理,当第二行译码单元980是专门设置用于第二数据阵列单元920且能够满足第一ECC阵列单元930对于行译码单元的需求时,称为第一ECC阵列单元930使用用于第二数据阵列单元920的第二行译码单元980;当第二行译码单元980是专门设置用于第一ECC阵列单元930且能够满足第二数据阵列单元920对于行译码单元的需求时,称为第二数据阵列单元920使用用于第一ECC阵列单元930的第二行译码单元980。
图10示出了根据本发明的阵列单元模块的另一实施方案的示意图。在图10中,第一行译码单元1070设置在第一数据阵列单元1010和第一ECC阵列单元1030之间,第二行译码单元1080设置在第二数据阵列单元1020和第二ECC阵列单元1040之间。
第一数据阵列单元1010和对应的第一ECC阵列单元1030被同时激活。此时,第一数据阵列单元1010使用第一行译码单元1070,第一ECC阵列单元1030使用第二行译码单元1080。第二数据阵列单元1020和对应的第二ECC阵列单元1040被同时激活。此时,第二数据阵列单元1020使用第二行译码单元1080,第二ECC阵列单元1040使用第一行译码单元1070。因此,第一数据阵列单元1010和第二ECC阵列单元1040在不同时间被激活时复用第一行译码单元1070,第二数据阵列单元1020和第一ECC阵列单元1030在不同时间被激活时复用第二行译码单元1080。
如同上面关于图3至图8中所描述的,当第一行译码单元1070是专门设置用于第一数据阵列单元1010且能够满足第二ECC阵列单元1040对于行译码单元的需求时,称为第二ECC阵列单元1040使用用于第一数据阵列单元1010的第一行译码单元1070;当第一行译码单元1070是专门设置用于第二ECC阵列单元1040且能够满足第一数据阵列单元1010对于行译码单元的需求时,称为第一数据阵列单元1010使用用于第二ECC阵列单元1040的第一行译码单元1070。
同理,当第二行译码单元1080是专门设置用于第二数据阵列单元1020且能够满足第一ECC阵列单元1030对于行译码单元的需求时,称为第一ECC阵列单元1030使用用于第二数据阵列单元1020的第二行译码单元1080;当第二行译码单元1080是专门设置用于第一ECC阵列单元1030且能够满足第二数据阵列单元1020对于行译码单元的需求时,称为第二数据阵列单元1020使用用于第一ECC阵列单元1030的第二行译码单元1080。
图11示出了根据本发明的阵列单元模块的另一实施方案的示意图。在图11中,第一行译码单元1170设置在第一ECC阵列单元1130和第二ECC阵列单元1140之间,第二行译码单元1180设置在第一数据阵列单元1110和第二数据阵列单元1120之间。
第一数据阵列单元1110和对应的第一ECC阵列单元1130被同时激活。此时,第一数据阵列单元1110使用第一行译码单元1170,第一ECC阵列单元1130使用第二行译码单元1180。第二数据阵列单元1120和对应的第二ECC阵列单元1140被同时激活。此时,第二数据阵列单元1120使用第二行译码单元1180,第二ECC阵列单元1140使用第一行译码单元1170。因此,第一数据阵列单元1110和第二ECC阵列单元1140在不同时间被激活时复用第一行译码单元1170,第二数据阵列单元1120和第一ECC阵列单元1130在不同时间被激活时复用第二行译码单元1180。
如同上面关于图3至图8中所描述的,当第一行译码单元1170是专门设置用于第一数据阵列单元1110且能够满足第二ECC阵列单元1140对于行译码单元的需求时,称为第二ECC阵列单元1140使用用于第一数据阵列单元1110的第一行译码单元1170;当第一行译码单元1170是专门设置用于第二ECC阵列单元1140且能够满足第一数据阵列单元1110对于行译码单元的需求时,称为第一数据阵列单元1110使用用于第二ECC阵列单元1140的第一行译码单元1170。
同理,当第二行译码单元1180是专门设置用于第二数据阵列单元1120且能够满足第一ECC阵列单元1130对于行译码单元的需求时,称为第一ECC阵列单元1130使用用于第二数据阵列单元1120的第二行译码单元1180;当第二行译码单元1180是专门设置用于第一ECC阵列单元1130且能够满足第二数据阵列单元1120对于行译码单元的需求时,称为第二数据阵列单元1120使用用于第一ECC阵列单元1130的第二行译码单元1180。
图12示出了根据本发明的阵列单元模块的另一实施方案的示意图。在图12中,第一行译码单元1270设置在第二数据阵列单元1220和第二ECC阵列单元1240之间,第二行译码单元1280设置在第一数据阵列单元1210和第一ECC阵列单元1230之间。
第一数据阵列单元1210和对应的第一ECC阵列单元1230被同时激活。此时,第一数据阵列单元1210使用第一行译码单元1270,第一ECC阵列单元1230使用第二行译码单元1280。第二数据阵列单元1220和对应的第二ECC阵列单元1240被同时激活。此时,第二数据阵列单元1220使用第二行译码单元1280,第二ECC阵列单元1240使用第一行译码单元1270。因此,第一数据阵列单元1210和第二ECC阵列单元1240在不同时间被激活时复用第一行译码单元1270,第二数据阵列单元1220和第一ECC阵列单元1230在不同时间被激活时复用第二行译码单元1280。
如同上面关于图3至图8中所描述的,当第一行译码单元1270是专门设置用于第一数据阵列单元1210且能够满足第二ECC阵列单元1240对于行译码单元的需求时,称为第二ECC阵列单元1240使用用于第一数据阵列单元1210的第一行译码单元1270;当第一行译码单元1270是专门设置用于第二ECC阵列单元1240且能够满足第一数据阵列单元1210对于行译码单元的需求时,称为第一数据阵列单元1210使用用于第二ECC阵列单元1240的第一行译码单元1270。
同理,当第二行译码单元1280是专门设置用于第二数据阵列单元1220且能够满足第一ECC阵列单元1230对于行译码单元的需求时,称为第一ECC阵列单元1230使用用于第二数据阵列单元1220的第二行译码单元1280;当第二行译码单元1280是专门设置用于第一ECC阵列单元1230且能够满足第二数据阵列单元1220对于行译码单元的需求时,称为第二数据阵列单元1220使用用于第一ECC阵列单元1230的第二行译码单元1280。
在图9至图12中,第一数据阵列单元和对应的第一ECC阵列单元(或者第二数据阵列单元和对应的第二ECC阵列单元)的总大小是根据所采用的ECC算法来确定的,且总大小等于所述ECC算法所需的数据位长度及所产生的校验位长度之和的整数倍。例如,针对常见的汉明码(72,64),其中数据位为64位,校验位为8位。第一数据阵列单元和对应的第一ECC阵列单元(或者第二数据阵列单元和对应的第二ECC阵列单元)的总大小可以是72或者144或者216等72的整数倍。
图13是根据本发明的通过阵列单元模块所构建的存储器的一个实施方案的示意图。
图13中所示出的阵列单元模块1301是如图9至图12中所示出的任一项的阵列单元模块。这些阵列单元模块可以相同,也可以不同。通过将这些阵列单元模块在列方向上依次堆叠,实现了对于行译码单元、列译码模块、灵敏放大器、写驱动模块的复用。
如图3至图13中所例示的实施方案,能够节约存储器的面积。再次以常见的汉明码(72,64)为例,其中数据位为64位,校验位为8位。本发明的实施方案可以节约近似11.11%(8/72)的列译码模块、灵敏放大器、写驱动模块、行译码模块的面积。对于整个芯片来说,所能够节约的面积取决于此部分电路在整个芯片中所占的比例。
图14示出了存储器的存储方法的一个实施方案的流程图。
图14中所涉及的存储器是上面所描述的任意一种存储器,所述存储器包括N个数据阵列模块及L个ECC阵列模块,其中N为大于等于2的正整数,L为小于等于N的正整数。所述存储方法包括如下步骤:
步骤1401:第M个数据阵列模块及对应的ECC阵列模块被同时激活,其中所述对应的ECC阵列模块用于存储ECC码,所述ECC码是针对所述第M个数据阵列模块中存储的数据进行ECC编码所获得的校验码,其中M为小于等于N的正整数。
步骤1402:被激活的第M个数据阵列模块所对应的ECC阵列模块使用用于未被激活的一个或多个数据阵列模块的外围电路,或者被激活的第M个数据阵列模块使用用于未被激活的一个或多个ECC阵列模块的外围电路。
图15示出了用于阵列单元模块的存储方法的一个实施方案的流程图。
图15中所涉及的阵列单元模块是上面所描述的任意一种阵列单元模块,所述阵列单元模块包括N个数据阵列单元及L个ECC阵列单元,其中N为大于等于2的正整数,L为小于等于N的正整数。所述存储方法包括如下步骤:
步骤1501:第M个数据阵列单元及对应的ECC阵列单元被同时激活,其中所述对应的ECC阵列单元用于存储ECC码,所述ECC码是针对所述第M个数据阵列单元中存储的数据进行ECC编码所获得的校验码,其中M为小于等于N的正整数。
步骤1502:被激活的第M个数据阵列单元所对应的ECC阵列单元使用用于未被激活的一个或多个数据阵列单元的行译码单元,或者被激活的第M个数据阵列单元使用用于未被激活的一个或多个ECC阵列单元的行译码单元。
在所述存储方法中,根据所采用的ECC算法来确定每个数据阵列单元及对应的ECC阵列单元的总大小,且将所述总大小设置成等于所述ECC算法所需的数据位长度及所产生的校验位长度之和的K倍,其中K为大于等于1的正整数。
本发明中所提出的存储器是存储芯片(例如,ROM、SDRAM、RAM、DRAM、SRAM、FLASH、EPROM、EEPROM、CD-ROM或其他光盘存储装置、磁盘存储装置或其他磁性存储装置),以用于存储数据和/或计算机代码。存储器可以是或包括非瞬态易失性存储器或非易失性存储器等。
应注意,上文所提及的实施方案例示而非限制本发明,且在不脱离所附权利要求的范围的前提下,本领域技术人员将能够设计许多替代实施方案。应理解,本发明的范围由权利要求限定。
Claims (49)
1.一种存储器,其特征在于,包括:
N个数据阵列模块及L个ECC阵列模块;
第M个数据阵列模块及对应的ECC阵列模块被同时激活,其中所述对应的ECC阵列模块用于存储ECC码,所述ECC码是针对所述第M个数据阵列模块中存储的数据进行ECC编码所获得的校验码;
被激活的第M个数据阵列模块所对应的ECC阵列模块使用用于未被激活的一个或多个数据阵列模块的外围电路,或者被激活的第M个数据阵列模块使用用于未被激活的一个或多个ECC阵列模块的外围电路;
其中,N为大于等于2的正整数,M为小于等于N的正整数,L为小于等于N的正整数。
2.根据权利要求1所述的存储器,其特征在于,
所述被激活的第M个数据阵列模块所对应的ECC阵列模块与所述未被激活的一个或多个数据阵列模块在不同时间被激活时使用同一外围电路;或者
所述被激活的第M个数据阵列模块与所述未被激活的一个或多个ECC阵列模块在不同时间被激活时使用同一外围电路;
其中所述外围电路包括以下任意一项或其组合:行译码模块、列译码模块、灵敏放大器、写驱动模块。
3.根据权利要求1或2所述的存储器,其特征在于,
每一数据阵列模块包括多个数据阵列子模块;
一个数据阵列模块的多个数据阵列子模块所对应的ECC阵列模块与另一个或另一些数据阵列模块的多个数据阵列子模块在不同时间被激活时使用同一外围电路;或者
一个数据阵列模块的多个数据阵列子模块与另一个或另一些数据阵列模块的多个数据阵列子模块所对应的一个或多个ECC阵列模块在不同时间被激活时使用同一外围电路;
其中,所述外围电路包括以下任意一项或其组合:行译码模块、列译码模块、灵敏放大器、写驱动模块。
4.根据权利要求1所述的存储器,其特征在于,
所述N个数据阵列模块至少包括:第一数据阵列模块和第二数据阵列模块;
所述L个ECC阵列模块至少包括:与所述第一数据阵列模块对应的第一ECC阵列模块,所述第一ECC阵列模块用于存储第一ECC码,所述第一ECC码是针对所述第一数据阵列模块中存储的数据进行ECC编码所获得的校验码;以及,与所述第二数据阵列模块对应的第二ECC阵列模块,所述第二ECC阵列模块用于存储第二ECC码,所述第二ECC码是针对所述第二数据阵列模块中存储的数据进行ECC编码所获得的校验码;其中,
所述第一数据阵列模块和所述第二数据阵列模块在不同时间被激活,其中所述第一数据阵列模块及对应的第一ECC阵列模块被同时激活,所述第二数据阵列模块及对应的第二ECC阵列模块被同时激活;
被激活的数据阵列模块所对应的ECC阵列模块使用用于未被激活的数据阵列模块的外围电路,或者被激活的数据阵列模块使用用于未被激活的ECC阵列模块的外围电路。
5.根据权利要求4所述的存储器,其特征在于,
所述第一数据阵列模块和所述第二ECC阵列模块在不同时间被激活时使用第一列译码模块,或者使用第一行译码模块,或者使用第一列译码模块和第一行译码模块二者;
所述第二数据阵列模块和所述第一ECC阵列模块在不同时间被激活时使用第二列译码模块,或者使用第二行译码模块,或者使用第二列译码模块和第二行译码模块二者。
6.根据权利要求5所述的存储器,其特征在于,所述第一数据阵列模块设置在所述第二ECC阵列模块和所述第一列译码模块之间。
7.根据权利要求5所述的存储器,其特征在于,所述第二数据阵列模块设置在所述第一ECC阵列模块和所述第二列译码模块之间。
8.根据权利要求5所述的存储器,其特征在于,所述第二ECC阵列模块设置在所述第一数据阵列模块和所述第一列译码模块之间。
9.根据权利要求5所述的存储器,其特征在于,所述第一ECC阵列模块设置在所述第二数据阵列模块和所述第二列译码模块之间。
10.根据权利要求5-9中的任一项所述的存储器,其特征在于,
所述第一数据阵列模块、所述第二数据阵列模块、所述第一ECC阵列模块和所述第二ECC阵列模块设置在所述第一行译码模块和所述第二行译码模块之间。
11.根据权利要求4所述的存储器,其特征在于,
所述第一数据阵列模块包括多个数据阵列子模块,所述第一数据阵列模块的多个数据阵列子模块及第二ECC阵列模块在不同时间被激活时使用同一外围电路;以及
所述第二数据阵列模块包括多个数据阵列子模块,所述第二数据阵列模块的多个数据阵列子模块及第一ECC阵列模块在不同时间被激活时使用同一外围电路;
其中,所述外围电路包括以下任意一项或其组合:行译码模块、列译码模块、灵敏放大器、写驱动模块。
12.根据权利要求11所述的存储器,其特征在于,
所述第一数据阵列模块至少包括第一数据阵列子模块和第二数据阵列子模块,所述第二数据阵列模块至少包括第三数据阵列子模块和第四数据阵列子模块;
所述第一数据阵列子模块、所述第二数据阵列子模块和所述第二ECC阵列模块在不同时间被激活时使用第一列译码模块,或者使用第一行译码模块,或者使用第一列译码模块和第一行译码模块二者;
所述第三数据阵列子模块、所述第四数据阵列子模块和所述第一ECC阵列模块在不同时间被激活时使用第二列译码模块,或者使用第二行译码模块,或者使用第二列译码模块和第二行译码模块二者。
13.根据权利要求12所述的存储器,其特征在于,
所述第二ECC阵列模块设置在所述第一数据阵列子模块和所述第二数据阵列子模块之间,所述第二数据阵列子模块设置在所述第二ECC阵列模块和所述第一列译码模块之间;
所述第一ECC阵列模块设置在所述第三数据阵列子模块和所述第四数据阵列子模块之间,所述第四数据阵列子模块设置在所述第一ECC阵列模块和所述第二列译码模块之间;
所述第一数据阵列子模块、所述第二数据阵列子模块、所述第三数据阵列子模块、所述第四数据阵列子模块、所述第一ECC阵列模块和所述第二ECC阵列模块设置在所述第一行译码模块和所述第二行译码模块之间。
14.一种阵列单元模块,其特征在于,包括:
N个数据阵列单元及L个ECC阵列单元;
第M个数据阵列单元及对应的ECC阵列单元被同时激活,其中所述对应的ECC阵列单元用于存储ECC码,所述ECC码是针对所述第M个数据阵列单元中存储的数据进行ECC编码所获得的校验码;
被激活的第M个数据阵列单元所对应的ECC阵列单元使用用于未被激活的一个或多个数据阵列单元的行译码单元,或者被激活的第M个数据阵列单元使用用于未被激活的ECC阵列单元的行译码单元;
其中,每个数据阵列单元及对应的ECC阵列单元的总大小是根据所采用的ECC算法来确定的,且所述总大小等于所述ECC算法所需的数据位长度及所产生的校验位长度之和的K倍;
其中,N为大于等于2的正整数,M为小于等于N的正整数,L为小于等于N的正整数,K为大于等于1的正整数。
15.根据权利要求14所述的阵列单元模块,其特征在于,
所述N个数据阵列单元至少包括:第一数据阵列单元和第二数据阵列单元;
所述L个ECC阵列单元至少包括:与所述第一数据阵列单元对应的第一ECC阵列单元,所述第一ECC阵列单元用于存储第一ECC码,所述第一ECC码是针对所述第一数据阵列单元中所存储的数据进行ECC编码所获得的校验码;以及,与所述第二数据阵列单元对应的第二ECC阵列单元,所述第二ECC阵列单元用于存储第二ECC码,所述第二ECC码是针对所述第二数据阵列单元中所存储的数据进行ECC编码所获得的校验码;其中,
所述第一数据阵列单元和所述第二数据阵列单元在不同时间被激活,其中所述第一数据阵列单元及对应的第一ECC阵列单元被同时激活,所述第二数据阵列单元及对应的第二ECC阵列单元被同时激活;
被激活的数据阵列单元所对应的ECC阵列单元使用用于未被激活的数据阵列单元的行译码单元,或者被激活的数据阵列单元使用用于未被激活的ECC阵列单元的行译码单元。
16.根据权利要求15所述的阵列单元模块,其特征在于,
所述第一数据阵列单元和所述第二ECC阵列单元在不同时间被激活时使用第一行译码单元;
所述第二数据阵列单元和所述第一ECC阵列单元在不同时间被激活时使用第二行译码单元。
17.根据权利要求16所述的阵列单元模块,其特征在于,
所述第一行译码单元设置在所述第一数据阵列单元和所述第二数据阵列单元之间;
所述第二行译码单元设置在所述第一ECC阵列单元和所述第二ECC阵列单元之间。
18.根据权利要求16所述的阵列单元模块,其特征在于,
所述第一行译码单元设置在所述第一数据阵列单元和所述第一ECC阵列单元之间;
所述第二行译码单元设置在所述第二数据阵列单元和所述第二ECC阵列单元之间。
19.根据权利要求16所述的阵列单元模块,其特征在于,
所述第一行译码单元设置在所述第一ECC阵列单元和所述第二ECC阵列单元之间;
所述第二行译码单元设置在所述第一数据阵列单元和所述第二数据阵列单元之间。
20.根据权利要求16所述的阵列单元模块,其特征在于,
所述第一行译码单元设置在所述第二数据阵列单元和所述第二ECC阵列单元之间;
所述第二行译码单元设置在所述第一数据阵列单元和所述第一ECC阵列单元之间。
21.一种存储器,其特征在于,所述存储器包括多个如权利要求14至20中的任一项所述的阵列单元模块,多个阵列单元模块在列方向上依次堆叠。
22.根据权利要求21所述的存储器,其特征在于,
在所述多个阵列单元模块的每个阵列单元模块中,被激活的第M个数据阵列单元所对应的ECC阵列单元还使用用于未被激活的一个或多个数据阵列单元的外围电路,或者被激活的第M个数据阵列单元还使用用于未被激活的一个或多个ECC阵列单元的外围电路;
其中,所述外围电路包括以下任意一项或其组合:列译码模块、灵敏放大器、写驱动模块。
23.一种用于存储器的存储方法,其特征在于,所述存储器包括N个数据阵列模块及L个ECC阵列模块,所述存储方法包括:
第M个数据阵列模块及对应的ECC阵列模块被同时激活,其中所述对应的ECC阵列模块用于存储ECC码,所述ECC码是针对所述第M个数据阵列模块中存储的数据进行ECC编码所获得的校验码;
被激活的第M个数据阵列模块所对应的ECC阵列模块使用用于未被激活的一个或多个数据阵列模块的外围电路,或者被激活的第M个数据阵列模块使用用于未被激活的一个或多个ECC阵列模块的外围电路;
其中,N为大于等于2的正整数,M为小于等于N的正整数,L为小于等于N的正整数。
24.根据权利要求23所述的存储方法,其特征在于,所述存储方法还包括:
所述被激活的第M个数据阵列模块所对应的ECC阵列模块与所述未被激活的一个或多个数据阵列模块在不同时间被激活时使用同一外围电路;或者
所述被激活的第M个数据阵列模块与所述未被激活的一个或多个ECC阵列模块在不同时间被激活时使用同一外围电路;
其中所述外围电路包括以下任意一项或其组合:行译码模块、列译码模块、灵敏放大器、写驱动模块。
25.根据权利要求23或24所述的存储方法,其特征在于,每一数据阵列模块包括多个数据阵列子模块,所述存储方法还包括:
一个数据阵列模块的多个数据阵列子模块所对应的ECC阵列模块与另一个或另一些数据阵列模块的多个数据阵列子模块在不同时间被激活时使用同一外围电路;或者
一个数据阵列模块的多个数据阵列子模块与另一个或另一些数据阵列模块的多个数据阵列子模块所对应的一个或多个ECC阵列模块在不同时间被激活时使用同一外围电路;
其中,所述外围电路包括以下任意一项或其组合:行译码模块、列译码模块、灵敏放大器、写驱动模块。
26.根据权利要求23所述的存储方法,其特征在于,
所述N个数据阵列模块至少包括:第一数据阵列模块和第二数据阵列模块;
所述L个ECC阵列模块至少包括:与所述第一数据阵列模块对应的第一ECC阵列模块,所述第一ECC阵列模块用于存储第一ECC码,所述第一ECC码是针对所述第一数据阵列模块中存储的数据进行ECC编码所获得的校验码;以及,与所述第二数据阵列模块对应的第二ECC阵列模块,所述第二ECC阵列模块用于存储第二ECC码,所述第二ECC码是针对所述第二数据阵列模块中存储的数据进行ECC编码所获得的校验码;
所述存储方法还包括:
所述第一数据阵列模块和所述第二数据阵列模块在不同时间被激活,且所述第一数据阵列模块及对应的第一ECC阵列模块被同时激活,所述第二数据阵列模块及对应的第二ECC阵列模块被同时激活;
被激活的数据阵列模块所对应的ECC阵列模块使用用于未被激活的数据阵列模块的外围电路,或者被激活的数据阵列模块使用用于未被激活的ECC阵列模块的外围电路。
27.根据权利要求26所述的存储方法,其特征在于,所述存储方法还包括:
所述第一数据阵列模块和所述第二ECC阵列模块在不同时间被激活时使用第一列译码模块,或者使用第一行译码模块,或者使用第一列译码模块和第一行译码模块二者;
所述第二数据阵列模块和所述第一ECC阵列模块在不同时间被激活时使用第二列译码模块,或者使用第二行译码模块,或者使用第二列译码模块和第二行译码模块二者。
28.根据权利要求27所述的存储方法,其特征在于,所述存储方法还包括:
所述第一数据阵列模块设置在所述第二ECC阵列模块和所述第一列译码模块之间。
29.根据权利要求27所述的存储方法,其特征在于,所述存储方法还包括:
所述第二数据阵列模块设置在所述第一ECC阵列模块和所述第二列译码模块之间。
30.根据权利要求27所述的存储方法,其特征在于,所述存储方法还包括:
所述第二ECC阵列模块设置在所述第一数据阵列模块和所述第一列译码模块之间。
31.根据权利要求27所述的存储方法,其特征在于,所述存储方法还包括:
所述第一ECC阵列模块设置在所述第二数据阵列模块和所述第二列译码模块之间。
32.根据权利要求27-31中的任一项所述的存储方法,其特征在于,所述存储方法还包括:
所述第一数据阵列模块、所述第二数据阵列模块、所述第一ECC阵列模块和所述第二ECC阵列模块设置在所述第一行译码模块和所述第二行译码模块之间。
33.根据权利要求26所述的存储方法,其特征在于,所述第一数据阵列模块包括多个数据阵列子模块,所述第二数据阵列模块包括多个数据阵列子模块;所述存储方法还包括:
所述第一数据阵列模块的多个数据阵列子模块及第二ECC阵列模块在不同时间被激活时使用同一外围电路;以及
所述第二数据阵列模块的多个数据阵列子模块及第一ECC阵列模块在不同时间被激活时使用同一外围电路;
其中,所述外围电路包括以下任意一项或其组合:行译码模块、列译码模块、灵敏放大器、写驱动模块。
34.根据权利要求33所述的存储方法,其特征在于,所述第一数据阵列模块包括第一数据阵列子模块和第二数据阵列子模块,所述第二数据阵列模块包括第三数据阵列子模块和第四数据阵列子模块;所述存储方法还包括:
所述第一数据阵列子模块、所述第二数据阵列子模块和所述第二ECC阵列模块在不同时间被激活时使用第一列译码模块,或者使用第一行译码模块,或者使用第一列译码模块和第一行译码模块;
所述第三数据阵列子模块、所述第四数据阵列子模块和所述第一ECC阵列模块在不同时间被激活时使用第二列译码模块,或者使用第二行译码模块,或者使用第二列译码模块和第二行译码模块。
35.根据权利要求34所述的存储方法,其特征在于,所述存储方法还包括:
所述第二ECC阵列模块设置在所述第一数据阵列子模块和所述第二数据阵列子模块之间,且所述第二数据阵列子模块设置在所述第二ECC阵列模块和所述第一列译码模块之间;
所述第一ECC阵列模块设置在所述第三数据阵列子模块和所述第四数据阵列子模块之间,且所述第四数据阵列子模块设置在所述第一ECC阵列模块和所述第二列译码模块之间;
所述第一数据阵列子模块、所述第二数据阵列子模块、所述第三数据阵列子模块、所述第四数据阵列子模块、所述第一ECC阵列模块和所述第二ECC阵列模块设置在所述第一行译码模块和所述第二行译码模块之间。
36.一种用于阵列单元模块的存储方法,其特征在于,所述阵列单元模块包括N个数据阵列单元及L个ECC阵列单元;所述存储方法包括:
第M个数据阵列单元及对应的ECC阵列单元被同时激活,其中所述对应的ECC阵列单元用于存储ECC码,所述ECC码是针对所述第M个数据阵列单元中存储的数据进行ECC编码所获得的校验码;
被激活的第M个数据阵列单元所对应的ECC阵列单元使用用于未被激活的一个或多个数据阵列单元的行译码单元,或者被激活的第M个数据阵列单元使用用于未被激活的一个或多个ECC阵列单元的行译码单元;
其中,根据所采用的ECC算法来确定每个数据阵列单元及对应的ECC阵列单元的总大小,且将所述总大小设置成等于所述ECC算法所需的数据位长度及所产生的校验位长度之和的K倍;
其中,N为大于等于2的正整数,M为小于等于N的正整数,L为小于等于N的正整数,K为大于等于1的正整数。
37.根据权利要求36所述的存储方法,其特征在于,
所述N个数据阵列单元至少包括:第一数据阵列单元和第二数据阵列单元;
所述L个ECC阵列单元至少包括:与所述第一数据阵列单元对应的第一ECC阵列单元,所述第一ECC阵列单元用于存储第一ECC码,所述第一ECC码是针对所述第一数据阵列单元中所存储的数据进行ECC编码所获得的校验码;以及,与所述第二数据阵列单元对应的第二ECC阵列单元,所述第二ECC阵列单元用于存储第二ECC码,所述第二ECC码是针对所述第二数据阵列单元中所存储的数据进行ECC编码所获得的校验码;
所述存储方法还包括:
所述第一数据阵列单元和所述第二数据阵列单元在不同时间被激活,其中所述第一数据阵列单元及对应的第一ECC阵列单元被同时激活,且所述第二数据阵列单元及对应的第二ECC阵列单元被同时激活;
被激活的数据阵列单元所对应的ECC阵列单元使用用于未被激活的数据阵列单元的行译码单元,或者被激活的数据阵列单元使用用于未被激活的ECC阵列单元的行译码单元。
38.根据权利要求37所述的存储方法,其特征在于,所述存储方法还包括:
所述第一数据阵列单元和所述第二ECC阵列单元在不同时间被激活时使用第一行译码单元;
所述第二数据阵列单元和所述第一ECC阵列单元在不同时间被激活时使用第二行译码单元。
39.根据权利要求38所述的存储方法,其特征在于,所述存储方法还包括:
所述第一行译码单元设置在所述第一数据阵列单元和所述第二数据阵列单元之间;
所述第二行译码单元设置在所述第一ECC阵列单元和所述第二ECC阵列单元之间。
40.根据权利要求38所述的存储方法,其特征在于,所述存储方法还包括:
所述第一行译码单元设置在所述第一数据阵列单元和所述第一ECC阵列单元之间;
所述第二行译码单元设置在所述第二数据阵列单元和所述第二ECC阵列单元之间。
41.根据权利要求38所述的存储方法,其特征在于,所述存储方法还包括:
所述第一行译码单元设置在所述第一ECC阵列单元和所述第二ECC阵列单元之间;
所述第二行译码单元设置在所述第一数据阵列单元和所述第二数据阵列单元之间。
42.根据权利要求38所述的存储方法,其特征在于,所述存储方法还包括:
所述第一行译码单元设置在所述第二数据阵列单元和所述第二ECC阵列单元之间;
所述第二行译码单元设置在所述第一数据阵列单元和所述第一ECC阵列单元之间。
43.一种构建存储器的方法,其特征在于,所述方法包括:将多个如权利要求14至20中的任一项所述的阵列单元模块在列方向上依次堆叠,以获得所述存储器。
44.根据权利要求43所述的方法,其特征在于,所述方法还包括:
在所述阵列单元模块的每个阵列单元模块中,被激活的第M个数据阵列单元所对应的ECC阵列单元还使用用于未被激活的一个或多个数据阵列单元的外围电路,或者被激活的第M个数据阵列单元还使用用于未被激活的一个或多个ECC阵列单元的外围电路;
其中,所述外围电路包括以下任意一项或其组合:列译码模块、灵敏放大器、写驱动模块。
45.一种电子设备,其特征在于,所述电子设备包括:
至少一个如权利要求1至13中的任一项所述的存储器;以及
至少一个处理器,所述处理器与所述存储器连接,且所述处理器与所述存储器通过总线进行通信,所述处理器对所述存储器中数据进行处理。
46.一种电子设备,其特征在于,所述电子设备包括:
至少一个如权利要求21至22中的任一项所述的存储器;以及
至少一个处理器,所述处理器与所述存储器连接,且所述处理器与所述存储器通过总线进行通信,所述处理器对所述存储器中数据进行处理。
47.一种电子设备,其特征在于,所述电子设备包括:
至少一个存储器,在所述存储器上存储有计算机可执行指令;以及
至少一个处理器,所述处理器与所述存储器连接,且所述处理器与所述存储器通过总线进行通信,当所述处理器执行所述计算机可执行指令时,所述计算机可执行指令使得所述处理器执行根据权利要求23至35中的任一项所述的存储方法。
48.一种电子设备,其特征在于,所述电子设备包括:
至少一个存储器,在所述存储器上存储有计算机可执行指令;以及
至少一个处理器,所述处理器与所述存储器连接,且所述处理器与所述存储器通过总线进行通信,当所述处理器执行所述计算机可执行指令时,所述计算机可执行指令使得所述处理器执行根据权利要求36至42中的任一项所述的存储方法。
49.一种电子设备,其特征在于,所述电子设备包括:
至少一个存储器,在所述存储器上存储有计算机可执行指令;以及
至少一个处理器,所述处理器与所述存储器连接,且所述处理器与所述存储器通过总线进行通信,当所述处理器执行所述计算机可执行指令时,所述计算机可执行指令使得所述处理器执行根据权利要求43至44中的任一项所述的构建存储器的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011439895.0A CN112397133B (zh) | 2020-12-11 | 2020-12-11 | 存储器、阵列单元模块及其存储方法、构建方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011439895.0A CN112397133B (zh) | 2020-12-11 | 2020-12-11 | 存储器、阵列单元模块及其存储方法、构建方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112397133A CN112397133A (zh) | 2021-02-23 |
CN112397133B true CN112397133B (zh) | 2023-05-30 |
Family
ID=74625010
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011439895.0A Active CN112397133B (zh) | 2020-12-11 | 2020-12-11 | 存储器、阵列单元模块及其存储方法、构建方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112397133B (zh) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR860005377A (ko) * | 1984-12-26 | 1986-07-21 | 에스지에스-톰슨 마이크로일렉트로닉스 인코포레이티드 | 인터디지테이션된 비트 라인 롬 |
US6181631B1 (en) * | 1998-04-23 | 2001-01-30 | Nec Corporation | Semiconductor memory device with a reduce access time by devising a layout of a circuit without elaborate modification |
CN1728277A (zh) * | 2004-06-18 | 2006-02-01 | 尔必达存储器株式会社 | 半导体存储装置和刷新周期控制方法 |
TW200719350A (en) * | 2005-08-01 | 2007-05-16 | Hitachi Ltd | Semiconductor storage device |
CN105373442A (zh) * | 2014-08-05 | 2016-03-02 | 旺宏电子股份有限公司 | 用于监视存储器数据错误状态的方法与装置 |
CN107039087A (zh) * | 2017-05-17 | 2017-08-11 | 西安紫光国芯半导体有限公司 | 用于dram的ecc编码方法以及dram |
CN110389851A (zh) * | 2018-04-20 | 2019-10-29 | 三星电子株式会社 | 具有错误校正功能的存储器设备及其操作方法 |
CN110970081A (zh) * | 2018-09-28 | 2020-04-07 | 台湾积体电路制造股份有限公司 | 存储器器件、错误校正码系统和校正错误的方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100694407B1 (ko) * | 2005-04-21 | 2007-03-12 | 주식회사 하이닉스반도체 | 불량 셀 교정 회로를 포함하는 불휘발성 강유전체 메모리장치 |
US7779334B2 (en) * | 2006-06-26 | 2010-08-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory having an ECC system |
JP2009104757A (ja) * | 2007-10-02 | 2009-05-14 | Panasonic Corp | 半導体記憶装置 |
US8755215B2 (en) * | 2012-07-31 | 2014-06-17 | SK Hynix Inc. | Resistive memory device |
-
2020
- 2020-12-11 CN CN202011439895.0A patent/CN112397133B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR860005377A (ko) * | 1984-12-26 | 1986-07-21 | 에스지에스-톰슨 마이크로일렉트로닉스 인코포레이티드 | 인터디지테이션된 비트 라인 롬 |
US6181631B1 (en) * | 1998-04-23 | 2001-01-30 | Nec Corporation | Semiconductor memory device with a reduce access time by devising a layout of a circuit without elaborate modification |
CN1728277A (zh) * | 2004-06-18 | 2006-02-01 | 尔必达存储器株式会社 | 半导体存储装置和刷新周期控制方法 |
TW200719350A (en) * | 2005-08-01 | 2007-05-16 | Hitachi Ltd | Semiconductor storage device |
CN105373442A (zh) * | 2014-08-05 | 2016-03-02 | 旺宏电子股份有限公司 | 用于监视存储器数据错误状态的方法与装置 |
CN107039087A (zh) * | 2017-05-17 | 2017-08-11 | 西安紫光国芯半导体有限公司 | 用于dram的ecc编码方法以及dram |
CN110389851A (zh) * | 2018-04-20 | 2019-10-29 | 三星电子株式会社 | 具有错误校正功能的存储器设备及其操作方法 |
CN110970081A (zh) * | 2018-09-28 | 2020-04-07 | 台湾积体电路制造股份有限公司 | 存储器器件、错误校正码系统和校正错误的方法 |
Non-Patent Citations (2)
Title |
---|
A 64-Mb Chain FeRAM With Quad BL Architecture and 200 MB/s Burst Mode;Katsuhiko Hoya;《 IEEE Transactions on Very Large Scale Integration (VLSI) Systems》;20091120;全文 * |
一种支持不同长度数据的ECC 存储方法;付 妮;《信息与电脑》;20170415;全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN112397133A (zh) | 2021-02-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8626988B2 (en) | System and method for uncoded bit error rate equalization via interleaving | |
US9983928B2 (en) | Apparatuses and methods including error correction code organization | |
US7562183B2 (en) | Flash memory system and data writing method thereof | |
US20080235557A1 (en) | Semiconductor memory device | |
US10846171B2 (en) | Error correction code decoders, semiconductor memory devices and memory systems | |
US8266495B2 (en) | Systems and methods for performing concatenated error correction | |
US8572457B2 (en) | Outer code protection for solid state memory devices | |
US9230684B2 (en) | Memory controller, storage device, and memory control method | |
US11057060B1 (en) | Method and apparatus for matrix flipping error correction | |
US11726670B2 (en) | Methods of operating memory controllers, memory controllers performing the methods and memory systems including the memory controllers | |
US20100106894A1 (en) | Method of storing and accessing error correcting code in NAND Flash | |
CN112397133B (zh) | 存储器、阵列单元模块及其存储方法、构建方法 | |
US11086718B2 (en) | Memory system | |
US10846168B1 (en) | Memory with error correction circuit | |
US20160072529A1 (en) | Storage device and memory control method | |
CN112420119B (zh) | 包含转换模块的存储器以及阵列单元模块 | |
KR102194914B1 (ko) | 에러 정정 회로를 가지는 메모리 | |
US20170170848A1 (en) | Video server device and writing/reading data method | |
US20170075758A1 (en) | Memory system and method of controlling nonvolatile memory | |
US6958949B2 (en) | Decoding structure for a memory device with a control code | |
CN111913828B (zh) | 具纠错电路的存储器 | |
US9460781B1 (en) | Memory system and memory control method | |
US7730357B2 (en) | Integrated memory system | |
US20170004059A1 (en) | Controller for a solid-state drive, and related solid-state drive | |
JPS6233625B2 (zh) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |