CN112366213A - 显示面板及拼接屏 - Google Patents

显示面板及拼接屏 Download PDF

Info

Publication number
CN112366213A
CN112366213A CN202011229457.1A CN202011229457A CN112366213A CN 112366213 A CN112366213 A CN 112366213A CN 202011229457 A CN202011229457 A CN 202011229457A CN 112366213 A CN112366213 A CN 112366213A
Authority
CN
China
Prior art keywords
routing
groups
display panel
data lines
adjacent
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011229457.1A
Other languages
English (en)
Other versions
CN112366213B (zh
Inventor
汤爱华
肖偏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202011229457.1A priority Critical patent/CN112366213B/zh
Publication of CN112366213A publication Critical patent/CN112366213A/zh
Application granted granted Critical
Publication of CN112366213B publication Critical patent/CN112366213B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明公开了一种显示面板及拼接屏,该显示面板包括多个像素组,所述像素组包括多个沿第一方向排布的像素;多个走线单元,所述走线单元与所述像素组对应;所述走线单元包括多个走线组,所述走线组包括多条数据线,且所述数据线与对应的像素组内的像素一一对应;其中所述走线单元内的走线组与相邻的走线单元内的走线组对应;相邻的两个走线单元内相对应的走线组通过多条扇出线连接,所述扇出线与所述数据线一一对应,靠近所述绑定侧的走线单元内的相邻两个走线组之间的间距小于远离所述绑定侧的走线单元内的相邻两个走线组之间的间距。本发明的显示面板及拼接屏,可以减小显示面板的边框尺寸。

Description

显示面板及拼接屏
技术领域
本发明涉及显示技术领域,具体涉及一种显示面板及拼接屏。
背景技术
拼接屏通常是由多个显示面板拼接而成,每个显示面板内设置有多条数据线,数据线通过下方的扇出线与驱动芯片连接。
然而,由于现有显示面板的扇出线所在区域的宽度较大,导致显示面板的边框尺寸较大。
发明内容
本发明提供一种显示面板及拼接屏,可减小显示面板的边框尺寸。
本发明提供一种显示面板,所述显示面板具有相对设置的绑定侧和非绑定侧,所述绑定侧用于绑定驱动芯片,所述显示面板包括:
显示区域,包括:
多个像素组,所述像素组包括多个沿第一方向排布的像素;
多个走线单元,所述走线单元与所述像素组对应;所述走线单元包括多个走线组,所述走线组包括多条数据线,且所述数据线与对应的像素组内的像素一一对应;其中所述第一方向与所述数据线的排列方向相交;其中所述走线单元内的走线组与相邻的走线单元内的走线组对应;
相邻的两个走线单元内相对应的走线组通过多条扇出线连接,所述扇出线与所述数据线一一对应,靠近所述绑定侧的走线单元内的相邻两个走线组之间的间距小于远离所述绑定侧的走线单元内的相邻两个走线组之间的间距。
可选地,靠近所述绑定侧的像素组所对应的走线组的总数量小于远离所述绑定侧的像素组所对应的走线组的总数量,靠近所述绑定侧的走线组内的数据线的总数量大于远离所述绑定侧的走线组内的数据线的总数量。
可选地,由所述非绑定侧向所述绑定侧,所述走线单元内走线组的总数量逐渐减小,所述走线组内的数据线的总数量逐渐增大。
可选地,由所述非绑定侧向所述绑定侧,所述走线单元内相邻两个走线组之间的间距逐渐减小。
可选地,由所述非绑定侧向所述绑定侧,所述走线组内的相邻两条数据线之间的间距减小。
可选地,同一走线单元内,相邻两个走线组之间的间距相等;位于所述显示面板中间区域的相邻两个走线组之间的间距大于位于所述显示面板两侧区域的相邻两个走线组之间的间距。
可选地,相邻两个所述像素组所对应的走线组内的数据线的总数量之间的差值相等。
可选地,同一走线单元内各走线组内的数据线的总数量相等。
可选地,所述扇出线设于相邻两个像素组之间的间隙处。
本发明还提供一种拼接屏,由至少两个上述显示面板拼接而成。
本发明的显示面板及拼接屏,包括显示区域,包括:多个像素组,所述像素组包括多个沿第一方向排布的像素;多个走线单元,所述走线单元与所述像素组对应;所述走线单元包括多个走线组,所述走线组包括多条数据线,且所述数据线与对应的像素组内的像素一一对应;其中所述第一方向与所述数据线的排列方向相交;所述走线单元内的走线组与相邻的走线单元内的走线组对应;相邻的两个走线单元内相对应的走线组通过多条扇出线连接,所述扇出线与所述数据线一一对应,靠近所述绑定侧的走线单元内的相邻两个走线组之间的间距小于远离所述绑定侧的走线单元内的相邻两个走线组之间的间距;由于越靠近绑定侧,相邻两个走线组之间的间距越小,因此使得走线组向绑定区域聚集,从而减小了扇出线所在区域的宽度,进而减小了显示面板的边框尺寸。
附图说明
图1为现有拼接屏的结构示意图。
图2为本发明一实施例提供的显示面板的俯视示意图。
图3为图2所示的显示面板的俯视图。
图4为本发明另一实施例提供的显示面板的俯视示意图。
图5为本发明一实施例提供的拼接屏的结构示意图。
具体实施方式
以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。在图中,结构相似的单元是以相同标号表示。
本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。
如图1所示,现有的拼接屏由多个显示面板100拼接而成,显示面板100包括显示区域,显示区域包括像素阵列和多条数据线,像素阵列包括多行或者多列像素,每列像素对应一条数据线,也即数据线从显示面板100的上方延伸至显示面板100的下方,且为整条结构。相邻两条数据线之间的间距相等。
在显示面板100的下方设置有扇出区域11,扇出区域11包括多条扇出线,扇出线与数据线一一对应,该扇出线的一端与对应的数据线连接,该扇出线的另一端与驱动芯片20连接,驱动芯片20用于提供数据信号,以通过扇出线将数据信号输入数据线。
请参阅图2至图4,图2为本发明一实施例提供的显示面板的俯视图。
如图2所示,本实施例的显示面板100具有绑定侧B1,所述绑定侧B1用于绑定驱动芯片20,显示面板100还具有非绑定侧B2,非绑定侧B2与绑定侧B1相对设置。为了提高显示效果,该显示面板100可为有机发光二极管显示面板。
所述显示面板100包括:显示区域101,结合图3,显示区域101包括:多个像素组A1和多个走线单元30。
所述像素组A1包括多个沿第一方向排布的像素102;在一实施方式中,第一方向可为水平方向,也即此时像素组A1相当于至少一像素行。
结合图3,所述走线单元30与所述像素组A1一一对应;所述走线单元30包括多个走线组31,所述走线组31包括多条数据线311,且所述数据线311与对应的像素组A1内的像素一一对应;其中所述第一方向与所述数据线的排列方向相交。在一实施方式中,数据线的排列方向为竖直方向,第一方向为水平方向。当然在其他实施方式中,数据线的排列方向为水平方向,第一方向为竖直方向。其中像素包括发光器件,发光器件包括miniLED以及microLED中的至少一种,该发光器件也可为发光二极管芯片。
所述走线单元30内的走线组31与相邻的走线单元30内的走线组31对应;比如由上至下,第一走线单元30内的走线组31与第二走线单元30内的走线组31对应,其余走线单元与此相同。
其中相邻的两个走线单元30内相对应的走线组31通过多条扇出线40连接,相邻的两个走线单元30也即相邻两个像素组A1对应的走线单元,其中103表示相邻的两个像素组A1所对应的走线组31之间的多条扇出线40所在的区域,所述扇出线40与所述数据线311一一对应,靠近所述绑定侧B1的走线单元30内相邻两个走线组31之间的间距小于远离所述绑定侧B1的走线单元30内相邻两个走线组31之间的间距。
在一实施方式中,如图2所示,比如由上至下,第一走线单元30至第四走线单元30内相邻两个走线组31之间的间距为d1、d2、d3、d4;d1、d2以及d3均大于d4,其中d3可分别小于d1或d2,d3也可等于d1或d2,d2小于或等于d2。同一走线单元30内的各走线组31之间的间距可相等。
由于越靠近绑定侧B1,相邻两个走线组31之间的间距越小,因此使得走线组向绑定区域聚集,从而减小了扇出线所在区域的宽度,进而减小了显示面板的边框尺寸。该绑定区域用于与驱动芯片20连接。
在一实施方式中,该绑定区域为显示面板100的中间区域、左侧区域以及右侧区域中的其中一个区域。在一实施方式中,上述结构使得走线组由两侧区域向中间区域集中或者使得走线组由一侧区域向另外一侧区域集中,具体集中方式不限。比如走线组由右侧区域向左侧区域集中。
虽然,图2仅示出四个像素组和四个走线单元,但是图2仅给出一种示例,可以理解的,像素组和走线单元的数量不限于此,像素组和走线单元的数量可为两个或者两个以上。
在一些实施例中,为了进一步减小显示面板的边框尺寸,靠近所述绑定侧B1的像素组A1所对应的走线组31的总数量小于远离所述绑定侧B1的像素组A1所对应的走线组31的总数量,靠近所述绑定侧B1的走线组31内的数据线311的总数量大于远离所述绑定侧B1的走线组31内的数据线311的总数量。其中像素组A1所对应的走线组31为像素组A1对应的走线单元内的走线组31。
在一实施方式中,以一个像素行组成一个像素组为例,也即像素组与像素行一一对应,由上至下,第一像素行至第四像素行所对应的走线组31的总数分别为6、4、3、2。由上至下,第一像素行至第四像素行对应的各走线组31内的数据线的总数分别为4、6、8、12。
在另一实施方式中,以两个像素行组成一个像素组为例,比如由上至下,第一像素行至第四像素行所对应的走线组31的总数分别为6、6、3、3。由上至下,各像素行内对应的各走线组31内的数据线的总数分别为4、4、8、8,也即。当然可以理解的,像素组与像素行的对应关系不限于此,以上仅是示例,并不能对本发明构成限定。
当然可以理解的,在其他实施例中,靠近所述绑定侧B1的像素组A1所对应的走线组31的总数量可等于远离所述绑定侧B1的像素组A1所对应的走线组31的总数量。如图4所示,比如由上至下,第一像素行至第四像素行所对应的走线组31的总数均为4。
在一些实施例中,由非绑定侧B2向所述绑定侧B1,所述走线单元30内相邻两个走线组31之间的间距逐渐减小。如图2或者图4所示,比如由上至下,各走线单元30内相邻两个走线组31之间的间距逐渐减小,也即第一走线单元30至第四走线单元30内相邻两个走线组31之间的间距逐渐减小,从而进一步减小了扇出线所在区域103的宽度,该宽度方向沿第二方向的尺寸,第二方向与第一方向相交,在一实施方式中,第二方向为竖直方向,第二方向与数据线的排列方向相同。
可以理解的,在一些实施方式中,同一走线单元30内,相邻两个走线组31之间的间距相等。在另一些实施方式中,同一走线单元30内,位于所述显示面板中间区域的相邻两个走线组31之间的间距大于位于所述显示面板两侧区域的相邻两个走线组31之间的间距,从而使得位于两侧区域内的走线组向中间区域聚集,从而进一步减小了显示面板的边框。
在一些实施例中,如图3所示,由非绑定侧B2向所述绑定侧B1,所述走线组31内的相邻两条数据线311之间的间隙逐渐减小。比如由上至下,第一行走线组31至第四行走线组31内的相邻两条数据线311之间的间距减小。
在另一些实施例中,所述走线组31内的相邻两条数据线311之间的间隙也可保持不变,在一优选实施方式中,为了简化制程工艺,同一走线组31内的相邻两条数据线311之间的间隙可相等,可以理解的,同一走线组31内的相邻两条数据线311之间间隙也可不等,具体根据需求设置。
在另一些实施例中,位于显示面板100两侧的所述走线组31内的相邻两条数据线311之间的间隙小于位于显示面板中间的走线组31内的相邻两条数据线311之间的间隙,从而使得数据线向中间区域集中。
可以理解的,由非绑定侧B2向所述绑定侧B1,当所述走线组31内的相邻两条数据线311之间的间隙逐渐减小时,相应地,所述扇出线40之间的间隙也逐渐减小,且由非绑定侧B2向所述绑定侧B1,当走线组31内的数据线311的总数量增大时,相应地,所述走线组31对应的扇出线40的总数量也随之增大。
在一些实施例中,由非绑定侧B2向所述绑定侧B1,所述走线单元30内走线组31的总数量逐渐减小,所述走线组31内的数据线311的总数量逐渐增大。在一实施方式中,由上至下,第一像素行至第四像素行所对应的走线组31的总数分别为6、4、3、2。由上至下,第一像素行至第四像素行内各走线组31内的数据线的总数分别为4、6、8、12,从而进一步使得数据线向绑定区域集中,进而减小了边框,该绑定区域用于与驱动芯片连接。可以理解的,由非绑定侧B2向所述绑定侧B1,所述走线组31内扇出线40的总数量均逐渐增大。
当然,在其他实施方式中,由非绑定侧B2向所述绑定侧B1,部分走线组内的数据线311的总数量可保持不变,也即仅增大部分走线组内的数据线的总数量,在一优选实施方式中,位于显示面板100两侧的所述走线组31内的数据线的总数量大于位于显示面板中间的走线组31内的数据线的总数量,其中显示面板中间的走线组31内的数据线的总数量大于与其相邻且靠近非绑定侧B2的走线组31内的数据线的总数量,从而使得数据线向绑定区域集中,进而使得扇出线也向绑定区域集中,其中同一走线单元30内的各走线组内的数据线311的总数量可不等。
在一些实施例中,为了简化布线工艺,同一走线单元30内各走线组31内的数据线311的总数量相等。比如由上至下,第一走线单元30内各走线组31内的数据线311的数量都为4,其余走线单元内的走线组内的数据线的总数量于此类似。
在一些实施例中,为了简化布线工艺,相邻两个所述像素组A1所对应的走线组31内的数据线311的数量之间的差值相等,比如由上至下,第一像素组至第四像素组对应的走线组内的数据线的总数分别为4、6、8、10,第一像素组至第四像素组中相邻两个像素组对应的走线组内的数据线的总数之间的差值都为2。当然在其他实施方式中,相邻两个所述像素组A1所对应的走线组31内的数据线311的数量之间的差值也可不等。
在一些实施例中,所述扇出线40设于相邻两个像素组A1之间的间隙处,从而避免对像素的功能区域造成干扰,提高了显示效果。
基于同一发明构思,如图5所示,本发明还提供一种拼接屏200,由至少两个上述任意一种所述的显示面板100拼接而成。
由于各显示面板的扇出线所在区域的宽度减小,因此使得显示面板的边框减小,从而减小了拼接缝隙的宽度,进而提高了显示效果。
本发明的显示面板及拼接屏,包括显示区域,包括:多个像素组,所述像素组包括多个沿第一方向排布的像素;多个走线单元,所述走线单元与所述像素组对应;所述走线单元包括多个走线组,所述走线组包括多条数据线,且所述数据线与对应的像素组内的像素一一对应;其中所述第一方向与所述数据线的排列方向相交;所述走线单元内的走线组与相邻的走线单元内的走线组对应;相邻的两个走线单元内相对应的走线组通过多条扇出线连接,所述扇出线与所述数据线一一对应,靠近所述绑定侧的走线单元内的相邻两个走线组之间的间距小于远离所述绑定侧的走线单元内的相邻两个走线组之间的间距;由于越靠近绑定侧,相邻两个走线组之间的间距越小,因此使得走线组向绑定区域聚集,从而减小了扇出线所在区域的宽度,进而减小了显示面板的边框尺寸。
以上对本发明提供的显示面板及拼接屏进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明。同时,对于本领域的技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种显示面板,其特征在于,所述显示面板具有相对设置的绑定侧和非绑定侧,所述绑定侧用于绑定驱动芯片,所述显示面板包括:
显示区域,包括:
多个像素组,所述像素组包括多个沿第一方向排布的像素;
多个走线单元,所述走线单元与所述像素组对应;所述走线单元包括多个走线组,所述走线组包括多条数据线,且所述数据线与对应的像素组内的像素一一对应;其中所述第一方向与所述数据线的排列方向相交;其中所述走线单元内的走线组与相邻的走线单元内的走线组对应;
相邻的两个走线单元内相对应的走线组通过多条扇出线连接,所述扇出线与所述数据线一一对应,靠近所述绑定侧的走线单元内的相邻两个走线组之间的间距小于远离所述绑定侧的走线单元内的相邻两个走线组之间的间距。
2.根据权利要求1所述的显示面板,其特征在于,
靠近所述绑定侧的像素组所对应的走线组的总数量小于远离所述绑定侧的像素组所对应的走线组的总数量,靠近所述绑定侧的走线组内的数据线的总数量大于远离所述绑定侧的走线组内的数据线的总数量。
3.根据权利要求2所述的显示面板,其特征在于,
由所述非绑定侧向所述绑定侧,所述走线单元内走线组的总数量逐渐减小,所述走线组内的数据线的总数量逐渐增大。
4.根据权利要求1所述的显示面板,其特征在于,
由所述非绑定侧向所述绑定侧,所述走线单元内相邻两个走线组之间的间距逐渐减小。
5.根据权利要求4所述的显示面板,其特征在于,
由所述非绑定侧向所述绑定侧,所述走线组内的相邻两条数据线之间的间距减小。
6.根据权利要求4所述的显示面板,其特征在于,同一走线单元内,相邻两个走线组之间的间距相等;位于所述显示面板中间区域的相邻两个走线组之间的间距大于位于所述显示面板两侧区域的相邻两个走线组之间的间距。
7.根据权利要求1所述的显示面板,其特征在于,
相邻两个所述像素组所对应的走线组内的数据线的总数量之间的差值相等。
8.根据权利要求1所述的显示面板,其特征在于,
同一走线单元内各走线组内的数据线的总数量相等。
9.根据权利要求1所述的显示面板,其特征在于,所述扇出线设于相邻两个像素组之间的间隙处。
10.一种拼接屏,其特征在于,由至少两个如权利要求1至9任意一项所述的显示面板拼接而成。
CN202011229457.1A 2020-11-06 2020-11-06 显示面板及拼接屏 Active CN112366213B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011229457.1A CN112366213B (zh) 2020-11-06 2020-11-06 显示面板及拼接屏

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011229457.1A CN112366213B (zh) 2020-11-06 2020-11-06 显示面板及拼接屏

Publications (2)

Publication Number Publication Date
CN112366213A true CN112366213A (zh) 2021-02-12
CN112366213B CN112366213B (zh) 2022-11-08

Family

ID=74508773

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011229457.1A Active CN112366213B (zh) 2020-11-06 2020-11-06 显示面板及拼接屏

Country Status (1)

Country Link
CN (1) CN112366213B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113327516A (zh) * 2021-05-31 2021-08-31 Tcl华星光电技术有限公司 显示面板及显示装置
CN113539130A (zh) * 2021-07-19 2021-10-22 Oppo广东移动通信有限公司 显示模组和显示设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109791745A (zh) * 2016-09-27 2019-05-21 夏普株式会社 显示面板
CN110412802A (zh) * 2019-06-27 2019-11-05 厦门天马微电子有限公司 显示面板和显示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109791745A (zh) * 2016-09-27 2019-05-21 夏普株式会社 显示面板
CN110412802A (zh) * 2019-06-27 2019-11-05 厦门天马微电子有限公司 显示面板和显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113327516A (zh) * 2021-05-31 2021-08-31 Tcl华星光电技术有限公司 显示面板及显示装置
CN113539130A (zh) * 2021-07-19 2021-10-22 Oppo广东移动通信有限公司 显示模组和显示设备

Also Published As

Publication number Publication date
CN112366213B (zh) 2022-11-08

Similar Documents

Publication Publication Date Title
CN110310576B (zh) 一种显示面板和显示装置
EP2952957B1 (en) Display panel and display apparatus having the same
CN106226963B (zh) 一种阵列基板、显示面板及显示装置
CN112366213B (zh) 显示面板及拼接屏
US10431137B2 (en) Display driving method, display panel and manufacturing method thereof, and display apparatus
CN101582422B (zh) 显示装置
KR20090073771A (ko) 액정표시장치용 어레이 기판
CN113485587B (zh) 触控显示面板及显示装置
US20230090854A1 (en) Array substrate, display panel and display device
US9690148B2 (en) Liquid crystal display panel and device
CN110322840A (zh) 显示面板
CN109616481B (zh) 一种阵列基板、显示面板及显示装置
CN104240658A (zh) 一种阵列基板及显示面板
CN105739208A (zh) 显示装置和驱动装置
CN110262689B (zh) 内嵌式触控显示面板及其阵列基板
US11693458B2 (en) Display apparatus
WO2013128857A1 (ja) 表示パネル及びそれを備えた表示装置
CN204536699U (zh) 一种阵列基板、显示面板和显示装置
KR100599470B1 (ko) 패널 구동을 위한 듀얼 스캔 방식의 스캔라인 배선 방법
CN109961733A (zh) 显示面板以及电子装置
KR20190080612A (ko) 표시 장치
CN113611240B (zh) 显示面板及显示装置
KR20200009163A (ko) 표시 장치
CN113345364A (zh) 一种显示面板和显示装置
CN111752050A (zh) 显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant