CN112261170B - 一种mac地址的读取方法、系统、设备以及介质 - Google Patents

一种mac地址的读取方法、系统、设备以及介质 Download PDF

Info

Publication number
CN112261170B
CN112261170B CN202011114104.7A CN202011114104A CN112261170B CN 112261170 B CN112261170 B CN 112261170B CN 202011114104 A CN202011114104 A CN 202011114104A CN 112261170 B CN112261170 B CN 112261170B
Authority
CN
China
Prior art keywords
mac address
preset position
valid
preset
check value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011114104.7A
Other languages
English (en)
Other versions
CN112261170A (zh
Inventor
孙永博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202011114104.7A priority Critical patent/CN112261170B/zh
Publication of CN112261170A publication Critical patent/CN112261170A/zh
Application granted granted Critical
Publication of CN112261170B publication Critical patent/CN112261170B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L2101/00Indexing scheme associated with group H04L61/00
    • H04L2101/60Types of network addresses
    • H04L2101/618Details of network addresses
    • H04L2101/622Layer-2 addresses, e.g. medium access control [MAC] addresses
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L2101/00Indexing scheme associated with group H04L61/00
    • H04L2101/60Types of network addresses
    • H04L2101/69Types of network addresses using geographic information, e.g. room number

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)

Abstract

本发明公开了一种MAC地址的读取方法,包括以下步骤:将MAC地址预存到第一预设位置;响应于开机,读取并判断第一预设位置的MAC地址是否有效,以及读取并判断第二预设位置的MAC地址是否有效;响应于第一预设位置的MAC地址有效且第二预设位置的MAC地址无效,将第一预设位置的MAC地址写入第二预设位置;响应于第二预设位置的MAC地址有效且第一预设位置的MAC地址无效,将第二预设位置的MAC地址写入第一预设位置。本发明还公开了一种系统、计算机设备以及可读存储介质。本发明提出的方案可以有效解决当代工厂或者其它相关流程点,漏掉往BIOS flash rom中刷写X722、X710等网卡MAC的环节,或者刷写不成功等其它原因,造成的BIOS读不到有效MAC地址的问题。

Description

一种MAC地址的读取方法、系统、设备以及介质
技术领域
本发明涉及MAC地址领域,具体涉及一种MAC地址的读取方法、系统、设备以及存储介质。
背景技术
在启动时,BIOS会通过供应商提供的方法,读MMIO的特定地址来获得X722、X710等网卡的MAC地址,并把该地址发送给BMC,显示在其WebUI界面上的网卡信息里,不排除其它软件、驱动、设备会使用BIOS 读到的MAC,或者使用这种方法去读MAC。在代工厂出产前等流程环节上,有往BIOS flash rom中刷写X722、X710等网卡的MAC的动作。
但是由于当代工厂会存在漏掉往BIOS flash rom中刷写X722、X710 等网卡MAC的环节,或者刷写不成功,或者其它未知因素影响,会导致 BIOS通过上述供应商提供的方法,读MMIO特定位置,读不到X722、X710 等网卡MAC的情况,从而影响BMC WebUI界面上的显示,和引起其它潜在的问题。
发明内容
有鉴于此,为了克服上述问题的至少一个方面,本发明实施例提出一种MAC地址的读取方法,包括以下步骤:
将MAC地址预存到第一预设位置;
响应于开机,读取并判断所述第一预设位置的所述MAC地址是否有效,以及读取并判断第二预设位置的所述MAC地址是否有效;
响应于所述第一预设位置的所述MAC地址有效且所述第二预设位置的所述MAC地址无效,将所述第一预设位置的所述MAC地址写入所述第二预设位置;
响应于所述第二预设位置的所述MAC地址有效且所述第一预设位置的所述MAC地址无效,将所述第二预设位置的所述MAC地址写入所述第一预设位置。
在一些实施例中,将MAC地址预存到第一预设位置,进一步包括:
将所述MAC地址对应的校验值保存到所述第一预设位置的数据校验区。
在一些实施例中,读取并判断所述第一预设位置的所述MAC地址是否有效,进一步包括:
计算所述MAC地址的校验值并与保存的校验值对比;
响应于所述计算的MAC地址的校验值与所述保存的校验值不同,确认所述第一预设位置的所述MAC地址无效。
在一些实施例中,还包括:
响应于所述第一预设位置无效的所述MAC地址为非全0或者非全F,且按6个byte数据一组,前5个byte数据相同,后1个byte数据为加1递增关系,则补充判断所述第一预设位置的MAC地址有效。
在一些实施例中,读取并判断所述第二预设位置的所述MAC地址是否有效,进一步包括:
响应于所述第二预设位置的所述MAC地址为非全0或者非全F,且按 6个byte数据一组,前5个byte数据相同,后1个byte数据为加1递增关系,则判断所述第二预设位置的MAC地址有效。
在一些实施例中,读取并判断所述第二预设位置的所述MAC地址是否有效,进一步包括:
响应于所述第一预设位置的所述MAC地址有效,计算所述第二预设位置的所述MAC地址对应的校验值并与保存的校验值对比;
响应于所述计算的MAC地址的校验值与所述保存的校验值相同,确认所述第二预设位置的所述MAC地址有效。
在一些实施例中,将所述第二预设位置的所述MAC地址写入所述第一预设位置,进一步包括:
计算所述第二预设位置的所述MAC地址的校验值,并写入所述第一预设位置的数据校验区。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种MAC地址的读取系统,包括:
预存模块,所述预存模块配置为将MAC地址预存到第一预设位置;
读取模块,所述读取模块配置为响应于开机,读取并判断所述第一预设位置的所述MAC地址是否有效,以及读取并判断第二预设位置的所述 MAC地址是否有效;
第一响应模块,所述第一响应模块配置为响应于所述第一预设位置的所述MAC地址有效且所述第二预设位置的所述MAC地址无效,将所述第一预设位置的所述MAC地址写入所述第二预设位置;
第二响应模块,所述第二响应模块配置为响应于所述第二预设位置的所述MAC地址有效且所述第一预设位置的所述MAC地址无效,将所述第二预设位置的所述MAC地址写入所述第一预设位置。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种计算机设备,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时执行如上所述的任一种MAC地址的读取方法的步骤。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时执行如上所述的任一种MAC地址的读取方法的步骤。
本发明具有以下有益技术效果之一:本发明提出的方案可以有效解决当代工厂或者其它相关流程点,漏掉往BIOS flash rom中刷写X722、X710 等网卡MAC的环节,或者刷写不成功等其它原因,造成的BIOS读不到有效MAC地址的问题,从而影响BMC WebUI界面的该内容显示,及其它软件、驱动、设备读不到MAC或者跟MAC相关功能不正常的问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为本发明的实施例提供的MAC地址的读取方法的流程示意图;
图2为本发明的实施例提供的MAC地址的读取系统的结构示意图;
图3为本发明的实施例提供的计算机设备的结构示意图;
图4为本发明的实施例提供的计算机可读存储介质的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定,后续实施例对此不再一一说明。
根据本发明的一个方面,本发明的实施例提出一种MAC地址的读取方法,如图1所示,其可以包括步骤:
S1,将MAC地址预存到第一预设位置;
S2,响应于开机,读取并判断所述第一预设位置的所述MAC地址是否有效,以及读取并判断第二预设位置的所述MAC地址是否有效;
S3,响应于所述第一预设位置的所述MAC地址有效且所述第二预设位置的所述MAC地址无效,将所述第一预设位置的所述MAC地址写入所述第二预设位置;
S4,响应于所述第二预设位置的所述MAC地址有效且所述第一预设位置的所述MAC地址无效,将所述第二预设位置的所述MAC地址写入所述第一预设位置。
本发明提出的方案可以有效解决当代工厂或者其它相关流程点,漏掉往BIOSflash rom中刷写X722、X710等网卡MAC的环节,或者刷写不成功等其它原因,造成的BIOS读不到有效MAC地址的问题,从而影响BMC WebUI界面的该内容显示,及其它软件、驱动、设备读不到MAC或者跟 MAC相关功能不正常的问题。
在一些实施例中,步骤S1,将MAC地址预存到第一预设位置,进一步包括:
将所述MAC地址对应的校验值保存到所述第一预设位置的数据校验区。
具体的,可以预先通过软件或者烧录器等方式,往存储芯片中刷写入 MAC地址,和在数据校验区写入MAC地址数据的校验值,校验值类型可以包括并不限于HASH数据、数据的checksum结果等。
在一些实施例中,步骤S2,读取并判断所述第一预设位置的所述MAC 地址是否有效,进一步包括:
S21,计算所述MAC地址的校验值并与保存的校验值对比;
S22,响应于所述计算的MAC地址的校验值与所述保存的校验值不同,确认所述第一预设位置的所述MAC地址无效。
具体的,当开机后,BIOS可以根据存储芯片支持的软件访问方式,读取预先存储的MAC地址数据,并计算其校验值,并与存储在数据校验区的校验值进行比较,以判断存储的MAC地址数据是否有效,当校验值相同时判断为有效。
在一些实施例中,步骤S2,还包括:
S23,响应于所述第一预设位置无效的所述MAC地址为非全0或者非全F,且按6个byte数据一组,前5个byte数据相同,后1个byte数据为加1递增关系,则补充判断所述第一预设位置的MAC地址有效。
具体的,如果通过校验值判断为无效,但读到的数据非全0或者非全F,可以将读到的MAC地址的数据按6个byte数据一组,如果前5个byte数据相同,后1个byte数据为加1递增关系,则补充判断认为有效。
在一些实施例中,在读取网卡的MAC地址前可以通过BIOS里的相关设置数据判断当前启动模式是否为Legacy模式,如是,则继续读取通过供应商提供的MAC地址,即第二预设位置的MAC地址。
需要说明的是,如果启动模式为UEFI模式,但是网卡的MAC地址读取也采用的是MMIO读取方式,则可以忽略对启动模式的判断处理。第一预设位置的MAC地址和第二预设位置的MAC地址理论上相同,也即预先存储到第一预设位置的MAC地址与代工厂或者其它相关流程点向BIOS flash rom中刷写的MAC地址相同。
在一些实施例中,读取并判断所述第二预设位置的所述MAC地址是否有效,进一步包括:
响应于所述第二预设位置的所述MAC地址为非全0或者非全F,且按 6个byte数据一组,前5个byte数据相同,后1个byte数据为加1递增关系,则判断所述第二预设位置的MAC地址有效。
在一些实施例中,读取并判断所述第二预设位置的所述MAC地址是否有效,进一步包括:
响应于所述第一预设位置的所述MAC地址有效,计算所述第二预设位置的所述MAC地址对应的校验值并与保存的校验值对比;
响应于所述计算的MAC地址的校验值与所述保存的校验值相同,确认所述第二预设位置的所述MAC地址有效。
在一些实施例中,将所述第二预设位置的所述MAC地址写入所述第一预设位置,进一步包括:
计算所述第二预设位置的所述MAC地址的校验值,并写入所述第二预设位置。
在一些实施例中,若判断第一预设位置和第二预设位置的MAC地址均有效,则不进行处理,继续其他启动流程。若判断第一预设位置和第二预设位置的MAC地址均无效,也不进行处理,继续其他启动流程。
本发明提出的方案可以有效解决当代工厂或者其它相关流程点,漏掉往BIOSflash rom中刷写X722、X710等网卡MAC的环节,或者刷写不成功等其它原因,造成的BIOS读不到有效MAC地址的问题,从而影响BMC WebUI界面的该内容显示,及其它软件、驱动、设备读不到MAC或者跟 MAC相关功能不正常的问题。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种MAC地址的读取系统400,如图2所示,包括:
预存模块401,所述预存模块401配置为将MAC地址预存到第一预设位置;
读取模块402,所述读取模块402配置为响应于开机,读取并判断所述第一预设位置的所述MAC地址是否有效,以及读取并判断第二预设位置的所述MAC地址是否有效;
第一响应模块403,所述第一响应模块403配置为响应于所述第一预设位置的所述MAC地址有效且所述第二预设位置的所述MAC地址无效,将所述第一预设位置的所述MAC地址写入所述第二预设位置;
第二响应模块404,所述第二响应模块404配置为响应于所述第二预设位置的所述MAC地址有效且所述第一预设位置的所述MAC地址无效,将所述第二预设位置的所述MAC地址写入所述第一预设位置。
基于同一发明构思,根据本发明的另一个方面,如图3所示,本发明的实施例还提供了一种计算机设备501,包括:
至少一个处理器520;以及
存储器510,存储器510存储有可在处理器上运行的计算机程序511,处理器520执行程序时执行如上的任一种MAC地址的读取方法的步骤。
基于同一发明构思,根据本发明的另一个方面,如图4所示,本发明的实施例还提供了一种计算机可读存储介质601,计算机可读存储介质601 存储有计算机程序610,计算机程序610被处理器执行时执行如上的任一种MAC地址的读取方法的步骤。
最后需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。
此外,应该明白的是,本文的计算机可读存储介质(例如,存储器) 可以是易失性存储器或非易失性存储器,或者可以包括易失性存储器和非易失性存储器两者。
本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。
上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,的程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。

Claims (10)

1.一种MAC地址的读取方法,其特征在于,包括以下步骤:
将MAC地址预存到第一预设位置;
响应于开机,读取并判断所述第一预设位置的所述MAC地址是否有效,以及读取并判断第二预设位置的所述MAC地址是否有效;
响应于所述第一预设位置的所述MAC地址有效且所述第二预设位置的所述MAC地址无效,将所述第一预设位置的所述MAC地址写入所述第二预设位置;
响应于所述第二预设位置的所述MAC地址有效且所述第一预设位置的所述MAC地址无效,将所述第二预设位置的所述MAC地址写入所述第一预设位置。
2.如权利要求1所述的方法,其特征在于,将MAC地址预存到第一预设位置,进一步包括:
将所述MAC地址对应的校验值保存到所述第一预设位置的数据校验区。
3.如权利要求2所述的方法,其特征在于,读取并判断所述第一预设位置的所述MAC地址是否有效,进一步包括:
计算所述MAC地址的校验值并与保存的校验值对比;
响应于所述计算的MAC地址的校验值与所述保存的校验值不同,确认所述第一预设位置的所述MAC地址无效。
4.如权利要求3所述的方法,其特征在于,还包括:
响应于所述第一预设位置无效的所述MAC地址为非全0或者非全F,且按6个byte数据一组,前5个byte数据相同,后1个byte数据为加1递增关系,则补充判断所述第一预设位置的MAC地址有效。
5.如权利要求1所述的方法,其特征在于,读取并判断所述第二预设位置的所述MAC地址是否有效,进一步包括:
响应于所述第二预设位置的所述MAC地址为非全0或者非全F,且按6个byte数据一组,前5个byte数据相同,后1个byte数据为加1递增关系,则判断所述第二预设位置的MAC地址有效。
6.如权利要求2所述的方法,其特征在于,读取并判断所述第二预设位置的所述MAC地址是否有效,进一步包括:
响应于所述第一预设位置的所述MAC地址有效,计算所述第二预设位置的所述MAC地址对应的校验值并与保存的校验值对比;
响应于所述计算的MAC地址的校验值与所述保存的校验值相同,确认所述第二预设位置的所述MAC地址有效。
7.如权利要求1所述的方法,其特征在于,将所述第二预设位置的所述MAC地址写入所述第一预设位置,进一步包括:
计算所述第二预设位置的所述MAC地址的校验值,并写入所述第一预设位置的数据校验区。
8.一种MAC地址的读取系统,其特征在于,包括:
预存模块,所述预存模块配置为将MAC地址预存到第一预设位置;
读取模块,所述读取模块配置为响应于开机,读取并判断所述第一预设位置的所述MAC地址是否有效,以及读取并判断第二预设位置的所述MAC地址是否有效;
第一响应模块,所述第一响应模块配置为响应于所述第一预设位置的所述MAC地址有效且所述第二预设位置的所述MAC地址无效,将所述第一预设位置的所述MAC地址写入所述第二预设位置;
第二响应模块,所述第二响应模块配置为响应于所述第二预设位置的所述MAC地址有效且所述第一预设位置的所述MAC地址无效,将所述第二预设位置的所述MAC地址写入所述第一预设位置。
9.一种计算机设备,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时执行如权利要求1-7任意一项所述的方法的步骤。
10.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时执行如权利要求1-7任意一项所述的方法的步骤。
CN202011114104.7A 2020-10-18 2020-10-18 一种mac地址的读取方法、系统、设备以及介质 Active CN112261170B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011114104.7A CN112261170B (zh) 2020-10-18 2020-10-18 一种mac地址的读取方法、系统、设备以及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011114104.7A CN112261170B (zh) 2020-10-18 2020-10-18 一种mac地址的读取方法、系统、设备以及介质

Publications (2)

Publication Number Publication Date
CN112261170A CN112261170A (zh) 2021-01-22
CN112261170B true CN112261170B (zh) 2022-05-31

Family

ID=74245522

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011114104.7A Active CN112261170B (zh) 2020-10-18 2020-10-18 一种mac地址的读取方法、系统、设备以及介质

Country Status (1)

Country Link
CN (1) CN112261170B (zh)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109218458A (zh) * 2017-07-07 2019-01-15 中兴通讯股份有限公司 Mac地址的写入方法、设备及计算机可读存储介质

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109218458A (zh) * 2017-07-07 2019-01-15 中兴通讯股份有限公司 Mac地址的写入方法、设备及计算机可读存储介质

Also Published As

Publication number Publication date
CN112261170A (zh) 2021-01-22

Similar Documents

Publication Publication Date Title
CN105913797A (zh) 一种led显示屏模组校正数据自动加载方法和系统
CN110096314B (zh) 一种接口初始化方法、装置、设备及计算机可读存储介质
CN106843947B (zh) 代码缺陷的处理方法和装置
CN111338851B (zh) 故障内存开机hPPR自动修复的方法、装置、计算机设备及存储介质
CN111104246A (zh) 提升dram的错误检测与纠错的验证效率的方法、装置、计算机设备及存储介质
CN113238790B (zh) 基于sd卡和eeprom的固件程序更新方法及系统
CN111158968A (zh) Bios配置信息自检方法、装置及存储介质
CN112261170B (zh) 一种mac地址的读取方法、系统、设备以及介质
CN106708569B (zh) 一种跨线列车中vobc配置文件的热加载方法及装置
CN112015587B (zh) 一种增强操作系统可靠性的方法及装置
US10877837B2 (en) Method for recovering EEPROM of slave device by PLC communication module
CN115664953B (zh) 一种外接设备的资源分配方法及相关装置
US8214714B2 (en) Nonvolatile storage device, controller of nonvolatile memory, and nonvolatile storage system
CN107172610B (zh) Gsm网络自适配方法、装置及电子设备
US7490232B2 (en) Disk device using disk to rewrite firmware and firmware determination method
JP2007299222A (ja) データ更新方法、データ更新プログラム、及びそれらを用いた情報端末装置
CN111258617B (zh) 一种电子设备
CN111209137B (zh) 数据访问控制方法及装置、数据访问设备及系统
CN112328288A (zh) 一种服务器组件的更新方法、系统、设备及存储介质
CN114328080A (zh) 一种固件状态检测的方法及装置、电子设备
KR100907550B1 (ko) 시리얼 eeprom의 손상된 데이터를 복구하기 위한장치 및 방법
CN118093275B (zh) 数据保护方法、电子设备及计算机可读存储介质
CN117574352B (zh) 一种软硬件结合的防伪方法、系统、设备及存储介质
US20070050534A1 (en) A method for supporting unrecognizable flash memory
CN114579198B (zh) 内存芯片的启动方法、装置、计算机设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant