CN112256465A - 一种内存条错误的修复方法及装置 - Google Patents

一种内存条错误的修复方法及装置 Download PDF

Info

Publication number
CN112256465A
CN112256465A CN202011141228.4A CN202011141228A CN112256465A CN 112256465 A CN112256465 A CN 112256465A CN 202011141228 A CN202011141228 A CN 202011141228A CN 112256465 A CN112256465 A CN 112256465A
Authority
CN
China
Prior art keywords
memory
error
memory bank
reading
bank
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011141228.4A
Other languages
English (en)
Inventor
赖俊生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huanghu Testing Technology Shenzhen Co ltd
Original Assignee
Huanghu Testing Technology Shenzhen Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huanghu Testing Technology Shenzhen Co ltd filed Critical Huanghu Testing Technology Shenzhen Co ltd
Priority to CN202011141228.4A priority Critical patent/CN112256465A/zh
Publication of CN112256465A publication Critical patent/CN112256465A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/073Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a memory management context, e.g. virtual memory or cache management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/079Root cause analysis, i.e. error or fault diagnosis
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0793Remedial or corrective actions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明涉及计算机技术领域,公开了一种内存条错误的修复方法及装置,包括:S1,读取SPD颗粒中内置的内存条识别标识;S2,对识别成功的内存条进行检测,确定所述内存条的内存错误;S3,屏蔽所述内存错误对应的内存区域。本发明通过读取SPD颗粒中内置的内存条识别标识,并对识别成功的内存条进行检测,确定所述内存条的内存错误;再根据确定出的内存条错误,屏蔽所述内存错误对应的内存区域,对于屏蔽后的内存区域,系统将不再使用,而未经屏蔽的内存区域,能够正常运行,一方面降低了对内存颗粒使用等级的要求;另一方面避免了内存区域重复发生错误,提高了内存系统的运行稳定性;又一方面延长了内存条的使用寿命,降低了成本。

Description

一种内存条错误的修复方法及装置
技术领域
本发明属于计算机技术领域,具体涉及一种内存条错误的修复方法及装置。
背景技术
内存条是计算机中重要的部件之一,它是与CPU进行沟通的桥梁。计算机中所有程序的运行都是在内存中进行的,因此内存条的性能对计算机的影响非常大。如何对内存条进行检测修复,保证内存的正常运行,非常重要。
现有技术中通用的内存条属于被动器件,在对内存进行检测后,不能对检测到的内存错误进行处理,内存错误会存在系统中,严重影响系统的稳定性,进而导致系统崩溃。此时的解决方式是必须将内存条进行更换,内存条的使用寿命较短。
发明内容
本发明的目的在于提供一种内存条错误的修复方法及装置,用以解决现有技术对出现错误的内存条无法进行修复的技术问题。
为了实现上述目的,本发明采用以下的技术方案:
一种内存条错误的修复方法,所述方法包括:
S1,读取SPD颗粒中内置的内存条识别标识;
S2,对识别成功的内存条进行检测,确定所述内存条的内存错误;
S3,屏蔽所述内存错误对应的内存区域。
进一步的,所述读取SPD中内置的内存条识别标识包括:
利用智能内存巡检软件IMS读取SPD颗粒中内置的内存条识别标识,读取成功后,进入S2;当无法正确读取时,结束当前流程。
进一步的,所述对识别成功的内存条进行检测,确定所述内存条的内存错误包括:
在BIOS或UEFI阶段,利用智能内存巡检软件IMS对所述内存条进行检测,确定所述内存中的内存错误。
进一步的,所述屏蔽所述内存错误对应的内存区域包括:
确定所述内存错误对应的待屏蔽线性地址;
禁止使用待屏蔽线性地址对应的内存区域。
进一步的,所述确定所述内存错误对应的待屏蔽线性地址包括:
在BIOS的E82O表或者UEFI的system table上标注错误线性地址,将标注后的错误线性地址作为待屏蔽线性地址。
本发明还提供一种内存条错误的修复装置,所述装置包括:
识别标识读取单元,用于读取SPD颗粒中内置的内存条识别标识;
内存错误确定单元,用于对识别成功的内存条进行检测,确定所述内存条的内存错误;
错误区域屏蔽单元,用于屏蔽所述内存错误对应的内存区域。
进一步的,所述识别标识读取单元包括:
识别标识读取模块,用于利用智能内存巡检软件IMS读取SPD颗粒中内置的内存条识别标识,读取成功后,发送信号至所述内存错误确定单元。
进一步的,所述内存错误确定单元包括:
内存错误确定模块,用于在BIOS或UEFI阶段,利用智能内存巡检软件对所述内存条进行检测,确定所述内存中的内存错误。
进一步的,所述错误区域屏蔽单元包括:
待屏蔽地址确定模块,用于确定所述内存错误对应的待屏蔽线性地址;
内存区域禁用模块,用于禁止使用待屏蔽线性地址对应的内存区域。
进一步的,所述待屏蔽地址确定模块包括:
待屏蔽地址确定子模块,用于在BIOS的E82O表或者UEFI的system table上标注错误线性地址,将标注后的错误线性地址作为待屏蔽线性地址。
本发明的有益效果为:通过读取SPD颗粒中内置的内存条识别标识,然后对识别成功的内存条进行检测,以确定所述内存条的内存错误,再根据确定出的内存条错误,屏蔽所述内存错误对应的内存区域,对于屏蔽后的内存区域,系统将不再使用,而未经屏蔽的内存区域,能够正常运行,一方面降低了对内存颗粒使用等级的要求;另一方面避免了内存区域重复发生错误,提高了内存系统的运行稳定性;又一方面延长了内存条的使用寿命,降低了成本。
附图说明
图1是本发明一种内存条错误的修复方法的方法流程图;
图2是本发明一种内存条错误的修复装置的模块示意图。
具体实施方式
为使本说明书实施例的目的、技术方案和优点更加清楚,下面将结合本说明书实施例中的附图,对本说明书实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本说明书一部分实施例,而不是全部的实施例。基于本说明书中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本说明保护的范围。
应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”和“包含”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。
还应当理解,在此本发明说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本发明。如在本发明说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。
实施例一
请参见图1,一种内存条错误的修复方法,所述方法包括:
步骤S1,读取SPD颗粒中内置的内存条识别标识;
在本发明实施例中,需要说明的是,所述SPD颗粒是一款特别定制的SPD(EEPROM),即所述SPD颗粒内包括所述内存条识别标识,所述内存条识别标识是经特别烧制进SPD颗粒中的硬件标识,即硬件寄存器,所述硬件标识可以是“OXA55A”;所述SPD颗粒的数据协议在遵循JEDEC标准的前提下,结合所述内存条识别标识,对不同的内存条进行识别。
在本发明实施例中,需要说明的是,利用智能内存巡检软件IMS读取SPD颗粒中内置的内存条识别标识,读取成功后,进入S2;当无法正确读取时,结束当前流程。其中,所述智能巡检软件IMS中包括能够支持IDIMM的功能模块,能够与所述内存条识别标识相互适配,对内存条进行识别。具体的,所述智能内存巡检软件IMS在开机时,读取所述内存条识别标识“OXA55A”,如果能够正确读取,则表明是IDIMM;如果无法正确读取,则表明不是IDIMM,则结束当前流程。
步骤S2,对识别成功的内存条进行检测,确定所述内存条的内存错误;
在本发明实施例中,优选的,在BIOS或UEFI阶段,利用智能内存巡检软件IMS对所述内存条进行检测,确定所述内存中的内存错误。
我们知道,所有的电脑都会有BIOS,用于加载电脑最基本的程序代码,担负着初始化硬件,检测硬件功能以及引导操作系统的任务。而UEFI就是与BIOS相对的概念,这种接口用于操作系统自动从预启动的操作环境,加载到一种操作系统上,从而达到开机程序化繁为简节省时间的目的。传统BIOS技术正在逐步被UEFI取而代之,在最近新出厂的电脑中,很多已经使用UEFI,使用UEFI模式安装操作系统是趋势所在。但在本发明中,所述内存条错误的修复方法对于BIOS或UEFI均适用,此处不再赘述。
步骤S3,屏蔽所述内存错误对应的内存区域。
在本发明实施例中,所述步骤S3具体包括:
a、在BIOS的E82O表或者UEFI的system table上标注错误线性地址,将标注后的错误线性地址作为待屏蔽线性地址。
其中,所述待屏蔽线性地址包括:Rank(内存模组上的内存区块)信息,Bank(存储内存数据的一个阵列)信息,RAS(行地址)信息,及失效颗粒信息;其中,所述待屏蔽线性地址信息采用的数据格式可以为16进制,数据存取方式可以通过PCIE(PCI-Express,一种高速串行计算机扩展总线标准)来配置空间读取写入。
b、禁止使用待屏蔽线性地址对应的内存区域。
具体的,在BIOS的E82O表或者UEFI的system table上标注错误线性地址,将标注后的所述错误线性地址对应的内存区域禁用,使其在系统空间中不可见,也就不会再被实用,以达到屏蔽的目的。
本发明实施例通过读取SPD颗粒中内置的内存条识别标识,然后对识别成功的内存条进行检测,以确定所述内存条的内存错误,再根据确定出的内存条错误,屏蔽所述内存错误对应的内存区域,对于屏蔽后的内存区域,系统将不再使用,而未经屏蔽的内存区域,能够正常运行,一方面降低了对内存颗粒使用等级的要求;另一方面避免了内存区域重复发生错误,提高了内存系统的运行稳定性;又一方面延长了内存条的使用寿命,降低了成本。
实施例二
本发明还提供一种内存条错误的修复装置100,所述装置包括:
识别标识读取单元1,用于读取SPD颗粒中内置的内存条识别标识;
在本发明实施例中,需要说明的是,所述SPD颗粒是一款特别定制的SPD(EEPROM),即所述SPD颗粒内包括所述内存条识别标识,所述内存条识别标识是经特别烧制进SPD颗粒中的硬件标识,即硬件寄存器,所述硬件标识可以是“OXA55A”;所述SPD颗粒的数据协议在遵循JEDEC标准的前提下,结合所述内存条识别标识,对不同的内存条进行识别。
在本发明实施例中,需要说明的是,所述识别标识读取单元1包括:识别标识读取模块11,用于利用智能内存巡检软件IMS读取SPD颗粒中内置的内存条识别标识,读取成功后,发送信号至所述内存错误确定单元。其中,所述智能巡检软件IMS中包括能够支持IDIMM的功能模块,能够与所述内存条识别标识相互适配,对内存条进行识别。具体的,所述智能内存巡检软件IMS在开机时,读取所述内存条识别标识“OXA55A”,如果能够正确读取,则表明是IDIMM;如果无法正确读取,则表明不是IDIMM,则结束当前流程。
内存错误确定单元2,用于对识别成功的内存条进行检测,确定所述内存条的内存错误;
在本发明实施例中,优选的,所述内存错误确定单元2包括:内存错误确定模块21,用于在BIOS或UEFI阶段,利用智能内存巡检软件IMS对所述内存条进行检测,确定所述内存中的内存错误。
我们知道,所有的电脑都会有BIOS,用于加载电脑最基本的程序代码,担负着初始化硬件,检测硬件功能以及引导操作系统的任务。而UEFI就是与BIOS相对的概念,这种接口用于操作系统自动从预启动的操作环境,加载到一种操作系统上,从而达到开机程序化繁为简节省时间的目的。传统BIOS技术正在逐步被UEFI取而代之,在最近新出厂的电脑中,很多已经使用UEFI,使用UEFI模式安装操作系统是趋势所在。但在本发明中,所述内存条错误的修复方法对于BIOS或UEFI均适用,此处不再赘述。
错误区域屏蔽单元3,用于屏蔽所述内存错误对应的内存区域。
在本发明实施例中,优选的,所述错误区域屏蔽单元包括:待屏蔽地址确定模块31,用于确定所述内存错误对应的待屏蔽线性地址;优选的,所述待屏蔽地址确定模块31包括:待屏蔽地址确定子模块(未标号),用于在BIOS的E82O表或者UEFI的system table上标注错误线性地址,将标注后的错误线性地址作为待屏蔽线性地址。
其中,所述待屏蔽线性地址包括:Rank(内存模组上的内存区块)信息,Bank(存储内存数据的一个阵列)信息,RAS(行地址)信息,及失效颗粒信息;其中,所述待屏蔽线性地址信息采用的数据格式可以为16进制,数据存取方式可以通过PCIE(PCI-Express,一种高速串行计算机扩展总线标准)来配置空间读取写入。
内存区域禁用模块32,用于禁止使用待屏蔽线性地址对应的内存区域。
具体的,在BIOS的E82O表或者UEFI的system table上标注错误线性地址,将标注后的所述错误线性地址对应的内存区域禁用,使其在系统空间中不可见,也就不会再被实用,以达到屏蔽的目的。
本发明实施例通过识别标识读取单元1读取SPD颗粒中内置的内存条识别标识,然后通过内存错误确定单元2对识别成功的内存条进行检测,以确定所述内存条的内存错误,再通过错误区域屏蔽单元3根据确定出的内存条错误,屏蔽所述内存错误对应的内存区域,对于屏蔽后的内存区域,系统将不再使用,而未经屏蔽的内存区域,能够正常运行,一方面降低了对内存颗粒使用等级的要求;另一方面避免了内存区域重复发生错误,提高了内存系统的运行稳定性;又一方面延长了内存条的使用寿命,降低了成本。
在本发明实施例中,所述内存条错误的修复方法可以通过包括存储器和处理器和网络结口的计算机设备进运行;该计算机设备可以是终端,也可以是服务器,其中,终端可以是智能手机、平板电脑、笔记本电脑、台式电脑、个人数字助理和穿戴式设备等具有通信功能的电子设备。服务器可以是独立的服务器,也可以是多个服务器组成的服务器集群。其中,存储器可以包括非易失性存储介质和内存储器。该处理器用于提供计算和控制能力,以支撑整个计算机设备的运行。该网络接口用于与其它设备进行网络通信。
应当理解,在本申请实施例中,处理器可以是中央处理单元,该处理器还可以是其他通用处理器、数字信号处理器(DigitalSignal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。其中,通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
本领域普通技术人员可以理解的是实现上述实施例的方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成。该计算机程序包括程序指令,计算机程序可存储于一存储介质中,该存储介质为计算机可读存储介质。该程序指令被该计算机系统中的至少一个处理器执行,以实现上述方法的实施例的流程步骤。
因此,本发明还提供一种存储介质。该存储介质可以为计算机可读存储介质。该存储介质存储有计算机程序,其中计算机程序包括程序指令,所述程序指令当被处理器执行时可实现上述的内存条错误的修复方法。所述存储介质可以是U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、磁碟或者光盘等各种可以存储程序代码的计算机可读存储介质。
在本发明所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的。例如,各个单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。
上述仅以实施例来进一步说明本发明的技术内容,以便于读者更容易理解,但不代表本发明的实施方式仅限于此,任何依本发明所做的技术延伸或再创造,均受本发明的保护。本发明的保护范围以权利要求书为准。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (10)

1.一种内存条错误的修复方法,其特征在于,所述方法包括:
S1,读取SPD颗粒中内置的内存条识别标识;
S2,对识别成功的内存条进行检测,确定所述内存条的内存错误;
S3,屏蔽所述内存错误对应的内存区域。
2.根据权利要求1所述的内存条错误的修复方法,其特征在于,所述读取SPD中内置的内存条识别标识包括:
利用智能内存巡检软件IMS读取SPD颗粒中内置的内存条识别标识,读取成功后,进入S2;当无法正确读取时,结束当前流程。
3.根据权利要求1所述的内存条错误的修复方法,其特征在于,所述对识别成功的内存条进行检测,确定所述内存条的内存错误包括:
在BIOS或UEFI阶段,利用智能内存巡检软件IMS对所述内存条进行检测,确定所述内存中的内存错误。
4.根据权利要求1所述的内存条错误的修复方法,其特征在于,所述屏蔽所述内存错误对应的内存区域包括:
确定所述内存错误对应的待屏蔽线性地址;
禁止使用待屏蔽线性地址对应的内存区域。
5.根据权利要求4所述的内存条错误的修复方法,其特征在于,所述确定所述内存错误对应的待屏蔽线性地址包括:
在BIOS的E82O表或者UEFI的system table上标注错误线性地址,将标注后的错误线性地址作为待屏蔽线性地址。
6.一种内存条错误的修复装置,其特征在于,所述装置包括:
识别标识读取单元,用于读取SPD颗粒中内置的内存条识别标识;
内存错误确定单元,用于对识别成功的内存条进行检测,确定所述内存条的内存错误;
错误区域屏蔽单元,用于屏蔽所述内存错误对应的内存区域。
7.根据权利要求6所述的内存条错误的修复装置,其特征在于,所述识别标识读取单元包括:
识别标识读取模块,用于利用智能内存巡检软件IMS读取SPD颗粒中内置的内存条识别标识,读取成功后,发送信号至所述内存错误确定单元。
8.根据权利要求6所述的内存条错误的修复装置,其特征在于,所述内存错误确定单元包括:
内存错误确定模块,用于在BIOS或UEFI阶段,利用智能内存巡检软件对所述内存条进行检测,确定所述内存中的内存错误。
9.根据权利要求6所述的内存条错误的修复装置,其特征在于,所述错误区域屏蔽单元包括:
待屏蔽地址确定模块,用于确定所述内存错误对应的待屏蔽线性地址;
内存区域禁用模块,用于禁止使用待屏蔽线性地址对应的内存区域。
10.根据权利要求9所述的内存条错误的修复装置,其特征在于,所述待屏蔽地址确定模块包括:
待屏蔽地址确定子模块,用于在BIOS的E82O表或者UEFI的system table上标注错误线性地址,将标注后的错误线性地址作为待屏蔽线性地址。
CN202011141228.4A 2020-10-22 2020-10-22 一种内存条错误的修复方法及装置 Pending CN112256465A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011141228.4A CN112256465A (zh) 2020-10-22 2020-10-22 一种内存条错误的修复方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011141228.4A CN112256465A (zh) 2020-10-22 2020-10-22 一种内存条错误的修复方法及装置

Publications (1)

Publication Number Publication Date
CN112256465A true CN112256465A (zh) 2021-01-22

Family

ID=74264309

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011141228.4A Pending CN112256465A (zh) 2020-10-22 2020-10-22 一种内存条错误的修复方法及装置

Country Status (1)

Country Link
CN (1) CN112256465A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023198189A1 (zh) * 2022-04-16 2023-10-19 华为技术有限公司 内存错误预测方法、装置及设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103279406A (zh) * 2013-05-31 2013-09-04 华为技术有限公司 一种内存的隔离方法和装置
CN105893166A (zh) * 2016-04-29 2016-08-24 浪潮电子信息产业股份有限公司 一种处理内存错误的方法及装置
CN105975377A (zh) * 2016-04-29 2016-09-28 浪潮电子信息产业股份有限公司 一种监控内存的方法及装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103279406A (zh) * 2013-05-31 2013-09-04 华为技术有限公司 一种内存的隔离方法和装置
CN105893166A (zh) * 2016-04-29 2016-08-24 浪潮电子信息产业股份有限公司 一种处理内存错误的方法及装置
CN105975377A (zh) * 2016-04-29 2016-09-28 浪潮电子信息产业股份有限公司 一种监控内存的方法及装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023198189A1 (zh) * 2022-04-16 2023-10-19 华为技术有限公司 内存错误预测方法、装置及设备

Similar Documents

Publication Publication Date Title
KR101821515B1 (ko) 메모리 제어기를 이용하여 데이터 에러 이벤트들을 핸들링하기 위한 방법, 장치 및 시스템
US9934165B2 (en) Apparatus for monitoring data access to internal memory device and internal memory device
US20090049270A1 (en) System and method for using a memory mapping function to map memory defects
US6119248A (en) Operating system notification of correctable error in computer information
US8806285B2 (en) Dynamically allocatable memory error mitigation
CN110096314B (zh) 一种接口初始化方法、装置、设备及计算机可读存储介质
US7188235B2 (en) Method for booting computer system with memory card
US20190303016A1 (en) Memory controller and data processing circuit with improved system efficiency
US20030093604A1 (en) Method of error isolation for shared PCI slots
US8713230B2 (en) Method for adjusting link speed and computer system using the same
CN111104246A (zh) 提升dram的错误检测与纠错的验证效率的方法、装置、计算机设备及存储介质
CN102467420A (zh) 外接板卡配置信息保存与恢复系统及方法
US20120144245A1 (en) Computing device and method for detecting pci system errors in the computing device
US20040243884A1 (en) Handling memory errors in response to adding new memory to a system
US11341076B2 (en) Hot-plugged PCIe device configuration system
US8667325B2 (en) Method, apparatus and system for providing memory sparing information
CN112256465A (zh) 一种内存条错误的修复方法及装置
US7284084B2 (en) ROM scan memory expander
CN114155906A (zh) 一种数据块修复方法、装置、设备及存储介质
US20080028128A1 (en) Memory access controller and method for memory access control
US11226755B1 (en) Core dump in a storage device
US20040243731A1 (en) Upgrading a memory subsystem
US20080276121A1 (en) Method and infrastructure for recognition of the resources of a defective hardware unit
CN112486723B (zh) 数据校验方法、装置、处理器及电子设备
CN115269199A (zh) 数据处理方法、装置、电子设备及计算机可读存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20210122

RJ01 Rejection of invention patent application after publication