CN103279406A - 一种内存的隔离方法和装置 - Google Patents
一种内存的隔离方法和装置 Download PDFInfo
- Publication number
- CN103279406A CN103279406A CN2013102135418A CN201310213541A CN103279406A CN 103279406 A CN103279406 A CN 103279406A CN 2013102135418 A CN2013102135418 A CN 2013102135418A CN 201310213541 A CN201310213541 A CN 201310213541A CN 103279406 A CN103279406 A CN 103279406A
- Authority
- CN
- China
- Prior art keywords
- memory
- address information
- marking
- nvram
- addressing mode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000015654 memory Effects 0.000 title claims abstract description 162
- 238000000034 method Methods 0.000 title claims abstract description 32
- 238000013507 mapping Methods 0.000 claims description 16
- 238000001514 detection method Methods 0.000 claims description 3
- 230000005055 memory storage Effects 0.000 claims description 3
- 238000002955 isolation Methods 0.000 abstract description 20
- 238000012986 modification Methods 0.000 abstract description 2
- 230000004048 modification Effects 0.000 abstract description 2
- 238000005192 partition Methods 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
Images
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
本发明适用于数据处理领域,提供了一种内存的隔离方法和装置,所述方法包括:通过基本输入输出系统BIOS对内存进行检测,并获取出现错误的内存的地址信息;将所述地址信息保存到非易失性内存存储器NvRAM;读取所述NvRAM中保存的地址信息,并将所述地址信息对应的内存模块标记为不可用。本发明实施例,使用BIOS对内存进行检测,获取出现错误的内存的地址信息,将该地址信息保存到NvRAM,读取所述NvRAM中保存的地址信息,将所述地址信息对应的内存模块标记为不可用,因为使用BIOS进行隔离处理,对操作系统没有要求,也不会对内存本身进行修改。
Description
技术领域
本发明属于数据处理领域,尤其涉及一种内存的隔离方法和装置。
背景技术
内存是计算机运行的重要部件,当内存出现问题时,会造成计算机无法正常运行。因此内存出现问题时,需要对出现问题的内存进行隔离。
现有技术提出了一种内存的隔离方法,包括:
1、系统运行时或内存自检时,将内存错误记录在NvRAM中;
2、操作系统启动阶段读取,由操作系统读取NvRAM中的内存错误记录,并进行逻辑隔离;
3、系统运行时如果检测到内存错误,操作系统首先进行逻辑隔离,然后将内存错误记录到NvRAM中。等到下次系统重启时,执行step2),保证系统运行时隔离还是有效的。
但现有技术存在以下问题,包括:
1、主流操作系统不支持,需要修改操作系统内核,兼容性不好。
2、操作系统启动阶段,如果NvRAM记录的内存位于操作系统内核区域,则不能隔离。
3、如果内存条更换,或者位置更换,则NvRAM中的隔离记录失效或者出现错误。
4、如果服务器系统的节点顺序(或编号)变化,或者重新分区,导致内存条的逻辑位置发生了变化,从而也导致之前的隔离记录失效或错误。
发明内容
本发明实施例的目的在于提供一种内存的隔离方法和装置,以解决现有技术需要修改操作系统内核,用于运行操作系统内核的内存无法隔离的问题。
第一方面,本发明实施例提供了一种内存的隔离方法,所述方法包括:
通过基本输入输出系统BIOS对内存进行检测,并获取出现错误的内存的地址信息;
将所述地址信息保存到非易失性内存存储器NvRAM;
读取所述NvRAM中保存的地址信息,并将所述地址信息对应的内存模块标记为不可用。
在第一方面的第一种可能的实施方式中,所述读取所述NvRAM中保存的地址信息,并将所述地址信息对应的内存模块标记为不可用,包括:
如果使用内存交叉编址模式,则在BIOS完成物理地址映射之后,将所述地址信息对应的内存模块标记为不可用;或者,
如果不使用内存交叉编址模式,则在BIOS进行物理地址映射之前,将所述地址信息对应的内存模块标记为不可用。
在第一方面的第二种可能的实施方式中,在所述将所述地址信息保存到非易失性内存存储器NvRAM的步骤之后,读取所述NvRAM中保存的地址信息,将所述地址信息对应的内存模块标记为不可用的步骤之前,所述方法还包括:
检测是否使用内存交叉编址模式。
在第一方面的第三种可能的实施方式中,在所述将所述地址信息保存到非易失性内存存储器NvRAM的步骤之前,所述方法还包括:
根据所述NvRAM的空间大小预设所述地址信息的存储数量。
第二方面,本发明实施例提供了一种内存的隔离装置,所述装置包括:
地址信息获取单元,用于通过基本输入输出系统BIOS对内存进行检测,并获取出现错误的内存的地址信息;
保存单元,用于将所述地址信息获取单元获取的地址信息保存到非易失性内存存储器NvRAM;
标记单元,用于读取所述保存单元保存的地址信息,并将所述地址信息对应的内存模块标记为不可用。
在第二方面的第一种可能的实施方式中,所述标记单元,包括:
内存交叉编址模式标记子单元,用于如果使用内存交叉编址模式,则在BIOS完成物理地址映射之后,将所述地址信息对应的内存模块标记为不可用;或者,
非内存交叉编址模式标记子单元,用于如果不使用内存交叉编址模式,则在BIOS进行物理地址映射之前,将所述地址信息对应的内存模块标记为不可用。
在第二方面的第二种可能的实施方式中,在所述保存单元保存之后,标记单元标记之前,所述装置还包括:
内存交叉编址模式检测单元,用于检测是否使用内存交叉编址模式。
在第二方面的第三种可能的实施方式中,在所述保存单元保存之前,所述装置还包括:
预设单元,用于根据所述NvRAM的空间大小预设所述地址信息的存储数量。
本发明实施例,使用BIOS对内存进行检测,获取出现错误的内存的地址信息,将该地址信息保存到NvRAM,读取所述NvRAM中保存的地址信息,将所述地址信息对应的内存模块标记为不可用,因为使用BIOS进行隔离处理,对操作系统没有要求,也不会对内存本身进行修改。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的内存隔离方法的流程图;
图2为本发明实施例提供的内存隔离装置的结构图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
本发明实施例,使用BIOS对内存进行检测,获取出现错误的内存的地址信息,将该地址信息保存到NvRAM,读取所述NvRAM中保存的地址信息,将所述地址信息对应的内存模块标记为不可用,因为使用BIOS进行隔离处理,对操作系统没有要求,也不会对内存本身进行修改。
为了说明本发明所述的技术方案,下面通过具体实施例来进行说明。
实施例一
如图1所示为本发明实施例提供的内存隔离方法的流程图,所述方法包括以下步骤:
在步骤S101中,通过基本输入输出系统BIOS对内存进行检测,并获取出现错误的内存的地址信息。
在本发明实施例中,基本输入输出系统(Basic Input Output System简称:BIOS)在开机过程中,对内存进行检测,可获取发生错误的内存的地址信息,所述地址信号包括:记载内存在计算机系统中的逻辑位置的设备地址信息(包括:节点号Node、内存条编号Card、内存芯片编号Module、Bank编号、行号Row、列号Column)和物理地址信息。所述内存的地址信息的方法使用现有技术在此不作赘述。
在步骤S102中,将所述地址信息保存到非易失性内存存储器NvRAM。
在本发明实施例中,在获取了出现错误的内存的地址信息之后,将该地址信息存储到NvRAM。
在步骤S103中,读取所述NvRAM中保存的地址信息,并将所述地址信息对应的内存模块标记为不可用。
在本发明实施例中,系统读取NvRAM中保存的地址信息,并将该地址信息对应的内存模块标记为不可用,系统在运行过程中则不会使用该段内存模块,即对出现错误的内存进行了隔离。需要指出的是,并不是由所述BIOS执行将地址信息对应的内存模块标记为不可用的动作。所述读取所述NvRAM中保存的地址信息,将所述地址信息对应的内存模块标记为不可用的步骤,具体为:
1、如果使用内存交叉编址模式,则在BIOS完成物理地址映射之后,将所述地址信息对应的内存模块标记为不可用。
在本发明实施例中,如果系统采用内存交叉编址模式,则:①、BIOS启动,并完成物理地址映射;②、逐条读取NvRAM中的地址信息;③、根据(Node,Card)信息,从内存条SPD信息中读取序列号;将读取的序列号,和当前记录的序列号比较;如果不相等,则说明内存条更换,或者硬件分区有变化,需要更新地址信息。更新方法:遍历所有内存条,找到序列号和当前记录相等的内存条,将其(Node,Card)信息更新为当前记录,并将更新后的设备地址转换为物理地址,更新本条地址信息中的(Physical Address)字段;④、在物理地址空间中,将隔离记录中的(Physical Address,Length)表示的内存地址范围标识为不可用。
2、如果不使用内存交叉编址模式,则在BIOS进行物理地址映射之前,将所述地址信息对应的内存模块标记为不可用。
在本发明实施例中,如果系统没有采用内存交叉编址模式,则:①、逐条读取NvRAM中的地址信息;②、根据(Node,Card)信息,从内存条SPD信息中读取序列号;将读取的序列号和当前记录的序列号比较,如果不相等,则说明内存条更换,或者硬件分区有变化,需要更新隔离记录。更新方法:遍历所有内存条,找到序列号和当前记录相等的内存条,将其(Node,Card)更新当前记录,并将更新后的设备地址转换为物理地址,更新本条隔离记录中的(Physical Address)字段;③、将设备地址(Node,Card,Module,Bank,Device,Row,Column)中的最小可隔离单元标记为不可用;最小可隔离单元与具体设备相关,是具体规定的,一般是Bank或Rank;④、BIOS继续物理地址映射,这样得到的为连续的物理地址空间。
本发明实施例,使用BIOS对内存进行检测,获取出现错误的内存的地址信息,将该地址信息保存到NvRAM,读取所述NvRAM中保存的地址信息,将所述地址信息对应的内存模块标记为不可用,因为使用BIOS进行隔离处理,对操作系统没有要求,也不会对内存本身进行修改。
作为本发明的一个可选实施例,在所述将所述地址信息保存到非易失性内存存储器NvRAM的步骤之后,读取所述NvRAM中保存的地址信息,将所述地址信息对应的内存模块标记为不可用的步骤之前,所述方法还包括:
检测是否使用内存交叉编址模式。
作为本发明的另一个可选实施例,在所述将所述地址信息保存到非易失性内存存储器NvRAM的步骤之前,所述方法还包括:
根据所述NvRAM的空间大小预设所述地址信息的存储数量。
实施例二
如图2所示为本发明实施例提供的内存隔离装置的结构图,为了便于说明,仅示出与本发明实施例相关的部分,包括:
地址信息获取单元201,用于通过基本输入输出系统BIOS对内存进行检测,并获取出现错误的内存的地址信息。
在本发明实施例中,地址信息获取单元201通过基本输入输出系统(BasicInput Output System简称:BIOS)在开机过程中,对内存进行检测,可获取发生错误的内存的地址信息,所述地址信号包括:记载内存在计算机系统中的逻辑位置的设备地址信息(包括:节点号Node、内存条编号Card、内存芯片编号Module、Bank编号、行号Row、列号Column)和物理地址信息。所述内存的地址信息的方法使用现有技术在此不作赘述。
保存单元202,用于将所述地址信息获取单元201获取的地址信息保存到非易失性内存存储器NvRAM。
在本发明实施例中,在获取了出现错误的内存的地址信息之后,保存单元202将该地址信息存储到NvRAM。
标记单元203,用于读取所述保存单元202保存的地址信息,并将所述地址信息对应的内存模块标记为不可用。
在本发明实施例中,标记单元203读取NvRAM中保存的地址信息,并将该地址信息对应的内存模块标记为不可用,系统在运行过程中则不会使用该段内存模块,即对出现错误的内存进行了隔离。需要指出的是,并不是由所述BIOS执行所述将所述地址信息对应的内存模块标记为不可用的动作。所述标记单元203,具体包括:
内存交叉编址模式标记子单元2031,用于如果使用内存交叉编址模式,则在BIOS完成物理地址映射之后,将所述地址信息对应的内存模块标记为不可用。
在本发明实施例中,如果系统采用内存交叉编址模式,则:①、BIOS启动,并完成物理地址映射;②、逐条读取NvRAM中的地址信息;③、根据(Node,Card)信息,从内存条SPD信息中读取序列号;将读取的序列号,和当前记录的序列号比较;如果不相等,则说明内存条更换,或者硬件分区有变化,需要更新地址信息。更新方法:遍历所有内存条,找到序列号和当前记录相等的内存条,将其(Node,Card)信息更新为当前记录,并将更新后的设备地址转换为物理地址,更新本条地址信息中的(Physical Address)字段;④、在物理地址空间中,将隔离记录中的(Physical Address,Length)表示的内存地址范围标识为不可用。
非内存交叉编址模式标记子单元2032,用于如果不使用内存交叉编址模式,则在BIOS进行物理地址映射之前,将所述地址信息对应的内存模块标记为不可用。
在本发明实施例中,如果系统没有采用内存交叉编址模式,则:①、逐条读取NvRAM中的地址信息;②、根据(Node,Card)信息,从内存条SPD信息中读取序列号;将读取的序列号和当前记录的序列号比较,如果不相等,则说明内存条更换,或者硬件分区有变化,需要更新隔离记录。更新方法:遍历所有内存条,找到序列号和当前记录相等的内存条,将其(Node,Card)更新当前记录,并将更新后的设备地址转换为物理地址,更新本条隔离记录中的(Physical Address)字段;③、将设备地址(Node,Card,Module,Bank,Device,Row,Column)中的最小可隔离单元标记为不可用;最小可隔离单元与具体设备相关,是具体规定的,一般是Bank或Rank;④、BIOS记性物理地址映射,这样得到的为连续的物理地址空间。
本发明实施例,使用BIOS对内存进行检测,获取出现错误的内存的地址信息,将该地址信息保存到NvRAM,读取所述NvRAM中保存的地址信息,将所述地址信息对应的内存模块标记为不可用,因为使用BIOS进行隔离处理,对操作系统没有要求,也不会对内存本身进行修改。
作为本发明的一个可选实施例,在所述保存单元202保存之后,标记单元203标记之前,所述装置还包括:
内存交叉编址模式检测单元,用于检测是否使用内存交叉编址模式。
作为本发明的另一个可选实施例,在所述保存单元202保存之前,所述装置还包括:
预设单元,用于根据所述NvRAM的空间大小预设所述地址信息的存储数量。
本领域普通技术人员可以理解为上述实施例所包括的各个单元只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本发明的保护范围。
本领域普通技术人员还可以理解,实现上述实施例方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,所述的程序可以在存储于一计算机可读取存储介质中,所述的存储介质,包括ROM/RAM、磁盘、光盘等。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
Claims (8)
1.一种内存的隔离方法,其特征在于,所述方法包括:
通过基本输入输出系统BIOS对内存进行检测,并获取出现错误的内存的地址信息;
将所述地址信息保存到非易失性内存存储器NvRAM;
读取所述NvRAM中保存的地址信息,并将所述地址信息对应的内存模块标记为不可用。
2.如权利要求1所述的方法,其特征在于,所述读取所述NvRAM中保存的地址信息,并将所述地址信息对应的内存模块标记为不可用,包括:
如果使用内存交叉编址模式,则在BIOS完成物理地址映射之后,将所述地址信息对应的内存模块标记为不可用;或者,
如果不使用内存交叉编址模式,则在BIOS进行物理地址映射之前,将所述地址信息对应的内存模块标记为不可用。
3.如权利要求1所述的方法,其特征在于,在所述将所述地址信息保存到非易失性内存存储器NvRAM的步骤之后,读取所述NvRAM中保存的地址信息,将所述地址信息对应的内存模块标记为不可用的步骤之前,所述方法还包括:
检测是否使用内存交叉编址模式。
4.如权利要求1所述的方法,其特征在于,在所述将所述地址信息保存到非易失性内存存储器NvRAM的步骤之前,所述方法还包括:
根据所述NvRAM的空间大小预设所述地址信息的存储数量。
5.一种内存的隔离装置,其特征在于,所述装置包括:
地址信息获取单元,用于通过基本输入输出系统BIOS对内存进行检测,并获取出现错误的内存的地址信息;
保存单元,用于将所述地址信息获取单元获取的地址信息保存到非易失性内存存储器NvRAM;
标记单元,用于读取所述保存单元保存的地址信息,并将所述地址信息对应的内存模块标记为不可用。
6.如权利要求5所述的装置,其特征在于,所述标记单元,包括:
内存交叉编址模式标记子单元,用于如果使用内存交叉编址模式,则在BIOS完成物理地址映射之后,将所述地址信息对应的内存模块标记为不可用;或者,
非内存交叉编址模式标记子单元,用于如果不使用内存交叉编址模式,则在BIOS进行物理地址映射之前,将所述地址信息对应的内存模块标记为不可用。
7.如权利要求5所述的装置,其特征在于,在所述保存单元保存之后,标记单元标记之前,所述装置还包括:
内存交叉编址模式检测单元,用于检测是否使用内存交叉编址模式。
8.如权利要求5所述的装置,其特征在于,在所述保存单元保存之前,所述装置还包括:
预设单元,用于根据所述NvRAM的空间大小预设所述地址信息的存储数量。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310213541.8A CN103279406B (zh) | 2013-05-31 | 2013-05-31 | 一种内存的隔离方法和装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310213541.8A CN103279406B (zh) | 2013-05-31 | 2013-05-31 | 一种内存的隔离方法和装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103279406A true CN103279406A (zh) | 2013-09-04 |
CN103279406B CN103279406B (zh) | 2015-12-23 |
Family
ID=49061935
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310213541.8A Expired - Fee Related CN103279406B (zh) | 2013-05-31 | 2013-05-31 | 一种内存的隔离方法和装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103279406B (zh) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105512342A (zh) * | 2016-01-05 | 2016-04-20 | 上海交通大学 | 基于htm和nvram的内存事务性计算的持久性方法 |
CN105589699A (zh) * | 2014-10-20 | 2016-05-18 | 中兴通讯股份有限公司 | 序列号信息的更新方法、装置及终端 |
CN105808394A (zh) * | 2014-12-31 | 2016-07-27 | 中兴通讯股份有限公司 | 一种服务器自愈的方法和装置 |
CN105893166A (zh) * | 2016-04-29 | 2016-08-24 | 浪潮电子信息产业股份有限公司 | 一种处理内存错误的方法及装置 |
CN105976868A (zh) * | 2016-05-05 | 2016-09-28 | 浪潮电子信息产业股份有限公司 | 一种通过故障隔离技术提高内存可靠性的方法 |
CN108491716A (zh) * | 2018-01-29 | 2018-09-04 | 中国电子科技网络信息安全有限公司 | 一种基于物理页地址分析的虚拟机内存隔离性检测方法 |
CN108958924A (zh) * | 2017-03-27 | 2018-12-07 | 爱思开海力士有限公司 | 具有延时分布优化的存储器系统及其操作方法 |
CN109753378A (zh) * | 2019-01-02 | 2019-05-14 | 浪潮商用机器有限公司 | 一种内存故障的隔离方法、装置、系统及可读存储介质 |
CN112256465A (zh) * | 2020-10-22 | 2021-01-22 | 皇虎测试科技(深圳)有限公司 | 一种内存条错误的修复方法及装置 |
WO2021185279A1 (zh) * | 2020-03-20 | 2021-09-23 | 华为技术有限公司 | 一种内存故障处理方法及相关设备 |
CN113821369A (zh) * | 2021-11-23 | 2021-12-21 | 苏州浪潮智能科技有限公司 | 一种内存巡检的方法、装置及介质 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4493081A (en) * | 1981-06-26 | 1985-01-08 | Computer Automation, Inc. | Dynamic memory with error correction on refresh |
CN102222025A (zh) * | 2011-06-17 | 2011-10-19 | 华为数字技术有限公司 | 一种消除内存故障的方法及装置 |
CN102799506A (zh) * | 2012-06-29 | 2012-11-28 | 浪潮电子信息产业股份有限公司 | 一种定位故障内存的方法 |
CN103077103A (zh) * | 2013-01-18 | 2013-05-01 | 浪潮电子信息产业股份有限公司 | 一种服务器故障的离线诊断方法 |
CN103092709A (zh) * | 2013-01-22 | 2013-05-08 | 浪潮电子信息产业股份有限公司 | 一种内存错误处理方法 |
-
2013
- 2013-05-31 CN CN201310213541.8A patent/CN103279406B/zh not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4493081A (en) * | 1981-06-26 | 1985-01-08 | Computer Automation, Inc. | Dynamic memory with error correction on refresh |
CN102222025A (zh) * | 2011-06-17 | 2011-10-19 | 华为数字技术有限公司 | 一种消除内存故障的方法及装置 |
CN102799506A (zh) * | 2012-06-29 | 2012-11-28 | 浪潮电子信息产业股份有限公司 | 一种定位故障内存的方法 |
CN103077103A (zh) * | 2013-01-18 | 2013-05-01 | 浪潮电子信息产业股份有限公司 | 一种服务器故障的离线诊断方法 |
CN103092709A (zh) * | 2013-01-22 | 2013-05-08 | 浪潮电子信息产业股份有限公司 | 一种内存错误处理方法 |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105589699A (zh) * | 2014-10-20 | 2016-05-18 | 中兴通讯股份有限公司 | 序列号信息的更新方法、装置及终端 |
CN105808394A (zh) * | 2014-12-31 | 2016-07-27 | 中兴通讯股份有限公司 | 一种服务器自愈的方法和装置 |
CN105808394B (zh) * | 2014-12-31 | 2020-09-04 | 南京中兴新软件有限责任公司 | 一种服务器自愈的方法和装置 |
CN105512342A (zh) * | 2016-01-05 | 2016-04-20 | 上海交通大学 | 基于htm和nvram的内存事务性计算的持久性方法 |
CN105893166A (zh) * | 2016-04-29 | 2016-08-24 | 浪潮电子信息产业股份有限公司 | 一种处理内存错误的方法及装置 |
CN105976868A (zh) * | 2016-05-05 | 2016-09-28 | 浪潮电子信息产业股份有限公司 | 一种通过故障隔离技术提高内存可靠性的方法 |
CN108958924A (zh) * | 2017-03-27 | 2018-12-07 | 爱思开海力士有限公司 | 具有延时分布优化的存储器系统及其操作方法 |
CN108491716A (zh) * | 2018-01-29 | 2018-09-04 | 中国电子科技网络信息安全有限公司 | 一种基于物理页地址分析的虚拟机内存隔离性检测方法 |
CN109753378A (zh) * | 2019-01-02 | 2019-05-14 | 浪潮商用机器有限公司 | 一种内存故障的隔离方法、装置、系统及可读存储介质 |
WO2021185279A1 (zh) * | 2020-03-20 | 2021-09-23 | 华为技术有限公司 | 一种内存故障处理方法及相关设备 |
CN113495799A (zh) * | 2020-03-20 | 2021-10-12 | 华为技术有限公司 | 一种内存故障处理方法及相关设备 |
CN113495799B (zh) * | 2020-03-20 | 2024-04-12 | 华为技术有限公司 | 一种内存故障处理方法及相关设备 |
CN112256465A (zh) * | 2020-10-22 | 2021-01-22 | 皇虎测试科技(深圳)有限公司 | 一种内存条错误的修复方法及装置 |
CN113821369A (zh) * | 2021-11-23 | 2021-12-21 | 苏州浪潮智能科技有限公司 | 一种内存巡检的方法、装置及介质 |
Also Published As
Publication number | Publication date |
---|---|
CN103279406B (zh) | 2015-12-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103279406B (zh) | 一种内存的隔离方法和装置 | |
US10853238B2 (en) | Unaligned data coalescing | |
US9372750B2 (en) | Method and apparatus for non-volatile RAM error re-mapping | |
CN101558452B (zh) | 用于在闪速eeprom存储页中重构可靠性数据的方法和装置 | |
US7657696B2 (en) | Method to detect NAND-flash parameters by hardware automatically | |
CN100541440C (zh) | 半导体存储设备和伪sram | |
CN101427323B (zh) | 读取非易失性计算机存储器的系统和方法 | |
US9563551B2 (en) | Data storage device and data fetching method for flash memory | |
US7725646B2 (en) | Method of using a flash memory for a circular buffer | |
US20110202709A1 (en) | Optimizing storage of common patterns in flash memory | |
CN105788648A (zh) | 基于异构混合内存的nvm坏块识别处理及纠错方法和系统 | |
US20120096255A1 (en) | Server and method for managing i2c bus of the server | |
CN113127378B (zh) | 数据读取方法、装置及数据存储设备 | |
US9552287B2 (en) | Data management method, memory controller and embedded memory storage apparatus using the same | |
US20140351628A1 (en) | Information processing device, control circuit, computer-readable recording medium for control program, and control method | |
CN103793335A (zh) | 存储控制设备、存储设备、信息处理系统及存储控制方法 | |
CN115562587A (zh) | 应用于存储介质的数据存储方法、装置、设备及存储介质 | |
US20150378609A1 (en) | Method for initializing nand flash | |
US9195591B2 (en) | Memory system | |
CN108231134B (zh) | Ram良率补救方法及装置 | |
CN108845959B (zh) | 一种内存数据处理方法、装置和电子设备 | |
CN107977282B (zh) | 一种SPI-Nand读取数据页的方法及装置 | |
CN111949198A (zh) | 一种坏块管理方法、装置和存储设备 | |
US20040181627A1 (en) | Device and method for recording block status information | |
CN103514953A (zh) | 对存储在闪存中的数据有地址ram的模拟电可擦存储器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20151223 Termination date: 20180531 |
|
CF01 | Termination of patent right due to non-payment of annual fee |