CN112230484B - 像素排列结构、显示面板及其制作方法 - Google Patents

像素排列结构、显示面板及其制作方法 Download PDF

Info

Publication number
CN112230484B
CN112230484B CN202011083339.4A CN202011083339A CN112230484B CN 112230484 B CN112230484 B CN 112230484B CN 202011083339 A CN202011083339 A CN 202011083339A CN 112230484 B CN112230484 B CN 112230484B
Authority
CN
China
Prior art keywords
sub
pixels
data line
pixel
column
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011083339.4A
Other languages
English (en)
Other versions
CN112230484A (zh
Inventor
李元莉
于德伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
InfoVision Optoelectronics Kunshan Co Ltd
Original Assignee
InfoVision Optoelectronics Kunshan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by InfoVision Optoelectronics Kunshan Co Ltd filed Critical InfoVision Optoelectronics Kunshan Co Ltd
Priority to CN202011083339.4A priority Critical patent/CN112230484B/zh
Publication of CN112230484A publication Critical patent/CN112230484A/zh
Application granted granted Critical
Publication of CN112230484B publication Critical patent/CN112230484B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明公开了一种像素排列结构、显示面板及其制作方法。根据本发明实施例的像素排列结构包括多条数据线;多条扫描线;多个子像素,每个子像素与对应的数据线和扫描线相连,其中,数据线包括第一数据线和第二数据线;与同一条第一数据线相连的各个子像素构成第一Z驱动列;与同一条第二数据线相连的各个子像素构成第二Z驱动列;第一Z驱动列和/或第二Z驱动列中的至少一种驱动列相连的各个子像素包括R、G、B三种颜色的子像素中的至少两种;第一Z驱动列和第二Z驱动列相互交叉。根据本发明实施例的像素排列结构、显示面板及其制作方法,通过改变R/G/B色阻的排列方式以及source连线方式,减小Z型列反转方式下的显示功耗,节约了成本。

Description

像素排列结构、显示面板及其制作方法
技术领域
本发明涉及显示技术领域,特别涉及一种像素排列结构、显示面板及其制作方法。
背景技术
随着面板显示技术发展的日渐成熟,人们对画质及功耗的要求越来越高。目前在反转方式上,包括帧反转驱动(frame inversion)、行反转驱动(row inversion)、列反转驱动(column inversion)及点反转驱动(dot inversion)等,其中点反转驱动是显示效果最佳的驱动方式。但是,在每帧(frame)画面显示过程中,点反转驱动需要数据线上的电压极性频繁地在正极性(+)与负极性(-)之间变动,因此点反转驱动的功耗最大。
在现有技术中,大多应用列反转驱动(column inversion)或Z型列反转(column&Zinversion)的驱动方式。Z型列反转能实现点反转的显示效果。
图1示出了根据现有技术的列反转驱动的结构示意图,如图1所示,该列反转像素排列结构包括多个子像素,每个子像素通过TFT(Thin Film Transistor,薄膜晶体管)与对应的扫描线(G1-G6)和数据线(D1-D9)连接。该多个子像素排列成多行与多列,每一行的子像素连接至同一条扫描线;每一列子像素为相同颜色的子像素并连接至同一条数据线,在行方向上,R/G/B三种颜色的子像素依次排列。在功耗方面,例如在纯色R/G/B画面下,列反转的功耗P=1/2(CdataNYNX)U2f,(公式中N为分辨率,Cdata为一个子像素(sub pixel)电容,f为一帧画面的频率,U/V为数据线(data line)电压变化,若选U为二倍液晶电压时,则V即为液晶电压)。
图2示出了根据现有技术的Z型列反转驱动的结构示意图,如图2所示,该Z型列反转像素排列结构包括多个子像素,每个子像素通过TFT(Thin Film Transistor,薄膜晶体管)与对应的扫描线(G1-G6)和数据线(D1-D10)连接。该多个子像素排列成多行与多列,每一行的子像素连接至同一条扫描线;每一列子像素为相同颜色的子像素,在行方向上,R/G/B三种颜色的子像素依次排列。同一条数据线(图中虚线所示)连接相邻两列中的多个子像素。在功耗方面,例如在纯色R/G/B画面下,Z型列反转的功耗P=1/2(CdataNYNX﹡2)V2(fNY),(公式中N为分辨率,Cdata为一个子像素(sub pixel)电容,f为一帧画面的频率,U/V为数据线(data line)电压变化,若选U为二倍液晶电压时,则V即为液晶电压)。根据上述公式可知,在相同的画面下,Z型列反转驱动的功耗是列反转驱动的功耗的NY/2倍。
根据上述内容可知,在功耗方面例如纯色R/G/B画面下Z型列反转驱动的功耗大于列反转驱动的功耗;以此类推彩色画面下Z型列反转方式的功耗将大于列反转方式的功耗。
目前可以通过下面措施减小面板显示功耗:
1)降低面板显示频率,但等待(holding)时间太长像素漏电会导致闪烁;
2)使用双栅(Dual Gate)架构,减少一条source(数据)线,但Dual Gate减小了像素开口率;
3)使用正性液晶(正性液晶驱动电压较低),但正性液晶穿透率小。
上述解决办法依旧存在诸多不足,希望能有一种新的像素排列结构、显示面板及其制作方法,能够克服上述问题。
发明内容
鉴于上述问题,本发明的目的在于提供一种像素排列结构、显示面板及其制作方法,通过改变R/G/B色阻的排列方式以及source连线方式,减小Z型列反转方式下的显示功耗,节约了成本。
根据本发明的一方面,提供一种像素排列结构,包括多条数据线;多条扫描线;以及多个子像素,每个所述子像素与对应的所述数据线和所述扫描线相连,其中,所述数据线包括第一数据线和第二数据线;与同一条所述第一数据线相连的各个子像素构成第一Z驱动列;与同一条所述第二数据线相连的各个子像素构成第二Z驱动列;所述第一Z驱动列和/或所述第二Z驱动列中的至少一种驱动列相连的各个子像素包括R、G、B三种颜色的子像素中的至少两种;所述第一Z驱动列和所述第二Z驱动列相互交叉。
优选地,每一行中的各个所述子像素连接到同一条所述扫描线上。
优选地,所述多个子像素由多条所述数据线和多条所述扫描线相互绝缘交叉限定形成,每个所述子像素通过TFT与对应的所述数据线和所述扫描线相连。
优选地,多个所述子像素排列成多行与多列,每相邻上下两行所述子像素中,其中一行所述子像素中位于相邻两条所述数据线D2x+1、D2x+2之间的所述子像素与所述数据线D2x+2相连,位于相邻两条所述数据线D2x+2与D2x+3之间的所述子像素与所述数据线D2x+1相连;另一行所述子像素中位于相邻两条所述数据线D2x+1、D2x+2之间的所述子像素与所述数据线D2x+1相连,位于相邻两条所述数据线D2x+2与D2x+3之间的所述子像素与所述数据线D2x+2相连,其中x为零或正整数。
优选地,所述第一Z驱动列采用Z型列反转驱动;所述第二Z驱动列采用Z型列反转驱动;或所述第一Z驱动列采用Z型列反转驱动;所述第二Z驱动列采用列反转驱动。
优选地,所述第一Z驱动列采用Z型列反转驱动或列反转驱动;所述第二Z驱动列采用Z型列反转驱动或列反转驱动。
优选地,与所述第一数据线(101)相连的子像素(300)按照R、B、B、G、G、R进行排列,与所述第二数据线(102)相连接的子像素(300)按照G、G、R、R、B、B进行排列;或
与所述第一数据线(101)相连的子像素(300)按照B、G、G、R、R、B进行排列,与所述第二数据线(102)相连接的子像素(300)按照R、R、B、B、G、G进行排列;或
与所述第一数据线(101)相连的子像素(300)按照G、R、R、B、B、G进行排列,与所述第二数据线(102)相连接的子像素(300)按照B、B、G、G、R、R进行排列;或
与所述第一数据线(101)相连的子像素(300)按照R、G进行排列,与所述第二数据线(102)相连接的子像素(300)全部为B子像素;或
与所述第一数据线(101)相连的子像素(300)按照G、B进行排列,与所述第二数据线(102)相连接的子像素(300)全部为R子像素;或
与所述第一数据线(101)相连的子像素(300)按照B、R进行排列,与所述第二数据线(102)相连接的子像素(300)全部为G子像素;或
与所述第一数据线(101)相连的子像素(300)按照B、G进行排列,与所述第二数据线(102)相连接的子像素(300)按照R、B进行排列;或
与所述第一数据线(101)相连的子像素(300)按照G、B进行排列,与所述第二数据线(102)相连接的子像素(300)按照B、R进行排列;或
与所述第一数据线(101)相连的子像素(300)全部为R子像素,与所述第二数据线(102)相连接的子像素(300)全部为G子像素;或
与所述第一数据线(101)相连的子像素(300)按照R、B进行排列,与所述第二数据线(102)相连接的子像素(300)按照G、R进行排列;或
与所述第一数据线(101)相连的子像素(300)按照B、R进行排列,与所述第二数据线(102)相连接的子像素(300)按照R、G进行排列;或
与所述第一数据线(101)相连的子像素(300)全部为G子像素,与所述第二数据线(102)相连接的子像素(300)全部为B子像素;或
与所述第一数据线(101)相连的子像素(300)按照G、R进行排列,与所述第二数据线(102)相连接的子像素(300)按照B、G进行排列;或
与所述第一数据线(101)相连的子像素(300)按照R、G进行排列,与所述第二数据线(102)相连接的子像素(300)按照G、B进行排列;或
与所述第一数据线(101)相连的子像素(300)全部为B子像素,与所述第二数据线(102)相连接的子像素(300)全部为R子像素。根据本发明的另一方面,提供一种显示面板,包括如前所述的像素排列结构。
根据本发明的再一方面,提供一种显示面板的制作方法,包括制作薄膜晶体管阵列基板,其中所述薄膜晶体管阵列基板上设有多条数据线、多条扫描线和多个子像素,每个所述子像素与对应的所述数据线和所述扫描线相连;所述数据线包括第一数据线和第二数据线,与同一条所述第一数据线相连的各个所述子像素构成第一Z驱动列;与同一条所述第二数据线相连的各个所述子像素构成第二Z驱动列,所述第一Z驱动列与所述第二Z驱动列相互交叉;
制作彩色滤光片基板,其中所述彩色滤光片基板上设有黑矩阵和由多种不同颜色的色阻材料形成的色阻阵列,所述色阻阵列按照一定的规律排布,所述彩色滤光片基板与所述薄膜晶体管阵列基板对应组合在一起形成显示面板。
优选地,所述多个子像素由多条所述数据线和多条所述扫描线相互绝缘交叉限定形成,每个所述子像素通过TFT与对应的所述数据线和所述扫描线相连;
多个所述子像素排列成多行与多列,每相邻上下两行所述子像素中,其中一行所述子像素中位于相邻两条所述数据线D2x+1、D2x+2之间的所述子像素与所述数据线D2x+2相连,位于相邻两条所述数据线D2x+2与D2x+3之间的所述子像素与所述数据线D2x+1相连;另一行所述子像素中位于相邻两条所述数据线D2x+1、D2x+2之间的所述子像素与所述数据线D2x+1相连,位于相邻两条所述数据线D2x+2与D2x+3之间的所述子像素与所述数据线D2x+2相连,其中x为零或正整数。
根据本发明实施例的像素排列结构、显示面板及其制作方法,通过改变R/G/B色阻的排列方式以及source连线方式,减小Z型列反转方式下的显示功耗,节约了成本。
根据本发明实施例的像素排列结构、显示面板及其制作方法,改变了source连线方式,与同一条第一数据线相连的各个子像素构成第一Z驱动列,与同一条第二数据线相连的各个子像素构成第二Z驱动列,第一Z驱动列和第二Z驱动列相互交叉,保证了各个子像素均可由Z驱动列驱动,能够适用于更广泛的子像素排列方式。
根据本发明实施例的像素排列结构、显示面板及其制作方法,通过改变R/G/B色阻的排列方式以及source连线方式,采用两个相邻的R子像素、两个相邻的G子像素和两个相邻的B子像素为一个单元的排列方式,在显示纯色画面时,电压切换次数为传统架构下的1/3,从而降低了纯色画面显示时的功耗,以此类推彩色画面的功耗也会降低,有效解决了Z型列反转架构在显示R/G/B纯色画面及彩色画面时功耗大的问题,并且该像素排列结构的每一列排布的子像素是R、G、B色阻的混合排列方式,还能避免显示面板边缘发红、发蓝的现象。
根据本发明实施例的像素排列结构、显示面板及其制作方法,通过改变R/G/B色阻的排列方式以及source连线方式,减小了显示器的功耗,增长用户使用时间,增加了产品的市场竞争力。
附图说明
通过以下参照附图对本发明实施例的描述,本发明的上述以及其他目的、特征和优点将更为清楚,在附图中:
图1示出了根据现有技术的列反转驱动的结构示意图;
图2示出了根据现有技术的Z型列反转驱动的结构示意图;
图3示出了根据本发明实施例的像素排列结构的等效电路图;
图4示出了根据本发明第一实施例的像素排列结构的结构示意图;
图5示出了根据本发明第一实施例的像素排列结构的数据线信号波形图;
图6示出了根据本发明第二实施例的像素排列结构的结构示意图;
图7示出了根据本发明第二实施例的像素排列结构的数据线信号波形图;
图8示出了根据本发明第三实施例的像素排列结构的结构示意图。
具体实施方式
以下将参照附图更详细地描述本发明的各种实施例。在各个附图中,相同的元件采用相同或类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。此外,在图中可能未示出某些公知的部分。
下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。在下文中描述了本发明的许多特定的细节,例如部件的结构、材料、尺寸、处理工艺和技术,以便更清楚地理解本发明。但正如本领域的技术人员能够理解的那样,可以不按照这些特定的细节来实现本发明。
应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
图3示出了根据本发明实施例的像素排列结构的等效电路图。如图3所示,根据本发明实施例的像素排列结构包括多条数据线100(图中仅标示D1-D4)、多条扫描线200(图中仅标示G1-G4)以及由多条数据线100和多条扫描线200相互绝缘交叉限定形成的多个子像素300,每个子像素300通过TFT400与对应的数据线100和扫描线200相连。其中数据线100包括第一数据线101和第二数据线102。
具体地讲,像素排列结构包括多个子像素300,子像素300例如包括R(红色)、G(绿色)、B(蓝色)三种颜色的子像素。可选地,多个子像素300呈阵列分布,多个子像素300例如排列成多行与多列。
每个子像素300与对应的扫描线相连。可选地,子像素300排列成多行与多列。一条扫描线对应一行的子像素300,同一条扫描线连接同一行上的各个子像素300。
每个子像素300与对应的数据线100相连。与同一条第一数据线101相连的各个子像素300构成第一Z驱动列。与同一条第二数据线102相连的各个子像素300构成第二Z驱动列。第一Z驱动列与第二Z驱动列相互交叉。第一数据线101和/或第二数据线102中的至少一种数据线相连的各个子像素(即第一Z驱动列和/或第二Z驱动列中的至少一种驱动列相连的各个子像素)包括R、G、B三种颜色的子像素中的至少两种。可选地,在水平方向上,依次形成有第一Z驱动列、第二Z驱动列、第一Z驱动列、第二Z驱动列……,相邻的第一Z驱动列和第二Z驱动列相互交叉,交织在一起。可选地,子像素300排列成多行与多列。与同一条第一数据线101相连的各个子像素300交替排布在相邻的两列子像素列中。在该相邻的两列子像素中,还设置有一条第二数据线102,与该第二数据线102相连的各个子像素300交替排布在该相邻的两列子像素列中。与第一数据线101相连接的子像素300和与第二数据线102相连接的子像素300相互交叉,交织在一起。需要说明的是,本申请中所述的第一Z驱动列和第二Z驱动列仅是描述像素的连接方式,Z描述的是像素呈Z型连接。第一Z驱动列和第二Z驱动列的驱动方式包括但不限于列反转驱动和Z型列反转驱动。
与同一条数据线100相连的各个子像素300包括R、G、B三种颜色的子像素300中的至少一种。数据线100包括第一数据线101与第二数据线102。与第一数据线101相连的子像素300和与第二数据线102相连的子像素300相互交叉,交织在一起。
该多个子像素300排列成多行与多列,每相邻上下两行子像素300中,其中一行子像素300中位于相邻两条数据线D2x+1、D2x+2之间的子像素300与数据线D2x+2相连,位于相邻两条数据线D2x+2与D2x+3之间的子像素300与数据线D2x+1相连;另一行子像素300中位于相邻两条数据线D2x+1、D2x+2之间的子像素300与数据线D2x+1相连,位于相邻两条数据线D2x+2与D2x+3之间的子像素300与数据线D2x+2相连,其中x为零或正整数。
与同一条数据线D2x+2相连的各个子像素300沿着数据线D2x+2方向交替排布在该数据线D2x+2两侧。与同一条数据线D2x+1相连的各个子像素300沿着数据线D2x+2方向交替排布在该数据线D2x+2两侧。与同一条数据线100相连的各个子像素300具有相同极性(正极性或负极性),因此,本实施例的像素排列结构在驱动时,可以采取列反转的驱动方式来实现点反转的显示效果,不需要进行频繁的极性切换,有利于降低驱动功耗。
需要说明的是,以上实施例仅为本发明的一个可选实施例,本发明并不限于此,本发明实施例的像素排列结构的电路形式可以是其他形式。可选地,能够形成上述第一Z驱动列和第二Z驱动列相互交叉的像素排列结构的电路都可应用于本申请。
本发明通过改变R/G/B色阻排列方式以及source(数据线)连线方式,应用于Z型列反转驱动,在其他画面功耗不变的基础上减小纯色画面R/G/B以及彩色画面的功耗。
图4示出了根据本发明第一实施例的像素排列结构的结构示意图。如图4所示,根据本发明第一实施例的像素排列结构包括多条数据线100、多条扫描线(图中未示出)以及多个子像素300。其中,数据线100包括第一数据线101和第二数据线102;子像素300包括R(红色)子像素301、G(绿色)子像素302和B(蓝色)子像素303。
与同一条数据线100相连的各个子像素300包括R、G、B三种颜色的子像素300,且以每六个子像素300为一个单元沿着数据线100方向重复排列,单元内的六个子像素300包括两个相邻的R子像素301、两个相邻的B子像素303和两个相邻的G子像素302。相邻的两条数据线100相互交叉,交织在一起。
如图所示,与第一数据线101相连的子像素300按照R、B、B、G、G、R的排列方式排列,构成第一Z驱动列。与第二数据线102相连的子像素300按照G、G、R、R、B、B的排列方式排列,构成第二Z驱动列。与第一数据线101相连的子像素300和与第二数据线102相连的子像素300相互交叉,交织在一起。像素排列结构的具体电路结构例如为如图3所示的结构,也可以是形式的电路构成。
具体地,与第一数据线101相连的子像素300按照下列方式中的一种进行排列:R、B、B、G、G、R;B、G、G、R、R、B;G、R、R、B、B、G。与第二数据线102相连的子像素300按照下列方式中的一种进行排列:G、G、R、R、B、B;R、R、B、B、G、G;B、B、G、G、R、R,可选地,与第一数据线(101)相连的子像素(300)按照R、B、B、G、G、R进行排列,与第二数据线(102)相连接的子像素(300)按照G、G、R、R、B、B进行排列;或与第一数据线(101)相连的子像素(300)按照B、G、G、R、R、B进行排列,与第二数据线(102)相连接的子像素(300)按照R、R、B、B、G、G进行排列;或与第一数据线(101)相连的子像素(300)按照G、R、R、B、B、G进行排列,与第二数据线(102)相连接的子像素(300)按照B、B、G、G、R、R进行排列,在上述实施例中,通过改变R/G/B色阻排列方式以及source连线方式,降低了显示功耗。R/G/B色阻排列方式如图4所示,使用Z型列驱动方式,黑白灰画面功耗同列反转驱动方式,具体纯色画面R/G/B功耗P=1/2(CdataNXNY﹡3)V2(fNY﹡2/6)=1/2(CdataNXNY)V2(fNY),(公式中N为分辨率,Cdata为一个子像素电容,f为一帧画面的频率,U/V为数据线电压变化,若选U为二倍液晶电压时,则V即为液晶电压),对比现有架构色阻排列方式下纯色画面功耗P=1/2(CdataNXNY﹡2)V2(fNY)。在本发明第一实施例的像素排列结构中,第一Z驱动列和第二Z驱动列均采用Z型列反转驱动。因此,功耗P可以采用上述公式求得。
可知,本发明提供的像素排列方式的纯色画面R/G/B的功耗是现有设计的一半。此外,上述实施例的排列方式可避免显示面板边缘发红或发蓝。
由于与同一条数据线100相连的各个子像素300包括R、G、B三种颜色的子像素,且每六个子像素300为一个单元,其单元内的六个子像素300包括两个相邻的R子像素301、两个相邻的B子像素303和两个相邻的G子像素302,沿着数据线100方向重复排列,在显示纯色画面时,如图5所示,一帧时间内数据线100上的电压切换次数为NY/3(其中NY为扫描线条数),与传统架构的电压切换次数为NY相比减小了,纯色画面的功耗也随之减小,以此类推彩色画面的功耗也会减小。例如显示红色画面时,在扫描线中,与每根数据线100相连的R子像素301占一个单元的1/3,且为同极性的两个相邻的R子像素301,打开R子像素301,其余G子像素302和B子像素303关闭,每根数据线100的电压切换次数为总扫描线条数的1/3,从而在显示纯色画面时更节省功耗。
图6示出了根据本发明第二实施例的像素排列结构的结构示意图。如图6所示,根据本发明第二实施例的像素排列结构包括多条数据线100、多条扫描线(图中未示出)以及多个子像素300。其中,数据线100包括第一数据线101和第二数据线102;子像素300包括R(红色)子像素301、G(绿色)子像素302和B(蓝色)子像素303。
与同一条数据线100相连的各个子像素300包括R、G、B三种颜色的子像素300中的至少一种。相邻的第一数据线101和第二数据线102相互交叉。
如图所示,与第一数据线101相连的子像素300按照R、G的排列方式排列,构成第一Z驱动列。与第二数据线102相连接的子像素300均为B子像素303,构成第二Z驱动列。与第一数据线101相连的子像素300和与第二数据线102相连的子像素300相互交叉,交织在一起。像素排列结构的具体电路结构例如为如图3所示的结构,也可以是形式的电路构成。
具体地,与第一数据线101相连的子像素300按照下列方式中的一种进行排列:R、G;G、B;B、R。与第二数据线102相连的子像素300全部为R子像素301或G子像素302或B子像素303,可选地,与第一数据线(101)相连的子像素(300)按照R、G进行排列,与第二数据线(102)相连接的子像素(300)全部为B子像素;或与第一数据线(101)相连的子像素(300)按照G、B进行排列,与第二数据线(102)相连接的子像素(300)全部为R子像素;或与第一数据线(101)相连的子像素(300)按照B、R进行排列,与第二数据线(102)相连接的子像素(300)全部为G子像素。
在上述实施例中,通过改变R/G/B色阻排列方式以及source连线方式,降低了显示功耗。R/G/B色阻排列方式如图6所示,使用Z型列驱动方式,黑白灰画面功耗同列反转驱动方式,具体纯色画面R/G/B功耗P=1/4(CdateNXNY)U2f+1/4(CdateNXNY)V2fNY=1/2(CdateNXNY)V2f﹡(NY+2),(公式中N为分辨率,Cdata为一个子像素电容,f为一帧画面的频率,U/V为数据线电压变化,若选U为二倍液晶电压时,则V即为液晶电压),对比现有架构色阻排列方式下纯色画面功耗P=1/2(CdataNXNY﹡2)V2(fNY)。可知,本发明提供的像素排列方式的纯色画面R/G/B的功耗是现有设计的(2+NY)/2NY。在本发明第二实施例的像素排列结构中,第一Z驱动列采用Z型列反转驱动,第二Z驱动列采用列反转驱动。因此,功耗P可以采用上述公式求得。
根据本发明第二实施例的像素排列结构改变了R、G、B色阻的排列,分析可知纯色画面R、G、B,一帧时间内1/6source波形类似于列反转驱动架构波形,1/2source波形是黑画面,1/3source波形类似于Z型列反转方式,以此类推彩色画面的功耗也会减少,source波形如图7所示。
图8示出了根据本发明第三实施例的像素排列结构的结构示意图。如图8所示,根据本发明第三实施例的像素排列结构包括多条数据线100、多条扫描线(图中未示出)以及多个子像素300。其中,数据线100包括第一数据线101和第二数据线102;子像素300包括R(红色)子像素301、G(绿色)子像素302和B(蓝色)子像素303。
与同一条数据线100相连的各个子像素300包括R、G、B三种颜色的子像素300中的至少一种。相邻的第一数据线101和第二数据线102相互交叉。
如图所示,与第一数据线101相连的子像素300按照B、G的排列方式排列,构成第一Z驱动列。与第二数据线102相连的子像素300按照R、B的排列方式排列,构成第二Z驱动列。与第一数据线101相连的子像素300和与第二数据线102相连的子像素300相互交叉,交织在一起。像素排列结构的具体电路结构例如为如图3所示的结构,也可以是形式的电路构成。
具体地,与第一数据线101相连的子像素300按照下列方式中的一种进行排列:B、G;G、B;R、R;R、B;B、R;G、G;G、R;R、G;B、B。与第二数据线102相连的子像素300按照下列方式中的一种进行排列:R、B;B、R;G、G;G、R;R、G;B、B;B、G;G、B;R、R。如图8所示的像素排列结构,第一列为B子像素303;第二列和第三列为R子像素301和G子像素302交替设置,且第二列和第三列相邻的子像素颜色不同。R、G、B三种颜色的子像素可以整体进行替换。例如第一列为R子像素301;第二列和第三列为G子像素302和B子像素303交替设置,且第二列和第三列相邻的子像素颜色不同。例如第一列为G子像素302;第二列和第三列为R子像素301和B子像素303交替设置,且第二列和第三列相邻的子像素颜色不同可选的,与第一数据线(101)相连的子像素(300)按照B、G进行排列,与第二数据线(102)相连接的子像素(300)按照R、B进行排列;或与第一数据线(101)相连的子像素(300)按照G、B进行排列,与第二数据线(102)相连接的子像素(300)按照B、R进行排列;或与第一数据线(101)相连的子像素(300)全部为R子像素,与第二数据线(102)相连接的子像素(300)全部为G子像素;或与第一数据线(101)相连的子像素(300)按照R、B进行排列,与第二数据线(102)相连接的子像素(300)按照G、R进行排列;或与第一数据线(101)相连的子像素(300)按照B、R进行排列,与第二数据线(102)相连接的子像素(300)按照R、G进行排列;或与第一数据线(101)相连的子像素(300)全部为G子像素,与第二数据线(102)相连接的子像素(300)全部为B子像素;或与第一数据线(101)相连的子像素(300)按照G、R进行排列,与第二数据线(102)相连接的子像素(300)按照B、G进行排列;或与第一数据线(101)相连的子像素(300)按照R、G进行排列,与第二数据线(102)相连接的子像素(300)按照G、B进行排列;或与第一数据线(101)相连的子像素(300)全部为B子像素,与第二数据线(102)相连接的子像素(300)全部为R子像素。
在上述实施例中,通过改变R/G/B色阻排列方式以及source连线方式,降低了显示功耗。R/G/B色阻排列方式如图8所示,使用Z型列驱动方式,黑白灰画面功耗同列反转驱动方式,具体纯色画面R/G功耗P=1/4(CdateNXNY)U2f+1/4(CdateNXNY﹡2)V2fNY=1/2(CdateNXNY)V2f﹡(NY+2),(公式中N为分辨率,Cdata为一个子像素电容,f为一帧画面的频率,U/V为数据线电压变化,若选U为二倍液晶电压时,则V即为液晶电压),对比现有架构色阻排列方式下纯色画面功耗P=1/2(CdataNXNY﹡2)V2(fNY)。可知,本发明提供的像素排列方式的纯色画面下功耗是现有设计的(2+NY)/2NY。在本发明第三实施例的像素排列结构中,一半的R子像素301采用列反转驱动,另一半的R子像素301采用Z型列反转驱动。一半的G子像素302采用列反转驱动,另一半G子像素302采用Z型列反转驱动。因此,功耗P可以采用上述公式求得。
根据本发明第三实施例的像素排列结构改变了R、G、B色阻的排列,分析可知纯色画面R/G,一帧时间内1/6source波形类似于列反转驱动架构波形,1/2source波形是黑画面,1/3source波形类似于Z型列反转方式,以此类推彩色画面的功耗也会减少,纯色画面B功耗不变。
根据本发明的另一方面,提供一种显示面板。根据本发明实施例的显示面板包括上述的像素排列结构。
根据本发明的再一方面,提供一种显示面板的制作方法,包括:
制作薄膜晶体管阵列基板,其中薄膜晶体管阵列基板上设有多条数据线100、多条扫描线200和多个子像素300,每个子像素300通过TFT400与对应的数据线100和扫描线200相连;数据线100包括第一数据线101和第二数据线102,与同一条第一数据线101相连的各个子像素300构成第一Z驱动列;与同一条第二数据线102相连的各个子像素300构成第二Z驱动列,其中,第一Z驱动列与第二Z驱动列相互交叉。
制作彩色滤光片基板,其中彩色滤光片基板上设有黑矩阵和由多种不同颜色的色阻材料形成的色阻阵列,色阻阵列按照一定的规律排布,彩色滤光片基板与薄膜晶体管阵列基板对应组合在一起形成显示面板。
在本发明的可选实施例中,与同一条数据线100相连的各个子像素300包括R、G、B三种颜色的子像素中的至少一种。
在本发明的可选实施例中,该多个子像素300排列成多行与多列,每相邻上下两行子像素300中,其中一行子像素300中位于相邻两条数据线D2x+1、D2x+2之间的子像素300与数据线D2x+2相连,位于相邻两条数据线D2x+2与D2x+3之间的子像素300与数据线D2x+1相连;另一行子像素300中位于相邻两条数据线D2x+1、D2x+2之间的子像素300与数据线D2x+1相连,位于相邻两条数据线D2x+2与D2x+3之间的子像素300与数据线D2x+2相连,其中x为零或正整数。
应当说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
依照本发明的实施例如上文所述,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。本发明仅受权利要求书及其全部范围和等效物的限制。

Claims (7)

1.一种像素排列结构,其特征在于,包括:
多条数据线(100);
多条扫描线(200);以及
多个子像素(300),每个所述子像素(300)与对应的所述数据线(100)和所述扫描线(200)相连,
其中,所述数据线(100)包括第一数据线(101)和第二数据线(102);
与同一条所述第一数据线(101)相连的各个子像素(300)构成第一Z驱动列;与同一条所述第二数据线(102)相连的各个子像素(300)构成第二Z驱动列;所述第一Z驱动列和/或所述第二Z驱动列中的至少一种驱动列相连的各个子像素(300)包括R、G、B三种颜色的子像素中的至少两种;
所述第一Z驱动列和所述第二Z驱动列相互交叉;
所述多个子像素(300)由多条所述数据线(100)和多条所述扫描线(200)相互绝缘交叉限定形成,每个所述子像素(300)通过TFT(400)与对应的所述数据线(100)和所述扫描线(200)相连;
多个所述子像素(300)排列成多行与多列,每相邻上下两行所述子像素(300)中,其中一行所述子像素(300)中位于相邻两条所述数据线D2x+1、D2x+2之间的所述子像素(300)与所述数据线D2x+2相连,位于相邻两条所述数据线D2x+2与D2x+3之间的所述子像素(300)与所述数据线D2x+1相连;另一行所述子像素(300)中位于相邻两条所述数据线D2x+1、D2x+2之间的所述子像素(300)与所述数据线D2x+1相连,位于相邻两条所述数据线D2x+2与D2x+3之间的所述子像素(300)与所述数据线D2x+2相连,其中x为零或正整数。
2.根据权利要求1所述的像素排列结构,其特征在于,每一行中的各个所述子像素(300)连接到同一条所述扫描线(200)上。
3.根据权利要求1所述的像素排列结构,其特征在于,所述第一Z驱动列采用Z型列反转驱动;
所述第二Z驱动列采用Z型列反转驱动;
所述第一Z驱动列采用Z型列反转驱动;
所述第二Z驱动列采用列反转驱动。
4.根据权利要求1所述的像素排列结构,其特征在于,所述第一Z驱动列采用Z型列反转驱动或列反转驱动;
所述第二Z驱动列采用Z型列反转驱动或列反转驱动。
5.根据权利要求1所述的像素排列结构,其特征在于,与所述第一数据线(101)相连的子像素(300)按照R、B、B、G、G、R进行排列,与所述第二数据线(102)相连接的子像素(300)按照G、G、R、R、B、B进行排列;或
与所述第一数据线(101)相连的子像素(300)按照B、G、G、R、R、B进行排列,与所述第二数据线(102)相连接的子像素(300)按照R、R、B、B、G、G进行排列;或
与所述第一数据线(101)相连的子像素(300)按照G、R、R、B、B、G进行排列,与所述第二数据线(102)相连接的子像素(300)按照B、B、G、G、R、R进行排列;或
与所述第一数据线(101)相连的子像素(300)按照R、G进行排列,与所述第二数据线(102)相连接的子像素(300)全部为B子像素;或
与所述第一数据线(101)相连的子像素(300)按照G、B进行排列,与所述第二数据线(102)相连接的子像素(300)全部为R子像素;或
与所述第一数据线(101)相连的子像素(300)按照B、R进行排列,与所述第二数据线(102)相连接的子像素(300)全部为G子像素;或
与所述第一数据线(101)相连的子像素(300)按照B、G进行排列,与所述第二数据线(102)相连接的子像素(300)按照R、B进行排列;或
与所述第一数据线(101)相连的子像素(300)按照G、B进行排列,与所述第二数据线(102)相连接的子像素(300)按照B、R进行排列;或
与所述第一数据线(101)相连的子像素(300)全部为R子像素,与所述第二数据线(102)相连接的子像素(300)全部为G子像素;或
与所述第一数据线(101)相连的子像素(300)按照R、B进行排列,与所述第二数据线(102)相连接的子像素(300)按照G、R进行排列;或
与所述第一数据线(101)相连的子像素(300)按照B、R进行排列,与所述第二数据线(102)相连接的子像素(300)按照R、G进行排列;或
与所述第一数据线(101)相连的子像素(300)全部为G子像素,与所述第二数据线(102)相连接的子像素(300)全部为B子像素;或
与所述第一数据线(101)相连的子像素(300)按照G、R进行排列,与所述第二数据线(102)相连接的子像素(300)按照B、G进行排列;或
与所述第一数据线(101)相连的子像素(300)按照R、G进行排列,与所述第二数据线(102)相连接的子像素(300)按照G、B进行排列;或
与所述第一数据线(101)相连的子像素(300)全部为B子像素,与所述第二数据线(102)相连接的子像素(300)全部为R子像素。
6.一种显示面板,其特征在于,包括:
如权利要求1-5中任一项所述的像素排列结构。
7.一种显示面板的制作方法,其特征在于,包括:
制作薄膜晶体管阵列基板,其中所述薄膜晶体管阵列基板上设有多条数据线(100)、多条扫描线(200)和多个子像素(300),每个所述子像素(300)与对应的所述数据线(100)和所述扫描线(200)相连;所述数据线(100)包括第一数据线(101)和第二数据线(102),与同一条所述第一数据线(101)相连的各个所述子像素(300)构成第一Z驱动列;与同一条所述第二数据线(102)相连的各个所述子像素(300)构成第二Z驱动列,所述第一Z驱动列与所述第二Z驱动列相互交叉;
制作彩色滤光片基板,其中所述彩色滤光片基板上设有黑矩阵和由多种不同颜色的色阻材料形成的色阻阵列,所述色阻阵列按照一定的规律排布,所述彩色滤光片基板与所述薄膜晶体管阵列基板对应组合在一起形成显示面板;
所述多个子像素(300)由多条所述数据线(100)和多条所述扫描线(200)相互绝缘交叉限定形成,每个所述子像素(300)通过TFT(400)与对应的所述数据线(100)和所述扫描线(200)相连;
多个所述子像素(300)排列成多行与多列,每相邻上下两行所述子像素(300)中,其中一行所述子像素(300)中位于相邻两条所述数据线D2x+1、D2x+2之间的所述子像素(300)与所述数据线D2x+2相连,位于相邻两条所述数据线D2x+2与D2x+3之间的所述子像素(300)与所述数据线D2x+1相连;另一行所述子像素(300)中位于相邻两条所述数据线D2x+1、D2x+2之间的所述子像素(300)与所述数据线D2x+1相连,位于相邻两条所述数据线D2x+2与D2x+3之间的所述子像素(300)与所述数据线D2x+2相连,其中x为零或正整数。
CN202011083339.4A 2020-10-12 2020-10-12 像素排列结构、显示面板及其制作方法 Active CN112230484B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011083339.4A CN112230484B (zh) 2020-10-12 2020-10-12 像素排列结构、显示面板及其制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011083339.4A CN112230484B (zh) 2020-10-12 2020-10-12 像素排列结构、显示面板及其制作方法

Publications (2)

Publication Number Publication Date
CN112230484A CN112230484A (zh) 2021-01-15
CN112230484B true CN112230484B (zh) 2022-08-23

Family

ID=74112080

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011083339.4A Active CN112230484B (zh) 2020-10-12 2020-10-12 像素排列结构、显示面板及其制作方法

Country Status (1)

Country Link
CN (1) CN112230484B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113703236B (zh) * 2021-08-18 2023-05-02 Tcl华星光电技术有限公司 显示面板及其阵列基板
JP7431793B2 (ja) 2021-12-14 2024-02-15 シャープディスプレイテクノロジー株式会社 アクティブマトリクス基板、および表示パネル
CN114944110A (zh) * 2022-05-25 2022-08-26 Tcl华星光电技术有限公司 显示面板及显示终端

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130121388A (ko) * 2012-04-27 2013-11-06 엘지디스플레이 주식회사 액정표시장치
CN105096899A (zh) * 2015-09-22 2015-11-25 深圳市华星光电技术有限公司 阵列基板、液晶显示面板及液晶显示装置
CN105446034A (zh) * 2015-12-04 2016-03-30 昆山龙腾光电有限公司 双扫描线像素阵列结构、显示面板、显示装置及驱动方法
CN105629611A (zh) * 2016-03-11 2016-06-01 京东方科技集团股份有限公司 一种阵列基板、显示装置及其驱动方法
KR20200050871A (ko) * 2018-11-02 2020-05-12 엘지디스플레이 주식회사 액정 표시 장치 및 그 구동 방식

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130121388A (ko) * 2012-04-27 2013-11-06 엘지디스플레이 주식회사 액정표시장치
CN105096899A (zh) * 2015-09-22 2015-11-25 深圳市华星光电技术有限公司 阵列基板、液晶显示面板及液晶显示装置
CN105446034A (zh) * 2015-12-04 2016-03-30 昆山龙腾光电有限公司 双扫描线像素阵列结构、显示面板、显示装置及驱动方法
CN105629611A (zh) * 2016-03-11 2016-06-01 京东方科技集团股份有限公司 一种阵列基板、显示装置及其驱动方法
KR20200050871A (ko) * 2018-11-02 2020-05-12 엘지디스플레이 주식회사 액정 표시 장치 및 그 구동 방식

Also Published As

Publication number Publication date
CN112230484A (zh) 2021-01-15

Similar Documents

Publication Publication Date Title
CN112230484B (zh) 像素排列结构、显示面板及其制作方法
CN108182919B (zh) 显示装置
US9536906B2 (en) Pixel structure, liquid crystal display array substrate and liquid crystal display panel
CN100527208C (zh) 液晶显示器及其驱动方法
JP4578915B2 (ja) アクティブマトリクス型液晶表示装置およびそれに用いる液晶表示パネル
TWI270031B (en) Thin-film-transistor liquid crystal display and driving method thereof
CN108257563B (zh) 显示装置
CN109872702B (zh) 液晶显示面板的显示驱动方法和液晶显示面板
CN109709735A (zh) 像素排列结构、显示面板及其制作方法
CN108269542B (zh) 显示装置
US20100001942A1 (en) Liquid crystal display device
CN101216650A (zh) 液晶显示装置阵列基板及驱动方法
JP2011065161A (ja) アレイ基板及びその駆動方法
US20130113770A1 (en) Display device and driving method thereof
CN105467704A (zh) 一种显示面板、显示装置和驱动方法
CN106710538A (zh) 阵列基板及其像素驱动方法、显示面板、显示装置
CN107145018B (zh) 像素排列单元、像素排列结构和显示面板
CN100516999C (zh) 液晶显示装置
US8982024B2 (en) Liquid crystal display device
CN101149551A (zh) 液晶显示面板
WO2020181880A1 (zh) 像素结构及其驱动方法、显示装置
CN113703236B (zh) 显示面板及其阵列基板
CN216956610U (zh) 阵列基板、显示面板和显示装置
CN109613778A (zh) 一种显示面板及显示装置
WO2018221481A1 (ja) 液晶表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant