CN112187259B - 宽带捷变频率源 - Google Patents

宽带捷变频率源 Download PDF

Info

Publication number
CN112187259B
CN112187259B CN202010954226.0A CN202010954226A CN112187259B CN 112187259 B CN112187259 B CN 112187259B CN 202010954226 A CN202010954226 A CN 202010954226A CN 112187259 B CN112187259 B CN 112187259B
Authority
CN
China
Prior art keywords
frequency
output end
microwave switch
input end
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010954226.0A
Other languages
English (en)
Other versions
CN112187259A (zh
Inventor
朱大成
孙高勇
马将
张加程
郭文胜
张学仁
张启光
王增双
高晓强
吕东云
耿栋
张锦旗
吴佳佳
贺晓伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 13 Research Institute
Original Assignee
CETC 13 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 13 Research Institute filed Critical CETC 13 Research Institute
Priority to CN202010954226.0A priority Critical patent/CN112187259B/zh
Publication of CN112187259A publication Critical patent/CN112187259A/zh
Application granted granted Critical
Publication of CN112187259B publication Critical patent/CN112187259B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明适用于频率源模块技术领域,提供了一种宽带捷变频率源。该宽带捷变频率源包括:本振模块、包括多个单路输出乒乓环单元、第一锁相环电路和第一微波开关的中频模块和一次变频模块;本振模块的输入端输入本振信号,本振模块的第一输出端、每个单路输出乒乓环单元的输出端以及第一锁相环电路的输出端分别与第一微波开关中的对应输入端连接;本振模块的第二输出端和第一微波开关的输出端分别与一次变频模块的第一输入端和第二输入端连接;一次变频模块的输出端输出捷变频率源信号。本发明通过本振模块、中频模块和一次变频模块设计输出捷变频率源信号,可以获得结构简单、电路布局简洁、使用方便、体积小且可靠性高的宽带捷变频率源。

Description

宽带捷变频率源
技术领域
本发明属于频率源模块技术领域,尤其涉及一种宽带捷变频率源。
背景技术
捷变频率源,也简称快跳源,广泛用于微波通信、电子对抗、雷达探测等领域,被称为电子系统的心脏。跳频时间是捷变频率源的一个重要指标,一般跳频时间要达到100ns以内,捷变频率源的带宽根据具体要求有所不同,而宽带捷变频率源,也就是输出频率达倍频程的捷变频率源更是研究的热点。
传统捷变频率源大都是基于梳谱倍频构成的,而从梳谱或是梳谱倍频得到所需的频率需要大量的滤波器、倍频器等元器件,结构复杂,产品体积较大,调试难度大,滤波器成本较高,使其应用受到一定的限制。
发明内容
有鉴于此,本发明实施例提供了一种宽带捷变频率源,以解决传统捷变频率源结构复杂、产品体积大、调试难度大且应用受限的问题。
本发明实施例第一方面提供了一种宽带捷变频率源,包括:本振模块、中频模块和一次变频模块;所述中频模块包括多个单路输出乒乓环单元、第一锁相环电路和第一微波开关;所述多个单路输出乒乓环单元输出不同的中频本振信号,所述第一微波开关为多个输入端和一个输出端;
所述本振模块的输入端输入本振信号,所述本振模块的第一输出端与所述第一微波开关中的对应输入端连接,所述本振模块的第二输出端与所述一次变频模块的第一输入端连接;
每个所述单路输出乒乓环单元的输入端输入中频信号,每个所述单路输出乒乓环单元的输出端分别与所述第一微波开关中的对应输入端连接;所述第一锁相环电路的输入端输入第一中频信号,所述第一锁相环电路的输出端与所述第一微波开关中的对应输入端连接;所述第一微波开关的输出端与所述一次变频模块的第二输入端连接;
所述一次变频模块的输出端输出捷变频率源信号。
可选的,所述本振模块包括:多个双路输出乒乓环单元、N分频器、第二微波开关和第三微波开关;所述第二微波开关和所述第三微波开关均为多个输入端和一个输出端;
每个所述双路输出乒乓环单元的输入端输入所述本振信号,每个所述双路输出乒乓环单元的第一输出端分别与所述第二微波开关中的对应输入端连接,每个所述双路输出乒乓环单元的第二输出端分别与所述第三微波开关中的对应输入端连接;
所述第二微波开关的输出端与所述N分频器的输入端连接,所述N分频器的输出端与所述第一微波开关中的对应输入端连接;
所述第三微波开关的输出端与所述一次变频模块的第一输入端连接。
可选的,每个所述双路输出乒乓环单元,包括:第二锁相环电路、第一功分器、第三锁相环电路、第二功分器、第四微波开关和第五微波开关;所述第四微波开关和所述第五微波开关均为两个输入端和一个输出端;
所述第二锁相环电路的输入端输入所述本振信号,所述第二锁相环电路的输出端与所述第一功分器的输入端连接;
所述第一功分器的第一输出端与所述第四微波开关的第一输入端连接,所述第一功分器的第二输出端与所述第五微波开关的第一输入端连接;
所述第三锁相环电路的输入端输入所述本振信号,所述第三锁相环电路的输出端与所述第二功分器的输入端连接;
所述第二功分器的第一输出端与所述第四微波开关的第二输入端连接,所述第二功分器的第二输出端与所述第五微波开关的第二输入端连接;
所述第四微波开关的输出端与所述第二微波开关中的对应输入端连接;
所述第五微波开关的输出端与所述第三微波开关中的对应输入端连接。
可选的,每个所述单路输出乒乓环单元,包括:第三功分器、第四锁相环电路、第五锁相环电路和第六微波开关;所述第六微波开关为两个输入端和一个输出端;
所述第三功分器的输入端输入所述中频信号,所述第三功分器的第一输出端与所述第四锁相环电路的输入端连接,所述第三功分器的第二输出端与所述第五锁相环电路的输入端连接;
所述第四锁相环电路的输出端和所述第五锁相环电路的输出端分别与所述第六微波开关中的对应输入端连接,所述第六微波开关的输出端与所述第一微波开关中的对应输入端连接。
可选的,所述一次变频模块,包括:第一混频器和第一带通滤波器;
所述第一混频器的第一输入端与所述本振模块的第二输出端连接,所述第一混频器的第二输入端与所述第一微波开关的输出端连接,所述第一混频器的输出端与所述第一带通滤波器的输入端连接;
所述第一带通滤波器的输出端输出捷变频率源信号。
可选的,所述宽带捷变频率源,还包括:二次变频模块;
所述二次变频模块的第一输入端输入变频信号,所述二次变频模块的第二输入端与所述一次变频模块的输出端连接,所述二次变频模块的输出端输出捷变频率源信号。
可选的,所述宽带捷变频率源,还包括:混频滤波模块;
所述混频滤波模块的第一输入端与所述一次变频模块的输出端连接,所述混频滤波模块的输出端输出捷变频率信号源;或者:
所述混频滤波模块的第一输入端与所述一次变频模块的输出端连接,所述混频滤波模块的第二输入端与所述二次变频模块的输出端连接,所述混频滤波模块的输出端输出捷变频率信号源。
可选的,所述二次变频模块,包括:单路输出乒乓环单元和混频单元;
所述单路输出乒乓环单元的输入端输入所述变频信号,所述单路输出乒乓环单元的输出端与所述混频单元的第一输入端连接;
所述混频单元的第二输入端与所述一次变频模块的输出端连接,所述混频单元的输出端输出捷变频率信号源。
可选的,所述混频滤波模块,包括:第七微波开关和第二带通滤波器;
所述第七微波开关的第一输入端与所述一次变频模块的输出端连接,所述第七微波开关的输出端与所述第二带通滤波器的输入端连接,所述第二带通滤波器的输出端输出捷变频率信号源;或者:
所述第七微波开关的第一输入端与所述一次变频模块的输出端连接,所述第七微波开关的第二输入端与所述二次变频模块的输出端连接,所述第七微波开关的输出端与所述第二带通滤波器的输入端连接;
所述第二带通滤波器的输出端输出捷变频率源信号。
可选的,所述混频滤波模块,还包括:倍频器;
所述倍频器的输入端与所述第七微波开关的输出端连接,所述倍频器的输出端与所述第二带通滤波器的输入端连接。
本发明实施例与现有技术相比存在的有益效果是:通过在本振模块的输入端输入本振信号,本振模块的第一输出端与中频模块中的第一微波开关中的对应输入端连接,本振模块的第二输出端与一次变频模块的第一输入端连接;每个单路输出乒乓环单元的输入端输入中频信号,每个单路输出乒乓环单元的输出端分别与第一微波开关中的对应输入端连接;第一锁相环电路的输入端输入第一中频信号,第一锁相环电路的输出端与第一微波开关中的对应输入端连接;第一微波开关的输出端与一次变频模块的第二输入端连接,通过一次变频模块的输出端输出捷变频率源信号。可以基于多个单路输出乒乓环单元结合本振模块设计宽带捷变频率源所需的中频本振,减少设计宽带捷变频率源时需要的带通滤波器的数量,简化宽带捷变频率源的设计,基于多个输入端和一个输出端的第一微波开关,可以在满足跳频时间的前提下获得结构简单、电路布局简洁、使用方便、体积小且可靠性高的宽带捷变频率源。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的宽带捷变频率源的模块结构示意图;
图2是本发明实施例提供的宽带捷变频率源的电路结构示意图;
图3是本发明实施例提供的双路输出乒乓环单元的电路结构示意图;
图4是本发明实施例提供的单路输出乒乓环单元的电路结构示意图;
图5是本发明另一实施例提供的宽带捷变频率源的模块结构示意图;
图6是本发明又一实施例提供的宽带捷变频率源的模块结构示意图;
图7是本发明另一实施例提供的宽带捷变频率源的电路结构示意图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本发明实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本发明。在其它情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本发明的描述。
为了说明本发明所述的技术方案,下面通过具体实施例来进行说明。
结合图1和图2,现对本发明提供的宽带捷变频率源进行说明,所述宽度捷变频率源10,包括:本振模块100、中频模块200和一次变频模块300;中频模块200包括多个单路输出乒乓环单元201、第一锁相环电路202和第一微波开关203;其中,多个单路输出乒乓环单元201输出不同的中频本振信号,第一微波开关203为多个输入端和一个输出端。
其中,本振模块100的输入端输入本振信号,本振模块100的第一输出端与中频模块200中的第一微波开关203中的对应输入端连接,本振模块100的第二输出端与一次变频模块300的第一输入端连接;每个单路输出乒乓环单元201的输入端输入中频信号,每个单路输出乒乓环单元201的输出端分别与第一微波开关203中的对应输入端连接;第一锁相环电路202的输入端输入第一中频信号,第一锁相环电路202的输出端与第一微波开关203中的对应输入端连接;第一微波开关203的输出端与一次变频模块300的第二输入端连接;一次变频模块300的输出端输出捷变频率源信号。
可选的,参见图2,本振模块100可以包括:多个双路输出乒乓环单元101、N分频器102、第二微波开关103和第三微波开关104。其中,第二微波开关103和第三微波开关104均为多个输入端和一个输出端。
其中,每个双路输出乒乓环单元101的输入端输入本振信号,每个双路输出乒乓环单元101的第一输出端分别与第二微波开关103中的对应输入端连接,每个双路输出乒乓环单元101的第二输出端分别与第三微波开关104中的对应输入端连接。第二微波开关103的输出端与N分频器102的输入端连接,N分频器102的输出端与中频模块200中的第一微波开关203中的对应输入端连接;第三微波开关104的输出端与一次变频模块300的第一输入端连接。
本发明实施例中,通过双路输出乒乓环单元101及后续级联的N分频器102,有利于减少本振频率源的数量,进而缩小宽带捷变频率源的体积,降低宽带捷变频率源的电路复杂度。
可选的,参见图3,每个双路输出乒乓环单元101可以包括:第二锁相环电路1011、第一功分器1012、第三锁相环电路1013、第二功分器1014、第四微波开关1015和第五微波开关1016;其中,第四微波开关1015和第五微波开关1016均为两个输入端和一个输出端。
其中,第二锁相环电路1011的输入端输入本振信号,第二锁相环电路1011的输出端与第一功分器1012的输入端连接;第一功分器1012的第一输出端与第四微波开关1015的第一输入端连接,第一功分器1012的第二输出端与第五微波开关1016的第一输入端连接。第三锁相环电路1013的输入端输入本振信号,第三锁相环电路1013的输出端与第二功分器1014的输入端连接;第二功分器1014的第一输出端与第四微波开关1015的第二输入端连接,第二功分器1014的第二输出端与第五微波开关1016的第二输入端连接。第四微波开关1015的输出端与第二微波开关103中的对应输入端连接;第五微波开关1016的输出端与第三微波开关104中的对应输入端连接。
其中,本振信号可以为同一晶振产生的第一本振信号和第二本振信号,根据需要设计的宽带捷变频率源的带宽,第一本振信号和第二本振信号可以为频率相同或频率不同的信号。第一本振信号经第二锁相环电路1011和第一功分器1012后得到一个固定频率的信号RF1,经由第四微波开关1015和第五微波开关1016输出。第二本振信号经第三锁相环电路1013和第二功分器1014后得到另一个固定频率的信号RF2,经由第四微波开关1015和第五微波开关1016输出。第一本振信号和第二本振信号通过两个独立的锁相环电路和各自的功分器后,再分布通过微波开关合成,可以输出两路乒乓环信号,且两路信号之间互不影响。由于微波开关的切换时间一般小于100ns,因此,基于第四微波开关1015和第五微波开关1016设计的双路输出乒乓环单元101的跳频时间可以控制在100ns以内。
可选的,参见图4,每个单路输出乒乓环单元201可以包括:第三功分器2011、第四锁相环电路2012、第五锁相环电路2013和第六微波开关2014;其中,第六微波开关2014为两个输入端和一个输出端。
其中,第三功分器2011的输入端输入中频信号,第三功分器2011的第一输出端与第四锁相环电路2012的输入端连接,第三功分器2011的第二输出端与第五锁相环电路2013的输入端连接;第四锁相环电路2012的输出端和第五锁相环电路2013的输出端分别与第六微波开关2014中的对应输入端连接,第六微波开关2014的输出端与中频模块200中的第一微波开关203中的对应输入端连接。
其中,中频信号可以为同一晶振产生的多个频率相同或频率不同的信号,多个频率相同或频率不同的中频信号经过多个单路输出乒乓环单元中的功分器和两个独立的锁相环后,通过微波开关切换组成单路乒乓环输出,同样地,由于微波开关的切换时间一般小于100ns,因此,基于第六微波开关2014设计的单路输出乒乓环单元201的跳频时间可以控制在100ns以内。
示例性的,本振模块100可以包括:3个双路输出乒乓环单元101、4分频器102、第二微波开关103和第三微波开关104。其中,3个双路输出乒乓环单元101分别为12/12.8GHz双路输出乒乓环单元、13.6/14.4GHz双路输出乒乓环单元和15.2/16GHz双路输出乒乓环单元。通过第二微波开关103级联4分频器102后,输出3~4.0GHz,步进0.2GHz的信号到中频模块200中的第一微波开关203中的对应输入端;通过第三微波开关104后,输出12~16GHz,步进0.8GHz的信号到一次变频模块300的第一输入端。
示例性的,中频模块200可以包括:2个单路输出乒乓环单元201、第一锁相环电路202和第一微波开关203;其中,2个单路输出乒乓环单元201分别为3.1/3.3GHz单路输出乒乓环单元和3.5/3.7GHz单路输出乒乓环单元,结合3.9GHz第一锁相环电路202,以及本振模块100输出的3~4.0GHz,步进0.2GHz的信号,通过第一微波开关203组合后输出3~4.0GHz,步进0.1GHz的信号到一次变频模块300的第二输入端。
具体的,本振模块100包括的双路输出乒乓环单元101的个数和中频模块200包括的单路输出乒乓环单元201的个数可以根据需要设计的宽带捷变频率源而定,本发明实施例对此不作限制。
其中,基于第二微波开关103和第三微波开关104,通过3个双路输出乒乓环单元101得到的两路输出信号的跳频时间均在100ns以内,且不需要多个本振频率源,简化了宽带捷变频率源的设计难度。
本发明实施例基于第一微波开关203,通过2个单路输出乒乓环单元201得到的输出信号的跳频时间均在100ns以内,通过双路输出乒乓环单元101再分频后的3~4.0GHz,步进0.2GHz的信号的跳频时间也在100ns以内。基于多个单路输出乒乓环单元201和多个双路输出乒乓环单元101,以及多个双路输出乒乓环单元101进行分频得到宽带捷变频率源需要的中频和高频本振,再通过一次变频模块300进行混频,由于混频前的中频和高频本振均没有通过梳谱或梳谱倍频,不需要大量的带通滤波器,杂散容易控制,在简化宽带捷变频率源设计难度的同时,易于设计结构简单、产品体积小、使用方便且易于调试的宽带捷变频率源。
可选的,参见图2,一次变频模块300可以包括:第一混频器301和第一带通滤波器302;其中,第一混频器301的第一输入端与本振模块100的第二输出端连接,第一混频器301的第二输入端与中频模块200中第一微波开关203的输出端连接,第一混频器301的输出端与第一带通滤波器302的输入端连接;第一带通滤波器302的输出端输出捷变频率源信号。
示例性的,第一带通滤波器302可以为一开关滤波器,本振模块100的第二输出端输出的12~16GHz,步进0.8GHz的信号与中频模块200输出的3~4.0GHz,步进0.1GHz的信号通过第一混频器301混频、第一带通滤波器302滤波后,可以输出15~20GHz,步进0.1GHz的捷变频率源信号。
本发明实施例基于多个双路输出乒乓环单元101和多个单路输出乒乓环单元201得到宽带捷变频率源所需的中频和高频本振,进而基于中频和高频本振信号输出捷变频率源信号,大大减少了带通滤波器的使用量,有利于简化宽带捷变频率源的设计,使宽带捷变频率源的杂散容易控制,进而获得结构简单、电路布局简洁、使用方便、体积小且可靠性高的宽带捷变频率源。
可选的,参见图5,宽带捷变频率源还可以包括:二次变频模块400。
其中,二次变频模块400的第一输入端输入变频信号,二次变频模块400的第二输入端与一次变频模块300的输出端连接,二次变频模块400的输出端输出捷变频率源信号。
可选的,参见图6,宽带捷变频率源还可以包括:混频滤波模块500;
其中,混频滤波模块500的第一输入端可以与一次变频模块300的输出端连接;混频滤波模块500的输出端输出捷变频率信号源。或者:
混频滤波模块500的第一输入端与一次变频模块300的输出端连接,混频滤波模块500的第二输入端与二次变频模块400的输出端连接,混频滤波模块500的输出端输出捷变频率信号源。
本发明实施例中,可以通过二次变频模块400和混频滤波模块500对一次变频模块输出的信号进一步混频滤波,调节一次变频模块输出信号的范围,获得合适的宽带捷变频率源信号。
可选的,结合图5和图7,二次变频模块400可以包括:单路输出乒乓环单元401和混频单元402;其中,单路输出乒乓环单元401的输入端输入变频信号,单路输出乒乓环单元401的输出端与混频单元402的第一输入端连接;混频单元402的第二输入端与一次变频模块300的输出端连接,混频单元402的输出端可以直接输出捷变频率源信号。
示例性的,混频单元402可以包括一个混频器和一个带通滤波器,单路输出乒乓环单元401可以为4.5/5.8GHz单路输出乒乓环单元,混频器可以将单路输出乒乓环单元401输出的4.5/5.8GHz信号,与一次变频模块300输出的15~20GHz,步进0.1GHz的信号混频并经带通滤波器滤波后,得到10~15GHz,步进0.1GHz的捷变频率源信号信号。
其中,根据需要设计的宽带捷变频率源,单路输出乒乓环单元401还可以输出其他频率的信号,通过混频器对一次变频模块300输出的信号增大或减小,以获得合适带宽的宽带捷变频率源。
可选的,参见图7,混频滤波模块500可以包括:第七微波开关501和第二带通滤波器502;其中,第七微波开关501可以为一个输入端和一个输出端,第七微波开关501的第一输入端可以只与一次变频模块的输出端连接,第七微波开关501的输出端与第二带通滤波器502的输入端连接,第二带通滤波器502的输出端输出捷变频率信号源。或者:
第七微波开关501也可以为两个输入端和一个输出端;第七微波开关501的第一输入端与一次变频模块300的输出端连接,第七微波开关501的第二输入端与二次变频模块400的输出端连接,第七微波开关501的输出端与第二带通滤波器502的输入端连接;第二带通滤波器502的输出端输出捷变频率源信号。
其中,可以在一次变频模块300中增加一个微波开关303,以便于将一次变频模块300的一路输出输入到二次变频模块400的第二输入端,将一次变频模块300的另一路输出输入到混频滤波模块500的第二输入端。
本发明实施例中,通过第七微波开关501可以将一次变频模块300输出的信号与二次变频模块400输出的信号组合,并通过第二带通滤波器输出较好的信号波形,获得合适带宽的宽带捷变频率源。
示例性的,可以通过混频滤波模块500中的第七微波开关501,将二次变频模块400输出的10~15GHz,步进0.1GHz的信号与一次变频模块300输出的15~20GHz,步进0.1GHz的信号组合,获得10~20GHz,步进0.1GHz的捷变频率源信号。
可选的,如图7所示,混频滤波模块500还可以包括:倍频器503;
倍频器503的输入端与第七微波开关501的输出端连接,倍频器503的输出端与第二带通滤波器502的输入端连接。
利用倍频器可以对第七微波开关501组合后的信号进一步调整,示例性的,可以采用2倍频器503,对第七微波开关501组合得到的10~20GHz,步进0.1GHz的信号进行倍频,得到20~40GHz,步进0.2GHz的捷变频率源信号。
本发明实施例利用多个双路输出乒乓环单元101和多个单路输出乒乓环单元201,可以在不需要梳谱或梳谱倍频的前提下,得到宽带捷变频率源所需的中频和高频本振,有利于减少带通滤波器的使用量,简化宽带捷变频率源的设计,使宽带捷变频率源的杂散容易控制,进而获得结构简单、电路布局简洁、使用方便、体积小且可靠性高的宽带捷变频率源。
以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。

Claims (10)

1.一种宽带捷变频率源,其特征在于,包括:本振模块、中频模块和一次变频模块;所述中频模块包括多个单路输出乒乓环单元、第一锁相环电路和第一微波开关;所述多个单路输出乒乓环单元输出不同的中频本振信号,所述第一微波开关为多个输入端和一个输出端;
所述本振模块的输入端输入本振信号,所述本振模块的第一输出端与所述第一微波开关中的对应输入端连接,所述本振模块的第二输出端与所述一次变频模块的第一输入端连接;
每个所述单路输出乒乓环单元的输入端输入中频信号,每个所述单路输出乒乓环单元的输出端分别与所述第一微波开关中的对应输入端连接;所述第一锁相环电路的输入端输入第一中频信号,所述第一锁相环电路的输出端与所述第一微波开关中的对应输入端连接;所述第一微波开关的输出端与所述一次变频模块的第二输入端连接;
所述一次变频模块的输出端输出捷变频率源信号。
2.如权利要求1所述的宽带捷变频率源,其特征在于,所述本振模块包括:多个双路输出乒乓环单元、N分频器、第二微波开关和第三微波开关;所述第二微波开关和所述第三微波开关均为多个输入端和一个输出端;
每个所述双路输出乒乓环单元的输入端输入所述本振信号,每个所述双路输出乒乓环单元的第一输出端分别与所述第二微波开关中的对应输入端连接,每个所述双路输出乒乓环单元的第二输出端分别与所述第三微波开关中的对应输入端连接;
所述第二微波开关的输出端与所述N分频器的输入端连接,所述N分频器的输出端与所述第一微波开关中的对应输入端连接;
所述第三微波开关的输出端与所述一次变频模块的第一输入端连接。
3.如权利要求2所述的宽带捷变频率源,其特征在于,每个所述双路输出乒乓环单元,包括:第二锁相环电路、第一功分器、第三锁相环电路、第二功分器、第四微波开关和第五微波开关;所述第四微波开关和所述第五微波开关均为两个输入端和一个输出端;
所述第二锁相环电路的输入端输入所述本振信号,所述第二锁相环电路的输出端与所述第一功分器的输入端连接;
所述第一功分器的第一输出端与所述第四微波开关的第一输入端连接,所述第一功分器的第二输出端与所述第五微波开关的第一输入端连接;
所述第三锁相环电路的输入端输入所述本振信号,所述第三锁相环电路的输出端与所述第二功分器的输入端连接;
所述第二功分器的第一输出端与所述第四微波开关的第二输入端连接,所述第二功分器的第二输出端与所述第五微波开关的第二输入端连接;
所述第四微波开关的输出端与所述第二微波开关中的对应输入端连接;
所述第五微波开关的输出端与所述第三微波开关中的对应输入端连接。
4.如权利要求1至3任一项所述的宽带捷变频率源,其特征在于,每个所述单路输出乒乓环单元,包括:第三功分器、第四锁相环电路、第五锁相环电路和第六微波开关;所述第六微波开关为两个输入端和一个输出端;
所述第三功分器的输入端输入所述中频信号,所述第三功分器的第一输出端与所述第四锁相环电路的输入端连接,所述第三功分器的第二输出端与所述第五锁相环电路的输入端连接;
所述第四锁相环电路的输出端和所述第五锁相环电路的输出端分别与所述第六微波开关中的对应输入端连接,所述第六微波开关的输出端与所述第一微波开关中的对应输入端连接。
5.如权利要求4所述的宽带捷变频率源,其特征在于,所述一次变频模块,包括:第一混频器和第一带通滤波器;
所述第一混频器的第一输入端与所述本振模块的第二输出端连接,所述第一混频器的第二输入端与所述第一微波开关的输出端连接,所述第一混频器的输出端与所述第一带通滤波器的输入端连接;
所述第一带通滤波器的输出端输出捷变频率源信号。
6.如权利要求1所述的宽带捷变频率源,其特征在于,还包括:二次变频模块;
所述二次变频模块的第一输入端输入变频信号,所述二次变频模块的第二输入端与所述一次变频模块的输出端连接,所述二次变频模块的输出端输出捷变频率源信号。
7.如权利要求6所述的宽带捷变频率源,其特征在于,还包括:混频滤波模块;
所述混频滤波模块的第一输入端与所述一次变频模块的输出端连接,所述混频滤波模块的输出端输出捷变频率信号源;或者:
所述混频滤波模块的第一输入端与所述一次变频模块的输出端连接,所述混频滤波模块的第二输入端与所述二次变频模块的输出端连接,所述混频滤波模块的输出端输出捷变频率信号源。
8.如权利要求6所述的宽带捷变频率源,其特征在于,所述二次变频模块,包括:单路输出乒乓环单元和混频单元;
所述单路输出乒乓环单元的输入端输入所述变频信号,所述单路输出乒乓环单元的输出端与所述混频单元的第一输入端连接;
所述混频单元的第二输入端与所述一次变频模块的输出端连接,所述混频单元的输出端输出捷变频率源信号。
9.如权利要求7所述的宽带捷变频率源,其特征在于,所述混频滤波模块,包括:第七微波开关和第二带通滤波器;
所述第七微波开关的第一输入端与所述一次变频模块的输出端连接,所述第七微波开关的输出端与所述第二带通滤波器的输入端连接,所述第二带通滤波器的输出端输出捷变频率信号源;或者:
所述第七微波开关的第一输入端与所述一次变频模块的输出端连接,所述第七微波开关的第二输入端与所述二次变频模块的输出端连接,所述第七微波开关的输出端与所述第二带通滤波器的输入端连接;
所述第二带通滤波器的输出端输出捷变频率源信号。
10.如权利要求9所述的宽带捷变频率源,其特征在于,所述混频滤波模块,还包括:倍频器;
所述倍频器的输入端与所述第七微波开关的输出端连接,所述倍频器的输出端与所述第二带通滤波器的输入端连接。
CN202010954226.0A 2020-09-11 2020-09-11 宽带捷变频率源 Active CN112187259B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010954226.0A CN112187259B (zh) 2020-09-11 2020-09-11 宽带捷变频率源

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010954226.0A CN112187259B (zh) 2020-09-11 2020-09-11 宽带捷变频率源

Publications (2)

Publication Number Publication Date
CN112187259A CN112187259A (zh) 2021-01-05
CN112187259B true CN112187259B (zh) 2022-10-14

Family

ID=73921801

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010954226.0A Active CN112187259B (zh) 2020-09-11 2020-09-11 宽带捷变频率源

Country Status (1)

Country Link
CN (1) CN112187259B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112422124A (zh) * 2021-01-21 2021-02-26 成都市克莱微波科技有限公司 一种宽带捷变频率源及其工作方法
CN114070307B (zh) * 2022-01-17 2022-04-08 中国电子科技集团公司第二十九研究所 一种宽带快速切换频率合成电路

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203434965U (zh) * 2013-07-12 2014-02-12 四川九洲电器集团有限责任公司 利用乒乓环实现的锁相式快跳源
CN105227183A (zh) * 2015-11-16 2016-01-06 中国电子科技集团公司第四十三研究所 一种低杂散的捷变频率源
CN206323367U (zh) * 2016-12-22 2017-07-11 湖北楚航电子科技有限公司 一种宽带捷变频频率合成器
CN107483049A (zh) * 2017-09-22 2017-12-15 成都菲斯洛克电子技术有限公司 一种宽带捷变频频率源
US10158387B1 (en) * 2018-05-29 2018-12-18 Realtek Semiconductor Corp. Frequency down-converter with high immunity to blocker and method thereof
CN110289858A (zh) * 2019-06-27 2019-09-27 四川众为创通科技有限公司 一种宽带细步进捷变频合系统

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB0423394D0 (en) * 2004-10-21 2004-11-24 Eads Astrium Ltd Improvements in the flexibility of communications satellite payloads
US8009786B2 (en) * 2008-02-26 2011-08-30 Broadcom Corporation Method for agile region and band conscious frequency planning for wireless transceivers
RU2523188C1 (ru) * 2013-04-09 2014-07-20 Закрытое акционерное общество "Научно-производственная фирма "Микран" Синтезатор частот

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203434965U (zh) * 2013-07-12 2014-02-12 四川九洲电器集团有限责任公司 利用乒乓环实现的锁相式快跳源
CN105227183A (zh) * 2015-11-16 2016-01-06 中国电子科技集团公司第四十三研究所 一种低杂散的捷变频率源
CN206323367U (zh) * 2016-12-22 2017-07-11 湖北楚航电子科技有限公司 一种宽带捷变频频率合成器
CN107483049A (zh) * 2017-09-22 2017-12-15 成都菲斯洛克电子技术有限公司 一种宽带捷变频频率源
US10158387B1 (en) * 2018-05-29 2018-12-18 Realtek Semiconductor Corp. Frequency down-converter with high immunity to blocker and method thereof
CN110289858A (zh) * 2019-06-27 2019-09-27 四川众为创通科技有限公司 一种宽带细步进捷变频合系统

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
C波段低相噪快速跳频源的研制;贺欣等;《现代电子技术》;20101001(第19期);全文 *
Ultra-Low Phase Noise and Frequency Agile X-Band Frequency Synthesizer Based on a Phase Locked Optoelectronic Oscillator;Huanfa Peng等;《 2019 Joint Conference of the IEEE International Frequency Control Symposium and European Frequency and Time Forum (EFTF/IFC)》;20191003;全文 *

Also Published As

Publication number Publication date
CN112187259A (zh) 2021-01-05

Similar Documents

Publication Publication Date Title
CN112187259B (zh) 宽带捷变频率源
CN110166048A (zh) 一种新型超宽带低相噪频率源
CN114070302A (zh) 一种宽带细步进频率合成电路及方法
CN115842549B (zh) 一种频率综合器
CN114070308B (zh) 一种宽带低相噪频率合成电路
CN109995366A (zh) 一种x波段信号合成方法及x波段捷变频率合成器
CN114070307B (zh) 一种宽带快速切换频率合成电路
CN113225021A (zh) 超宽带恒温下变频器
CN112422124A (zh) 一种宽带捷变频率源及其工作方法
CN106603090B (zh) 12通道收发变频信道装置
CN109257057B (zh) 一种超宽带超外差接收系统
CN210041797U (zh) 一种新型超宽带低相噪频率源
CN117081583A (zh) 一种提高相位噪声的频率源
CN115395950B (zh) 一种频率合成器
CN209642645U (zh) 一种毫米波快速频率综合器
CN106888015B (zh) 一种宽带捷变频毫米波频率综合器
CN111654284A (zh) 一种超低相噪的离散可调点频源
CN112087229A (zh) 一种小型化低成本多路低相噪低杂散点频源
CN114884468B (zh) 一种毫米波快速宽带频率合成电路及其实现方法
CN115208384A (zh) 一种低杂散dds扩频装置及方法
CN212305305U (zh) 一种超低相噪的离散可调点频源
CN108712171B (zh) 一种多次内插混频环的频率合成电路及其实现方法
CN208046593U (zh) 一种多次内插混频环的频率合成电路
CN202261237U (zh) 一种用于电子对抗系统的捷变频频率合成器
CN220964875U (zh) 一种宽带dds扩频装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant