CN112162935B - 存储芯片的数据处理方法、装置、计算机设备及存储介质 - Google Patents

存储芯片的数据处理方法、装置、计算机设备及存储介质 Download PDF

Info

Publication number
CN112162935B
CN112162935B CN202011060409.4A CN202011060409A CN112162935B CN 112162935 B CN112162935 B CN 112162935B CN 202011060409 A CN202011060409 A CN 202011060409A CN 112162935 B CN112162935 B CN 112162935B
Authority
CN
China
Prior art keywords
physical block
error rate
data
rate threshold
physical
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011060409.4A
Other languages
English (en)
Other versions
CN112162935A (zh
Inventor
倪黄忠
卢颖福
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Shi Creative Electronics Co.,Ltd.
Original Assignee
Shenzhen Shichuangyi Electronic Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Shichuangyi Electronic Co ltd filed Critical Shenzhen Shichuangyi Electronic Co ltd
Priority to CN202011060409.4A priority Critical patent/CN112162935B/zh
Publication of CN112162935A publication Critical patent/CN112162935A/zh
Application granted granted Critical
Publication of CN112162935B publication Critical patent/CN112162935B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • G06F11/1068Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices in sector programmable memories, e.g. flash disk
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7201Logical to physical mapping or translation of blocks or pages

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明适用于数据处理技术领域,提供了一种存储芯片的数据处理方法、装置、计算机设备及存储介质,该方法包括:接收主设备发送的数据读取请求,所述数据读取请求中携带有逻辑块地址;根据地址映射表查找与所述逻辑块地址对应的物理块地址,所述地址映射表中存储有逻辑块地址与物理块地址的映射关系;确定所述物理块地址对应的物理块的误码率是否超过预设误码率阈值;若确定所述物理块的误码率超过预设误码率阈值,则将所述物理块中的有效数据转存到空白物理块中,并将读取到的有效数据返回给所述主设备。

Description

存储芯片的数据处理方法、装置、计算机设备及存储介质
技术领域
本发明属于数据处理技术领域,尤其涉及一种存储芯片的数据处理方法、装置、计算机设备及存储介质。
背景技术
市场上的存储芯片由闪存控制器和闪存介质组成。而闪存按介质来分为:SLCNand、MLC Nand、TLC Nand、QLC Nand。SLC Nand的一个存储单元Cell保存1Bit数据;MLCNand的一个存储单元Cell保存2Bit数据;TLC Nand的一个存储单元Cell保存3Bit数据;QLCNand的一个存储单元Cell保存4Bit数据(图1至图3为SLC,MLC,TLC存储单元的电压分布图)
因为一个Cell保存的数据越多,要求的精确度就越高,其带来的互扰性就越大。这就决定了就稳定性和可靠性而言,SLC Nand会优于MLC Nand,MLC Nand优于TLC Nand,TLCNand优于QLC Nand。加之随着擦写次数的增加,在TLC和QLC保存的数据出现误码率就更高。如果此时闪存控制器不及时介入处理,发生数据位的翻转将会变得不可纠正,而发生UECC(Nand控制器的ECC引擎纠不回来),即保存的数据发生不可逆的错误,所以闪存控制器的固件需要一种解决这一数据发生不可逆错误的方法。
发明内容
本发明实施例提供一种存储芯片的数据处理方法、装置、计算机设备及存储介质,旨在解决现有技术当中存储芯片发生数据不可逆的错误。
本发明实施例是这样实现的,一种存储芯片的数据处理方法,所述方法包括:
接收主设备发送的数据读取请求,所述数据读取请求中携带有逻辑块地址;
根据地址映射表查找与所述逻辑块地址对应的物理块地址,所述地址映射表中存储有逻辑块地址与物理块地址的映射关系;
确定所述物理块地址对应的物理块的误码率是否超过预设误码率阈值;
若确定所述物理块的误码率超过预设误码率阈值,则将所述物理块中的有效数据转存到空白物理块中,并将读取到的有效数据返回给所述主设备。
本发明实施例还提供了一种存储芯片的数据处理装置,所述装置包括:
接收模块,用于接收主设备发送的数据读取请求,所述数据读取请求中携带有逻辑块地址;
查找模块,用于根据地址映射表查找与所述逻辑块地址对应的物理块地址,所述地址映射表中存储有逻辑块地址与物理块地址的映射关系;
确定模块,用于确定所述物理块地址对应的物理块的误码率是否超过预设误码率阈值;
转存模块,用于若确定所述物理块的误码率超过预设误码率阈值,则将所述物理块中的有效数据转存到空白物理块中,并将读取到的有效数据返回给所述主设备。
本发明实施例还提供一种计算机设备,包括处理器、存储器、以及存储在存储器上并可在处理器上运行的计算机程序,所述处理器运行所述计算机程序时,所述计算机设备执行上述的存储芯片的数据处理方法。
本发明实施例还提供一种存储介质,其上存储有计算机程序,该计算机程序被处理器执行时实现上述的存储芯片的数据处理方法。
本发明提供一种存储芯片的数据处理方法、装置、计算机设备及存储介质,接收主设备发送的数据读取请求,所述数据读取请求中携带有逻辑块地址;然后根据地址映射表查找与所述逻辑块地址对应的物理块地址,所述地址映射表中存储有逻辑块地址与物理块地址的映射关系;确定所述物理块地址对应的物理块的误码率是否超过预设误码率阈值;若确定所述物理块的误码率超过预设误码率阈值,则将所述物理块中的有效数据转存到空白物理块中,并将读取到的有效数据返回给所述主设备。即本发明在确定物理块的误码率超过预设误码率阈值时,便将物理块中的有效数据转存到空白物理块中,确保了误码率高的物理块得到及时的处理,不会随着外部环境的恶劣或自身擦除磨损导致的数据持续异常,从而通过本发明可以避免存储芯片发生数据不可逆的错误。
附图说明
图1-图3分别为SLC,MLC,TLC存储单元的电压分布图;
图4是本发明实施例一当中的存储芯片的数据处理方法的流程图;
图5是本发明实施例二当中的存储芯片的数据处理方法的流程图;
图6是本发明实施例三当中的存储芯片的数据处理方法的流程图;
图7为本发明实施例四当中的存储芯片的数据处理装置的结构框图;
图8是本发明实施例五当中的计算机设备的结构框图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
实施例一
请参阅图4,所示为本发明第一实施例当中的存储芯片的数据处理方法,可应用于计算机设备中,所述服务器可通过硬件和/软件来实现所述方法,所述方法具体包括步骤S01-步骤S04。
步骤S01,接收主设备发送的数据读取请求。
其中,所述数据读取请求中携带有请求数据的逻辑块地址。在本发明实施例中,主设备为主操作设备,例如:对应平板电脑的主控就是主设备,而存储设备就是从设备。
步骤S02,根据地址映射表查找与所述逻辑块地址对应的物理块地址。
其中,所述地址映射表中存储有逻辑块地址与物理块地址的映射关系。主设备对存储芯片的逻辑块地址进行数据读取时,存储芯片的固件通过逻辑块地址到物理块地址的映射关系,找到要读取的物理页地址进行读取操作。
步骤S03,确定物理块地址对应的物理块的误码率是否超过预设误码率阈值。
其中,误码率为物理块中数据错误率,通过该误码率可以表示对应物理块中数据错误的程度。预设误码率阈值具体可以根据实际需求进行设置,如70%、80%、85%等,本发明实施例不做具体限定。
步骤S04,若确定物理块的误码率超过预设误码率阈值,则将物理块中的有效数据转存到空白物理块中,并将读取到的有效数据返回给所述主设备。
其中,空白物理块为没有存储数据的物理块。在本实施例中,若确定所述物理块的最高误码率未超过预设误码率阈值,则将读取到的有效数据返回给所述主设备。
在本实施例中,块中某一个page存放的数据对应的逻辑地址被更新以后,该page对应的数据就是无效数据,新写入的数据就是有效数据。例如在块的page 0写入了逻辑地址0的数据,下一次在page 1又写入了逻辑地址0的数据,则page 0为无效数据,page 1为有效数据。
需要说明的是,若不存在空白物理块,则获取剩余存储空间最大的物理块,提取误码率超过预设误码率阈值的物理块中的有效数据,将提取的有效数据转存到剩余存储空间最大的物理块,之后清空误码率超过预设误码率阈值的物理块中的所有数据,并将误码率超过预设误码率阈值的物理块确定为空白物理块。
进一步的,在将所述物理块中的有效数据转存到空白物理块中之后,所述方法还包括:清空误码率超过预设误码率阈值的物理块中的数据;将清空后的物理块确定为空白物理块。
综上,本实施例当中的存储芯片的数据处理方法,接收主设备发送的数据读取请求,所述数据读取请求中携带有逻辑块地址;然后根据地址映射表查找与所述逻辑块地址对应的物理块地址,所述地址映射表中存储有逻辑块地址与物理块地址的映射关系;确定所述物理块地址对应的物理块的误码率是否超过预设误码率阈值;若确定所述物理块的误码率超过预设误码率阈值,则将所述物理块中的有效数据转存到空白物理块中,并将读取到的有效数据返回给所述主设备。即本发明在确定物理块的误码率超过预设误码率阈值时,便将物理块中的有效数据转存到空白物理块中,确保了误码率高的物理块得到及时的处理,不会随着外部环境的恶劣或自身擦除磨损导致的数据持续异常,从而通过本发明可以避免存储芯片发生数据不可逆的错误。
实施例二
请参阅图5,所示为本发明第二实施例当中的存储芯片的数据处理方法,本实施例当中的存储芯片的数据处理方法与第一实施例当中的存储芯片的数据处理方法的不同之处在于,所述方法还包括:
步骤S11,在所述主设备空闲时,对所述主设备的有效数据进行扫描。
在本实施例中,对主设备的有效数据进行扫描,即对所有物理块中的所有数据进行扫描,然后确定各个物理块中的有效数据,然后根据物理块中的有效数据计算各物理块的误码率。
在本实施例中,块中某一个page存放的数据对应的逻辑地址被更新以后,该page对应的数据就是无效数据,新写入的数据就是有效数据。例如在块的page 0写入了逻辑地址0的数据,下一次在page 1又写入了逻辑地址0的数据,则page 0为无效数据,page 1为有效数据。
步骤S12,确定各物理块的误码率是否超过预设误码率阈值。
其中,误码率为物理块中数据错误率,通过该误码率可以表示对应物理块中数据错误的程度。预设误码率阈值具体可以根据实际需求进行设置,如70%、80%、85%等,本发明实施例不做具体限定。
步骤S13,获取误码率超过预设误码率阈值的物理块。
步骤S14,将超过预设误码率阈值的物理块中的有效数据转存到空白物理块中。
其中,空白物理块为没有存储数据的物理块。在本实施例中,若确定所述物理块的最高误码率未超过预设误码率阈值,则将读取到的有效数据返回给所述主设备。
需要说明的是,若不存在空白物理块,则获取剩余存储空间最大的物理块,提取误码率超过预设误码率阈值的物理块中的有效数据,将提取的有效数据转存到剩余存储空间最大的物理块,之后清空误码率超过预设误码率阈值的物理块中的所有数据,并将误码率超过预设误码率阈值的物理块确定为空白物理块。
进一步的,在将所述物理块中的有效数据转存到空白物理块中之后,所述方法还包括:清空误码率超过预设误码率阈值的物理块中的数据;将清空后的物理块确定为空白物理块。
本实施例提供的一种存储芯片的数据处理方法,存储芯片的后台操作,会在主设备空闲的时候对主设备有效数据进行扫描处理。当存储芯片在做后台操作时,读操作的页地址的数据误码率高于演算法设定的阈值存储芯片的固件会把这误码率高的物理块放到要回收的队列里。触发垃圾回收把误码率高的这个物理块所有的有效数据转存新的空白块,提前把数据可能会发生不可纠正的风险降低。
实施例三
请参阅图6,所示为本发明第三实施例当中的存储芯片的数据处理方法,本实施例当中的存储芯片的数据处理方法与第一、二实施例当中的存储芯片的数据处理方法的不同之处在于,确定所述物理块地址对应的物理块的误码率是否超过预设误码率阈值,包括:
步骤S10,通过ECC engine对从所述物理块读到的数据进行解码,获取所述物理块中各物理页的数据误码率。
其中,所述物理块中包括多个物理页。ECC engine(Error Correct ing Code,纠错引擎)是一种能够实现错误检查和纠正的技术,要实现错误的纠正,数据在写入存储芯片之前ECC引擎都把数据进行了编码,所以数据从存储芯片读出来后,进行解码后才是真正的数据。
步骤S20,通过固件演算法判断是否存在误码率超过所述固件演算法设定的预设误码率阈值的物理页。
步骤S30,若存在误码率超过所述固件演算法设定的预设误码率阈值的物理页,则确定所述物理页对应的物理块的误码率超过预设误码率阈值。
本发明实施例提供的一种存储芯片的数据处理方法,通过ECC engine对从物理块读到的数据进行解码,获取物理块中各物理页的数据误码率,通过固件演算法判断是否存在误码率超过所述固件演算法设定的预设误码率阈值的物理页,若存在误码率超过所述固件演算法设定的预设误码率阈值的物理页,则确定所述物理页对应的物理块的误码率超过预设误码率阈值。从而通过本实施例可快速定位误码率超过设定误码率阈值的物理块,确保了存储设备的误码率高的数据及时得到处理。
实施例四
本发明另一方面还提出一种存储芯片的数据处理装置,请参阅图7,所示为本发明第四实施例提供的存储芯片的数据处理装置,可应用于计算机设备中,所述计算机设备可通过硬件和/软件来实现,所述存储芯片的数据处理装置包括:
接收模块10,用于接收主设备发送的数据读取请求,所述数据读取请求中携带有逻辑块地址;
查找模块20,用于根据地址映射表查找与所述逻辑块地址对应的物理块地址,所述地址映射表中存储有逻辑块地址与物理块地址的映射关系;
确定模块30,用于确定所述物理块地址对应的物理块的误码率是否超过预设误码率阈值;
转存模块40,用于若确定所述物理块的误码率超过预设误码率阈值,则将所述物理块中的有效数据转存到空白物理块中,并将读取到的有效数据返回给所述主设备。
进一步的,所述装置还包括:
扫描模块50,用于在所述主设备空闲时,对所述主设备的有效数据进行扫描;
所述确定模块30,用于确定各物理块的误码率是否超过预设误码率阈值获取模块60,用于获取误码率超过预设误码率阈值的物理块;
所述转存模块40,用于将所述超过预设误码率阈值的物理块中的有效数据转存到空白物理块中。
具体的,所述确定模块30,包括:
获取单元,用于通过ECC engine对从所述物理块读到的数据进行解码,获取所述物理块中各物理页的数据误码率;所述物理块中包括多个物理页;
判断单元,用于通过固件演算法判断是否存在误码率超过所述固件演算法设定的预设误码率阈值的物理页;
确定单元,用于若存在误码率超过所述固件演算法设定的预设误码率阈值的物理页,则确定所述物理页对应的物理块的误码率超过预设误码率阈值。
进一步的,所述装置还包括:
返回模块70,用于若确定所述物理块的最高误码率未超过预设误码率阈值,则将读取到的有效数据返回给所述主设备。
清空模块80,用于清空误码率超过预设误码率阈值的物理块中的数据;
所述确定模块30,还用于将清空后的物理块确定为空白物理块。
上述各模块、单元被执行时所实现的功能或操作步骤与上述方法实施例大体相同,在此不再赘述。
综上,本实施例当中的存储芯片的数据处理装置,接收主设备发送的数据读取请求,所述数据读取请求中携带有逻辑块地址;然后根据地址映射表查找与所述逻辑块地址对应的物理块地址,所述地址映射表中存储有逻辑块地址与物理块地址的映射关系;确定所述物理块地址对应的物理块的误码率是否超过预设误码率阈值;若确定所述物理块的误码率超过预设误码率阈值,则将所述物理块中的有效数据转存到空白物理块中,并将读取到的有效数据返回给所述主设备。即本发明在确定物理块的误码率超过预设误码率阈值时,便将物理块中的有效数据转存到空白物理块中,确保了误码率高的物理块得到及时的处理,不会随着外部环境的恶劣或自身擦除磨损导致的数据持续异常,从而通过本发明可以避免存储芯片发生数据不可逆的错误。
实施例五
本发明实施例另一方面还提出一种计算机设备,请参阅图8,所示为本发明第五实施例当的计算机设备,包括处理器10、存储器20、以及存储在存储器上并可在处理器上运行的计算机程序30,所述处理器10运行所述计算机程序30时,所述计算机设备执行上述的存储芯片的数据处理方法。
处理器10在一些实施例中可以是一中央处理器(Central Processing Unit,CPU)、控制器、微控制器、微处理器或其他数据处理芯片,用于运行存储器20中存储的程序代码或处理数据。
其中,存储器20至少包括一种类型的可读存储介质,所述可读存储介质包括闪存、硬盘、多媒体卡、卡型存储器(例如,SD或DX存储器等)、磁性存储器、磁盘、光盘等。存储器20在一些实施例中可以是计算机设备的内部存储单元,例如该计算机设备的硬盘。存储器20在另一些实施例中也可以是计算机设备的外部存储设备,例如计算机设备上配备的插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(Secure Digital,SD)卡,闪存卡(Flash Card)等。进一步地,存储器20还可以既包括计算机设备的内部存储单元也包括外部存储设备。存储器20不仅可以用于存储安装于计算机设备的应用软件及各类数据,还可以用于暂时地存储已经输出或者将要输出的数据。
可选地,该计算机设备还可以包括用户接口、网络接口、通信总线等,用户接口可以包括显示器(Display)、输入单元比如遥控器、实体按键等,可选的用户接口还可以包括标准的有线接口、无线接口。可选地,在一些实施例中,显示器可以是LED显示器、液晶显示器、触控式液晶显示器以及OLED(Organic Light-Emitting Diode,有机发光二极管)触摸器等。其中,显示器也可以适当的称为显示屏或显示单元,用于显示在计算机设备中处理的信息以及用于显示可视化的用户界面。网络接口可选的可以包括标准的有线接口、无线接口(如WI-FI接口),通常用于在该计算机设备与其他机器人技术之间建立通信连接。通信总线用于实现这些组件之间的连接通信。
需要指出的是,图8示出的结构并不构成对计算机设备的限定,在其它实施例当中,该计算机设备可以包括比图示更少或者更多的部件,或者组合某些部件,或者不同的部件布置。
综上,本实施例当中的计算机设备,接收主设备发送的数据读取请求,所述数据读取请求中携带有逻辑块地址;然后根据地址映射表查找与所述逻辑块地址对应的物理块地址,所述地址映射表中存储有逻辑块地址与物理块地址的映射关系;确定所述物理块地址对应的物理块的误码率是否超过预设误码率阈值;若确定所述物理块的误码率超过预设误码率阈值,则将所述物理块中的有效数据转存到空白物理块中,并将读取到的有效数据返回给所述主设备。即本发明在确定物理块的误码率超过预设误码率阈值时,便将物理块中的有效数据转存到空白物理块中,确保了误码率高的物理块得到及时的处理,不会随着外部环境的恶劣或自身擦除磨损导致的数据持续异常,从而通过本发明可以避免存储芯片发生数据不可逆的错误。
本发明实施例还提供了一种存储介质,其上存储有上述计算机设备中所使用的计算机程序30,该程序在被处理器执行时实现上述的存储芯片的数据处理方法。
其中,所述的存储介质可以为但不限于ROM/RAM、磁碟、光盘等。
本领域技术人员可以理解,在流程图中表示或在此以其他方式描述的逻辑和/或步骤,例如,可以被认为是用于实现逻辑功能的可执行指令的定序列表,可以具体实现在任何计算机可读介质中,以供指令执行系统、装置或设备(如基于计算机的系统、包括处理器的系统或其他可以从指令执行系统、装置或设备取指令并执行指令的系统)使用,或结合这些指令执行系统、装置或设备而使用。就本说明书而言,“计算机可读介质”可以是任何可以包含、存储、通信、传播或传输程序以供指令执行系统、装置或设备或结合这些指令执行系统、装置或设备而使用的装置。
计算机可读介质的更具体的示例(非穷尽性列表)包括以下:具有一个或多个布线的电连接部(电子装置),便携式计算机盘盒(磁装置),随机存取存储器(RAM),只读存储器(ROM),可擦除可编辑只读存储器(EPROM或闪速存储器),光纤装置,以及便携式光盘只读存储器(CDROM)。另外,计算机可读介质甚至可以是可在其上打印所述程序的纸或其他合适的介质,因为可以例如通过对纸或其他介质进行光学扫描,接着进行编辑、解译或必要时以其他合适方式进行处理来以电子方式获得所述程序,然后将其存储在计算机存储器中。
应当理解,本发明的各部分可以用硬件、软件、固件或它们的组合来实现。在上述实施方式中,多个步骤或方法可以用存储在存储器中且由合适的指令执行系统执行的软件或固件来实现。例如,如果用硬件来实现,和在另一实施方式中一样,可用本领域公知的下列技术中的任一项或它们的组合来实现:具有用于对数据信号实现逻辑功能的逻辑门电路的离散逻辑电路,具有合适的组合逻辑门电路的专用集成电路,可编程门阵列(PGA),现场可编程门阵列(FPGA)等。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (9)

1.一种存储芯片的数据处理方法,其特征在于,所述方法包括:
接收主设备发送的数据读取请求,所述数据读取请求中携带有逻辑块地址;
根据地址映射表查找与所述逻辑块地址对应的物理块地址,所述地址映射表中存储有逻辑块地址与物理块地址的映射关系;
确定所述物理块地址对应的物理块的误码率是否超过预设误码率阈值;
若确定所述物理块的误码率超过预设误码率阈值,则将所述物理块中的有效数据转存到空白物理块中,并将读取到的有效数据返回给所述主设备;具体地,所述空白物理块为没有存储数据的物理块,若不存在所述空白物理块,则获取剩余存储空间最大的物理块,提取误码率超过预设误码率阈值的物理块中的有效数据,将提取的有效数据转存到所述剩余存储空间最大的物理块;
若确定所述物理块的误码率未超过预设误码率阈值,则将读取到的有效数据返回给所述主设备。
2.根据权利要求1所述的存储芯片的数据处理方法,其特征在于,所述方法还包括:
在所述主设备空闲时,对所述主设备的有效数据进行扫描;
确定各物理块的误码率是否超过预设误码率阈值;
获取误码率超过预设误码率阈值的物理块;
将所述超过预设误码率阈值的物理块中的有效数据转存到空白物理块中。
3.根据权利要求1或2所述的存储芯片的数据处理方法,其特征在于,所述确定所述物理块地址对应的物理块的误码率是否超过预设误码率阈值,包括:
通过ECC engine对从所述物理块读到的数据进行解码,获取所述物理块中各物理页的数据误码率;所述物理块中包括多个物理页;
通过固件演算法判断是否存在误码率超过所述固件演算法设定的预设误码率阈值的物理页;
若存在误码率超过所述固件演算法设定的预设误码率阈值的物理页,则确定所述物理页对应的物理块的误码率超过预设误码率阈值。
4.根据权利要求1所述的存储芯片的数据处理方法,其特征在于,在将所述物理块中的有效数据转存到空白物理块中之后,所述方法还包括:
清空误码率超过预设误码率阈值的物理块中的数据;
将清空后的物理块确定为空白物理块。
5.一种存储芯片的数据处理装置,其特征在于,所述装置包括:
接收模块,用于接收主设备发送的数据读取请求,所述数据读取请求中携带有逻辑块地址;
查找模块,用于根据地址映射表查找与所述逻辑块地址对应的物理块地址,所述地址映射表中存储有逻辑块地址与物理块地址的映射关系;
确定模块,用于确定所述物理块地址对应的物理块的误码率是否超过预设误码率阈值;
转存模块,用于若确定所述物理块的误码率超过预设误码率阈值,则将所述物理块中的有效数据转存到空白物理块中,并将读取到的有效数据返回给所述主设备;具体地,所述空白物理块为没有存储数据的物理块,所述转存模块用于若不存在所述空白物理块,则获取剩余存储空间最大的物理块,提取误码率超过预设误码率阈值的物理块中的有效数据,将提取的有效数据转存到所述剩余存储空间最大的物理块;
所述数据处理装置用于若确定所述物理块的误码率未超过预设误码率阈值,则将读取到的有效数据返回给所述主设备。
6.根据权利要求5所述的存储芯片的数据处理装置,其特征在于,所述装置还包括:
扫描模块,用于在所述主设备空闲时,对所述主设备的有效数据进行扫描;
所述确定模块,用于确定各物理块的误码率是否超过预设误码率阈值;
获取模块,用于获取误码率超过预设误码率阈值的物理块;
所述转存模块,用于将所述超过预设误码率阈值的物理块中的有效数据转存到空白物理块中。
7.根据权利要求5或6所述的存储芯片的数据处理装置,其特征在于,所述确定模块,包括:
获取单元,用于通过ECC engine对从所述物理块读到的数据进行解码,获取所述物理块中各物理页的数据误码率;所述物理块中包括多个物理页;
判断单元,用于通过固件演算法判断是否存在误码率超过所述固件演算法设定的预设误码率阈值的物理页;
确定单元,用于若存在误码率超过所述固件演算法设定的预设误码率阈值的物理页,则确定所述物理页对应的物理块的误码率超过预设误码率阈值。
8.一种计算机设备,其特征在于,包括处理器、存储器、以及存储在存储器上并可在处理器上运行的计算机程序,所述处理器运行所述计算机程序时,所述计算机设备执行权利要求1-4任一项所述的存储芯片的数据处理方法。
9.一种存储介质,其特征在于,其上存储有计算机程序,该计算机程序被处理器执行时实现权利要求1-4任一项所述的存储芯片的数据处理方法。
CN202011060409.4A 2020-09-30 2020-09-30 存储芯片的数据处理方法、装置、计算机设备及存储介质 Active CN112162935B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011060409.4A CN112162935B (zh) 2020-09-30 2020-09-30 存储芯片的数据处理方法、装置、计算机设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011060409.4A CN112162935B (zh) 2020-09-30 2020-09-30 存储芯片的数据处理方法、装置、计算机设备及存储介质

Publications (2)

Publication Number Publication Date
CN112162935A CN112162935A (zh) 2021-01-01
CN112162935B true CN112162935B (zh) 2021-06-08

Family

ID=73862188

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011060409.4A Active CN112162935B (zh) 2020-09-30 2020-09-30 存储芯片的数据处理方法、装置、计算机设备及存储介质

Country Status (1)

Country Link
CN (1) CN112162935B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101826368A (zh) * 2009-04-08 2010-09-08 深圳市朗科科技股份有限公司 数据扫描方法和扫描装置
US9361167B2 (en) * 2012-10-24 2016-06-07 SanDisk Technologies, Inc. Bit error rate estimation for wear leveling and for block selection based on data type
CN106547491A (zh) * 2016-11-22 2017-03-29 郑州云海信息技术有限公司 一种固态硬盘中数据搬移的方法及系统
CN106874217A (zh) * 2015-12-14 2017-06-20 株式会社东芝 存储器系统及控制方法
CN109710541A (zh) * 2018-12-06 2019-05-03 天津津航计算技术研究所 针对NAND Flash主控芯片Greedy垃圾回收的优化方法
CN110347335A (zh) * 2019-07-30 2019-10-18 河南文正电子数据处理有限公司 一种固态硬盘数据存储方法、装置
CN110765029A (zh) * 2018-07-27 2020-02-07 爱思开海力士有限公司 控制器及用于操作该控制器的方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060184718A1 (en) * 2005-02-16 2006-08-17 Sinclair Alan W Direct file data programming and deletion in flash memories
US20130024735A1 (en) * 2011-07-19 2013-01-24 Ocz Technology Group Inc. Solid-state memory-based storage method and device with low error rate
KR101832934B1 (ko) * 2012-01-27 2018-02-28 삼성전자주식회사 비휘발성 메모리 장치, 그것을 포함하는 메모리 시스템, 그것의 블록 관리 방법, 프로그램 방법 및 소거 방법
CN107015915B (zh) * 2015-10-28 2019-07-26 威盛电子股份有限公司 非易失性存储器装置及其控制方法
US10002086B1 (en) * 2016-12-20 2018-06-19 Sandisk Technologies Llc Multi-channel memory operations based on bit error rates
CN106776095B (zh) * 2016-12-22 2020-01-03 湖南国科微电子股份有限公司 Ssd固态硬盘数据可靠性智能检测方法及检测装置
JP2019008730A (ja) * 2017-06-28 2019-01-17 東芝メモリ株式会社 メモリシステム
CN110389712B (zh) * 2018-04-20 2022-12-23 杭州海康存储科技有限公司 数据写入方法及其装置、固态硬盘和计算机可读存储介质
CN108717385B (zh) * 2018-05-23 2020-09-29 中国科学院微电子研究所 一种用于闪存的数据恢复方法及系统
CN110543284A (zh) * 2019-09-05 2019-12-06 北京兆易创新科技股份有限公司 存储块的垃圾回收方法及装置、电子设备和存储介质

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101826368A (zh) * 2009-04-08 2010-09-08 深圳市朗科科技股份有限公司 数据扫描方法和扫描装置
US9361167B2 (en) * 2012-10-24 2016-06-07 SanDisk Technologies, Inc. Bit error rate estimation for wear leveling and for block selection based on data type
CN106874217A (zh) * 2015-12-14 2017-06-20 株式会社东芝 存储器系统及控制方法
CN106547491A (zh) * 2016-11-22 2017-03-29 郑州云海信息技术有限公司 一种固态硬盘中数据搬移的方法及系统
CN110765029A (zh) * 2018-07-27 2020-02-07 爱思开海力士有限公司 控制器及用于操作该控制器的方法
CN109710541A (zh) * 2018-12-06 2019-05-03 天津津航计算技术研究所 针对NAND Flash主控芯片Greedy垃圾回收的优化方法
CN110347335A (zh) * 2019-07-30 2019-10-18 河南文正电子数据处理有限公司 一种固态硬盘数据存储方法、装置

Also Published As

Publication number Publication date
CN112162935A (zh) 2021-01-01

Similar Documents

Publication Publication Date Title
CN109634517B (zh) 进行存取管理的方法、记忆装置、电子装置和其控制器
US8898372B2 (en) Memory storage device, memory controller, and data writing method
US20120005557A1 (en) Virtual copy and virtual write of data in a storage device
US20120324277A1 (en) System and method for detecting copyback programming problems
US20110099324A1 (en) Flash memory storage system and flash memory controller and data processing method thereof
US11474708B2 (en) Memory system for handling a bad block and operation method thereof
US20200310926A1 (en) Apparatus and method for reducing cell disturb in an open block of a memory system during a receovery procedure
US8819387B2 (en) Memory storage device, memory controller, and method for identifying valid data
US9552287B2 (en) Data management method, memory controller and embedded memory storage apparatus using the same
US20210157514A1 (en) Apparatus and method for improving write throughput of memory system
US20130166893A1 (en) Auxiliary card initialization routine
US20100262892A1 (en) Data access method for flash meory and storage system and controller thereof
US9043675B2 (en) Storage device
US11822426B2 (en) Memory system, data processing system and operation method of the same
KR20200057866A (ko) 불휘발성 메모리 장치를 포함하는 스토리지 장치 및 이의 동작 방법
CN113010098A (zh) 用于提高存储器系统的输入/输出吞吐量的设备和方法
CN111625481B (zh) 一种防止闪存比特错误放大的方法和装置以及设备
CN112162935B (zh) 存储芯片的数据处理方法、装置、计算机设备及存储介质
US11200960B2 (en) Memory system, data processing system and operation method of the same
CN116134519A (zh) 存储器装置中的平衡的三层级读取干扰管理
CN113094306B (zh) 有效数据管理方法、存储器存储装置及存储器控制器
CN114203252A (zh) 非易失存储器的坏块检测方法、装置、设备及存储介质
US11416390B2 (en) Tri-color bitmap array for garbage collection
US9128887B2 (en) Using a buffer to replace failed memory cells in a memory component
CN107977282B (zh) 一种SPI-Nand读取数据页的方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
PE01 Entry into force of the registration of the contract for pledge of patent right
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of invention: Data processing method, device, computer equipment and storage medium of storage chip

Effective date of registration: 20210812

Granted publication date: 20210608

Pledgee: Shenzhen small and medium sized small loan Co.,Ltd.

Pledgor: SHENZHEN SHICHUANGYI ELECTRONIC Co.,Ltd.

Registration number: Y2021440020081

PC01 Cancellation of the registration of the contract for pledge of patent right
PC01 Cancellation of the registration of the contract for pledge of patent right

Date of cancellation: 20230620

Granted publication date: 20210608

Pledgee: Shenzhen small and medium sized small loan Co.,Ltd.

Pledgor: SHENZHEN SHICHUANGYI ELECTRONIC CO.,LTD.

Registration number: Y2021440020081

CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 518000 floor 1, floor 2 and floor 3, No. 7, Xinfa East Road, Xiangshan community, Xinqiao street, Bao'an District, Shenzhen, Guangdong Province; No.5 1st, 2nd and 3rd floors

Patentee after: Shenzhen Shi Creative Electronics Co.,Ltd.

Country or region after: China

Address before: 518000 the first floor to the third floor of No.7 Xinfa East Road, Xinqiao street, Bao'an District, Shenzhen City, Guangdong Province; there is a business place in No.2 factory building, area a, xinfengze Industrial Zone, Shangnan East Road

Patentee before: SHENZHEN SHICHUANGYI ELECTRONIC CO.,LTD.

Country or region before: China