CN112148634A - 异步高速缓存转储清除引擎 - Google Patents

异步高速缓存转储清除引擎 Download PDF

Info

Publication number
CN112148634A
CN112148634A CN202010206093.9A CN202010206093A CN112148634A CN 112148634 A CN112148634 A CN 112148634A CN 202010206093 A CN202010206093 A CN 202010206093A CN 112148634 A CN112148634 A CN 112148634A
Authority
CN
China
Prior art keywords
cache
cfe
request
opcode
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010206093.9A
Other languages
English (en)
Inventor
V·桑吉潘
G·盖尔宗
I·阿加瓦尔
R·桑卡兰
A·鲁道夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN112148634A publication Critical patent/CN112148634A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0804Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches with main memory updating
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0806Multiuser, multiprocessor or multiprocessing cache systems
    • G06F12/0815Cache consistency protocols
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0806Multiuser, multiprocessor or multiprocessing cache systems
    • G06F12/0808Multiuser, multiprocessor or multiprocessing cache systems with cache invalidating means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0806Multiuser, multiprocessor or multiprocessing cache systems
    • G06F12/0811Multiuser, multiprocessor or multiprocessing cache systems with multilevel cache hierarchies
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0806Multiuser, multiprocessor or multiprocessing cache systems
    • G06F12/0815Cache consistency protocols
    • G06F12/0817Cache consistency protocols using directory methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0806Multiuser, multiprocessor or multiprocessing cache systems
    • G06F12/0842Multiuser, multiprocessor or multiprocessing cache systems for multiprocessing or multitasking
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0866Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches for peripheral storage systems, e.g. disk cache
    • G06F12/0868Data transfer between cache memory and other subsystems, e.g. storage devices or host systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0891Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches using clearing, invalidating or resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0893Caches characterised by their organisation or structure
    • G06F12/0895Caches characterised by their organisation or structure of parts of caches, e.g. directory or tag array
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/3004Arrangements for executing specific machine instructions to perform operations on memory
    • G06F9/30043LOAD or STORE instructions; Clear instruction
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/3004Arrangements for executing specific machine instructions to perform operations on memory
    • G06F9/30047Prefetch instructions; cache control instructions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30145Instruction analysis, e.g. decoding, instruction word fields
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3836Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution
    • G06F9/3838Dependency mechanisms, e.g. register scoreboarding
    • G06F9/384Register renaming
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3854Instruction completion, e.g. retiring, committing or graduating
    • G06F9/3856Reordering of instructions, e.g. using queues or age tags
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3867Concurrent instruction execution, e.g. pipeline or look ahead using instruction pipelines
    • G06F9/3869Implementation aspects, e.g. pipeline latches; pipeline synchronisation and clocking
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1012Design facilitation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1016Performance improvement
    • G06F2212/1024Latency reduction
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1041Resource optimization
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

本申请公开了异步高速缓存转储清除引擎。所公开实施例涉及用于管理平台一致性高速缓存和存储器侧高速缓存的异步高速缓存转储清除引擎。在一个示例中,系统包括:多个互连的插槽,每个插槽包括高速缓存转储清除引擎(CFE)、核和包括多个高速缓存的相关联的高速缓存层级结构,CFE中的一个被指定为主插槽中的主CFE,主CFE用于:接收指定操作码和范围的请求,操作码要求高速缓存转储清除;执行请求以引起对主插槽中的落在该范围内的经修改的高速缓存行的写回和如果由请求指示的无效;以及将请求传递至系统中的任何其他从插槽,每个从插槽具有从CFE,从CFE用于引起对从插槽中的落在该范围内的经修改的高速缓存行的写回和如果由请求指示的无效。

Description

异步高速缓存转储清除引擎
技术领域
发明领域总体上涉及计算机处理器架构,并且更具体地涉及用于管理平台一致性高速缓存和存储器侧高速缓存的异步高速缓存转储清除引擎。
背景技术
现代多处理器和多插槽计算系统具有一致性高速缓存以提高存储器子系统的性能。偶尔,一些此类一致性高速缓存需要被转储清除。例如,一致性高速缓存中的经修改的高速缓存行需要被写回至存储器子系统。然后,有时,一致性高速缓存中的高速缓存行需要被无效。
一些现代计算系统使用持久性或非易失性存储器。示例包括非易失性闪存,和固态存储器。存储器侧高速缓存可以用于提高持久性存储器的性能。偶尔,此类存储器侧高速缓存需要被转储清除,例如以确保持久性。有时,此类存储器侧高速缓存响应于主电源中的任何损失而被转储清除。
无论对高速缓存进行转储清除的原因如何,需要大量的处理器资源和处理时间来执行高速缓存转储清除。
附图说明
在所附附图中以示例方式而非限制方式来图示本发明,在附图中,类似的附图标记指示类似的要素,其中:
图1是图示根据一些实施例的用于执行指令的处理组件的框图;
图2是图示根据一些实施例的并入到多插槽系统的每个插槽中的高速缓存转储清除引擎的框图;
图3图示根据一些实施例的用于高速缓存转储清除引擎的管理接口和命令接口;
图4是描述根据一些实施例的一些一致性高速缓存转储清除操作的表;
图5是描述根据一些实施例的一些存储器侧高速缓存转储清除操作的表;
图6是图示根据一些实施例的由高速缓存转储清除引擎执行的用于执行高速缓存转储清除指令的过程的流程图;
图7A是图示根据一些实施例的高速缓存转储清除指令的格式的框图;
图7B-图7C是图示根据本发明的一些实施例的通用向量友好指令格式及其指令模板的框图;
图7B是图示根据本发明的一些实施例的通用向量友好指令格式及其A类指令模板的框图;
图7C是图示根据本发明的一些实施例的通用向量友好指令格式及其B类指令模板的框图;
图8A是图示根据本发明的一些实施例的示例性专用向量友好指令格式的框图;
图8B是图示根据一个实施例的构成完整操作码字段的具有专用向量友好指令格式的字段的框图;
图8C是图示根据一个实施例的构成寄存器索引字段的具有专用向量友好指令格式的字段的框图;
图8D是图示根据一个实施例的构成扩充操作字段的具有专用向量友好指令格式的字段的框图;
图9是根据一个实施例的寄存器架构的框图;
图10A是图示根据一些实施例的示例性有序流水线以及示例性寄存器重命名的乱序发布/执行流水线两者的框图;
图10B是图示根据一些实施例的要包括在处理器中的有序架构核的示例性实施例和示例性的寄存器重命名的乱序发布/执行架构核两者的框图;
图11A-图11B图示更具体的示例性有序核架构的框图,该核将是芯片中的若干逻辑块之一(包括相同类型和/或不同类型的其他核);
图11A是根据一些实施例的单个处理器核以及它与管芯上互连网络的连接及其第二级(L2)高速缓存的本地子集的框图;
图11B是根据一些实施例的图11A中的处理器核的一部分的展开图;
图12是根据一些实施例的可具有多于一个的核、可具有集成存储器控制器、并且可具有集成图形的处理器的框图;
图13-图16是示例性计算机架构的框图;
图13示出根据一些实施例的系统的框图;
图14是根据一些实施例的更具体的第一示例性系统的框图;
图15是根据一些实施例的更具体的第二示例性系统的框图;
图16是根据一些实施例的芯片上系统(SoC)的框图;以及
图17是根据一些实施例的对照使用软件指令转换器将源指令集中的二进制指令转换成目标指令集中的二进制指令的框图。
具体实施方式
在下列描述中,阐述了众多特定细节。然而,应该理解,一些实施例可在没有这些特定细节的情况下实施。在其他实例中,未详细示出公知的电路、结构和技术,以免使对本描述的理解模糊。
说明书中对“一个实施例”、“实施例”、“示例实施例”等的引用表明所描述的实施例可以包括特征、结构或特性,但是每个实施例可能不一定都包括该特征、结构或特性。此外,此类短语不一定是指同一个实施例。此外,当关于实施例描述特征、结构或特性时,认为影响关于如果被明确描述的其他实施例的此类特征、结构或特性是在本领域技术人员的知识范围之内的。
如上文所提及,需要大量的处理器资源和时间来执行高速缓存转储清除。本文所公开的是高速缓存转储清除引擎(CFE),其协调对一致性高速缓存或存储器侧高速缓存的异步按需高速缓存转储清除。CFE卸载高速缓存转储清除功能并释放处理资源以供其他用途。
一些替代的较差方法使用内置于处理器的指令集架构(ISA)中的原生指令来对线性地址进行操作并且一次对一个高速缓存行进行转储清除。在使用x86 ISA的处理系统中,此类原生指令的示例包括CLFLUSH(转储清除高速缓存行)、CLFLUSHOPT(转储清除高速缓存行优化)和CLWB(高速缓存行写回)。在其他架构中,诸如MIPS(不具有联锁的流水线级的微处理器)、RISC(精简指令集计算机)、CISC(复杂指令集计算机)等等,类似的原生指令可以用于一次对一个高速缓存行进行转储清除。但是在此类方法要求软件一次一个高速缓存行地循环通过高速缓存的程度上,此类方法引发大量处理资源。
其他替代的较差方法使用内置于处理器ISA中的其他原生指令来一次对整个一致性高速缓存进行操作。在使用x86 ISA的处理系统中,此类原生指令的示例包括INVD(无效内部高速缓存)和WBINVD(写回和无效高速缓存)。可以在使用诸如MIPS、RISC、CISC等之类的不同ISA的处理系统中使用类似的原生指令。但是此类指令是不可中断的并且需要长等待时间。此外,此类指令不能用于执行需要仅在高速缓存的子集上发生的高速缓存转储清除。
所公开的CFE摆脱上文提及的替代方法的缺点。相反,如本文所述,CFE可以按需被指示以异步地从系统处理器卸载高速缓存转储清除操作,从而释放处理资源以供其他用途。CFE支持其可以按需被指示的一组指令,以写回来自所有级别的一致性高速缓存和存储器侧高速缓存的经修改的行并且可选地使所有行无效。
与许多传统处理系统不同,所公开的CFE还具有用于控制高速缓存转储清除操作的管理接口和命令接口。
此外,所公开的CFE提供更细粒度的转储清除能力,诸如对所指定的MKTME(多密钥总存储器加密)密钥ID内、一组范围内等的高速缓存行进行转储清除。
在一些实施例中,多插槽/多处理器/多核系统中的插槽/处理器/核中的每一个包含CFE电路。在一些此类系统中,系统中的多个CFE实例中的一个被指定为主CFE,并跨整个系统协调高速缓存转储清除。因此,CFE从系统处理器卸载高速缓存转储清除操作,从而释放处理资源以供其他用途。CFE可以按需被指示以写回来自所有级别的存储器侧高速缓存的经修改的行并使所有行无效。
此外,所公开的CFE提供更细粒度的转储清除能力,诸如对所指定的MKTME密钥ID内、一组范围内等的高速缓存行进行转储清除。在一些实施例中,CFE提供更细粒度的转储清除以满足MKTME/TDX(受信任域扩展)和持久性存储器使用情形的要求。
在其中仅由有特权软件对高速缓存执行粗粒度操作的一些实施例中,CFE仅由诸如系统BIOS、操作系统(OS)、或虚拟机监视器(VMM)之类的有特权系统软件使用。具体而言,在一些实施例中,从用户模式软件而言,CFE是显式地不可操作的。为了支持系统软件(OS和VMM)的原生启用,CFE暴露架构硬件软件接口。
在操作中,CFE用于执行过程,过程包括:CFE进入主模式,该CFE被放置在多个插槽中的一个插槽中,每个插槽包括存储器并且包括:CFE,一个或多个核,高速缓存层级结构,高速缓存层级结构包括多个高速缓存;以及接收高速缓存转储清除请求,该高速缓存转储清除请求指定范围和无效控制、引起对该一个插槽的该范围内的所有经修改的高速缓存行的写回、引起对其余插槽中的该范围内的所有经修改的高速缓存行的写回、并且当无效控制要求无效时引起对一个插槽中和其余插槽中的该范围内的高速缓存行的无效,其中该CFE与一个或多个核独立地操作。
图1是图示根据一些实施例的用于执行指令的处理组件的框图。如所示,存储101存储要执行的(多条)指令103。
在操作中,(多条)指令103由取出电路105从存储101取出,然后由解码电路109解码。解码电路109将所取出的指令107解码为一个或多个操作。在一些实施例中,该解码包括:生成将由执行电路(诸如,执行电路117)执行的多个微操作。解码电路109还对指令后缀和前缀进行解码(如果使用)。
在一些实施例中,寄存器重命名、寄存器分配和/或调度电路113提供用于以下一项或多项的功能:1)将逻辑操作数值重命名为物理操作数值(例如,一些实施例中的寄存器别名表);2)将状态位和标志分配给经解码的指令;和3)调度经解码的指令111以供在执行电路117上执行。
寄存器(寄存器堆)和/或存储器115将数据存储为要被执行电路117操作的经解码的指令111的操作数。
在一些实施例中,写回电路119提交经解码的指令111的执行的结果。写回电路119和寄存器重命名/调度电路113可在不同时刻出现或可根本不出现,在该程度上而言,写回电路119和寄存器重命名/调度电路113是可选的,如由其虚线边界所指示。
图2是图示根据一些实施例的并入到多插槽系统的每个插槽中的高速缓存转储清除引擎(CFE)的框图。如所示,系统200是包含两个插槽的多插槽系统,两个插槽为插槽1210和插槽2 220。插槽1 210包括主CFE202、计算快速链路(CXL)端口204、存储器控制器206、高速缓存和本地代理(CHA)208、网格214和核212。插槽2 220包括从CFE 222、CXL端口224(连接到CXL设备246)、存储器控制器226、CHA 228、网格230和核232,它们经由网格230通信,它们分别通过带内接口234、236、238、240和242与网格230连接。从CFE 222、CXL端口224、存储器控制器226和CHA 228也经由边带接口244耦合。
在一些实施例中,仅一个CFE引擎用作主CFE并暴露给软件。例如,软件可以经由存储器映射I/O来访问主CFE的管理接口寄存器304(图3)和命令接口寄存器308(图3)。在一些实施例中,具有多个封装的平台在每个封装上具有CFE引擎,但是仅一个CFE被配置为用作主CFE。在此类实施例中的操作中,在任何封装上的任何核上发起的所有CFE命令被发送至主CFE。用于一致性高速缓存和用于存储器侧高速缓存的高速缓存转储清除命令分别被列出在图4和图5中。在一些此类系统中,主CFE例如经由外围接口、UPI 250(通用外围接口)与从CFE通信以完成所请求的操作。为了执行所请求的操作,主CFE与每个CFE通信。进而,每个从插槽与对应的一致性和本地代理(CHA)协调以对一致性高速缓存进行转储清除并且与对应的存储器控制器(MC)协调以用于存储器侧高速缓存转储清除。
在一些实施例中,当存在具有附连至平台的一致性高速缓存的CXL设备时,对应的CHA将跟踪由该设备进行高速缓存的行。对于无效请求,CHA将进而请求从CHA来执行无效操作。
尽管系统200被示为多插槽系统,但是应当理解本发明不限于此。在其他实施例中,例如,系统200是多处理器系统,并且被示出为插槽210和220的部分将替代地是不同的处理器。在其他实施例中,例如,系统200是多核处理器,并且被示出为插槽210和220的部分将替代地是不同的核。在另一些实施例中,例如,系统200是虚拟计算平台,并且被示出为插槽210和220的部分将替代地是虚拟机。
图3图示根据一些实施例的用于高速缓存转储清除引擎的管理接口和命令接口。CFE将使一个或多个命令接口(Ci)暴露给系统软件以提交命令。管理接口306和命令接口310表示CFE的架构接口。系统软件可以通过访问存储器映射设备管理寄存器302和共享工作队列(SWQ)管理寄存器304来配置CFE。软件可以配置存储器映射SWQ接口寄存器308。在一些实施例中,软件经由管理寄存器302和SWQ管理寄存器304来配置并枚举CFE的能力。然后,它可以提交命令以用于所枚举的能力。例如,在使用x86 ISA的处理系统的情况下,ENQCMDS指令(入队命令允许使用存储器映射I/O(MMIO)将命令写入入队寄存器)可以用于写入命令接口的SWQ中的一个。如果命令被接受(由EFLAGS.ZF指示),则软件经由提交票号寄存器获得票号。软件然后轮询完成票号,直到完成票号等于或大于所获得的提交票号。每个CFESWQ有序地执行命令,并且票号单调地递增。此外,SWQ可以可选地支持存储器页来报告完成。这允许软件进行存储器轮询而不是MMIO,并且允许软件对存储器地址使用MONITOR/MWAIT。SWQ可以可选地支持中断能力以及在请求了中断的描述符的完成时生成中断。
图4是描述根据一些实施例的一致性高速缓存转储清除操作的表。如所示,表400列出用于对所有一致性高速缓存进行转储清除、对与给定MKTME密钥ID相关联的一致性高速缓存行进行转储清除、或者对所指定的系统物理地址(SPA)范围内的所有高速缓存行进行转储清除的命令。如上所述,所列出的命令中的任一个可以被发送至主CFE,其将进而协调所指定的高速缓存转储清除。还示出,所列出的命令中的任一个可以可选地被指示以在将高速缓存行写回至存储器之后使这些高速缓存行无效。
图5是描述根据一些实施例的存储器侧高速缓存转储清除操作的表。如所示,表500列出用于对所有存储器侧高速缓存进行转储清除、以及用于对由SPA范围进行高速缓存的存储器侧进行转储清除的命令。如上所述,所列出的命令中的任一个可以被发送至主CFE,其将进而协调所指定的高速缓存转储清除。还示出,所列出的命令中的任一个可以可选地被指示以在将高速缓存行写回至存储器之后使这些高速缓存行无效。
图6是图示根据一些实施例的由高速缓存转储清除引擎(CFE)执行的用于执行高速缓存转储清除指令的过程的流程图。如所示,流程600开始于操作605,在操作605期间,主插槽中的已经被指定为主CFE的CFE用于接收指定操作码和范围的请求,操作码要求高速缓存转储清除。在610处,已经被指定为主的CFE用于执行请求以引起对主插槽中的落在该范围内的经修改的高速缓存行的写回和如果由请求指示的无效。在615处,已经被指定为主CFE的CFE用于与系统中的各自具有从CFE的其他从插槽通信,该通信用于引起对从插槽中的落在该范围内的经修改的高速缓存行的写回和如果由请求指示的无效。
如上所述并且如附图所示,存在用于配置并操作高速缓存转储清除引擎(CFE)的若干方式(或装置)。在一些实施例中,例如,如图2所示,CFE可以被放置在多个互连的插槽中的一个中,多个互连的插槽各自包括CFE、核和相关联的高速缓存层级结构。
用于配置CFE的装置
在一些实施例中,CFE包括用于将CFE配置为用作主CFE的装置,多个插槽的其余插槽中的其余CFE中的每一个CFE用作从CFE。例如,在一些实施例中,CFE包括软件可编程控制寄存器,诸如存储器映射型号专属寄存器,以由软件写入来将CFE配置为主或配置为从。
在一些实施例中,CFE包括用于控制设备管理寄存器(诸如设备管理寄存器302)的软件可访问管理接口,软件可以写入软件可访问管理接口以将CFE配置为主或配置为从。
在一些实施例中,在系统中的多个互连的插槽中的每一个内的管芯上的硬件控制引脚可以被设置以控制CFE用作主还是从。例如,此类控制引脚可以使用弱电阻器被绑定到电源电压以断言该引脚。
在一些实施例中,预确定的主系统物理地址的映射,每个CFE用于检查其是否被映射到预确定的主系统物理地址,并且如果是,则用作主CFE。
用于接收高速缓存转储清除请求的装置
在一些实施例中,CFE包括用于接收指定操作码和范围的请求的装置,操作码要求高速缓存转储清除。
在一些实施例中,CFE接收来自同一插槽中的核的请求。例如,CFE 202接收来自核212的请求,并且CFE 222接收来自核232的请求。在某些情况下,核将已经取出高速缓存转储清除指令并对其解码,高速缓存转储清除指令指定请求的操作码和范围。
在一些实施例中,此类核I对已经由软件编程到控制寄存器中的高速缓存转储清除指令作出响应,高速缓存转储清除指令指定请求的操作码和范围。
在一些实施例中,用于接收请求的装置包括接收来自主插槽中的共享工作队列(SWQ)的请求,SWQ已经通过SWQ接口被编程有高速缓存转储清除指令,高速缓存转储清除指令指定请求的操作码和范围。例如,软件可以使用管理接口306来对SWQ管理寄存器304编程,并且可以使用SWQ命令接口310来对SWQ接口寄存器308编程。因此,软件可以使用插槽中的SWQ来对产生由CFE接收的请求的高速缓存转储清除指令编程。
用于执行高速缓存转储清除请求的装置
在一些实施例中,CFE包括用于执行请求以引起对主插槽中的落在该范围内的经修改的高速缓存行的写回和如果由请求指示的无效的装置。
例如,当对存储器侧高速缓存进行转储清除时,CFE 202可以使用网格214来与高速缓存和本地代理208以及计算快速链路(CXL)204通信。在一些示例中,CFE 202使CHA 208读取被写回并且潜在地无效的高速缓存行。CFE 202使用CXL端口来通过CXL接口与持久性存储器通信并且从而将数据从高速缓存写回至持久性存储器。
当对一致性高速缓存进行转储清除时,CFE可以使用网格214来与CHA 208和存储器控制器206通信。至于对存储器侧高速缓存进行转储清除,CFE 202使CHA 208读取被写回并且潜在地无效的高速缓存行。CFE使用存储器控制器206将被转储清除的高速缓存行写回至存储器。
用于引起其他插槽中的高速缓存转储清除的装置
在一些实施例中,CFE包括用于与多个互连的插槽的其他从插槽中的其他从CFE通信的装置。例如,与由核212发送至CFE 202的请求类似,CFE 202可以通过通用物理接口(UPI 250)将请求传递给从CFE 222。通过将请求传递给从CFE 222,从插槽中的落在该范围内的经修改的高速缓存行将被写回,并且如果请求要求无效则被无效。
图7A是图示根据一些实施例的高速缓存转储清除指令的格式的框图。如所示,高速缓存转储清除指令700包括用于指定操作码702(WBINV*)、范围704、MKTME密钥ID 706和系统物理地址(SPA)708的字段。操作码702可以用于指定高速缓存转储清除操作,诸如图4-图5所示出和描述的那些。
操作码702示出为包括星号(*),其指示操作码还可以包括用于控制指令的行为的后缀或前缀。在一些实施例中,一个或多个指令字段704、706和708可以被指定为操作码的后缀或前缀。
范围704是可以用于指定将被转储清除的高速缓存或其中高速缓存将被转储清除的高速缓存行的指令字段。在一些实施例中,对其启用所公开的高速缓存转储清除指令的一致性高速缓存和存储器侧高速缓存被分配用于指示响应于高速缓存转储清除指令要对哪些高速缓存进行转储清除的唯一标识符。在一些实施例中,(多个)高速缓存标识符704是立即数;并且用于指定要转储清除的多于一个高速缓存。此类立即数允许高速缓存转储清除指令指定要被转储清除的多个高速缓存,例如通过将不同高速缓存分配给立即数的不同部分。
范围704是可选的,如其虚线边框所指示,这体现在它可以被指定为操作码702的前缀或后缀。例如,范围704可以指示要被转储清除的系统物理地址的范围。范围704还可以指示在所标识的高速缓存内的所有高速缓存行要被转储清除。
MKTME密钥ID 706和系统物理地址708(SPA)可以用于指定系统范围的哪些高速缓存要被转储清除。指令字段704、706和708是可选的,如其虚线边框所指示,这体现在它们可以被指定为操作码702的一部分、指定为另一字段的一部分、或根本不指定。
在操作中,体现所公开实施例的一些处理器用于取出高速缓存转储清除指令(例如通过使用取出电路105)、对高速缓存转储清除指令解码(例如通过使用解码电路109)、并且执行高速缓存转储清除指令(例如通过使用执行电路117)。在一些实施例中,主高速缓存转储清除引擎通过将格式化为与高速缓存转储清除指令702相同的请求发送至包含其他高速缓存的其他核来使那些其他高速缓存被转储清除。
指令集
指令集可包括一种或多种指令格式。给定的指令格式可定义各种字段(例如,位的数量、位的位置)以指定将要执行的操作(例如,操作码)以及将对其执行该操作的(多个)操作数和/或(多个)其他数据字段(例如,掩码),等等。通过指令模板(或子格式)的定义来进一步分解一些指令格式。例如,可将给定指令格式的指令模板定义为具有该指令格式的字段(所包括的字段通常按照相同顺序,但是至少一些字段具有不同的位的位置,因为较少的字段被包括)的不同子集,和/或定义为具有以不同方式进行解释的给定字段。由此,ISA的每一条指令使用给定的指令格式(并且如果经定义,则按照该指令格式的指令模板中的给定的一个指令模板)来表达,并包括用于指定操作和操作数的字段。例如,示例性ADD(加法)指令具有特定的操作码和指令格式,该特定的指令格式包括用于指定该操作码的操作码字段和用于选择操作数(源1/目的地以及源2)的操作数字段;并且该ADD指令在指令流中出现将使得在操作数字段中具有选择特定操作数的特定的内容。已经推出和/或发布了被称为高级向量扩展(AVX)(AVX1和AVX2)和利用向量扩展(VEX)编码方案的SIMD扩展集(参见例如2014年9月的
Figure BDA0002421134520000111
64和IA-32架构软件开发者手册;并且参见2014年10月的
Figure BDA0002421134520000112
高级向量扩展编程参考)。
示例性指令格式
本文中所描述的(多条)指令的实施例能以不同的格式体现。另外,在下文中详述示例性系统、架构和流水线。(多条)指令的实施例可在此类系统、架构和流水线上执行,但是不限于详述的那些系统、架构和流水线。
通用向量友好指令格式
向量友好指令格式是适于向量指令(例如,存在专用于向量操作的特定字段)的指令格式。尽管描述了其中通过向量友好指令格式支持向量和标量操作两者的实施例,但是替代实施例仅使用通过向量友好指令格式的向量操作。
图7B-图7C是图示根据本发明的一些实施例的通用向量友好指令格式及其指令模板的框图。图7B是图示根据本发明的一些实施例的通用向量友好指令格式及其A类指令模板的框图;而图7C是图示根据本发明的一些实施例的通用向量友好指令格式及其B类指令模板的框图。具体地,针对通用向量友好指令格式710定义A类和B类指令模板,这两者都包括无存储器访问705的指令模板和存储器访问720的指令模板。在向量友好指令格式的上下文中的术语“通用”是指不束缚于任何特定指令集的指令格式。
尽管将描述其中向量友好指令格式支持以下情况的本发明的实施例:64字节向量操作数长度(或尺寸)与32位(4字节)或64位(8字节)数据元素宽度(或尺寸)(并且由此,64字节向量由16个双字尺寸的元素组成,或者替代地由8个四字尺寸的元素组成);64字节向量操作数长度(或尺寸)与16位(2字节)或8位(1字节)数据元素宽度(或尺寸);32字节向量操作数长度(或尺寸)与32位(4字节)、64位(8字节)、16位(2字节)或8位(1字节)数据元素宽度(或尺寸);以及16字节向量操作数长度(或尺寸)与32位(4字节)、64位(8字节)、16位(2字节)、或8位(1字节)数据元素宽度(或尺寸);但是替代实施例可支持更大、更小和/或不同的向量操作数尺寸(例如,256字节向量操作数)与更大、更小或不同的数据元素宽度(例如,128位(16字节)数据元素宽度)。
图7B中的A类指令模板包括:1)在无存储器访问705的指令模板内,示出无存储器访问的完全舍入控制型操作712的指令模板、以及无存储器访问的数据变换型操作715的指令模板;以及2)在存储器访问720的指令模板内,示出存储器访问的时效性725的指令模板和存储器访问的非时效性730的指令模板。图7C中的B类指令模板包括:1)在无存储器访问705的指令模板内,示出无存储器访问的写掩码控制的部分舍入控制型操作714的指令模板以及无存储器访问的写掩码控制的vsize型操作717的指令模板;以及2)在存储器访问720的指令模板内,示出存储器访问的写掩码控制727的指令模板。
通用向量友好指令格式710包括以下列出的按照在图7B-7C中图示的顺序的如下字段。
格式字段740——该字段中的特定值(指令格式标识符值)唯一地标识向量友好指令格式,并且由此标识指令在指令流中以向量友好指令格式出现。由此,该字段对于仅具有通用向量友好指令格式的指令集是不需要的,在这个意义上该字段是任选的。
基础操作字段742——其内容区分不同的基础操作。
寄存器索引字段744——其内容直接或者通过地址生成来指定源或目的地操作数在寄存器中或者在存储器中的位置。这些字段包括足够数量的位以从PxQ(例如,32x512、16x128、32x1024、64x1024)寄存器堆中选择N个寄存器。尽管在一个实施例中N可多达三个源寄存器和一个目的地寄存器,但是替代实施例可支持更多或更少的源和目的地寄存器(例如,可支持多达两个源,其中这些源中的一个源还用作目的地;可支持多达三个源,其中这些源中的一个源还用作目的地;可支持多达两个源和一个目的地)。
修饰符(modifier)字段746——其内容将指定存储器访问的以通用向量指令格式出现的指令与不指定存储器访问的以通用向量指令格式出现的指令区分开;即在无存储器访问705的指令模板与存储器访问720的指令模板之间进行区分。存储器访问操作读取和/或写入到存储器层次(在一些情况下,使用寄存器中的值来指定源和/或目的地地址),而无存储器访问操作不这样(例如,源和目的地是寄存器)。尽管在一个实施例中,该字段还在三种不同的方式之间选择以执行存储器地址计算,但是替代实施例可支持更多、更少或不同的方式来执行存储器地址计算。
扩充操作字段750——其内容区分除基础操作以外还要执行各种不同操作中的哪一个操作。该字段是针对上下文的。在一些实施例中,该字段被分成类字段768、α字段752和β字段754。扩充操作字段750允许在单条指令而非2条、3条或4条指令中执行多组共同的操作。
比例字段760——其内容允许用于存储器地址生成(例如,用于使用(2比例*索引+基址)的地址生成)的索引字段的内容的按比例缩放。
位移字段762A——其内容用作存储器地址生成的一部分(例如,用于使用(2比例*索引+基址+位移)的地址生成)。
位移因数字段762B(注意,位移字段762A直接在位移因数字段762B上的并置指示使用一个或另一个)——其内容用作地址生成的一部分;它指定将按比例缩放存储器访问的尺寸(N)的位移因数——其中N是存储器访问中的字节数量(例如,用于使用(2比例*索引+基址+按比例缩放的位移)的地址生成)。忽略冗余的低阶位,并且因此将位移因数字段的内容乘以存储器操作数总尺寸(N)以生成将在计算有效地址中使用的最终位移。N的值由处理器硬件在运行时基于完整操作码字段774(稍后在本文中描述)和数据操纵字段754C确定。位移字段762A和位移因数字段762B不用于无存储器访问705的指令模板和/或不同的实施例可实现这两者中的仅一个或不实现这两者中的任一个,在这个意义上,位移字段762A和位移因数字段762B是任选的。
数据元素宽度字段764——其内容区分将使用多个数据元素宽度中的哪一个(在一些实施例中用于所有指令;在其他实施例中只用于指令中的一些指令)。如果支持仅一个数据元素宽度和/或使用操作码的某一方面来支持数据元素宽度,则该字段是不需要的,在这个意义上,该字段是任选的。
写掩码字段770——其内容逐数据元素位置地控制目的地向量操作数中的数据元素位置是否反映基础操作和扩充操作的结果。A类指令模板支持合并-写掩码,而B类指令模板支持合并-写掩码和归零-写掩码两者。当合并时,向量掩码允许在执行(由基础操作和扩充操作指定的)任何操作期间保护目的地中的任何元素集免于更新;在另一实施例中,保持其中对应掩码位具有0的目的地的每一元素的旧值。相反,当归零时,向量掩码允许在执行(由基础操作和扩充操作指定的)任何操作期间使目的地中的任何元素集归零;在一个实施例中,目的地的元素在对应掩码位具有0值时被设为0。该功能的子集是控制正被执行的操作的向量长度的能力(即,从第一个到最后一个正被修改的元素的跨度),然而,被修改的元素不一定要是连续的。由此,写掩码字段770允许部分向量操作,这包括加载、存储、算术、逻辑等。尽管描述了其中写掩码字段770的内容选择了多个写掩码寄存器中的包含要使用的写掩码的一个写掩码寄存器(并且由此,写掩码字段770的内容间接地标识要执行的掩码)的本发明的实施例,但是替代实施例替代地或附加地允许掩码写字段770的内容直接指定要执行的掩码。
立即数字段772——其内容允许对立即数的指定。该字段在实现不支持立即数的通用向量友好格式中不存在且在不使用立即数的指令中不存在,在这个意义上,该字段是任选的。
类字段768——其内容在不同类的指令之间进行区分。参考图7B-图7C,该字段的内容在A类和B类指令之间进行选择。在图7B-图7C中,圆角方形用于指示特定的值存在于字段中(例如,在图7B-图7C中分别用于类字段768的A类768A和B类768B)。
A类指令模板
在A类无存储器访问705的指令模板的情况下,α字段752被解释为其内容区分要执行不同扩充操作类型中的哪一种(例如,针对无存储器访问的舍入型操作712和无存储器访问的数据变换型操作715的指令模板分别指定舍入752A.1和数据变换752A.2)的RS字段752A,而β字段754区分要执行所指定类型的操作中的哪一种。在无存储器访问705的指令模板中,比例字段760、位移字段762A和位移因数字段762B不存在。
无存储器访问的指令模板——完全舍入控制型操作
在无存储器访问的完全舍入控制型操作712的指令模板中,β字段754被解释为其(多个)内容提供静态舍入的舍入控制字段754A。尽管在本发明的所述实施例中舍入控制字段754A包括抑制所有浮点异常(SAE)字段756和舍入操作控制字段758,但是替代实施例可支持这两个概念,可将这两个概念编码为同一字段,或仅具有这些概念/字段中的一个或另一个(例如,可仅具有舍入操作控制字段758)。
SAE字段756——其内容区分是否禁用异常事件报告;当SAE字段756的内容指示启用抑制时,给定的指令不报告任何种类的浮点异常标志,并且不唤起任何浮点异常处置程序。
舍入操作控制字段758——其内容区分要执行一组舍入操作中的哪一个(例如,向上舍入、向下舍入、向零舍入以及就近舍入)。由此,舍入操作控制字段758允许逐指令地改变舍入模式。在其中处理器包括用于指定舍入模式的控制寄存器的一些实施例中,舍入操作控制字段750的内容覆盖(override)该寄存器值。
无存储器访问的指令模板-数据变换型操作
在无存储器访问的数据变换型操作715的指令模板中,β字段754被解释为数据变换字段754B,其内容区分要执行多个数据变换中的哪一个(例如,无数据变换、混合、广播)。
在A类存储器访问720的指令模板的情况下,α字段752被解释为驱逐提示字段752B,其内容区分要使用驱逐提示中的哪一个(在图7B中,对于存储器访问时效性725的指令模板和存储器访问非时效性730的指令模板分别指定时效性的752B.1和非时效性的752B.2),而β字段754被解释为数据操纵字段754C,其内容区分要执行多个数据操纵操作(也称为基元(primitive))中的哪一个(例如,无操纵、广播、源的向上转换以及目的地的向下转换)。存储器访问720的指令模板包括比例字段760,并任选地包括位移字段762A或位移因数字段762B。
向量存储器指令使用转换支持来执行来自存储器的向量加载以及向存储器的向量存储。如同寻常的向量指令,向量存储器指令以数据元素式的方式从/向存储器传输数据,其中实际被传输的元素由被选为写掩码的向量掩码的内容规定。
存储器访问的指令模板——时效性的
时效性的数据是可能足够快地被重新使用以从高速缓存操作受益的数据。然而,这是提示,并且不同的处理器能以不同的方式实现它,包括完全忽略该提示。
存储器访问的指令模板——非时效性的
非时效性的数据是不太可能足够快地被重新使用以从第一级高速缓存中的高速缓存操作受益且应当被给予驱逐优先级的数据。然而,这是提示,并且不同的处理器能以不同的方式实现它,包括完全忽略该提示。
B类指令模板
在B类指令模板的情况下,α字段752被解释为写掩码控制(Z)字段752C,其内容区分由写掩码字段770控制的写掩码应当是合并还是归零。
在B类无存储器访问705的指令模板的情况下,β字段754的一部分被解释为RL字段757A,其内容区分要执行不同扩充操作类型中的哪一种(例如,针对无存储器访问的写掩码控制部分舍入控制类型操作714的指令模板和无存储器访问的写掩码控制VSIZE型操作717的指令模板分别指定舍入757A.1和向量长度(VSIZE)757A.2),而β字段754的其余部分区分要执行所指定类型的操作中的哪一种。在无存储器访问705的指令模板中,比例字段760、位移字段762A和位移因数字段762B不存在。
在无存储器访问的写掩码控制部分舍入控制型操作712的指令模板中,β字段754的其余部分被解释为舍入操作字段759A,并且禁用异常事件报告(给定的指令不报告任何种类的浮点异常标志,并且不唤起任何浮点异常处置程序)。
舍入操作控制字段759A——正如舍入操作控制字段758,其内容区分要执行一组舍入操作中的哪一个(例如,向上舍入、向下舍入、向零舍入以及就近舍入)。由此,舍入操作控制字段759A允许逐指令地改变舍入模式。在其中处理器包括用于指定舍入模式的控制寄存器的一些实施例中,舍入操作控制字段750的内容覆盖该寄存器值。
在无存储器访问的写掩码控制VSIZE型操作717的指令模板中,β字段754的其余部分被解释为向量长度字段759B,其内容区分要执行多个数据向量长度中的哪一个(例如,128字节、256字节或512字节)。
在B类存储器访问720的指令模板的情况下,β字段754的一部分被解释为广播字段757B,其内容区分是否要执行广播型数据操纵操作,而β字段754的其余部分被解释为向量长度字段759B。存储器访问720的指令模板包括比例字段760,并任选地包括位移字段762A或位移因数字段762B。
针对通用向量友好指令格式710,示出完整操作码字段774包括格式字段740、基础操作字段742和数据元素宽度字段764。尽管示出了其中完整操作码字段774包括所有这些字段的一个实施例,但是在不支持所有这些字段的实施例中,完整操作码字段774包括少于所有的这些字段。完整操作码字段774提供操作代码(操作码)。
扩充操作字段750、数据元素宽度字段764和写掩码字段770允许逐指令地以通用向量友好指令格式指定这些特征。
写掩码字段和数据元素宽度字段的组合创建各种类型的指令,因为这些指令允许基于不同的数据元素宽度应用该掩码。
在A类和B类内出现的各种指令模板在不同的情形下是有益的。在本发明的一些实施例中,不同处理器或处理器内的不同核可支持仅A类、仅B类、或者可支持这两类。举例而言,旨在用于通用计算的高性能通用乱序核可仅支持B类,旨在主要用于图形和/或科学(吞吐量)计算的核可仅支持A类,并且旨在用于通用计算和图形和/或科学(吞吐量)计算两者的核可支持A类和B类两者(当然,具有来自这两类的模板和指令的一些混合、但是并非来自这两类的所有模板和指令的核在本发明的范围内)。同样,单个处理器可包括多个核,这多个核全部都支持相同的类,或者其中不同的核支持不同的类。举例而言,在具有单独的图形核和通用核的处理器中,图形核中的旨在主要用于图形和/或科学计算的一个核可仅支持A类,而通用核中的一个或多个可以是具有旨在用于通用计算的仅支持B类的乱序执行和寄存器重命名的高性能通用核。不具有单独的图形核的另一处理器可包括既支持A类又支持B类的一个或多个通用有序或乱序核。当然,在本发明的不同实施例中,来自一类的特征也可在其他类中实现。将使以高级语言编写的程序成为(例如,及时编译或静态编译)各种不同的可执行形式,这些可执行形式包括:1)仅具有由用于执行的目标处理器支持的(多个)类的指令的形式;或者2)具有替代例程并具有控制流代码的形式,该替代例程使用所有类的指令的不同组合来编写,该控制流代码选择这些例程以基于由当前正在执行代码的处理器支持的指令来执行。
示例性专用向量友好指令格式
图8A是图示根据本发明的一些实施例的示例性专用向量友好指令格式的框图。图8A示出专用向量友好指令格式800,其指定各字段的位置、尺寸、解释和次序、以及那些字段中的一些字段的值,在这个意义上,该专用向量友好指令格式800是专用的。专用向量友好指令格式800可用于扩展x86指令集,并且由此字段中的一些字段与如在现有的x86指令集及其扩展(例如,AVX)中所使用的那些字段类似或相同。该格式保持与具有扩展的现有x86指令集的前缀编码字段、实操作码字节字段、MOD R/M字段、SIB字段、位移字段和立即数字段一致。图示来自图7的字段,来自图8A的字段映射到来自图7的字段。
应当理解,虽然出于说明的目的在通用向量友好指令格式710的上下文中参考专用向量友好指令格式800描述了本发明的实施例,但是本发明不限于专用向量友好指令格式800,除非另有声明。例如,通用向量友好指令格式710构想了各种字段的各种可能的尺寸,而专用向量友好指令格式800示出为具有特定尺寸的字段。作为具体示例,尽管在专用向量友好指令格式800中数据元素宽度字段764被图示为一位字段,但是本发明不限于此(即,通用向量友好指令格式710构想数据元素宽度字段764的其他尺寸)。
通用向量友好指令格式710包括以下列出的按照图8A中图示的顺序的如下字段。
EVEX前缀(字节0-3)802——以四字节形式进行编码。
格式字段740(EVEX字节0,位[7:0])——第一字节(EVEX字节0)是格式字段740,并且它包含0x62(在一些实施例中,为用于区分向量友好指令格式的唯一值)。
第二-第四字节(EVEX字节1-3)包括提供专用能力的多个位字段。
REX字段805(EVEX字节1,位[7-5])——由EVEX.R位字段(EVEX字节1,位[7]–R)、EVEX.X位字段(EVEX字节1,位[6]–X)以及EVEX.B位字段(EVEX字节1,位[5]–B)组成。EVEX.R、EVEX.X和EVEX.B位字段提供与对应的VEX位字段相同的功能,并且使用1补码的形式进行编码,即ZMM0被编码为1111B,ZMM15被编码为0000B。这些指令的其他字段对如在本领域中已知的寄存器索引的较低三个位(rrr、xxx和bbb)进行编码,由此可通过对EVEX.R、EVEX.X和EVEX.B相加来形成Rrrr、Xxxx和Bbbb。
REX’810A——这是REX’字段810的第一部分,并且是用于对扩展的32个寄存器集合的较高16个或较低16个寄存器进行编码的EVEX.R’位字段(EVEX字节1,位[4]–R’)。在一些实施例中,该位与以下指示的其他位一起以位反转的格式存储以(在公知x86的32位模式下)与BOUND指令进行区分,该BOUND指令的实操作码字节是62,但是在MOD R/M字段(在下文中描述)中不接受MOD字段中的值11;本发明的替代实施例不以反转的格式存储该指示的位以及以下其他指示的位。值1用于对较低16个寄存器进行编码。换句话说,通过组合EVEX.R’、EVEX.R以及来自其他字段的其他RRR来形成R’Rrrr。
操作码映射字段815(EVEX字节1,位[3:0]–mmmm)——其内容对隐含的前导操作码字节(0F、0F 38或0F 3)进行编码。
数据元素宽度字段764(EVEX字节2,位[7]–W)——由记号EVEX.W表示。EVEX.W用于定义数据类型(32位数据元素或64位数据元素)的粒度(尺寸)。
EVEX.vvvv 820(EVEX字节2,位[6:3]-vvvv)——EVEX.vvvv的作用可包括如下:1)EVEX.vvvv对以反转(1补码)形式指定的第一源寄存器操作数进行编码,并且对具有两个或更多个源操作数的指令有效;2)EVEX.vvvv对针对特定向量位移以1补码的形式指定的目的地寄存器操作数进行编码;或者3)EVEX.vvvv不对任何操作数进行编码,该字段被预留,并且应当包含1111b。由此,EVEX.vvvv字段820对以反转(1补码)的形式存储的第一源寄存器指定符的4个低阶位进行编码。取决于该指令,额外不同的EVEX位字段用于将指定符尺寸扩展到32个寄存器。
EVEX.U 768类字段(EVEX字节2,位[2]-U)——如果EVEX.U=0,则它指示A类或EVEX.U0;如果EVEX.U=1,则它指示B类或EVEX.U1。
前缀编码字段825(EVEX字节2,位[1:0]-pp)——提供了用于基础操作字段的附加位。除了对以EVEX前缀格式的传统SSE指令提供支持以外,这也具有压缩SIMD前缀的益处(EVEX前缀仅需要2位,而不是需要字节来表达SIMD前缀)。在一个实施例中,为了支持使用以传统格式和以EVEX前缀格式两者的SIMD前缀(66H、F2H、F3H)的传统SSE指令,将这些传统SIMD前缀编码成SIMD前缀编码字段;并且在运行时在被提供给解码器的PLA之前被扩展成传统SIMD前缀(因此,在无需修改的情况下,PLA既可执行传统格式的这些传统指令又可执行EVEX格式的这些传统指令)。虽然较新的指令可将EVEX前缀编码字段的内容直接用作操作码扩展,但是为了一致性,特定实施例以类似的方式扩展,但允许由这些传统SIMD前缀指定的不同含义。替代实施例可重新设计PLA以支持2位SIMD前缀编码,并且由此不需要扩展。
α字段752(EVEX字节3,位[7]–EH,也称为EVEX.EH、EVEX.rs、EVEX.RL、EVEX.写掩码控制、以及EVEX.N;也以α图示)——如先前所述,该字段是针对上下文的。
β字段754(EVEX字节3,位[6:4]-SSS,也称为EVEX.s2-0、EVEX.r2-0、EVEX.rr1、EVEX.LL0、EVEX.LLB,还以βββ图示)——如前所述,此字段是针对上下文的。
REX’810B——这是REX’字段810的其余部分,并且是可用于对扩展的32个寄存器集合的较高16个或较低16个寄存器进行编码的EVEX.V’位字段(EVEX字节3,位[3]–V’)。该位以位反转的格式存储。值1用于对较低16个寄存器进行编码。换句话说,通过组合EVEX.V’、EVEX.vvvv来形成V’VVVV。
写掩码字段770(EVEX字节3,位[2:0]-kkk)——其内容指定写掩码寄存器中的寄存器的索引,如先前所述。在一些实施例中,特定值EVEX.kkk=000具有暗示没有写掩码用于特定指令的特殊行为(这能以各种方式实现,包括使用硬连线到所有对象的写掩码或绕过掩码硬件的硬件来实现)。
实操作码字段830(字节4)还被称为操作码字节。操作码的一部分在该字段中被指定。
MOD R/M字段840(字节5)包括MOD字段842、Reg字段844和R/M字段846。如先前所述的,MOD字段842的内容将存储器访问操作和无存储器访问操作区分开。Reg字段844的作用可被归结为两种情形:对目的地寄存器操作数或源寄存器操作数进行编码;或者被视为操作码扩展,并且不用于对任何指令操作数进行编码。R/M字段846的作用可包括如下:对引用存储器地址的指令操作数进行编码;或者对目的地寄存器操作数或源寄存器操作数进行编码。
比例、索引、基址(SIB)字节(字节6)——如先前所述的,比例字段750的内容用于存储器地址生成。SIB.xxx 854和SIB.bbb 856——先前已经针对寄存器索引Xxxx和Bbbb提及了这些字段的内容。
位移字段762A(字节7-10)——当MOD字段842包含10时,字节7-10是位移字段762A,并且它与传统32位位移(disp32)一样地工作,并且以字节粒度工作。
位移因数字段762B(字节7)——当MOD字段842包含01时,字节7是位移因数字段762B。该字段的位置与以字节粒度工作的传统x86指令集8位位移(disp8)的位置相同。由于disp8是符号扩展的,因此它仅能在-128和127字节偏移之间寻址;在64字节高速缓存行的方面,disp8使用可被设为仅四个真正有用的值-128、-64、0和64的8位;由于常常需要更大的范围,所以使用disp32;然而,disp32需要4个字节。与disp8和disp32对比,位移因数字段762B是disp8的重新解释;当使用位移因数字段762B时,通过将位移因数字段的内容乘以存储器操作数访问的尺寸(N)来确定实际位移。该类型的位移被称为disp8*N。这减小了平均指令长度(单个字节用于位移,但具有大得多的范围)。此类经压缩的位移基于有效位移是存储器访问的粒度的倍数的假设,并且由此地址偏移的冗余低阶位不需要被编码。换句话说,位移因数字段762B替代传统x86指令集8位位移。由此,位移因数字段762B以与x86指令集8位位移相同的方式被编码(因此,在ModRM/SIB编码规则中没有变化),唯一的不同在于,将disp8超载至disp8*N。换句话说,在编码规则或编码长度方面没有变化,而仅在有硬件对位移值的解释方面有变化(这需要将位移按比例缩放存储器操作数的尺寸以获得字节式地址偏移)。立即数字段772如先前所述地操作。
完整操作码字段
图8B是图示根据一些实施例的构成完整操作码字段774的具有专用向量友好指令格式800的字段的框图。具体地,完整操作码字段774包括格式字段740、基础操作字段742和数据元素宽度(W)字段764。基础操作字段742包括前缀编码字段825、操作码映射字段815和实操作码字段830。
寄存器索引字段
图8C是图示根据一些实施例的构成寄存器索引字段744的具有专用向量友好指令格式800的字段的框图。具体地,寄存器索引字段744包括REX字段805、REX’字段810、MODR/M.reg字段844、MODR/M.r/m字段846、VVVV字段820、xxx字段854和bbb字段856。
扩充操作字段
图8D是图示根据一些实施例的构成扩充操作字段750的具有专用向量友好指令格式800的字段的框图。当类(U)字段768包含0时,它表明EVEX.U0(A类768A);当它包含1时,它表明EVEX.U1(B类768B)。当U=0且MOD字段842包含11(表明无存储器访问操作)时,α字段752(EVEX字节3,位[7]–EH)被解释为rs字段752A。当rs字段752A包含1(舍入752A.1)时,β字段754(EVEX字节3,位[6:4]–SSS)被解释为舍入控制字段754A。舍入控制字段754A包括一位SAE字段756和两位舍入操作字段758。当rs字段752A包含0(数据变换752A.2)时,β字段754(EVEX字节3,位[6:4]–SSS)被解释为三位数据变换字段754B。当U=0且MOD字段842包含00、01或10(表明存储器访问操作)时,α字段752(EVEX字节3,位[7]–EH)被解释为驱逐提示(EH)字段752B,并且β字段754(EVEX字节3,位[6:4]–SSS)被解释为三位数据操纵字段754C。
当U=1时,α字段752(EVEX字节3,位[7]–EH)被解释为写掩码控制(Z)字段752C。当U=1且MOD字段842包含11(表明无存储器访问操作)时,β字段754的一部分(EVEX字节3,位[4]–S0)被解释为RL字段757A;当它包含1(舍入757A.1)时,β字段754的其余部分(EVEX字节3,位[6-5]–S2-1)被解释为舍入操作字段759A,而当RL字段757A包含0(VSIZE757.A2)时,β字段754的其余部分(EVEX字节3,位[6-5]-S2-1)被解释为向量长度字段759B(EVEX字节3,位[6-5]–L1-0)。当U=1且MOD字段842包含00、01或10(表明存储器访问操作)时,β字段754(EVEX字节3,位[6:4]–SSS)被解释为向量长度字段759B(EVEX字节3,位[6-5]–L1-0)和广播字段757B(EVEX字节3,位[4]–B)。
示例性寄存器架构
图9是根据一些实施例的寄存器架构900的框图。在所图示的实施例中,有32个512位宽的向量寄存器910;这些寄存器被引用为zmm0到zmm31。较低的16个zmm寄存器的较低阶256个位覆盖(overlay)在寄存器ymm0-16上。较低的16个zmm寄存器的较低阶128个位(ymm寄存器的较低阶128个位)覆盖在寄存器xmm0-15上。专用向量友好指令格式800对这些被覆盖的寄存器堆操作,如在以下表格中所图示。
Figure BDA0002421134520000241
Figure BDA0002421134520000251
换句话说,向量长度字段759B在最大长度与一个或多个其他较短长度之间进行选择,其中每一个此类较短长度是前一长度的一半,并且不具有向量长度字段759B的指令模板在最大向量长度上操作。此外,在一个实施例中,专用向量友好指令格式800的B类指令模板对紧缩或标量单/双精度浮点数据以及紧缩或标量整数数据操作。标量操作是对zmm/ymm/xmm寄存器中的最低阶数据元素位置执行的操作;取决于实施例,较高阶数据元素位置要么保持与在指令之前相同,要么归零。
写掩码寄存器915——在所图示的实施例中,存在8个写掩码寄存器(k0至k7),每一写掩码寄存器的尺寸是64位。在替代实施例中,写掩码寄存器915的尺寸是16位。如先前所述,在一些实施例中,向量掩码寄存器k0无法用作写掩码;当将正常指示k0的编码用作写掩码时,它选择硬连线的写掩码0x6f,从而有效地禁止写掩码用于那条指令。
通用寄存器925——在所示出的实施例中,有十六个64位通用寄存器,这些寄存器与现有的x86寻址模式一起使用以对存储器操作数寻址。这些寄存器通过名称RAX、RBX、RCX、RDX、RBP、RSI、RDI、RSP以及R8到R15来引用。
标量浮点栈寄存器堆(x87栈)945,在其上面重叠了MMX紧缩整数平坦寄存器堆950——在所图示的实施例中,x87栈是用于使用x87指令集扩展来对32/64/80位浮点数据执行标量浮点操作的八元素栈;而使用MMX寄存器来对64位紧缩整数数据执行操作,以及为在MMX与XMM寄存器之间执行的一些操作保存操作数。
替代实施例可以使用更宽的或更窄的寄存器。另外,替代实施例可以使用更多、更少或不同的寄存器堆和寄存器。
示例性核架构、处理器和计算机架构
处理器核能以不同方式、出于不同的目的、在不同的处理器中实现。例如,此类核的实现可以包括:1)旨在用于通用计算的通用有序核;2)旨在用于通用计算的高性能通用乱序核;3)旨在主要用于图形和/或科学(吞吐量)计算的专用核。不同处理器的实现可包括:1)CPU,其包括旨在用于通用计算的一个或多个通用有序核和/或旨在用于通用计算的一个或多个通用乱序核;以及2)协处理器,其包括旨在主要用于图形和/或科学(吞吐量)的一个或多个专用核。此类不同的处理器导致不同的计算机系统架构,这些计算机系统架构可包括:1)在与CPU分开的芯片上的协处理器;2)在与CPU相同的封装中但在分开的管芯上的协处理器;3)与CPU在相同管芯上的协处理器(在该情况下,此类协处理器有时被称为专用逻辑或被称为专用核,该专用逻辑诸如,集成图形和/或科学(吞吐量)逻辑);以及4)芯片上系统,其可以将所描述的CPU(有时被称为(多个)应用核或(多个)应用处理器)、以上描述的协处理器和附加功能包括在同一管芯上。接着描述示例性核架构,随后描述示例性处理器和计算机架构。
示例性核架构
有序和乱序核框图
图10A是图示根据本发明的一些实施例的示例性有序流水线和示例性的寄存器重命名的乱序发布/执行流水线的框图。图10B是示出根据本发明的一些实施例的要包括在处理器中的有序架构核的示例性实施例和示例性的寄存器重命名的乱序发布/执行架构核的框图。图10A-图10B中的实线框图示有序流水线和有序核,而虚线框的任选增加图示寄存器重命名的、乱序发布/执行流水线和核。考虑到有序方面是乱序方面的子集,将描述乱序方面。
在图10A中,处理器流水线1000包括取出级1002、长度解码级1004、解码级1006、分配级1008、重命名级1010、调度(也被称为分派或发布)级1012、寄存器读取/存储器读取级1014、执行级1016、写回/存储器写入级1018、异常处置级1022和提交级1024。
图10B示出处理器核1090,该处理器核1090包括前端单元1030,该前端单元1030耦合到执行引擎单元1050,并且前端单元1030和执行引擎单元1050两者都耦合到存储器单元1070。核1090可以是精简指令集计算(RISC)核、复杂指令集计算(CISC)核、超长指令字(VLIW)核、或混合或替代的核类型。作为又一选项,核1090可以是专用核,诸如例如,网络或通信核、压缩引擎、协处理器核、通用计算图形处理单元(GPGPU)核、图形核,等等。
前端单元1030包括分支预测单元1032,该分支预测单元1032耦合到指令高速缓存单元1034,该指令高速缓存单元1034耦合到指令转换后备缓冲器(TLB)1036,该指令转换后备缓冲器1036耦合到指令取出单元1038,该指令取出单元1038耦合到解码单元1040。解码单元1040(或解码器)可对指令解码,并且生成从原始指令解码出的、或以其他方式反映原始指令的、或从原始指令导出的一个或多个微操作、微代码进入点、微指令、其他指令、或其他控制信号作为输出。解码单元1040可使用各种不同的机制来实现。合适机制的示例包括但不限于,查找表、硬件实现、可编程逻辑阵列(PLA)、微代码只读存储器(ROM)等。在一个实施例中,核1090包括存储用于某些宏指令的微代码的微代码ROM或其他介质(例如,在解码单元1040中,或以其他方式在前端单元1030内)。解码单元1040耦合到执行引擎单元1050中的重命名/分配器单元1052。
执行引擎单元1050包括重命名/分配器单元1052,该重命名/分配器单元1052耦合到引退单元1054和一个或多个调度器单元的集合1056。(多个)调度器单元1056表示任何数量的不同调度器,包括预留站、中央指令窗等。(多个)调度器单元1056耦合到(多个)物理寄存器堆单元1058。(多个)物理寄存器堆单元1058中的每一个物理寄存器堆单元表示一个或多个物理寄存器堆,其中不同的物理寄存器堆存储一种或多种不同的数据类型,诸如,标量整数、标量浮点、紧缩整数、紧缩浮点、向量整数、向量浮点,状态(例如,作为要执行的下一条指令的地址的指令指针)等等。在一个实施例中,(多个)物理寄存器堆单元1058包括向量寄存器单元、写掩码寄存器单元和标量寄存器单元。这些寄存器单元可以提供架构向量寄存器、向量掩码寄存器和通用寄存器。(多个)物理寄存器堆单元1058由引退单元1054重叠,以图示可实现寄存器重命名和乱序执行的各种方式(例如,使用(多个)重排序缓冲器和(多个)引退寄存器堆;使用(多个)未来文件、(多个)历史缓冲器、(多个)引退寄存器堆;使用寄存器映射和寄存器池,等等)。引退单元1054和(多个)物理寄存器堆单元1058耦合到(多个)执行集群1060。(多个)执行集群1060包括一个或多个执行单元的集合1062以及一个或多个存储器访问单元的集合1064。执行单元1062可执行各种操作(例如,移位、加法、减法、乘法)并可对各种数据类型(例如,标量浮点、紧缩整数、紧缩浮点、向量整数、向量浮点)执行。尽管一些实施例可以包括专用于特定功能或功能集合的多个执行单元,但是其他实施例可包括仅一个执行单元或全都执行所有功能的多个执行单元。(多个)调度器单元1056、(多个)物理寄存器堆单元1058和(多个)执行集群1060示出为可能有多个,因为某些实施例为某些类型的数据/操作创建分开的流水线(例如,标量整数流水线、标量浮点/紧缩整数/紧缩浮点/向量整数/向量浮点流水线,和/或各自具有其自身的调度器单元、(多个)物理寄存器堆单元和/或执行集群的存储器访问流水线——并且在分开的存储器访问流水线的情况下,实现其中仅该流水线的执行集群具有(多个)存储器访问单元1064的某些实施例)。还应当理解,在使用分开的流水线的情况下,这些流水线中的一个或多个可以是乱序发布/执行,并且其余流水线可以是有序的。
存储器访问单元的集合1064耦合到存储器单元1070,该存储器单元1070包括数据TLB单元1072,该数据TLB单元1072耦合到数据高速缓存单元1074,该数据高速缓存单元1074耦合到第二级(L2)高速缓存单元1076。在一个示例性实施例中,存储器访问单元1064可包括加载单元、存储地址单元和存储数据单元,其中的每一个均耦合到存储器单元1070中的数据TLB单元1072。指令高速缓存单元1034还耦合到存储器单元1070中的第二级(L2)高速缓存单元1076。L2高速缓存单元1076耦合到一个或多个其他级别的高速缓存,并最终耦合到主存储器。
作为示例,示例性寄存器重命名的乱序发布/执行核架构可如下所述地实现流水线1000:1)指令取出1038执行取出级1002和长度解码级1004;2)解码单元1040执行解码级1006;3)重命名/分配器单元1052执行分配级1008和重命名级1010;4)(多个)调度器单元1056执行调度级1012;5)(多个)物理寄存器堆单元1058和存储器单元1070执行寄存器读取/存储器读取级1014;执行集群1060执行执行级1016;6)存储器单元1070和(多个)物理寄存器堆单元1058执行写回/存储器写入级1018;7)各单元可牵涉到异常处置级1022;以及8)引退单元1054和(多个)物理寄存器堆单元1058执行提交级1024。
核1090可支持一个或多个指令集(例如,x86指令集(具有已与较新版本一起添加的一些扩展);加利福尼亚州桑尼维尔市的MIPS技术公司的MIPS指令集;加利福尼亚州桑尼维尔市的ARM控股公司的ARM指令集(具有诸如NEON的任选的附加扩展)),其中包括本文中描述的(多条)指令。在一个实施例中,核1090包括用于支持紧缩数据指令集扩展(例如,AVX1、AVX2)的逻辑,由此允许使用紧缩数据来执行由许多多媒体应用使用的操作。
应当理解,核可支持多线程化(执行两个或更多个并行的操作或线程的集合),并且可以按各种方式来完成该多线程化,各种方式包括时分多线程化、同时多线程化(其中单个物理核为物理核正在同时多线程化的线程中的每一个线程提供逻辑核)、或其组合(例如,时分取出和解码以及此后的诸如
Figure BDA0002421134520000291
Figure BDA0002421134520000292
超线程化技术中的同时多线程化)。
尽管在乱序执行的上下文中描述了寄存器重命名,但应当理解,可以在有序架构中使用寄存器重命名。尽管所图示的处理器的实施例还包括分开的指令和数据高速缓存单元1034/1074以及共享的L2高速缓存单元1076,但是替代实施例可以具有用于指令和数据两者的单个内部高速缓存,诸如例如,第一级(L1)内部高速缓存或多个级别的内部高速缓存。在一些实施例中,该系统可包括内部高速缓存和在核和/或处理器外部的外部高速缓存的组合。或者,所有高速缓存都可以在核和/或处理器的外部。
具体的示例性有序核架构
图11A-图11B图示更具体的示例性有序核架构的框图,该核将是芯片中的若干逻辑块(包括相同类型和/或不同类型的其他核)中的一个逻辑块。取决于应用,逻辑块通过高带宽互连网络(例如,环形网络)与一些固定的功能逻辑、存储器I/O接口和其他必要的I/O逻辑进行通信。
图11A是根据本发明的一些实施例的单个处理器核以及它至管芯上互连网络1102的连接及其第二级(L2)高速缓存的本地子集1104的框图。在一个实施例中,指令解码器1100支持具有紧缩数据指令集扩展的x86指令集。L1高速缓存1106允许对进入标量和向量单元中的、对高速缓存存储器的低等待时间访问。尽管在一个实施例中(为了简化设计),标量单元1108和向量单元1110使用分开的寄存器集合(分别为标量寄存器1112和向量寄存器1114),并且在这些寄存器之间传输的数据被写入到存储器,并随后从第一级(L1)高速缓存1106读回,但是本发明的替代实施例可以使用不同的方法(例如,使用单个寄存器集合或包括允许数据在这两个寄存器堆之间传输而无需被写入和读回的通信路径)。
L2高速缓存的本地子集1104是全局L2高速缓存的一部分,该全局L2高速缓存被划分成多个分开的本地子集,每个处理器核一个本地子集。每个处理器核具有到其自身的L2高速缓存的本地子集1104的直接访问路径。由处理器核读取的数据被存储在其L2高速缓存子集1104中,并且可以与其他处理器核访问其自身的本地L2高速缓存子集并行地被快速访问。由处理器核写入的数据被存储在其自身的L2高速缓存子集1104中,并在必要的情况下从其他子集转储清除。环形网络确保共享数据的一致性。环形网络是双向的,以允许诸如处理器核、L2高速缓存和其他逻辑块之类的代理在芯片内彼此通信。每个环形数据路径为每个方向1012位宽。
图11B是根据本发明的一些实施例的图11A中的处理器核的一部分的展开图。图11B包括L1高速缓存1104的L1数据高速缓存1106A部分,以及关于向量单元1110和向量寄存器1114的更多细节。具体地,向量单元1110是16宽向量处理单元(VPU)(见16宽ALU 1128),该单元执行整数、单精度浮点以及双精度浮点指令中的一个或多个。该VPU通过混合单元1120支持对寄存器输入的混合,通过数值转换单元1122A-B支持数值转换,并且通过复制单元1124支持对存储器输入的复制。写掩码寄存器1126允许断言所得的向量写入。
图12是根据本发明的实施例的可具有多于一个的核、可具有集成存储器控制器、以及可具有集成图形器件的处理器1200的框图。图12中的实线框图示具有单个核1202A、系统代理1210、一个或多个总线控制器单元的集合1216的处理器1200,而虚线框的任选增加图示具有多个核1202A-N、系统代理单元1210中的一个或多个集成存储器控制器单元的集合1214以及专用逻辑1208的替代处理器1200。
因此,处理器1200的不同实现可包括:1)CPU,其中专用逻辑1208是集成图形和/或科学(吞吐量)逻辑(其可包括一个或多个核),并且核1202A-N是一个或多个通用核(例如,通用有序核、通用乱序核、这两者的组合);2)协处理器,其中核1202A-N是旨在主要用于图形和/或科学(吞吐量)的大量专用核;以及3)协处理器,其中核1202A-N是大量通用有序核。因此,处理器1200可以是通用处理器、协处理器或专用处理器,诸如例如,网络或通信处理器、压缩引擎、图形处理器、GPGPU(通用图形处理单元)、高吞吐量的集成众核(MIC)协处理器(包括30个或更多核)、嵌入式处理器,等等。该处理器可以被实现在一个或多个芯片上。处理器1200可以是一个或多个基板的一部分,和/或可使用多种工艺技术(诸如例如,BiCMOS、CMOS、或NMOS)中的任何技术被实现在一个或多个基板上。
存储器层次结构包括核内的一个或多个级别的高速缓存、一个或多个共享高速缓存单元的集合1206、以及耦合到集成存储器控制器单元的集合1214的外部存储器(未示出)。共享高速缓存单元的集合1206可包括一个或多个中间级别的高速缓存,诸如,第二级(L2)、第三级(L3)、第四级(L4)或其他级别的高速缓存、末级高速缓存(LLC)和/或以上各项的组合。虽然在一个实施例中,基于环的互连单元1212将集成图形逻辑1208(集成图形逻辑1208是专用逻辑的示例并且在本文中也被称为专用逻辑)、共享高速缓存单元的集合1206以及系统代理单元1210/(多个)集成存储器控制器单元1214互连,但是替代实施例可使用任何数量的公知技术来互连此类单元。在一个实施例中,在一个或多个高速缓存单元1206与核1202A-N之间维持一致性。
在一些实施例中,一个或多个核1202A-N能够实现多线程化。系统代理1210包括协调和操作核1202A-N的那些部件。系统代理单元1210可包括例如功率控制单元(PCU)和显示单元。PCU可以是对核1202A-N以及集成图形逻辑1208的功率状态进行调节所需的逻辑和部件,或可包括这些逻辑和部件。显示单元用于驱动一个或多个外部连接的显示器。
核1202A-N在架构指令集方面可以是同构的或异构的;即,核1202A-N中的两个或更多个核可能能够执行相同的指令集,而其他核可能能够执行该指令集的仅仅子集或不同的指令集。
示例性计算机架构
图13-16是示例性计算机架构的框图。本领域中已知的对膝上型设备、台式机、手持PC、个人数字助理、工程工作站、服务器、网络设备、网络集线器、交换机、嵌入式处理器、数字信号处理器(DSP)、图形设备、视频游戏设备、机顶盒、微控制器、蜂窝电话、便携式媒体播放器、手持设备以及各种其他电子设备的其他系统设计和配置也是合适的。一般地,能够包含如本文中所公开的处理器和/或其他执行逻辑的各种各样的系统或电子设备一般都是合适的。
现在参考图13,所示出的是根据本发明一个实施例的系统1300的框图。系统1300可以包括一个或多个处理器1310、1315,这些处理器耦合到控制器中枢1320。在一个实施例中,控制器中枢1320包括图形存储器控制器中枢(GMCH)1390和输入/输出中枢(IOH)1350(其可以在分开的芯片上);GMCH 1390包括存储器和图形控制器,存储器1340和协处理器1345耦合到该存储器和图形控制器;IOH 1350将输入/输出(I/O)设备1360耦合到GMCH1390。或者,存储器和图形控制器中的一个或这两者被集成在(如本文中所描述的)处理器内,存储器1340和协处理器1345直接耦合到处理器1310,并且控制器中枢1320与IOH1350处于单个芯片中。
附加的处理器1315的任选性在图13中通过虚线来表示。每一处理器1310、1315可包括本文中描述的处理核中的一个或多个,并且可以是处理器1200的某一版本。
存储器1340可以是例如动态随机存取存储器(DRAM)、相变存储器(PCM)或这两者的组合。对于至少一个实施例,控制器中枢1320经由诸如前端总线(FSB)之类的多分支总线、诸如快速路径互连(QPI)之类的点对点接口、或者类似的连接1395来与(多个)处理器1310、1315进行通信。
在一个实施例中,协处理器1345是专用处理器,诸如例如,高吞吐量MIC处理器、网络或通信处理器、压缩引擎、图形处理器、GPGPU、嵌入式处理器,等等。在一个实施例中,控制器中枢1320可以包括集成图形加速器。
在物理资源1310、1315之间可以存在包括架构、微架构、热、功耗特性等一系列品质度量方面的各种差异。
在一个实施例中,处理器1310执行控制一般类型的数据处理操作的指令。嵌入在这些指令内的可以是协处理器指令。处理器1310将这些协处理器指令识别为具有应当由附连的协处理器1345执行的类型。因此,处理器1310在协处理器总线或者其他互连上将这些协处理器指令(或者表示协处理器指令的控制信号)发布到协处理器1345。(多个)协处理器1345接受并执行所接收的协处理器指令。
现在参见图14,所示出的是根据本发明的实施例的第一更具体的示例性系统1400的框图。如图14中所示,多处理器系统1400是点对点互连系统,并且包括经由点对点互连1450耦合的第一处理器1470和第二处理器1480。处理器1470和1480中的每一个都可以是处理器1200的某一版本。在一些实施例中,处理器1470和1480分别是处理器1310和1315,而协处理器1438是协处理器1345。在另一实施例中,处理器1470和1480分别是处理器1310和协处理器1345。
处理器1470和1480示出为分别包括集成存储器控制器(IMC)单元1472和1482。处理器1470还包括作为其总线控制器单元的一部分的点对点(P-P)接口1476和1478;类似地,第二处理器1480包括P-P接口1486和1488。处理器1470、1480可以经由使用点对点(P-P)接口电路1478、1488的P-P接口1450来交换信息。如图14中所示,IMC 1472和1482将处理器耦合到相应的存储器,即存储器1432和存储器1434,这些存储器可以是本地附连到相应处理器的主存储器的部分。
处理器1470、1480可各自经由使用点对点接口电路1476、1494、1486、1498的各个P-P接口1452、1454来与芯片组1490交换信息。芯片组1490可以任选地经由高性能接口1492来与协处理器1438交换信息。在一个实施例中,协处理器1438是专用处理器,诸如例如,高吞吐量MIC处理器、网络或通信处理器、压缩引擎、图形处理器、GPGPU、嵌入式处理器,等等。
共享高速缓存(未示出)可被包括在任一处理器中,或在这两个处理器的外部但经由P-P互连与这些处理器连接,使得如果处理器被置于低功率模式,则任一个或这两个处理器的本地高速缓存信息可被存储在共享高速缓存中。
芯片组1490可以经由接口1496耦合到第一总线1416。在一个实施例中,第一总线1416可以是外围部件互连(PCI)总线或诸如PCI快速总线或另一第三代I/O互连总线之类的总线,但是本发明的范围不限于此。
如图14中所示,各种I/O设备1414可连同总线桥1418一起耦合到第一总线1416,该总线桥1418将第一总线1416耦合到第二总线1420。在一个实施例中,诸如协处理器、高吞吐量MIC处理器、GPGPU、加速器(诸如例如,图形加速器或数字信号处理(DSP)单元)、现场可编程门阵列或任何其他处理器的一个或多个附加处理器1415耦合到第一总线1416。在一个实施例中,第二总线1420可以是低引脚数(LPC)总线。在一个实施例中,各种设备可耦合到第二总线1420,这些设备包括例如键盘和/或鼠标1422、通信设备1427以及存储单元1428,该存储单元1428诸如可包括指令/代码和数据1430的盘驱动器或者其他大容量存储设备。此外,音频I/O 1424可以被耦合到第二总线1420。注意,其他架构是可能的。例如,代替图14的点对点架构,系统可以实现多分支总线或其他此类架构。
现在参考图15,示出的是根据本发明的实施例的第二更具体的示例性系统1500的框图。图14和15中的类似元件使用类似的附图标记,并且从图15中省略了图14的某些方面以避免混淆图15的其他方面。
图15图示处理器1470、1480可分别包括集成存储器和I/O控制逻辑(“CL”)1572和1582。因此,CL 1572、1582包括集成存储器控制器单元,并包括I/O控制逻辑。图15图示不仅存储器1432、1434耦合到CL 1572、1582,而且I/O设备1514也耦合到控制逻辑1572、1582。传统I/O设备1515被耦合到芯片组1490。
现在参考图16,示出的是根据本发明的实施例的SoC 1600的框图。图12中的类似要素使用类似的附图标记。另外,虚线框是更先进的SoC上的任选的特征。在图16中,(多个)互连单元1602被耦合到:应用处理器1610,其包括一个或多个核的集合1202A-N(其包括高速缓存单元1204A-N)以及(多个)共享高速缓存单元1206;系统代理单元1210;(多个)总线控制器单元1216;(多个)集成存储器控制器单元1214;一个或多个协处理器的集合1620,其可包括集成图形逻辑、图像处理器、音频处理器和视频处理器;静态随机存取存储器(SRAM)单元1630;直接存储器访问(DMA)单元1632;以及用于耦合到一个或多个外部显示器的显示单元1640。在一个实施例中,(多个)协处理器1620包括专用处理器,诸如例如,网络或通信处理器、压缩引擎、GPGPU、高吞吐量MIC处理器、或嵌入式处理器,等等。
本文公开的机制的各实施例可以被实现在硬件、软件、固件或此类实现方式的组合中。本发明的实施例可实现为在可编程系统上执行的计算机程序或程序代码,该可编程系统包括至少一个处理器、存储系统(包括易失性和非易失性存储器和/或存储元件)、至少一个输入设备以及至少一个输出设备。
可将程序代码(诸如,图14中图示的代码1430)应用于输入指令,以执行本文中描述的功能并生成输出信息。可以按已知方式将输出信息应用于一个或多个输出设备。为了本申请的目的,处理系统包括具有处理器的任何系统,该处理器诸如例如,数字信号处理器(DSP)、微控制器、专用集成电路(ASIC)或微处理器。
程序代码可以用高级的面向过程的编程语言或面向对象的编程语言来实现,以便与处理系统通信。如果需要,也可用汇编语言或机器语言来实现程序代码。事实上,本文中描述的机制不限于任何特定的编程语言的范围。在任何情况下,该语言可以是编译语言或解释语言。
至少一个实施例的一个或多个方面可以由存储在机器可读介质上的表示性指令来实现,该指令表示处理器中的各种逻辑,该指令在被机器读取时使得该机器制造用于执行本文中所述的技术的逻辑。被称为“IP核”的此类表示可以被存储在有形的机器可读介质上,并可被供应给各个客户或生产设施以加载到实际制造该逻辑或处理器的制造机器中。
此类机器可读存储介质可以包括但不限于通过机器或设备制造或形成的制品的非暂态、有形布置,其包括存储介质,诸如硬盘;任何其他类型的盘,包括软盘、光盘、紧致盘只读存储器(CD-ROM)、可重写紧致盘(CD-RW)以及磁光盘;半导体器件,诸如,只读存储器(ROM)、诸如动态随机存取存储器(DRAM)和静态随机存取存储器(SRAM)的随机存取存储器(RAM)、可擦除可编程只读存储器(EPROM)、闪存、电可擦除可编程只读存储器(EEPROM);相变存储器(PCM);磁卡或光卡;或适于存储电子指令的任何其他类型的介质。
因此,本发明的实施例还包括非暂态的有形机器可读介质,该介质包含指令或包含设计数据,诸如硬件描述语言(HDL),它定义本文中描述的结构、电路、装置、处理器和/或系统特征。这些实施例也被称为程序产品。
仿真(包括二进制变换、代码变形等)
在一些情况下,指令转换器可用于将指令从源指令集转换至目标指令集。例如,指令转换器可以将指令变换(例如,使用静态二进制变换、包括动态编译的动态二进制变换)、变形、仿真或以其他方式转换成要由核处理的一条或多条其他指令。指令转换器可以用软件、硬件、固件、或其组合来实现。指令转换器可以在处理器上、在处理器外、或者部分在处理器上且部分在处理器外。
图17是根据本发明的一些实施例的对照使用软件指令转换器将源指令集中的二进制指令转换成目标指令集中的二进制指令的框图。在所图示的实施例中,指令转换器是软件指令转换器,但替代地,该指令转换器可以用软件、固件、硬件或其各种组合来实现。图17示出可使用x86编译器1704来编译高级语言1702形式的程序,以生成可由具有至少一个x86指令集核的处理器1716原生执行的x86二进制代码1706。具有至少一个x86指令集核的处理器1716表示通过兼容地执行或以其他方式处理以下各项来执行与具有至少一个x86指令集核的英特尔处理器基本相同的功能的任何处理器:1)英特尔x86指令集核的指令集的实质部分,或2)目标为在具有至少一个x86指令集核的英特尔处理器上运行以便取得与具有至少一个x86指令集核的英特尔处理器基本相同的结果的应用或其他软件的目标代码版本。x86编译器1704表示可操作用于生成x86二进制代码1706(例如,目标代码)的编译器,该二进制代码可通过或不通过附加的链接处理在具有至少一个x86指令集核的处理器1716上执行。类似地,图17示出可以使用替代的指令集编译器1708来编译高级语言1702形式的程序,以生成可以由不具有至少一个x86指令集核的处理器1714(例如,具有执行加利福尼亚州桑尼维尔市的MIPS技术公司的MIPS指令集、和/或执行加利福尼亚州桑尼维尔市的ARM控股公司的ARM指令集的核的处理器)原生执行的替代的指令集二进制代码1710。指令转换器1712用于将x86二进制代码1706转换成可以由不具有x86指令集核的处理器1714原生执行的代码。该转换后的代码不大可能与替代的指令集二进制代码1710相同,因为能够这样做的指令转换器难以制造;然而,转换后的代码将完成一般操作,并且由来自替代指令集的指令构成。因此,指令转换器1712通过仿真、模拟或任何其他过程来表示允许不具有x86指令集处理器或核的处理器或其他电子设备执行x86二进制代码1706的软件、固件、硬件或其组合。
进一步的示例
示例1提供一种示例性系统,包括:多个互连的插槽,每个插槽包括高速缓存转储清除引擎(CFE)、核和包括多个高速缓存的相关联的高速缓存层级结构,CFE中的一个被指定为主插槽中的主CFE,主CFE用于:接收指定操作码和范围的请求,操作码要求高速缓存转储清除;执行请求以引起对主插槽中的落在范围内的经修改的高速缓存行的写回和如果由请求指示的无效;以及将请求传递至系统中的任何其他从插槽,每个从插槽具有从CFE,从CFE用于引起对从插槽中的落在范围内的经修改的高速缓存行的写回和如果由请求指示的无效。
示例2包括示例1的示例性系统的实质内容,其中,主CFE接收来自主插槽中的核的请求,核已经取出并解码指定请求的操作码和范围的高速缓存转储清除指令。
示例3包括示例1的示例性系统的实质内容,其中,主CFE接收来自主插槽中的核的请求,核对已经由软件编程到控制寄存器中的高速缓存转储清除指令作出响应,高速缓存转储清除指令指定请求的操作码和范围。
示例4包括示例1的示例性系统的实质内容,其中,主CFE接收来自主插槽中的共享工作队列(SWQ)的请求,共享工作队列已经通过SWQ接口被编程有高速缓存转储清除指令,高速缓存转储清除指令指定请求的操作码和范围。
示例5包括示例1的示例性系统的实质内容,其中,插槽中的每一个耦合至持久性存储器,并且其中多个高速缓存包括一致性高速缓存和存储器侧高速缓存,存储器侧高速缓存用于对存储在持久性存储器中的数据进行高速缓存。
示例6包括示例5的示例性系统的实质内容,其中,请求使用操作码或范围来指定要被转储清除的高速缓存行在一致性高速缓存中还是在存储器侧高速缓存中。
示例7包括示例4的示例性系统的实质内容,其中,一个或多个插槽利用外围组件接口快速(PCIe)总线或利用计算快速链路(CXL)耦合至持久性存储器。
示例8提供一种用于在系统中执行的示例性方法,系统包括:多个互连的插槽,每个插槽包括高速缓存转储清除引擎(CFE)、核和包括多个高速缓存的相关联的高速缓存层级结构,CFE中的一个被指定为主插槽中的主CFE,并且用于:接收指定操作码和范围的请求,操作码要求高速缓存转储清除;执行请求以引起对主插槽中的落在范围内的经修改的高速缓存行的写回和如果由请求指示的无效;以及与系统中的其他从插槽通信,每个从插槽具有从CFE,通信用于引起对从插槽中的落在范围内的经修改的高速缓存行的写回和如果由请求指示的无效。
示例9包括示例8的示例性方法的实质内容,其中,主CFE接收来自主插槽中的核的请求,核已经取出并解码指定请求的操作码和范围的高速缓存转储清除指令。
示例10包括示例8的示例性方法的实质内容,其中,主CFE接收来自主插槽中的核的请求,核对已经由软件编程到控制寄存器中的高速缓存转储清除指令作出响应,高速缓存转储清除指令指定请求的操作码和范围。
示例11包括示例8的示例性方法的实质内容,其中,主CFE接收来自主插槽中的共享工作队列(SWQ)的请求,共享工作队列已经通过SWQ接口被编程有高速缓存转储清除指令,高速缓存转储清除指令指定请求的操作码和范围。
示例12包括示例12的示例性方法的实质内容,其中,请求使用操作码或范围来指定是否在高速缓存行被写回至存储器之后使高速缓存行无效。
示例13包括示例8的示例性方法的实质内容,其中,插槽中的每一个耦合至持久性存储器,并且其中多个高速缓存包括一致性高速缓存和存储器侧高速缓存,存储器侧高速缓存用于对存储在持久性存储器中的数据进行高速缓存。
示例14包括示例13的示例性方法的实质内容,其中,请求使用操作码或范围来指定要被转储清除的高速缓存行在一致性高速缓存中还是在存储器侧高速缓存中。
示例15包括示例13的示例性方法的实质内容,其中,一个或多个插槽利用外围组件接口快速(PCIe)总线或利用计算快速链路(CXL)耦合至持久性存储器。
示例16提供一种示例性高速缓存转储清除引擎(CFE),CFE放置在多个互连的插槽中的一个中,每个插槽包括CFE、核和相关联的高速缓存层级结构,CFE包括:用于将CFE配置为用作主CFE的装置,多个插槽的其余插槽中的其余CFE中的每一个用于用作从CFE;用于接收指定操作码和范围的请求的装置,操作码要求高速缓存转储清除;用于执行请求以引起对主插槽中的落在范围内的经修改的高速缓存行的写回和如果由请求指示的无效的装置;以及用于与多个互连的插槽的其他从插槽中的其他从CFE通信的装置,通信用于引起对从插槽中的落在范围内的经修改的高速缓存行的写回和如果由请求指示的无效。
示例17包括示例16的示例性CFE的实质内容,其中,用于接收请求的装置包括接收来自主插槽中的核的请求,核已经取出并解码指定请求的操作码和范围的高速缓存转储清除指令。
示例18包括示例16的示例性CFE的实质内容,其中,用于接收请求的装置包括接收来自主插槽中的核的请求,核对已经由软件编程到控制寄存器中的高速缓存转储清除指令作出响应,高速缓存转储清除指令指定请求的操作码和范围。
示例19包括示例16的示例性CFE的实质内容,其中,用于接收请求的装置包括接收来自主插槽中的共享工作队列(SWQ)的请求,SWQ已经通过SWQ接口被编程有高速缓存转储清除指令,高速缓存转储清除指令指定请求的操作码和范围。
示例20包括示例16的示例性CFE的实质内容,其中,用于配置CFE的装置包括以下各项中的一个或多个:软件可编程控制寄存器,诸如存储器映射型号专属寄存器,用于由软件写入以将CFE配置为主或配置为从;软件可访问管理接口,包括设备,包括管理寄存器,用于由软件写入以将CFE配置为主或配置为从;硬件控制引脚,在多个互连的插槽中的每一个内的管芯上,控制引脚中的一个用于被断言以将相关联的CFE配置为主CFE;以及预确定的主系统物理地址的映射,每个CFE用于检查其是否被映射到预确定的主系统物理地址,并且如果是,则用作主CFE。
示例21提供一种示例性系统,包括:多个互连的插槽,每个插槽包括存储器、一个或多个核、包括多个高速缓存的高速缓存层级结构、和高速缓存转储清除引擎(CFE),其中插槽中的一个是主插槽,主插槽的CFE用于:接收指定范围和无效控制的高速缓存转储清除请求;引起对范围中的所有经修改的主插槽高速缓存行的写回;将高速缓存转储清除请求和范围传递至其余插槽;以及基于无效控制引起对经修改的高速缓存行的无效。
示例22包括示例21的示例性系统的实质内容,其中,多个高速缓存包括一致性高速缓存和存储器侧高速缓存。
示例23包括示例21的示例性系统的实质内容,其中,多个插槽中的一个或多个插槽耦合至持久性存储器。
示例24包括示例23的示例性系统的实质内容,其中,多个高速缓存包括存储器侧高速缓存,用于对存储在持久性存储器中的数据进行高速缓存。
示例25包括示例24的示例性系统的实质内容,其中,范围指示一致性高速缓存中的高速缓存行。
示例26包括示例24的示例性系统的实质内容,其中,范围指示存储器侧高速缓存中的高速缓存行。
示例27包括示例23的示例性系统的实质内容,其中,一个或多个插槽利用外围组件接口快速(PCIe)总线耦合至存储器。
示例28包括示例23的示例性系统的实质内容,其中,一个或多个插槽利用计算快速链路(CXL)耦合至存储器。
示例29包括示例21的示例性系统的实质内容,其中,多个插槽中的一个或多个插槽耦合至非易失性存储器。
示例30包括示例1的示例性系统的实质内容,其中,每个高速缓存转储清除引擎与任何核独立地操作。
示例31提供一种由高速缓存转储清除引擎(CFE)执行的示例性方法,方法包括:由CFE进入主模式,CFE被放置在多个插槽中的一个插槽中,每个插槽耦合至存储器并且包括:CFE,一个或多个核,高速缓存层级结构,高速缓存层级结构包括多个高速缓存;以及接收高速缓存转储清除请求,高速缓存转储清除请求指定范围和无效控制;引起对该一个插槽的范围内的所有经修改的高速缓存行的写回;引起对其余插槽中的范围内的所有经修改的高速缓存行的写回;以及当无效控制要求无效时,引起对一个插槽中和其余插槽中的范围内的高速缓存行的无效,其中CFE与一个或多个核独立地操作。
示例32包括示例31的示例性方法的实质内容,其中,多个高速缓存包括一致性高速缓存和存储器侧高速缓存。
示例33包括示例31的示例性方法的实质内容,其中,多个插槽中的一个或多个插槽耦合至持久性存储器。
示例34包括示例33的示例性方法的实质内容,其中,多个高速缓存包括存储器侧高速缓存,用于对存储在持久性存储器中的数据进行高速缓存。
示例35包括示例34的示例性方法的实质内容,其中,范围指示一致性高速缓存中的高速缓存行。
示例36包括示例34的示例性方法的实质内容,其中,范围指示存储器侧高速缓存中的高速缓存行。
示例37包括示例33的示例性方法的实质内容,其中,一个或多个插槽利用外围组件接口快速(PCIe)总线耦合至存储器。
示例38包括示例33的示例性方法的实质内容,其中,一个或多个插槽利用计算快速链路(CXL)耦合至存储器。
示例39包括示例31的示例性方法的实质内容,其中,多个插槽中的一个或多个插槽耦合至非易失性存储器。
示例40包括示例31的示例性方法的实质内容,其中,每个高速缓存转储清除引擎与任何核独立地操作。

Claims (20)

1.一种系统,包括:
多个互连的插槽,每个插槽包括高速缓存转储清除引擎CFE、核和包括多个高速缓存的相关联的高速缓存层级结构,CFE中的一个被指定为主插槽中的主CFE,所述主CFE用于:
接收指定操作码和范围的请求,所述操作码要求高速缓存转储清除;
执行所述请求以引起对所述主插槽中的落在所述范围内的经修改的高速缓存行的写回和如果由所述请求指示的无效;以及
将请求传递至所述系统中的任何其他从插槽,每个从插槽具有从CFE,所述从CFE用于引起对所述从插槽中的落在所述范围内的经修改的高速缓存行的写回和如果由所述请求指示的无效。
2.如权利要求1所述的系统,其中,所述主CFE接收来自所述主插槽中的核的所述请求,所述核已经取出并解码指定所述请求的所述操作码和所述范围的高速缓存转储清除指令。
3.如权利要求1所述的系统,其中,所述主CFE接收来自所述主插槽中的核的所述请求,所述核对已经由软件编程到控制寄存器中的高速缓存转储清除指令作出响应,所述高速缓存转储清除指令指定所述请求的所述操作码和所述范围。
4.如权利要求1所述的系统,其中,所述主CFE接收来自所述主插槽中的共享工作队列SWQ的所述请求,所述共享工作队列已经通过SWQ接口被编程有高速缓存转储清除指令,所述高速缓存转储清除指令指定所述请求的所述操作码和所述范围。
5.如权利要求1-4中任一项所述的系统,其中,所述插槽中的每一个耦合至持久性存储器,并且其中所述多个高速缓存包括一致性高速缓存和存储器侧高速缓存,所述存储器侧高速缓存用于对存储在所述持久性存储器中的数据进行高速缓存。
6.如权利要求5所述的系统,其中,所述请求使用所述操作码或所述范围来指定要被转储清除的高速缓存行在一致性高速缓存中还是在存储器侧高速缓存中。
7.如权利要求5所述的系统,其中,所述一个或多个插槽利用外围组件接口快速PCIe总线或利用计算快速链路CXL耦合至所述持久性存储器。
8.一种用于在系统中执行的方法,所述系统包括:多个互连的插槽,每个插槽包括高速缓存转储清除引擎CFE、核和包括多个高速缓存的相关联的高速缓存层级结构,CFE中的一个被指定为主插槽中的主CFE,所述方法包括:
接收指定操作码和范围的请求,所述操作码要求高速缓存转储清除;
执行所述请求以引起对所述主插槽中的落在所述范围内的经修改的高速缓存行的写回和如果由所述请求指示的无效;以及
与所述系统中的其他从插槽通信,每个从插槽具有从CFE,所述通信用于引起对所述从插槽中的落在所述范围内的经修改的高速缓存行的写回和如果由所述请求指示的无效。
9.如权利要求8所述的方法,其中,所述主CFE接收来自所述主插槽中的核的所述请求,所述核已经取出并解码指定所述请求的所述操作码和所述范围的高速缓存转储清除指令。
10.如权利要求8所述的方法,其中,所述主CFE接收来自所述主插槽中的核的所述请求,所述核对已经由软件编程到控制寄存器中的高速缓存转储清除指令作出响应,所述高速缓存转储清除指令指定所述请求的所述操作码和所述范围。
11.如权利要求8所述的方法,其中,所述主CFE接收来自所述主插槽中的共享工作队列SWQ的所述请求,所述共享工作队列已经通过SWQ接口被编程有高速缓存转储清除指令,所述高速缓存转储清除指令指定所述请求的所述操作码和所述范围。
12.如权利要求11所述的方法,其中,所述请求使用所述操作码或所述范围来指定是否在高速缓存行被写回至存储器之后使高速缓存行无效。
13.如权利要求8-12中任一项所述的方法,其中,所述插槽中的每一个耦合至持久性存储器,并且其中所述多个高速缓存包括一致性高速缓存和存储器侧高速缓存,所述存储器侧高速缓存用于对存储在所述持久性存储器中的数据进行高速缓存。
14.如权利要求13所述的方法,其中,所述请求使用所述操作码或所述范围来指定要被转储清除的高速缓存行在一致性高速缓存中还是在存储器侧高速缓存中。
15.如权利要求13所述的方法,其中,所述一个或多个插槽利用外围组件接口快速PCIe总线或利用计算快速链路CXL耦合至所述持久性存储器。
16.一种高速缓存转储清除引擎CFE,所述CFE放置在多个互连的插槽中的一个中,每个插槽包括CFE、核和相关联的高速缓存层级结构,所述CFE包括:
用于将所述CFE配置为用作主CFE的装置,所述多个插槽的其余插槽中的其余CFE中的每一个CFE用作从CFE;
用于接收指定操作码和范围的请求的装置,所述操作码要求高速缓存转储清除;
用于执行所述请求以引起对所述主插槽中的落在所述范围内的经修改的高速缓存行的写回和如果由所述请求指示的无效的装置;以及
用于与所述多个互连的插槽中的其他从插槽中的其他从CFE通信的装置,所述通信用于引起对所述从插槽中的落在所述范围内的经修改的高速缓存行的写回和如果由所述请求指示的无效。
17.如权利要求16所述的CFE,其中,用于接收所述请求的装置包括接收来自所述主插槽中的核的所述请求,所述核已经取出并解码指定所述请求的所述操作码和所述范围的高速缓存转储清除指令。
18.如权利要求16所述的CFE,其中,用于接收所述请求的装置包括接收来自所述主插槽中的核的所述请求,所述核对已经由软件编程到控制寄存器中的高速缓存转储清除指令作出响应,所述高速缓存转储清除指令指定所述请求的所述操作码和所述范围。
19.如权利要求16所述的CFE,其中,用于接收所述请求的装置包括接收来自所述主插槽中的共享工作队列SWQ的所述请求,所述SWQ已经通过SWQ接口被编程有高速缓存转储清除指令,所述高速缓存转储清除指令指定所述请求的所述操作码和所述范围。
20.如权利要求16所述的CFE,其中,用于配置所述CFE的装置包括以下各项中的一个或多个:
软件可编程控制寄存器,诸如存储器映射型号专属寄存器,用于由软件写入以将所述CFE配置为主或配置为从;
软件可访问管理接口,包括设备,包括管理寄存器,用于由软件写入以将所述CFE配置为主或配置为从;
硬件控制引脚,在所述多个互连的插槽中的每一个内的管芯上,控制引脚中的一个用于被断言以将相关联的CFE配置为主CFE;以及
预确定的主系统物理地址的映射,每个CFE用于检查CFE是否被映射到所述预确定的主系统物理地址,并且如果是则用作所述主CFE。
CN202010206093.9A 2019-06-26 2020-03-23 异步高速缓存转储清除引擎 Pending CN112148634A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/453,623 US20200409844A1 (en) 2019-06-26 2019-06-26 Asynchronous cache flush engine to manage platform coherent and memory side caches
US16/453,623 2019-06-26

Publications (1)

Publication Number Publication Date
CN112148634A true CN112148634A (zh) 2020-12-29

Family

ID=69953809

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010206093.9A Pending CN112148634A (zh) 2019-06-26 2020-03-23 异步高速缓存转储清除引擎

Country Status (3)

Country Link
US (1) US20200409844A1 (zh)
EP (1) EP3757767B1 (zh)
CN (1) CN112148634A (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20200328879A1 (en) * 2019-08-13 2020-10-15 Intel Corporation Secure communications over computer buses
CN114064518A (zh) 2021-11-19 2022-02-18 上海兆芯集成电路有限公司 指定密钥辨识码进行转译后备缓冲区清除的处理器和方法
CN114064517A (zh) 2021-11-19 2022-02-18 上海兆芯集成电路有限公司 指定密钥进行高速缓存写回且无效的计算机系统及方法
CN114064520A (zh) * 2021-11-19 2022-02-18 上海兆芯集成电路有限公司 进行阶层式高速缓存不写回即无效的计算机系统以及方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6745294B1 (en) * 2001-06-08 2004-06-01 Hewlett-Packard Development Company, L.P. Multi-processor computer system with lock driven cache-flushing system
KR100856626B1 (ko) * 2002-12-24 2008-09-03 엘지노텔 주식회사 캐시 플러시 시스템 및 방법
US20170269959A1 (en) * 2016-03-15 2017-09-21 Intel Corporation Method, apparatus and system to send transactions without tracking
US20180143903A1 (en) * 2016-11-22 2018-05-24 Mediatek Inc. Hardware assisted cache flushing mechanism
US10339053B2 (en) * 2016-12-09 2019-07-02 Hewlett Packard Enterprise Development Lp Variable cache flushing
US10437725B2 (en) * 2017-08-02 2019-10-08 International Business Machines Corporation Master requesting missing segments of a cache line for which the master has coherence ownership

Also Published As

Publication number Publication date
EP3757767A1 (en) 2020-12-30
EP3757767B1 (en) 2023-08-23
US20200409844A1 (en) 2020-12-31

Similar Documents

Publication Publication Date Title
CN108595348B (zh) 无局部性提示的向量存储器访问处理器、方法、系统和指令
CN107003846B (zh) 用于向量索引加载和存储的方法和装置
CN106708753B (zh) 在使用共享虚拟存储器的处理器中加速操作的装置和方法
CN103999037B (zh) 用于响应于单个指令来执行横向相加或相减的系统、装置和方法
CN114356417A (zh) 实行16位浮点矩阵点积指令的系统和方法
CN107153524B (zh) 用于给出相应复数的复共轭的计算设备和计算机可读介质
US11138112B2 (en) Remote atomic operations in multi-socket systems
CN114625423A (zh) 用于执行将矩阵变换为行交错格式的指令的系统和方法
CN107220029B (zh) 掩码置换指令的装置和方法
CN107003845B (zh) 用于在掩码寄存器和向量寄存器之间可变地扩展的方法和装置
CN110347431B (zh) 自适应空间访问预取器装置和方法
CN107003852B (zh) 用于执行向量位混洗的方法和装置
CN114153498A (zh) 用于加载片寄存器对的系统和方法
EP3757767B1 (en) Asynchronous cache flush engine to manage platform coherent and memory side caches
TWI830927B (zh) 用於處理器非回寫能力的設備、方法、及非暫時性機器可讀取媒體
CN110659129A (zh) 用于数据表示之间的一致、加速的转换的装置和方法
CN115454501A (zh) 用于对多个数据元素值执行约简操作的方法和装置
CN110909882A (zh) 用于执行水平铺块操作的系统和方法
CN113885942A (zh) 用于将片寄存器对归零的系统和方法
CN107003840B (zh) 用于执行检查以优化指令流的装置和方法
CN111767081A (zh) 用于加速存储处理的装置、方法和系统
CN112948285A (zh) 灵活高速缓存分配技术的基于优先级的高速缓存行驱逐算法
CN112148369A (zh) 用于远程处理器的异构cpuid伪装
US20160170767A1 (en) Temporary transfer of a multithreaded ip core to single or reduced thread configuration during thread offload to co-processor
US10175992B2 (en) Systems and methods for enhancing BIOS performance by alleviating code-size limitations

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination