CN112133707A - 线路结构和电子设备 - Google Patents
线路结构和电子设备 Download PDFInfo
- Publication number
- CN112133707A CN112133707A CN202010484696.5A CN202010484696A CN112133707A CN 112133707 A CN112133707 A CN 112133707A CN 202010484696 A CN202010484696 A CN 202010484696A CN 112133707 A CN112133707 A CN 112133707A
- Authority
- CN
- China
- Prior art keywords
- lines
- input
- line
- line pattern
- electronic device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000010586 diagram Methods 0.000 description 16
- 239000000758 substrate Substances 0.000 description 14
- 239000004020 conductor Substances 0.000 description 6
- 239000000470 constituent Substances 0.000 description 6
- 230000001154 acute effect Effects 0.000 description 4
- 239000004973 liquid crystal related substance Substances 0.000 description 4
- 239000002096 quantum dot Substances 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 239000010409 thin film Substances 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 239000010931 gold Substances 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 229910052750 molybdenum Inorganic materials 0.000 description 2
- 239000011733 molybdenum Substances 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920000139 polyethylene terephthalate Polymers 0.000 description 2
- 239000005020 polyethylene terephthalate Substances 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229920003023 plastic Polymers 0.000 description 1
- -1 polyethylene terephthalate Polymers 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0228—Compensation of cross-talk by a mutually correlated lay-out of printed circuit traces, e.g. for compensation of cross-talk in mounted connectors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5222—Capacitive arrangements or effects of, or between wiring layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/528—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09218—Conductive traces
- H05K2201/09227—Layout details of a plurality of traces, e.g. escape layout for Ball Grid Array [BGA] mounting
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09218—Conductive traces
- H05K2201/09236—Parallel layout
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09218—Conductive traces
- H05K2201/09245—Crossing layout
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09672—Superposed layout, i.e. in different planes
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09681—Mesh conductors, e.g. as a ground plane
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Electromagnetism (AREA)
- Geometry (AREA)
- Structure Of Printed Boards (AREA)
Abstract
本发明公开了一种电子设备,该电子设备包括线路结构,该线路结构包括:包括多个第一输入线和多个第一输出线的一第一线路图案,包括多个第二桥接线的一第二线路图案,一个第二桥接线交叉多个第一输入线中的至少一个或多个第一输出线中的至少一个,以及设置在所述第一线路图案和所述第二线路图案之间的一第一绝缘层,多个第一输入线通过所述第二桥接线电连接到所述第一输出线。
Description
技术领域
本发明涉及线路结构,更具体地,涉及包括该线路结构的电子设备。
背景技术
大多数电子设备包括具有多个功能单元(例如,显示单元、触控单元、感测单元、发送单元或接收单元)的功能区域,外围电路区域包括分别连接到功能单元的多个线路,并且连接的芯片集成电路通过线路驱动功能单元。为了达到窄边界的目的,功能区域的比率越来越高,从而压缩外围电路区域的比率。随着分辨率、质量、功率的增加,电线数量或电线尺寸必须增加以满足电性要求。必须开发新的线路结构,以便在紧凑的空间中布置更多的线路。
发明内容
本发明提供了一种电子设备,该电子设备包括一种包括线路结构,该线路结构包括第一线路图案,该第一线路图案包括沿第一方向延伸的多个第一输入线和沿第一方向延伸的多个第一输出线,第二线路图案包括沿不同于第一方向的第二方向延伸的多个第二桥接线,多个第二桥接线之一交叉多个第一输入线路中的至少一个或多个第一输出线路中的至少一个,以及设置在第一线路图案和第二线路图案之间的第一绝缘层,其中多个第一输入线路通过第二桥线路电连接到第一输出线路。
本发明提供了一种电子设备的线路结构,该线路结构可以由两种不同的线路图案形成,并且这两种不同的线路图案可以通过多个接触结构彼此电连接。两个线路图案彼此重叠,并形成具有网状图案区域的线路结构。具有网状图案区域的线路结构具有一些优点,例如具有紧凑的面积或较窄的宽度,从而增加了整体元件密度,或者具有较窄的边界面积。
附图说明
图1绘示出根据本发明第一实施例的第一线路图案的俯视图的示意图。
图2绘示出根据本发明第一实施例的第二线路图案的俯视图的示意图。
图3绘示出根据本发明第一实施例的包括第一线路图案、第二线路图案和多个第二中间线的线路结构的俯视图的示意图。
图4绘示出根据本发明第二实施例的线路结构的俯视图的示意图。
图5绘示出根据本发明第三实施例的线路结构的俯视图的示意图。
图6绘示出根据本发明第四实施例的线路结构的俯视图的示意图。
图7绘示出根据本发明第五实施例的线路结构的俯视图的示意图。
图8绘示出根据本发明第六实施例的线路结构的俯视图的示意图。
附图标记说明:1、2、3、4、5、6、7、8、9、10-信号;101-线路结构;102-线路结构;103-线路结构;104-线路结构;105-线路结构;106-线路结构;110-第一线路图案;111-第一输入线;112-第一输出线;113-第一桥接线;114-第一输入端点;115-第一输出端点;116-第一中间线;120-第二线路图案;121-第二输入线;122-第二输出线;123-第二桥接线;124-第二输入端点;125-第二输出端点;126-第二中间线;136-第三中间线;200-基板;201-第一绝缘层;202-第二绝缘层;CT-接触结构;D1-第一方向;D2-第二方向;D3-第三方向;D4-第四方向;MPR-网格图案区域;W-宽度。
具体实施方式
通过参考以下的详细描述并同时结合附图可以理解本发明,须注意的是,为了使读者能容易了解及图式的简洁,本发明中的多张图式只绘出电子装置(在本发明中即为显示设备)的一部分,且至少部分图式中的特定元件并非依照实际比例绘图。此外,图中各元件的数量及尺寸仅作为示意,并非用来限制本发明的范围。
本发明通篇说明书与后附的权利要求中会使用某些词汇来指称特定元件。本领域技术人员应理解,电子设备制造商可能会以不同的名称来指称相同的元件。本文并不意在区分那些功能相同但名称不同的元件。在下文说明书与权利要求书中,「具有」与「包括」等词为开放式词语,因此其应被解释为「包括但不限定为…」之意。
当相应的元件,如层或区域被称为“在另一个元件(或其变体)”或“延伸到另一个元件”时,它可以直接在另一个元件上,或直接延伸到另一个元件,或者在它们之间可以存在其他元件。另一方面,当元件被称为“直接在另一个元件(或其变体)”或“直接延伸到另一个元件”时,它们之间不存在任何元件。
应当理解,当一个元件或层被称为“连接到”另一个元件或层时,它可以直接连接到另一个元件或层,或者可以存在中间元件或层。相反地,当一个元件被称为“直接连接到”另一个元件或层时,不存在中间元件或层。此外,当元件被称为“耦合到/与另一元件(或其变体)”时,它可以直接连接到另一元件,或者可以通过其他元件间接连接(例如电连接)到另一元件。
应当理解,当“结构的一部分”在另两个元件之间时,该结构可以完全在这些元件之间,或仅有部分在这些元件之间。
术语「大约」、「等于」、「相等」或「基本相同」通常代表落在给定数值或范围的20%范围内,或代表落在给定数值或范围的10%、5%、3%、2%、1%或0.5%范围内。
此外,术语“在从第一值到第二值的范围内”表示该范围包括第一值、第二值以及在这两者之间的其他值。
一根线“交叉”另一根线,通常意味着两根单独线在俯视图(平面图)中具有重叠区域。这两条线可以在不同的层中并且彼此电绝缘。一组线路与另一组线路“交错”通常意味着两组单独的线路交替排列成交错的图案。
两条线“电性独立”通常意味着当两条线之间没有电连接(例如,通过通孔彼此直接接触)时,两条线在开始时是电性隔离的,并且它们可以电连接,同时建立进一步的电连接。
当提及一个方向是“在”两个其它方向之间,通常意味着该方向和参考方向之间的夹角(逆时针方向),位于其它方向和参考方向之间的另外两个夹角(逆时针方向)之间。
尽管诸如第一、第二、第三等术语。可以用来描述不同的组成元素,这样的组成元素不受这些术语的限制。这些术语仅用于区分说明书中的组成元素和其他组成元素。权利要求可以不使用相同的术语,而是可以使用第一、第二、第三等术语。关于元素被声明的顺序。因此,在以下描述中,第一组成元素可以是权利要求中的第二组成元素。
电子设备可以是显示设备、天线设备、感测设备或拼接设备之一,但不限于此。电子设备可以是柔性的或可折叠的设备。电子设备可以是液晶显示设备、有机发光二极管显示设备(OLED)、无机发光二极管显示设备(LED)、次毫米发光二极管显示设备(mini-LED)、微米级发光二极管显示设备(micro-LED)、量子点发光二极管显示设备(QLED),但不限于此。天线装置可以是液晶天线装置,但不限于此。拼接设备可以是拼接显示设备或拼接天线设备,但不限于此。
应当注意,在不脱离本发明的精神的情况下,以下描述的不同实施例中的技术特征可以被替换、重新组合或彼此混合以构成另一实施例。
参照图1至图3,图1绘示出根据本发明第一实施例的第一线路图案的俯视图的示意图,图2绘示出根据本发明第一实施例的第二线路图案的俯视图的示意图,以及图3绘示出根据本发明第一实施例的包括第一线路图案、第二线路图案和多个第二中间线的电子设备的线路结构的俯视图的示意图。线路结构可以位于电子设备的外围区域,并且线路结构电连接到电子设备和驱动集成电路的功能区域的多个功能单元。功能单元可以是显示单元(例如,显示像素、发光二极管)、感测单元(例如,触控传感器、指纹传感器)或天线单元,但不限于此。线路结构仍然可以位于用于驱动功能单元的功能区域中。如图1所示,本发明包括电子设备中的线路结构101,线路结构101可以包括至少两种图案:第一线路图案110(如图1所示)和第二线路图案120(如图2所示)。在本发明的一个实施例中,第一线路图案110和第二线路图案120处于不同的层中,并且彼此电性独立,并且用绝缘层分开。在本发明的一个实施例中,第二线路图案120设置在第一线路图案110上方,换句话说,当从俯视图看时,第二线路图案120部分重叠第一线路图案110。在另一个实施例中,第二线路图案120在第一图案110下方。在本发明的一个实施例中,第一线路图案110和第二线路图案120沿着垂直方向(如图1所示的Y轴)对称,但不限于此。在另一实施例中,第一线路图案110和垂直方向之间的夹角(锐角)不同于第二线路图案120和垂直方向之间的夹角(锐角),并且第一线路图案110和第二线路图案120不对称。
在本发明的一个实施例中,第一线路图案110可以至少包括三个部分:多个第一输入线111、多个第一输出线112和多个第一桥接线113,其中在一些实施例中,每个第一输入线111、每个第一输出线112和每个第一桥接线113沿着第一方向D1分开布置并且彼此电性独立。此外,在俯视图中,垂直方向(即,Y轴)和第一方向D1(顺时针方向)之间的角度(锐角)被定义为第一角度θ1,其中在本发明中,第一角度θ1大于0度且小于90度。
在本发明的一个实施例中,第一输入线111、第一输出线112和第一桥接线113彼此分开,其间具有间隔。换句话说,多个第一输入线111彼此不直接接触,多个第一输出线112彼此不直接接触,并且多个第一桥接线113彼此不直接接触。此外,在本发明的一个实施例中,第一输入线111的数量可以与第一输出线112的数量相同。例如,在该实施例中,图1中示出了五条第一输入线111和五条第一输出线112。然而,本发明不限于此。在另一个实施例中,第一输入线111的数量不同于第一输出线112的数量。此外,第一桥接线113设置在第一输入线111和第一输出线112之间。换句话说,第一桥接线113位于第一输入线111的区域和第一输出线112的区域之间的间隔空间中。
此外,在本发明的一个实施例中,第一线路图案110还包括多个第一输入端点114和多个第一输出端点115。第一输入端点114和第一输出端点115沿着第三方向D3(即,Y轴)布置。在该实施例中,第三方向D3(即,Y轴)在第一方向D1和第二方向D2之间。在一个实施例中,每个第一输入端点114可以分别电连接到一个第一输入线111(第一输入端点114可以通过接触垫电连接到驱动集成电路),并且第一输入线111的数量可以与第一输入端点114的数量相同(例如,图1中示出了五个第一输入端点114)。在另一个实施例中,第一输入线111的数量可以不同于第一输入端点114的数量。另一方面,每个第一输出端点115可以分别电连接到一个第一输出线112(第一输出端点115可以电连接到电子设备的功能区域中的功能单元),并且第一输出线112的数量可以与第一输出端点115的数量相同(例如,图1中示出了五个第一输出端点115)。在另一个实施例中,第一输出线112的数量可以不同于第一输出端点115的数量。
在本发明的一个实施例中,第一线路图案110可以形成在基板200上,基板200可以是刚性基板或柔性基板,其中刚性基板可以是例如玻璃基板、塑料基板、石英基板、蓝宝石基板或其他合适的刚性基板,并且柔性基板可以包括聚酰亚胺(PI)、聚对苯二甲酸乙二醇酯(PET)和/或其他合适的柔性材料,但不限于此。并且第一线路图案110可以包括金属(铜、铝、钼、钛、银、金等)。)和/或透明导电材料,其中透明导电材料可以包括氧化铟锡(ITO)、氧化铟锌(IZO))和/或任何其他合适的导电材料,但不限于此。
接下来,如图2所示,形成第一绝缘层201,以覆盖基底200和第一线路图案110,然后在第一绝缘层201上形成第二线路图案120。因此,第一绝缘层201设置在第一线路图案110和第二线路图案120之间,用于一开始电性绝缘第一线路图案110和第二线路图案120。为了简化图示,在图2中仅绘制了第二线路图案120,并且在图2中省略了第一线路图案110。
在本发明的一个实施例中,第一绝缘层201的材料可以包括氧化硅、氮化硅、氮氧化硅、氧化铝和/或任何其他合适的绝缘材料,但不限于此。第二线路图案120可以包括金属(铜、铝、钼、钛、银、金等)。)和/或透明导电材料,其中透明导电材料可以包括氧化铟锡(ITO)、氧化铟锌(IZO))和/或任何其他合适的导电材料,但不限于此。第二线路图案120可以形成在第一绝缘层201上,其中第二线路图案120在俯视图中与第一线路图案110部分重叠,并且在本发明的一个实施例中,第一线路图案110和第二线路图案120沿着垂直方向对称,但不限于此。在另一实施例中,第一线路图案110和垂直方向之间的夹角不同于第二线路图案120和垂直方向之间的夹角,并且第一线路图案110和第二线路图案120不对称。
更详细地,在本发明的一个实施例中,第二线路图案120可以至少包括三个部分:多个第二输入线121、多个第二输出线122和多个第二桥接线123,其中在一些实施例中,每个第二输入线121、每个第二输出线122和每个第二桥接线123沿着第二方向D2布置,并且第二方向D2不同于上述第一方向D1。此外,在俯视图中,垂直方向(即,Y轴)和第二方向D2(逆时针方向)之间的角度(锐角)被定义为第二角度θ2,其中在本发明中,第二角度θ2大于0度且小于90度。在一些实施例中,第一角度θ1可以与第二角度θ2相同,但不限于此。
在本发明的一个实施例中,第二输入线121、第二输出线122和第二桥接线123彼此分开,其间具有间隔。换句话说,多个第二输入线121彼此不直接接触,多个第二输出线122彼此不直接接触,并且多个第二桥接线123彼此不直接接触。此外,在本发明的一个实施例中,第二输入线121的数量可以与第二输出线122的数量相同。例如,在该实施例中,图2中示出了五条第二输入线121和五条第二输出线122。然而,本发明不限于此。此外,第二桥接线123设置在第二输入线121和第二输出线122之间。
此外,在本发明的一个实施例中,第二线路图案120还包括沿着第三方向D3(即,Y轴)布置的多个第二输入端点124和多个第二输出端点125。每个第二输入端点124可以分别电连接到一个第二输入线121(第二输入线121可以通过接触垫电连接到驱动集成电路),并且第二输入线121的数量可以与第二输入端点124的数量相同(例如,图2中示出了五个第二输入端点124)。在另一个实施例中,第二输入线121的数量不同于第二输入端点124的数量。另一方面,每个第二输出端点125可以分别电连接到一个第二输出线122(例如,第二输出端点125可以电连接到电子设备的功能区域中的功能单元),并且第二输出线122的数量可以与第二输出端点125的数量相同(例如,图2中示出了五个第二输出端点125)。在另一个实施例中,第二输出线122的数量可以不同于第二输出端点125的数量。
接下来,参考图3,图2所示的第二线路图案120在俯视图中与图1所示的第一线路图案110重叠。为了简化说明,图3中没有示出一些元件的标签(例如,图3中可以省略第一输入线111、第一输出线112、第一桥接线113、第二输入线121、第二输出线122或第二桥接线123),但是由于这些元件的位置在图1-2中清楚地示出,通过比较图1-2中的元件位置,可以知道图3中这些元件的位置。
如图3所示,本发明的线路结构101至少包括第一线路图案110和第二线路图案120。因为第一线路图案110沿着第一方向D1布置,并且第二线路图案120沿着第二方向D2布置,所以在第一线路图案110和第二线路图案120彼此部分重叠之后,多个第一桥接线113交叉多个第二桥接线123并形成网格图案区域MPR。在一个实施例中,一个第二桥接线123交叉至少一个第一输入线111或至少一个第一输出线112。此外,在本发明的一个实施例中,当在俯视图中观察时,多个接触结构CT形成在网格图案区域MPR的两侧,并且接触结构CT沿着第三方向D3(即,Y轴)布置。在一些实施例中,接触结构CT沿着Z轴方向电连接到第一线路图案110和第二线路图案120。接触结构可以是带有电连接插头的通孔。在一些实施例中,接触结构CT可以设置在第一输入线111的一个端点、第一输出线112的一个端点、第二输入线121的一个端点、第二输出线122的一个端点、第一桥接线113的两个端点或者第二桥接线123的两个端点处,但不限于此。在另一个实施例中,接触结构可以放置在中间或除第一桥接线113或第二桥接线的端点之外的任何位置。因此,在该实施例中,如图1-图3所示,多个第一输入线111分别通过多个第二桥接线123和多个接触结构CT电连接到多个第一输出线112;并且多个第二输入线121分别通过多个第一桥接线113和多个接触结构CT电连接到多个第二输出线122。在本发明的一个实施例中,第一输入端点114与第二输入端点124交错,并且第一输出端点115与第二输出端点125交错,其间具有间隔,但不限于此。在另一个实施例中,第一输入端点114可以部分重叠地与第二输入端点124交错,并且第一输出端点115可以部分重叠地与第二输出端点125交错,但不限于此。
此外,在该实施例中,第一线路图案110还包括分别在第四方向D4(即,在一些实施例中,其中第四方向D4垂直于第三方向D3)上延伸的多个第二中间线126,并且第一方向D1在第三方向D3和第四方向D4之间。在另一个实施例中,第四方向D4可以不垂直于第三方向D3。然而,在本发明的一些实施例中,第二中间线126可以不沿着第四方向布置,并且它们可以沿着另一方向布置,但是本发明不限于此。此外,多个第二中间线126可以电连接到多个接触结构CT。在本发明中,第二中间线126可以电连接到其他元件,例如薄膜晶体管、其他电子设备、信号线(例如数据线、扫描线)、驱动集成电路或其他合适的电路。本发明不限于此。此外,在一个实施例中,第二中间线126和第二线路图案120可以通过相同的生产工艺设置在同一层中。在另一个实施例中,第二中间线126和第二线路图案120可以通过不同的生产工艺设置在不同的层中。
因为第一线路图案110通过多个接触结构CT电连接到第二线路图案120,所以信号可以交替地在第一线路图案110和第二线路图案120中传输。例如,如图3所示,信号1-10(包括信号1、信号2、信号3、信号4、信号5、信号6、信号7、信号8、信号9和信号10)被标记在第一输入端点114旁边、第二输入端点124旁边或者第二中间线126旁边。标有信号编号的元素,表示通过该元素的信号。以信号1为例,信号1从第一输入端点114传输,依次通过第一输入线111、第二桥接线123和第一输出线112,并到达第一输出端115。此外,信号1还通过接触结构CT电连接到两个第二中间线126。
本发明的线路结构(包括在本发明的不同实施例中示出的线路结构101和其他线路结构)可以具有这里提到的以下优点中的至少一个优点:首先,线路结构可以由两个导电层(即,第一线路图案110和第二线路图案120)构成,因此制造相对简单。其次,由于接触结构CT沿着第三方向D3布置在网格图案区域MPR的两侧,并且不占据网格图案区域MPR中的面积,因此网格图案区域MPR的宽度W相对较小,从而减小线路结构的总面积并增加元件密度。第三,由于每个信号路径具有相似的长度,并且在俯视图中,每个线路与其他线路重叠,所以线路结构可以具有均匀的电阻和均匀的耦合电容。第四,因为每根线路交替地相互重叠,所以可以消除或减少线路结构的噪声和串扰,此外,电磁兼容性(electromagneticcompatibility)效果应该更好。第五,由于在金属丝之间的网格图案区域MPR中存在多个空间,所以当执行以下处理时,例如用于密封的紫外线固化处理,不需要在网格图案区域MPR中形成更大的孔图案。第六,因为线路结构具有网格图案区域MPR,所以可以使每条线路更短。因此,与传统的直线线路图案相比,在使用柔性基板的情况下,线路结构具有更强的抗扭曲力。
应当注意,实施例中示出的每个元件的尺寸、尺寸或范围仅用于说明,并且本发明不限于此。
在本发明中,线路结构可以电连接到其他元件,例如薄膜晶体管、显示介质或其他合适的电路。在一种情况下,薄膜晶体管的半导体层可以包括非晶硅、多晶硅如低温多晶硅(LTPS)或氧化物半导体,如铟镓氧化锌(IGZO)。然而,本发明不限于此。在一种情况下,显示介质可以是液晶(LC)、有机发光二极管(OLED)、次毫米发光二极管(mini-LED)、微米级发光二极管(micro-LED)、量子点发光二极管(QLED)、量子点(QD)、磷光体、荧光或其他显示元件,并且不限于此。发光二极管的芯片尺寸约为300微米至10毫米,微型发光二极管的芯片尺寸约为100微米至300微米,微型发光二极管的芯片尺寸约为1微米至100微米,但是本实施例不限于此。
以下描述将详细描述本发明的线路结构的不同实施例。为了简化描述,下面的描述将详细说明不同实施例之间的不同之处,并且相同的特征将不再赘述。为了容易地比较实施例之间的差异,以下每个实施例中的相同元件用相同的符号标记。
参照图4,图4绘示出根据本发明第二实施例的线路结构的俯视图的示意图。在该实施例中,提供了线路结构102。第一实施例和该实施例之间的区别在于,在该实施例中,多个第二中间线126被多个第一中间线116代替,其中第一中间线116和第一线路图案110设置在同一层中。换句话说,第一中间线路116和第二线路图案120设置在不同的层中。此外,在该实施例中,多个第一中间线116通过多个接触结构CT电连接到第一线路图案110和/或第二线路图案120,并且第一中间线116可以沿着第四方向D4(X轴)布置,但不限于此。
参照图5,图5绘示出根据本发明第三实施例的线路结构的俯视图的示意图。在该实施例中,提供了线路结构103。第一实施例和该实施例之间的区别在于,在该实施例中,中间线包括第一中间线116和第二中间线126。换句话说,一些中间线是第一中间线116(如图4所示),而其他中间线是第二中间线126(如图3所示)。此外,第一中间线116和第二中间线126可以交替布置。然而,本发明不限于此。在本发明的一些实施例中,中间线可以形成在不同的层中,并且中间线的形状或位置可以根据实际需求进行调整。此外,在该实施例中,多个第一中间线116和第二中间线126通过多个接触结构CT电连接到第一线路图案110和/或第二线路图案120,并且第一中间线116和/或第二中间线126可以沿着第四方向D4(X轴)布置,但不限于此。
参照图6,图6绘示出根据本发明第四实施例的线路结构的俯视图的示意图。在该实施例中,提供了线路结构104。第一实施例和该实施例之间的区别在于,在该实施例中,第三线路图案可以进一步形成在第二线路图案120上方,在第三线路图案和第二线路图案120之间设置有绝缘层。在一些实施例中,第二线路图案120设置在第一线路图案110和第三线路图案之间,第二线路图案120设置在两个绝缘层之间。在该实施例中,第三线路图案可以包括多个第三中间线136。更详细地,该实施例的线路结构104还包括设置在第二线路图案120上方的多个第三中间线136,并且第二绝缘层202形成在第二线路图案120和第三中间线136(第三线路图案)之间。换句话说,在该实施例中,中间线包括第一中间线116和第三中间线136。在该实施例中,一些接触结构CT可以穿透第二绝缘层202,并且可以电连接到第三中间线136,因此,第三中间线136中的至少一个通过接触结构CT电连接到第一线路图案110和/或第二线路图案120。此外,由于第三中间线136和第二线路图案120设置在不同的层中,因此第三中间线136的形状或位置可以根据实际需要进行调整。在一些实施例中,第三中间线路136可以与第二线路图案120重叠。
参照图7,图7绘示出根据本发明第五实施例的线路结构的俯视图的示意图。在该实施例中,提供了线路结构105。在该实施例中,省略了第一桥接线和第二输入线,并且调整了第一输入线和第一输入端点的数量。更详细地,本实施例中的第一输入线111和第一输入端点114的数量多于上述其他实施例中列举的第一输入线111和第一输入端点114的数量。具体地,图7中示出了十条第一输入线111和十条第一输入端点114。此外,中间线包括多个第二中间线126和多个第三中间线136。因为第二中间线126和多个第三中间线136设置在不同的平面上,所以在本发明的一些实施例中,第三中间线136的部分可以与第二线路图案120或第二中间线126重叠。
参照图8,图8绘示出根据本发明第六实施例的线路结构的俯视图的示意图。在该实施例中,提供了线路结构106。应当注意,在该实施例中,多个第二输出端点125与多个第一输出端点115交错并交叉,或者多个第一输出端点115与多个第二输出端点125交错并交叉。因此,信号在输入端的排列顺序可以与信号在输出端的排列顺序相同。例如,以图8为例,数字1-10的信号从左到右顺序排列,在输出端,数字1-10的信号也从左到右顺序排列。在该实施例中,线路结构106可以沿着Y轴方向电连接到另一线路结构,并且线路结构106的输出端点可以用作另一线路结构的输入端点。换句话说,多个线路结构106可以重复地彼此连接。
此外,在本发明的一些实施例中,多个第二输入端点124也可以交叉多个第一输入端点114,或者多个第一输入端点114交叉多个第二输入端点124,这也应当在本发明的范围内。
总之,本发明提供了一种线路结构,该线路结构可以由两种不同的线路图案形成,并且这两种不同的线路图案可以通过多个接触结构彼此电连接。两个线路图案彼此重叠,并形成具有网状图案区域的线路结构。具有网状图案区域的线路结构具有一些优点,例如具有更小的面积或更窄的宽度,从而增加了整体元件密度,或者具有更强的结构。
以上所述仅为本发明的实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (18)
1.一种电子设备,其特征在于,包括
一种线路结构,包括:
一第一线路图案,包括沿一第一方向的多个第一输入线和沿所述第一方向的多个第一输出线;
一第二线路图案,包括沿着不同于所述第一方向的一第二方向的多个第二桥接线,多个第二桥接线中的其中一个交叉所述多个第一输入线中的至少一个或所述多个第一输出线中的至少一个;以及
一第一绝缘层,设置在所述第一线路图案和所述第二线路图案之间;
其中所述多个第一输入线的其中之一通过所述多个第二桥接线的其中之一电连接到所述多个第一输出线中相应的一个。
2.根据权利要求1所述的电子设备,其特征在于,所述第一线路图案还包括沿着所述第一方向并设置在所述多个第一输入线和所述多个第一输出线之间的多个第一桥接线,所述第二线路图案还包括沿着所述第二方向的多个第二输入线和沿着所述第二方向的多个第二输出线,多个第二桥接线位于多个第二输入线和多个第二输出线之间,并且多个第二输入线的其中之一通过多个第一桥接线的其中之一电连接到多个第二输出线中相应的一个。
3.根据权利要求2所述的电子设备,其特征在于,所述多个第一桥接线中的一个与所述多个第二桥接线中的至少一个交叉。
4.根据权利要求2所述的电子设备,其特征在于,所述第一线路图案还包括沿着不同于所述第一方向和所述第二方向的一第三方向并且分别电连接到所述多个第一输入线的多个第一输入端点,以及沿着所述第三方向并且分别电连接到所述多个第二输入线的多个第二输入端点,其中,所述多个第一输入端点与所述多个第二输入端点交错。
5.根据权利要求4所述的电子设备,其特征在于,所述多个第一输入端点之一与所述多个第二输入端点之一相邻交叉。
6.根据权利要求4所述的电子设备,其特征在于,所述第三方向在所述第一方向和所述第二方向之间。
7.根据权利要求6所述的电子设备,其特征在于,所述第一方向和所述第三方向之间的夹角,不同于所述第二方向和所述第三方向之间的夹角。
8.根据权利要求6所述的电子设备,其特征在于,所述第一方向和所述第三方向之间的夹角,等于所述第二方向和所述第三方向之间的夹角。
9.根据权利要求2所述的电子设备,其特征在于,所述线路结构还包括多个第一输出端点沿不同于所述第一方向和所述第二方向的一第三方向分别电连接于多个第一输出线,以及多个第二输出端点沿所述第三方向分别电连接于多个第二输出线,其中所述多个第一输出端点与所述多个第二输出端点交错。
10.根据权利要求1所述的电子设备,其特征在于,所述多个第二桥接线包括沿不同于所述第一方向和所述第二方向的一第三方向上设置的多个输入端点以及沿所述第三方向上设置的多个输出端点。
11.根据权利要求10所述的电子设备,其特征在于,所述多个第一输入线分别接触所述多个输入端点,并且所述多个第一输出线分别接触所述多个输出端点。
12.根据权利要求10所述的电子设备,其特征在于,所述第一线路图案还包括分别在一第四方向延伸的多个第一中间线,其中所述第四方向不同于所述第一方向、所述第二方向和所述第三方向,并且所述多个第一中间线分别接触所述多个输入端点或所述多个输出端点。
13.根据权利要求12所述的电子设备,其特征在于,所述第一线路图案和所述多个第一中间线路设置在同一层中。
14.根据权利要求12所述的电子设备,其特征在于,所述第一方向在所述第三方向和所述第四方向之间。
15.根据权利要求10所述的电子设备,其特征在于,所述第二线路图案还包括分别在一第四方向上延伸的多个第二中间线,其中所述第四方向不同于所述第一方向、所述第二方向和所述第三方向,并且所述多个第二中间线接触所述多个输入端点或所述多个输出端点。
16.根据权利要求15所述的电子设备,其特征在于,所述第二线路图案和所述多个第二中间线设置在同一层中。
17.根据权利要求10所述的电子设备,其特征在于,还包括第三线路图案和设置在所述第二线路图案和所述第三线路图案之间的第二绝缘层,其中所述第三线路图案包括分别接触所述多个输入端点或所述多个输出端点的多个第三中间线。
18.根据权利要求17所述的电子设备,其特征在于,所述第二线路图案设置在所述第一绝缘层和所述第二绝缘层之间。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/450,988 US10743409B1 (en) | 2019-06-24 | 2019-06-24 | Wiring structure and electronic device |
US16/450,988 | 2019-06-24 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112133707A true CN112133707A (zh) | 2020-12-25 |
CN112133707B CN112133707B (zh) | 2024-11-05 |
Family
ID=
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB9317290D0 (en) * | 1992-08-20 | 1993-10-06 | Hubbell Inc | Connectors for communications systems with cancelled crosstalk |
CN1129993A (zh) * | 1993-08-31 | 1996-08-28 | 摩托罗拉公司 | 水平扭绞对型平面导线结构 |
US6262487B1 (en) * | 1998-06-23 | 2001-07-17 | Kabushiki Kaisha Toshiba | Semiconductor integrated circuit device, semiconductor integrated circuit wiring method, and cell arranging method |
US20040262640A1 (en) * | 2003-06-25 | 2004-12-30 | Fujitsu Limited | Semiconductor integrated circuit device having diagonal direction wiring and layout method therefor |
TWM395329U (en) * | 2010-06-08 | 2010-12-21 | Lan-Rong Dung | Universal flexible print circuit board |
CN108307580A (zh) * | 2017-01-13 | 2018-07-20 | 北京普源精电科技有限公司 | 一种pcb电路板及其布线方法 |
CN108732835A (zh) * | 2018-05-29 | 2018-11-02 | 深圳市华星光电技术有限公司 | 阵列基板、液晶显示面板及液晶显示面板的光配向方法 |
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB9317290D0 (en) * | 1992-08-20 | 1993-10-06 | Hubbell Inc | Connectors for communications systems with cancelled crosstalk |
CN1129993A (zh) * | 1993-08-31 | 1996-08-28 | 摩托罗拉公司 | 水平扭绞对型平面导线结构 |
US6262487B1 (en) * | 1998-06-23 | 2001-07-17 | Kabushiki Kaisha Toshiba | Semiconductor integrated circuit device, semiconductor integrated circuit wiring method, and cell arranging method |
US20040262640A1 (en) * | 2003-06-25 | 2004-12-30 | Fujitsu Limited | Semiconductor integrated circuit device having diagonal direction wiring and layout method therefor |
TWM395329U (en) * | 2010-06-08 | 2010-12-21 | Lan-Rong Dung | Universal flexible print circuit board |
CN108307580A (zh) * | 2017-01-13 | 2018-07-20 | 北京普源精电科技有限公司 | 一种pcb电路板及其布线方法 |
CN108732835A (zh) * | 2018-05-29 | 2018-11-02 | 深圳市华星光电技术有限公司 | 阵列基板、液晶显示面板及液晶显示面板的光配向方法 |
Also Published As
Publication number | Publication date |
---|---|
US10743409B1 (en) | 2020-08-11 |
EP3758063A1 (en) | 2020-12-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108389869B (zh) | 柔性显示面板 | |
US11980073B2 (en) | Display device | |
KR102643637B1 (ko) | 디스플레이 장치 | |
CN104769719B (zh) | 柔性显示器 | |
US20140084992A1 (en) | Touch panel | |
US9207825B2 (en) | Display device, touch panel device, touch panel driving IC device, and method of driving touch panel | |
EP3654092B1 (en) | Display device | |
US20220123188A1 (en) | Method of manufacturing electronic device | |
CN114385041A (zh) | 电子装置 | |
EP3758063A1 (en) | Wiring structure and electronic device | |
CN112133707B (zh) | 线路结构和电子设备 | |
US20220276324A1 (en) | Electronic device | |
US20200396835A1 (en) | Bonding pad structure | |
TWI784609B (zh) | 電子裝置 | |
TWI856334B (zh) | 電子裝置 | |
US20240290913A1 (en) | Electronic device | |
US20240361857A1 (en) | Electronic device | |
US20230262883A1 (en) | Electronic device | |
US20230215968A1 (en) | Electronic device and light-emitting element | |
US20240332316A1 (en) | Display device | |
CN111273800B (zh) | 触控显示装置和其制作方法 | |
CN118173607A (zh) | 电子装置 | |
US20230411272A1 (en) | Electronic device and manufacturing method thereof | |
WO2024040574A1 (zh) | 显示基板及其制备方法、显示装置 | |
US20240332474A1 (en) | Electronic device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant |