CN112088519A - 用于协议设计、评估和调试的集成开发环境 - Google Patents

用于协议设计、评估和调试的集成开发环境 Download PDF

Info

Publication number
CN112088519A
CN112088519A CN201980032163.9A CN201980032163A CN112088519A CN 112088519 A CN112088519 A CN 112088519A CN 201980032163 A CN201980032163 A CN 201980032163A CN 112088519 A CN112088519 A CN 112088519A
Authority
CN
China
Prior art keywords
protocol
signal
designer
definition
protocol definition
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201980032163.9A
Other languages
English (en)
Inventor
M·A·史密斯
M·S·西利曼
A·卢夫布罗
E·T·安德森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tektronix Inc
Original Assignee
Tektronix Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tektronix Inc filed Critical Tektronix Inc
Publication of CN112088519A publication Critical patent/CN112088519A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software
    • G06F11/3664Environments for testing or debugging software
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/02Capturing of monitoring data
    • H04L43/028Capturing of monitoring data by filtering
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/18Protocol analysers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/04Processing captured monitoring data, e.g. for logfile generation
    • H04L43/045Processing captured monitoring data, e.g. for logfile generation for graphical visualisation of monitoring data

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Stored Programmes (AREA)
  • Debugging And Monitoring (AREA)
  • Computer And Data Communications (AREA)

Abstract

一种用于测试和测量仪器的协议设计器,包括:用以接收信号的输入;存储器,被配置为存储所述信号;创作器,被配置为基于用户输入生成协议定义;调试器,被配置为基于协议定义和所述信号输出文本和视觉解码结果;以及部署器,被配置为向测试和测量仪器输出经编译的协议定义文件。

Description

用于协议设计、评估和调试的集成开发环境
优先权
本公开要求于2018年3月13日提交的题为“INTEGRATED DEVELOPMENT ENVIRONMENTFOR PROTOCOL DESIGN, EVALUATION, AND DEBUGGING”的美国临时申请号62/642,011的权益,该美国临时申请被通过引用以其整体并入本文。
技术领域
本公开涉及与测试和测量系统相关的系统和方法,并且特别地涉及为测试和测量仪器创作、调试和部署协议定义。
背景技术
在电子通信系统中,信息典型地以分组的形式根据某些协议传输。协议栈由分层配置中的不同协议组成。例如,第一层可以是涵盖非结构化比特流——波形——的传输的物理层。第二层可以是确保无差错传输的数据链路层。第三层可以是用于寻址和控制的网络层。第四层可以是用于数据传输的传输层。第五层可以是用于建立、管理和终止连接的会话层。并且最后,第六层可以是用于有意义的数据交换——包括数据的加密、压缩和重新格式化——的表示层。信息作为表示1和0的序列的模拟信号在物理层处传输。然后,模拟数据可以转换成数字等同物,并根据所定义的协议进行解码。
目前,常规协议设计器仅提供用于创作和/或创建协议定义文件以及使用编译器验证协议的语言正确性的选项。然而,用于测试和测量仪器的常规协议设计器并不提供辅助调试解码结果或者提供关于模拟串行总线源的物理层解释的信息。
本公开的实施例解决了现有技术的这些和其它缺陷。
附图说明
参考附图,从以下实施例描述中,本公开的实施例的方面、特征和优点应当变得显而易见,所述附图中:
图1是根据本公开的实施例的示例协议设计器的框图;
图2是图1的协议设计器的示例图形用户界面(GUI);
图3图示了图2的GUI的用于使用编译器调试协议定义的部分的示例;
图4图示了图2的GUI的用于使用解码输出调试协议定义的部分的示例;
图5图示了图2的GUI的用于使用比特流输出调试协议定义的部分的示例;
图6图示了匹配事件和源数据的视觉对准;
图7-图9图示了在视觉上逐步通过源数据中的匹配事件;
图10是同时显示输入数据和解码结果的示例;
图11是图示了向测试和测量仪器传输信息的协议设计器的部署器的框图。
具体实施方式
如上面所讨论的,用于创作协议定义的当前工具仅提供用于创建协议定义和验证协议定义的语言正确性的选项。然而,当前工具不允许对所创建的协议定义进行任何进一步的文本和/或视觉调试,诸如确认协议定义正在正确地检测信号内的分组和数据。也就是说,现有的协议定义工具既不帮助调试解码结果,它们也不提供关于模拟串行总线源的物理层解释的信息。
另一方面,本公开的实施例以图形方式和文本方式这两者提供附加信息,以帮助用户标识协议定义的可能问题。例如,本公开的实施例可以包括物理层比特流输出、解码器调试输出、定时信息、以及时间相关的输入源和解码结果的视觉表示,以允许用户交互式地调试他们的协议定义。进一步地,如下面进一步详细讨论的,本公开的实施例提供了从创作到调试到部署的完整开发环境。
图1是示例协议设计器100的框图,用于实现本文所公开的公开内容的实施例。协议设计器100可以是例如集成设计环境。协议设计器100包括一个或多个端口102。端口102可以包括用以有线或无线地接收数据的任何设备。端口102连接到处理器104,处理器104包括用于实现本公开的实施例的各种组件,如下面更详细讨论的。尽管为了易于说明,图1中仅示出一个处理器104,但是如本领域技术人员应当理解的,可以组合使用不同类型的多个处理器104,而不是单个处理器104。
端口102也可以连接到存储器106,以存储通过端口102接收的数据。存储器106还可以存储供一个或多个处理器104执行的指令,诸如以执行由这样的指令指示的任何方法、操作和/或相关联的步骤。例如,存储器106可以包括用于创作协议和调试协议的指令,包括对照已知模拟信号在视觉上显示协议定义的结果。如本领域普通技术人员应当理解的,存储器106可以包括一个或多个存储器,诸如但不限于处理器高速缓存、随机存取存储器(RAM)、只读存储器(ROM)、固态存储器、(多个)硬盘驱动器或任何其它存储器类型。
用户输入108耦合到一个或多个处理器104。用户输入108可以包括键盘、鼠标、轨迹球、触摸屏和/或用户可采用以与显示器110上的图形用户界面(GUI)交互的任何其它控件。显示器110可以是数字屏幕、基于阴极射线管的显示器或向用户显示波形、测量值和其它数据的任何其它监视器。虽然协议设计器100的组件被描述为被集成在协议设计器100内,但是本领域普通技术人员应当领会,这些组件中的任何一个都可以在协议设计器100的外部,并且可以以任何常规方式(例如,有线和/或无线通信介质和/或机制)耦合到协议设计器100。例如,在一些实施例中,显示器110可以远离协议设计器100。
回到处理器104,处理器104可以包括创作器112。诸如由美国专利公开号2007/0030812 A1所教导的,创作器112可以被配置为允许用户创建和/或编辑协议定义文件,所述美国专利被通过引用以其整体并入本文。处理器104还可以包括调试器114。如下文将更详细讨论的,调试器114通过多个文本和可视化方案提供用于协议定义的调试和解码结果的细化的选项。处理器104还可以包括部署器116,以将协议定义文件部署或输出并传送到诸如示波器、逻辑分析仪等的测试和测量仪器。处理器104还包括运行时引擎。在一些实施例中,运行时引擎被作为调试器114的一部分提供。运行时引擎(其可以被称为声明性解码语言(DDL)运行时引擎)基于协议定义和从端口102接收的信号和/或保存在存储器106中的信号来生成解码结果。
图2图示了协议设计器100的显示器112上的图形用户界面输出的示例。图形用户界面200可以包括各种窗口202,以显示诸如所接收的波形或协议编辑器之类的不同信息。图形用户界面200可以包括各种菜单,以允许用户选择用于部署的仪器类型、查看器、保存的协议等。如上面所提及的,该图形用户界面200可以用于通过创作器112、调试器114和部署器116来创作、调试和部署协议定义文件。
图形用户界面200包括窗口204,以用于显示来自调试器114的各种解码输出。图形用户界面200进一步包括各种菜单206和208,以查看当前系统中有什么以及可以向系统添加什么仪器、查看器和协议。
图3图示了调试器114的特征之一的示例。图3示出了图形用户界面200的一部分。在使用创作器112以特定于领域的语言编写协议定义之后,调试器114通过编译器运行所述协议定义。编译器输出可以被显示在窗口204中以供用户进行分析。编译器标识协议定义语法错误,诸如未声明的标识符、连同它们在协议定义文件中的位置(例如通过给出协议定义源代码中错误的行号和列号)。
为了辅助快速标识源代码错误,调试器114可以在窗口204中突出显示或以其它方式标识编译器生成的错误。当用户选择了编译器生成的错误时,调试器114可以将对应的源文件带入窗口202中的视图中,其具有突出显示302的有问题的错误。例如,如图3中看到的,在窗口204中标识300语法错误,并突出显示302协议定义中的错误,因此用户可以快速确定何处存在错误并校正错误。
图4图示了调试器114的又一特征。可以由处理器104中的一个或多个来操作的调试器114的运行时引擎可以生成调试输出数据,所述调试输出数据指示协议定义的事件和字段匹配连同匹配的定时信息。如上面所提及的,可以通过一个或多个端口102将已知数据供应给存储器106。
如图4中看到的,解码输出窗口204可以包括指示已知信号的事件和字段匹配的数据,以及定时信息。然后,用户可以将该数据与已知的输入数据进行比较,以确定协议定义是否正在恰当地运作或按预期运作。也就是说,协议定义正在正确地标识已知输入数据中的字段和事件点。用户可以通过在协议定义内插入可选的输出(OUTPUT)命令来进一步扩增这些调试输出。
调试器114还可以使得能够实现解码操作以及底层物理层比特流转换这两者的输出。比特流信息是借助于时钟信号、时钟恢复和其它编码机制使原始模拟输入信号成为数字比特串行序列的转换。图5图示了窗口204中的比特流输出,其输出数字比特串行序列连同定时信息,以供用户与已知的输入信号进行比较。这可以允许用户确保使用所创作的协议定义的比特流转换正在产生预期的比特序列。无效的比特序列可以指示输入信号中的定时错误,或者指向协议定义中的比特流转换定义中的算法错误。
在图5的窗口204中,比特流调试器114的输出示出了源转换为比特的定时。在一些实施例中,默认情况下,协议设计器100可以包括协议定义库,以支持各种常用的物理层编码方案。例如,常备协议定义库可以被存储在存储器106中。协议定义库可以支持物理层编码方案,诸如但不限于不归零(NRZ)、曼彻斯特、多级传输3 (mlt3)以及自定义的定义。这对于已经使用特定于领域的语言创建了其自己的物理层定义,而不是重复使用常备物理层定义之一的用户而言尤其有用。
协议事件定义可以是用于标识分组的开始和结束的主要手段。因此,用于标识恰当的事件定义和定时特性的工具对于协议定义是重要的。照此,调试器114可以提供一特征,其中当检测到感兴趣的事件时,运行时解码处理停住,并且该事件以及其发生的时间可以被输出给用户。例如,用户可能希望在事件S上设置断点,以查看在输入数据中何处第一次检测到该事件。在一些实施例中,调试器114可以搜索输入数据中的所有事件。调试器114可以通过找到用户指定的每个事件来提供关于运行时引擎如何贯穿于数据记录解释事件的静态评估,而不是在运行时停止。
在一些实施例中,如图6中所图示的,调试器114可以利用窗口202来利用匹配事件注释输入数据。例如,事件S分组600与输入数据602匹配并利用输入数据602标识。在图6中所示的示例中,标注为“Ch.1” 和“Ch.2”的波形可以分别是串行通信总线的时钟信号和数据信号。这可以允许用户具有如下能力:对照已知数据输入在视觉上对准事件的运行时评估,以确认协议定义正在按预期工作并且协议定义中没有错误。
调试器114还可以允许用户逐步通过分组检测并解码结果,如图7-9中所示。调试器114可以允许用户逐序列通过输入波形,并标识运行时引擎正在如何解释每个分组序列。如图7中看到的,第一分组700显示在与输入波形702相关的窗口202中。光标被显示为与输入波形与解码分组700的开始对准,从而示出解码分组与输入波形之间的时间相关视图。在图8中,用户已经沿着输入波形702移动了光标,并且示出了输入波形中该点处的新分组800。用户可以继续滚动通过输入波形,并且当进入波形中时,将显示下一个分组900,如图9中所示。
在一些实施例中,用户可以选择按钮来逐步通过每个分组检测。当第一次按下按钮时,将显示分组700和第一分组700处的输入波形上的光标。当再次按下按钮时,将显示下一个分组800,并且光标将在输入波形上移动到下一个分组800的位置。这继续直到输入波形结束。
进一步地,在一些实施例中,用户可以选择调试器114中的“从…开始解码(decodefrom)”选项来选择波形视图内的任意时间,并且运行时解码器或引擎将从该时间起开始解码评估。当处理编码多个分组开始事件的协议规范时,这可以提供更快的分析和调试时间。
调试器114还可以包括重叠选项。当用户选择该选项时,调试器114提供将输入数据1000和解码结果1002作为重叠视图来查看的能力,如图10中图示的。重叠视图可以直接叠加在彼此的顶部上,或者被调整使得每个源在垂直方向上稍微偏移。也就是说,输入数据1000和解码结果1002的重叠视图不必完全重叠,而是可以彼此偏移。如在图10中可以看到,这可以增强用户查看运行时引擎使用协议定义如何解释输入信号及其定时的能力。然后,用户可以使用该信息按需要修改他们的协议定义,以得到所期望的结果。
调试器114还可以包括用以辅助解码结果的定义和评估的附加特征,诸如用于定位感兴趣的点的光标和标记、用于测量光标之间时间差的工具、用以快速定位解码结果的搜索/过滤选项、连同不同的显示基数选项。
如上面所讨论的,协议设计器100还可以包括部署器116。一旦用户已经使用创作器112和/或调试器114生成了完整的协议定义,部署器116就可以将协议定义传输到测试和测量仪器1100,如图11中所示。也就是说,协议设计器100允许用户创建并完全调试完整的协议解决方案,该解决方案然后可以在测试和测量仪器1100内运行,而不用对测试和测量仪器1100的核心固件进行修改。测试和测量仪器1100可以包括协议设计器100中所包括的相同运行时引擎。换言之,所公开技术的实施例使得测试和测量仪器1100能够为全新或专有协议提供解码和/或事件搜索支持,而不用对测试和测量仪器1100的核心代码库进行任何修改。由于测试和测量仪器1100的代码库通常相当复杂,代码库的修改和必要测试典型地是耗时、昂贵并且容易出错的。因此,所公开技术的实施例显著改进了上市时间和支持新的和/或自定义协议的成本。
测试和测量仪器1100可以包括与协议设计器100相同的描述定义语言(DDL)运行时引擎1102。测试和测量仪器1100还可以包括用于分析去往测试和测量仪器1100的任何传入信号的分析组件1104、以及声明性用户接口布局1106。
协议设计器100的部署器116可以生成并传输声明性用户接口文件1108,该声明性用户接口文件1108包括用于协议解码选项的配置和/或设置菜单。在一些实施例中,声明性用户接口文件1108可以使用Qt建模语言(QML)。部署器116还可以生成并传输声明性定义文件1110,该声明性定义文件1110定义查询语言、协议显示属性和搜索定义。在一些实施例中,声明性定义文件1110可以使用可扩展标记语言(XML)。部署器116还可以输出经编译的协议定义文件1112、或者要由DDL运行时引擎1102运行的DDL定义文件。
如上面所提及的,通过允许协议设计器不仅创作协议定义,而且还调试和部署协议定义到测试和测量仪器,本公开的实施例是有利的。这可以允许用户确保他们生成的协议定义正在按预期表现,从而稍后在测试和测量仪器上分析数据以确保被测设备正在按预期执行。先前的用于协议定义的协议设计器和集成设计环境仅允许用户生成协议定义,而不执行如可以使用本公开的实施例完成的广泛协议定义调试。
本公开的各方面可以在特别创建的硬件、固件、数字信号处理器上操作,或者在包括根据编程指令操作的处理器的特别编程的计算机上操作。如本文所使用的术语控制器或处理器旨在包括微处理器、微型计算机、专用集成电路(ASIC)和专用硬件控制器。本公开的一个或多个方面可以体现在计算机可用数据和计算机可执行指令中,诸如体现在由一个或多个计算机(包括监控模块)或其它设备执行的一个或多个程序模块中。一般地,程序模块包括例程、程序、对象、组件、数据结构等,它们在由计算机或其它设备中的处理器执行时执行特定的任务或实现特定的抽象数据类型。计算机可执行指令可以被存储在计算机可读存储介质上,所述计算机可读存储介质诸如硬盘、光盘、可移动存储介质、固态存储器、随机存取存储器(RAM)等。如本领域技术人员应当领会的,程序模块的功能性可以如在各种方面中期望的那样被组合或分布。此外,所述功能性可以全部或部分体现在诸如集成电路、FPGA等的固件或硬件等同物中。特定的数据结构可以用于更有效地实现本公开的一个或多个方面,并且这样的数据结构被设想在本文描述的计算机可执行指令和计算机可用数据的范围内。
在一些情况下,所公开的方面可以在硬件、固件、软件或其任何组合中实现。所公开的方面也可以被实现为由一个或多个或计算机可读存储介质携带或存储在其上的指令,所述指令可以由一个或多个处理器读取和执行。这样的指令可以被称为计算机程序产品。如本文所讨论的,计算机可读介质是指可以由计算设备访问的任何介质。作为示例而非限制,计算机可读介质可以包括计算机存储介质和通信介质。
计算机存储介质是指可以用于存储计算机可读信息的任何介质。作为示例而非限制,计算机存储介质可以包括RAM、ROM、电可擦除可编程只读存储器(EEPROM)、闪速存储器或其它存储器技术、致密盘只读存储器(CD-ROM)、数字视频盘(DVD)或其它光盘存储装置、盒式磁带、磁带、磁盘存储装置或其它磁存储设备,以及以任何技术实现的任何其它易失性或非易失性、可移动或不可移动介质。计算机存储介质不包括信号本身和信号传输的暂时形式。
通信介质是指可以用于计算机可读信息的通信的任何介质。作为示例而非限制,通信介质可以包括同轴线缆、光纤线缆、空气或适合于电、光、射频(RF)、红外、声学或其它类型信号的通信的任何其它介质。
示例
下文提供了本文公开的技术的说明性示例。这些技术的实施例可以包括下面描述的示例中的任何一个或多个以及任何组合。
示例1一种用于测试和测量仪器的协议设计器,包括:用以接收信号的输入;存储器,被配置为存储所述信号;创作器,被配置为基于用户输入生成协议定义;调试器,被配置为基于协议定义和所述信号输出文本和视觉解码结果;以及部署器,被配置为向测试和测量仪器输出经编译的协议定义文件。
示例2是示例1的协议设计器,其中调试器被进一步配置为基于协议定义生成所述信号中的具有定时信息的事件和字段匹配。
示例3是示例1或2中任一个的协议设计器,其中所述信号是模拟信号,并且调试器被进一步配置为基于协议定义中的一个或多个以及模拟信号生成比特流。
示例4是示例1-3中任一个的协议设计器,其中调试器被进一步配置为当检测到事件时停止所述信号的解码。
示例5是示例1-4中任一个的协议设计器,其中调试器被进一步配置为基于协议定义解码输入信号,并在解码的输入信号内搜索特定事件。
示例6是示例1-6中任一个的协议设计器,其中调试器基于协议定义输出事件分组,并且协议设计器进一步包括被配置为同时显示事件分组的至少一部分和输入信号的显示器。
示例7是示例6的协议设计器,其中显示器被进一步配置为显示重叠在输入信号上的事件分组的所述至少一部分。
示例8是示例1-7中任一个的协议设计器,其中调试器被进一步配置为标识并突出显示协议定义内的语法错误。
示例9是包括指令的一个或多个计算机可读存储介质,所述指令当由协议设计器的一个或多个处理器执行时,使得协议设计器:接收信号;存储所述信号;基于用户输入生成协议定义;基于协议定义和所述信号输出文本和视觉解码结果;基于用户输入生成经编译的协议定义文件;以及将经编译的协议定义文件输出到测试和测量仪器。
示例10是示例9的一个或多个计算机可读存储介质,其中所述指令进一步使得协议设计器基于协议定义生成所述信号中的具有定时信息的事件和字段匹配。
示例11是示例9和10中任一个的一个或多个计算机可读存储介质,其中所述信号是模拟信号,并且其中所述指令进一步使得协议设计器基于协议定义中的一个或多个以及模拟信号生成比特流。
示例12是示例9-11中任一个的一个或多个计算机可读存储介质,其中所述指令进一步使得协议设计器在检测到事件时停止所述信号的解码。
示例13是示例9-12中任一个的一个或多个计算机可读存储介质,其中所述指令进一步使得协议设计器基于协议定义解码输入信号,并且在解码的输入信号中搜索特定事件。
示例14是示例9-13中任一个的一个或多个计算机可读存储介质,其中所述指令进一步使得协议设计器同时显示事件分组的至少一部分和输入信号。
示例15是示例14的一个或多个计算机可读存储介质,其中所述指令进一步使得协议设计器显示重叠在输入信号上的事件分组的所述至少一部分。
示例16是示例9-15中任一个的一个或多个计算机可读存储介质,其中所述指令进一步使得协议设计器标识并突出显示协议定义内的语法错误。
示例17是一种用于为测试和测量仪器生成、调试和部署协议定义的方法,包括:接收模拟信号;存储模拟信号;基于用户输入生成协议定义;基于协议定义和模拟信号输出文本和视觉解码结果;基于用户输入生成经编译的协议定义文件;以及将经编译的协议定义文件部署到测试和测量仪器。
示例18是示例17的方法,其中输出文本和视觉解码结果进一步包括基于协议定义生成所述信号中的具有定时信息的事件和字段匹配。
示例19是示例17或18中任一个的方法,其中输出文本和视觉解码结果进一步包括基于协议定义中的一个或多个以及模拟信号生成比特流。
示例20是示例17-19中任一个的方法,进一步包括同时显示事件分组的至少一部分和输入信号。
所公开主题的先前描述的版本具有许多优点,这些优点或者已经被描述过,或者对于普通技术人员应当是清楚的。即便如此,并非在所公开的装置、系统或方法的所有版本中都要求这些优点或特征。
附加地,该书面描述参考了特定特征。要理解,本说明书中的公开内容包括那些特定特征的所有可能组合。在特定方面或示例的上下文中公开了特定特征的情况下,也可以尽可能地在其它方面和示例的上下文中使用该特征。
此外,当在本申请中提及具有两个或更多个所定义的步骤或操作的方法时,所定义的步骤或操作可以以任何顺序或同时执行,除非上下文不包括那些可能性。
尽管出于说明的目的已经说明和描述了本发明的具体示例,但是将理解,在不脱离本发明的精神和范围的情况下,可以进行各种修改。因此,除了所附权利要求之外,本发明不应当受到限制。

Claims (20)

1.一种用于测试和测量仪器的协议设计器,包括:
用以接收信号的输入;
存储器,被配置为存储所述信号;
创作器,被配置为基于用户输入生成协议定义;
调试器,被配置为基于协议定义和所述信号输出文本和视觉解码结果;以及
部署器,被配置为向测试和测量仪器输出经编译的协议定义文件。
2.根据权利要求1所述的协议设计器,其中调试器被进一步配置为基于协议定义生成所述信号中的具有定时信息的事件和字段匹配。
3.根据权利要求1所述的协议设计器,其中所述信号是模拟信号,并且调试器被进一步配置为基于协议定义中的一个或多个以及模拟信号生成比特流。
4.根据权利要求1所述的协议设计器,其中调试器被进一步配置为当检测到事件时停止所述信号的解码。
5.根据权利要求1所述的协议设计器,其中调试器被进一步配置为基于协议定义解码输入信号,并在解码的输入信号内搜索特定事件。
6.根据权利要求1所述的协议设计器,其中调试器基于协议定义输出事件分组,并且协议设计器进一步包括被配置为同时显示事件分组的至少一部分和输入信号的显示器。
7.根据权利要求6所述的协议设计器,其中显示器被进一步配置为显示重叠在输入信号上的事件分组的所述至少一部分。
8.根据权利要求1所述的协议设计器,其中调试器被进一步配置为标识并突出显示协议定义内的语法错误。
9.一个或多个计算机可读存储介质,包括指令,所述指令当由协议设计器的一个或多个处理器执行时,使得协议设计器:
接收信号;
存储所述信号;
基于用户输入生成协议定义;
基于协议定义和所述信号输出文本和视觉解码结果;
基于用户输入生成经编译的协议定义文件;以及
将经编译的协议定义文件输出到测试和测量仪器。
10.根据权利要求9所述的一个或多个计算机可读存储介质,其中所述指令进一步使得协议设计器基于协议定义生成所述信号中的具有定时信息的事件和字段匹配。
11.根据权利要求9所述的一个或多个计算机可读存储介质,其中所述信号是模拟信号,并且其中所述指令进一步使得协议设计器基于协议定义中的一个或多个以及模拟信号生成比特流。
12.根据权利要求9所述的一个或多个计算机可读存储介质,其中所述指令进一步使得协议设计器当检测到事件时停止所述信号的解码。
13.根据权利要求9所述的一个或多个计算机可读存储介质,其中所述指令进一步使得协议设计器基于协议定义解码输入信号,并在解码的输入信号中搜索特定事件。
14.根据权利要求9所述的一个或多个计算机可读存储介质,其中所述指令进一步使得协议设计器同时显示事件分组的至少一部分和输入信号。
15.根据权利要求14所述的一个或多个计算机可读存储介质,其中所述指令进一步使得协议设计器显示重叠在输入信号上的事件分组的所述至少一部分。
16.根据权利要求9所述的一个或多个计算机可读存储介质,其中所述指令进一步使得协议设计器标识并突出显示协议定义内的语法错误。
17.一种用于为测试和测量仪器生成、调试和部署协议定义的方法,包括:
接收模拟信号;
存储所述模拟信号;
基于用户输入生成协议定义;
基于所述协议定义和所述模拟信号输出文本和视觉解码结果;
基于所述用户输入生成经编译的协议定义文件;以及
将经编译的协议定义文件部署到测试和测量仪器。
18.根据权利要求17所述的方法,其中输出文本和视觉解码结果进一步包括基于协议定义生成所述信号中的具有定时信息的事件和字段匹配。
19.根据权利要求17所述的方法,其中输出文本和视觉解码结果进一步包括基于协议定义中的一个或多个以及模拟信号生成比特流。
20.根据权利要求17所述的方法,进一步包括同时显示事件分组的至少一部分和输入信号。
CN201980032163.9A 2018-03-13 2019-03-13 用于协议设计、评估和调试的集成开发环境 Pending CN112088519A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201862642011P 2018-03-13 2018-03-13
US62/642011 2018-03-13
PCT/US2019/022038 WO2019178219A1 (en) 2018-03-13 2019-03-13 Integrated development environment for protocol design, evaluation, and debugging

Publications (1)

Publication Number Publication Date
CN112088519A true CN112088519A (zh) 2020-12-15

Family

ID=65991900

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980032163.9A Pending CN112088519A (zh) 2018-03-13 2019-03-13 用于协议设计、评估和调试的集成开发环境

Country Status (5)

Country Link
US (1) US20210042212A1 (zh)
JP (1) JP7364580B2 (zh)
CN (1) CN112088519A (zh)
DE (1) DE112019001304B4 (zh)
WO (1) WO2019178219A1 (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0514440A (ja) * 1991-06-29 1993-01-22 Toshiba Corp プロトコル設計装置
US20070030812A1 (en) * 2005-08-03 2007-02-08 Mac Donald Casey R Protocol designer
US20080144656A1 (en) * 2006-12-19 2008-06-19 Tektronix, Inc. Schematic display of protocol-specific information
CN105378493A (zh) * 2013-02-21 2016-03-02 爱德万测试公司 用于支持协议无关器件测试系统中协议重新配置的基于云的基础设施

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7509250B2 (en) * 2005-04-20 2009-03-24 Honeywell International Inc. Hardware key control of debug interface
US8867336B2 (en) * 2005-09-28 2014-10-21 Qualcomm Incorporated System for early detection of decoding errors
JP2010267266A (ja) * 2009-05-18 2010-11-25 Nst:Kk 試験支援装置および試験支援方法
US9178792B2 (en) * 2011-11-16 2015-11-03 Tektronix, Inc. Protocol sensitive visual navigation apparatus
CN107003761A (zh) * 2014-11-18 2017-08-01 触觉实验室股份有限公司 用于模块间通信的系统和方法
US10042697B2 (en) * 2015-05-28 2018-08-07 Oracle International Corporation Automatic anomaly detection and resolution system
US10628284B2 (en) * 2017-04-24 2020-04-21 Tektronix, Inc. System and method for bitstream decoding with compiler-generated syntax trees

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0514440A (ja) * 1991-06-29 1993-01-22 Toshiba Corp プロトコル設計装置
US20070030812A1 (en) * 2005-08-03 2007-02-08 Mac Donald Casey R Protocol designer
US20080144656A1 (en) * 2006-12-19 2008-06-19 Tektronix, Inc. Schematic display of protocol-specific information
CN105378493A (zh) * 2013-02-21 2016-03-02 爱德万测试公司 用于支持协议无关器件测试系统中协议重新配置的基于云的基础设施

Also Published As

Publication number Publication date
US20210042212A1 (en) 2021-02-11
JP2021518595A (ja) 2021-08-02
WO2019178219A1 (en) 2019-09-19
JP7364580B2 (ja) 2023-10-18
DE112019001304B4 (de) 2023-08-03
DE112019001304T5 (de) 2021-03-25

Similar Documents

Publication Publication Date Title
US9389849B2 (en) Test case pattern matching
US10761963B2 (en) Object monitoring in code debugging
US9582394B2 (en) Encapsulating and managing diagnostic information
US20110314337A1 (en) Method and Apparatus for Locating Input-Model Faults Using Dynamic Tainting
US8996928B2 (en) Devices for indicating a physical layer error
US10521331B1 (en) Systems and methods for declarative specification, detection, and evaluation of happened-before relationships
US20160299758A1 (en) Annotating a generator output stream
CN104077232A (zh) 一种基于用例与源码双向追溯的测试装置及方法
US7827209B2 (en) Data object based data analysis
TW201616356A (zh) 偵錯韌體/軟體以產生追蹤資料之系統與方法、記錄媒體及電腦程式產品
US20230385283A1 (en) Systems and methods for analyzing distributed system data streams using declarative specification, detection, and evaluation of happened-before relationships
US9183117B2 (en) Method for developing and testing a connectivity driver for an instrument
US9989559B2 (en) Serial bit stream regular expression with states
US9047411B1 (en) Programming environment for executing program code despite errors and for providing error indicators
JP7364580B2 (ja) 試験測定装置のためのプロトコル・デザイナ及びプロトコル定義を生成、デバッグ及び展開する方法
KR101251792B1 (ko) 디버거를 이용한 임베디드 소프트웨어 단위 테스트 자동화 장치 및 방법
CN108509197B (zh) 一种测试需求视图生成方法及ate测试方法
KR101401296B1 (ko) 메시지 로깅 기반 프로그램 테스팅 시스템 및 방법
KR101913558B1 (ko) 시퀀스 다이어그램 기반의 통합개발장치
CN112988593B (zh) 代码分析方法、装置、计算机设备及存储介质
US20240111662A1 (en) Ascertaining application test coverage
EP2985611A2 (en) Serial bit stream regular expression with states
Wendt Development of an Automated Testing and Calibration Software Package for the NIFFTE TPC Project
Forster A Better Perspective for xUnit Testing

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination