CN112083887B - 一种数据处理方法及相关设备 - Google Patents

一种数据处理方法及相关设备 Download PDF

Info

Publication number
CN112083887B
CN112083887B CN202010946954.7A CN202010946954A CN112083887B CN 112083887 B CN112083887 B CN 112083887B CN 202010946954 A CN202010946954 A CN 202010946954A CN 112083887 B CN112083887 B CN 112083887B
Authority
CN
China
Prior art keywords
physical block
target
memory chip
bad column
target memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010946954.7A
Other languages
English (en)
Other versions
CN112083887A (zh
Inventor
李华伟
龙承东
武静波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chipsbank Technologies Shenzhen Co ltd
Original Assignee
Chipsbank Technologies Shenzhen Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chipsbank Technologies Shenzhen Co ltd filed Critical Chipsbank Technologies Shenzhen Co ltd
Priority to CN202010946954.7A priority Critical patent/CN112083887B/zh
Publication of CN112083887A publication Critical patent/CN112083887A/zh
Application granted granted Critical
Publication of CN112083887B publication Critical patent/CN112083887B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/062Securing storage systems
    • G06F3/0622Securing storage systems in relation to access
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本申请提供了一种数据处理方法及相关设备,不但能有效解决在多数存储设备上的数据安全性问题,同时还可以避免由于数据块的特性不同导致数据出错。该方法包括:确定目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数;根据所述目标存储芯片中每个物理块的坏列地址的个数确定第一目标物理块,所述第一目标物理块为所述目标存储芯片中坏列地址最少的物理块;将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块。

Description

一种数据处理方法及相关设备
技术领域
本申请涉及存储领域,尤其涉及一种数据处理方法及相关设备。
背景技术
随着大数据的普及应用,以及存储技术的飞速发展,NandFlash的制造工艺越来越先进,其中新制程产品中尤以3D NandFlash的使用最为成熟,通常大容量的U盘、eMMC(eMMC为Embedded Multi Media Card的缩写,是MMC协会订立、主要针对手机或平板电脑等产品的内嵌式存储器标准规格)以及固态驱动器(Solid State Disk或Solid State Drive,SSD)都是使用3D NandFlash来作为存储介质,由此对该种类型Flash的存储设备的数据安全性就有了更高的要求。
由于工艺的复杂性,3D NandFlash在出厂的时候便会存在某些列地址(Column)无法正常使用,通常会被标记出来以供控制器进行区分对待;目前针对BadColumn的处理都是将原厂读到的坏列地址列表(BadColumn Table)保存到控制器中,在使用的过程中跳过BadColumn Table中的Column,目前对BadColumn Table的使用方式是所有的物理块共用一份Table,由于不同物理块特性的不同,BadColumn也会存在区别,该种处理方式会导致存储在Flash中的数据容易出错,对U盘、eMMC以及SSD的数据安全性有很大的影响,严重情况下可能导致无法正常使用。
发明内容
本申请提供了一种数据处理方法及相关设备,不但能有效解决在多数存储设备上的数据安全性问题,同时还可以避免由于数据块的特性不同导致数据出错。
本申请第一方面提供了一种数据处理方法,包括:
确定目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数;
根据所述目标存储芯片中每个物理块的坏列地址的个数确定第一目标物理块,所述第一目标物理块为所述目标存储芯片中坏列地址最少的物理块;
将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块。
可选地,所述将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块包括:
确定所述目标存储芯片中每个物理块的地址;
基于所述目标存储芯片中每个物理块的地址将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块。
可选地,所述基于所述目标存储芯片中每个物理块的地址将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块包括:
将所述目标存储芯片中每个物理块对应的坏列地址的位置信息按照所述目标存储芯片中每个物理块的地址的大小顺序单独写入所述第一目标物理块。
可选地,所述将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块之后,所述方法包括:
确定第二目标物理块对应目标地址,所述第二目标物理块为所述目标存储芯片中的任意一个物理块;
基于所述目标地址从所述第一目标物理块中获取与所述第二目标物理块对应的坏列地址的位置信息;
将所述第二目标物理块对应的坏列地址的位置信息存储至控制器相关位置。
可选地,所述确定目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数包括:
扫描所述目标存储芯片中的每个物理块;
统计所述目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数。
本申请第二方面提供了一种数据处理装置,包括:
第一确定单元,用于确定目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数;
第二确定单元,用于根据所述目标存储芯片中每个物理块的坏列地址的个数确定第一目标物理块,所述第一目标物理块为所述目标存储芯片中坏列地址最少的物理块;
写入单元,用于将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块。
可选地,所述写入单元具体用于:
确定所述目标存储芯片中每个物理块的地址;
基于所述目标存储芯片中每个物理块的地址将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块。
可选地,所述写入单元基于所述目标存储芯片中每个物理块的地址将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块包括:
将所述目标存储芯片中每个物理块对应的坏列地址的位置信息按照所述目标存储芯片中每个物理块的地址的大小顺序单独写入所述第一目标物理块。
可选地,所述第一确定单元还用于:
确定第二目标物理块对应目标地址,所述第二目标物理块为所述目标存储芯片中的任意一个物理块;
基于所述目标地址从所述第一目标物理块中获取与所述第二目标物理块对应的坏列地址的位置信息;
将所述第二目标物理块对应的坏列地址的位置信息存储至控制器相关位置。
可选地,所述第一确定单元具体用于:
扫描所述目标存储芯片中的每个物理块;
统计所述目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数。
本申请第三方面提供了一种计算机装置,其包括至少一个连接的处理器、存储器和收发器,其中,所述存储器用于存储程序代码,所述程序代码由所述处理器加载并执行以实现上述所述的数据处理方法的步骤。
本申请第四方面提供了一种计算机可读存储介质,其包括指令,当其在计算机上运行时,使得计算机执行上述所述的数据处理方法的步骤。
综上所述,可以看出,本申请中,数据处理装置可以将存储芯片中每个物理块中的坏列地址的位置信息单独写入存储芯片中坏列地址最少的物理块中,这样,可以将存储芯片中的每个物理块的BadColumn全部记录下来,且每个物理块的BadColumn是单独写入最少的物理块中,在读写物理块时,可以单独获取物理块的BadColumn,不但能有效解决在多数存储设备上的数据安全性问题,同时还可以避免由于数据块的特性不同导致数据出错。
附图说明
图1为本申请实施例提供的数据处理方法的一个流程示意图;
图2为本申请实施例提供的数据处理装置的虚拟结构示意图;
图3为本申请实施例提供的终端设备的硬件结构示意图;
图4为本申请实施例提供的服务器的硬件结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。
本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的实施例能够以除了在这里图示或描述的信息以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或模块的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或模块,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或模块,本申请中所出现的模块的划分,仅仅是一种逻辑上的划分,实际应用中实现时可以有另外的划分方式,例如多个模块可以结合成或集成在另一个系统中,或一些特征向量可以忽略,或不执行,另外,所显示的或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,模块之间的间接耦合或通信连接可以是电性或其他类似的形式,本申请中均不作限定。并且,作为分离部件说明的模块或子模块可以是也可以不是物理上的分离,可以是也可以不是物理模块,或者可以分布到多个电路模块中,可以根据实际的需要选择其中的部分或全部模块来实现本申请方案的目的。
下面从数据处理装置的角度对本申请实施例提供的数据处理方法进行说明,该数据处理装置可以为服务器,也可以为服务器中的服务单元,具体不做限定。
请参阅图1,图1为本申请实施例提供的数据处理方法的流程示意图,包括:
101、确定目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数。
本实施例中,数据处理装置可以确定目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数。具体的,数据处理装置可以扫描目标存储芯片中的每个物理块,并统计目标存储芯片中每个物理块对应的坏列地址(也即BadColumn)的位置信息以及坏列地址的个数,也就是说,数据处理装置可以确定目标存储芯片中每个物理块中BadColumn的位置以及个数,其中,该目标存储芯片可以为U盘、eMMC以及SSD的存储芯片,当然也还可以为其他存储介质的存储芯片,具体不做限定。
102、根据目标存储芯片中每个物理块的坏列地址的个数确定第一目标物理块。
本实施例中,数据处理装置在确定目标存储芯片中每个物理块对应的坏列地址的个数之后,可以根据该目标存储芯片中每个物理块的坏列地址的个数确定第一目标物理块(也即BCTableBlock),其中,该第一目标物理为目标存储芯片中坏列地址最少的物理块。也就是说,数据处理装置在得到了目标存储芯片中每个物理块的坏列地址的位置信息以及个数之后,可以确定目标存储芯片中坏列地址最少的物理块,该目标存储芯片中坏列地址最少的物理块即为第一目标物理块。
103、将目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入第一目标物理块。
本实施例中,数据处理装置在确定目标存储芯片中每个物理块对应的坏列地址的位置信息以及第一目标物理块之后,可以将目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入第一目标物理块。
一个实施例中,数据处理装置将目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块包括:
确定目标存储芯片中每个物理块的地址;
基于目标存储芯片中每个物理块的地址将目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入第一目标物理块。
本实施例中,数据处理装置可以首先确定目标存储芯片中每个物理块的地址,之后,基于该目标存储芯片中每个物理块的地址将目标存储芯片中每个物理块对应的坏列地址的位置信息写入第一目标物理块,这样,数据处理装置在查找目标存储芯片中每个物理块对应的坏列地址时,可以通过每个物理块的地址在第一目标物理块中寻找即可。另外,在将目标存储芯片中每个物理块对应的坏列地址的属性信息写入第一目标物理块时,可以将每个物理块对应的坏列地址的属性信息单独写入第一目标物理块,例如目标存储芯片中有10000个物理块,那么在将10000个物理块中每个物理块的坏列地址的属性信息写入第一目标物理块时,写入的是10000份信息,该10000份信息与10000个物理块对应,也即每个物理块对应的坏列地址的位置信息以及该物理块的地址单独作为一个信息写入第一目标物理块。
需要说明的是,在基于目标存储芯片中每个物理块的地址将目标存储芯片中每个物理块对应的坏列地址的位置信息写入第一目标物理块时,可以将目标存储芯片中每个物理块对应的坏列地址的位置信息按照目标存储芯片中每个物理块的地址的大小顺序写入第一目标物理块,例如将目标存储芯片中每个物理块对应的坏列地址的位置信息按照每个物理块的地址从大至小的顺序写入第一目标物理块,或者将目标存储芯片中每个物理块对应的坏列地址的位置信息按照每个物理块的地址从小至大的顺序写入第一目标物理块,具体不做限定。
一个实施例中,数据处理装置确定第二目标物理块对应目标地址,第二目标物理块为目标存储芯片中的任意一个物理块;
基于目标地址从第一目标物理块中获取与第二目标物理块对应的坏列地址的位置信息;
将第二目标物理块对应的坏列地址的位置信息存储至控制器相关位置。
本实施例中,当需要对目标存储芯片中的第二目标物理块进行操作时,可以首先确定该第二目标物理块对应的目标地址(此处具体不限定确定该第二目标物理块对应的目标地址的方式),之后基于该目标地址从第一目标物理块中获取与第二目标物理块对应的坏列地址的位置信息,由于该目标存储芯片中的每个物理块的坏列地址的位置信息与该物理块的地址是关联单独写入第一目标物理块的,因此可以根据该目标地址获取第二目标物理块对应的坏列地址的位置信息(也即该第二目标物理块对应的BadColumn Table),之后将该第二目标物理块对应的坏列地址的位置信息存储至控制器相关位置,也就是说,在操作目标存储芯片中的物理块时,可以计算出当前物理块的地址,从BCTableBlock(也即目标存储芯片中坏列地址最少的物理块)中读取与该当前物理块对应的BadColumn Table,并将当前物理块对应的BadColumn Table放入控制器相应位置,供控制器使用。
综上所述,可以看出,本申请提供的实施例中,数据处理装置可以将存储芯片中每个物理块中的坏列地址的位置信息单独写入存储芯片中坏列地址最少的物理块中,这样,可以将存储芯片中的每个物理块的BadColumn全部记录下来,且每个物理块的BadColumn是单独写入最少的物理块中,在读写物理块时,可以单独获取物理块的BadColumn,不但能有效解决在多数存储设备上的数据安全性问题,同时还可以避免由于数据块的特性不同导致数据出错。
上面从的数据处理方法的角度对本申请进行说明,下面从数据处理装置的角度对本申请进行说明。
请参阅图2,图2为本申请实施例提供的数据处理装置的虚拟结构示意图,包括:
第一确定单元201,用于确定目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数;
第二确定单元202,用于根据所述目标存储芯片中每个物理块的坏列地址的个数确定第一目标物理块,所述第一目标物理块为所述目标存储芯片中坏列地址最少的物理块;
写入单元203,用于将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块。
可选地,所述写入单元203具体用于:
确定所述目标存储芯片中每个物理块的地址;
基于所述目标存储芯片中每个物理块的地址将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块。
可选地,所述写入单元203基于所述目标存储芯片中每个物理块的地址将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块包括:
将所述目标存储芯片中每个物理块对应的坏列地址的位置信息按照所述目标存储芯片中每个物理块的地址的大小顺序单独写入所述第一目标物理块。
可选地,所述第一确定单元201还用于:
确定第二目标物理块对应目标地址,所述第二目标物理块为所述目标存储芯片中的任意一个物理块;
基于所述目标地址从所述第一目标物理块中获取与所述第二目标物理块对应的坏列地址的位置信息;
将所述第二目标物理块对应的坏列地址的位置信息存储至控制器相关位置。
可选地,所述第一确定单元201具体用于:
扫描所述目标存储芯片中的每个物理块;
统计所述目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数。
综上所述,可以看出,本申请提供的实施例中,数据处理装置可以将存储芯片中每个物理块中的坏列地址的位置信息单独写入存储芯片中坏列地址最少的物理块中,这样,可以将存储芯片中的每个物理块的BadColumn全部记录下来,且每个物理块的BadColumn是单独写入最少的物理块中,在读写物理块时,可以单独获取物理块的BadColumn,不但能有效解决在多数存储设备上的数据安全性问题,同时还可以避免由于数据块的特性不同导致数据出错。
本申请实施例还提供了另一种数据处理装置,如图3所示,为了便于说明,仅示出了与本申请实施例相关的部分,具体技术细节未揭示的,请参照本申请实施例方法部分。该数据处理装置可以为终端,该终端可以为包括手机、平板电脑、PDA(Personal DigitalAssistant,个人数字助理)、POS(Point of Sales,销售终端)、车载电脑等任意终端设备,以终端为手机为例:
图3示出的是与本申请实施例提供的终端相关的手机的部分结构的框图。参考图3,手机包括:射频(Radio Frequency,RF)电路310、存储器320、输入单元330、显示单元340、传感器350、音频电路360、无线保真(wireless fIDelity,WiFi)模块370、处理器380、以及电源390等部件。本领域技术人员可以理解,图3中示出的手机结构并不构成对手机的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
下面结合图3对手机的各个构成部件进行具体的介绍:
RF电路310可用于收发信息或通话过程中,信号的接收和发送,特别地,将基站的下行信息接收后,给处理器380处理;另外,将设计上行的数据发送给基站。通常,RF电路310包括但不限于天线、至少一个放大器、收发信机、耦合器、低噪声放大器(Low NoiseAmplifier,LNA)、双工器等。此外,RF电路310还可以通过无线通信与网络和其他设备通信。上述无线通信可以使用任一通信标准或协议,包括但不限于全球移动通讯系统(GlobalSystem of Mobile communication,GSM)、通用分组无线服务(General Packet RadioService,GPRS)、码分多址(Code Division Multiple Access,CDMA)、宽带码分多址(WIDeband Code Division Multiple Access,WCDMA)、长期演进(Long Term Evolution,LTE)、电子邮件、短消息服务(Short Messaging Service,SMS)等。
存储器320可用于存储软件程序以及模块,处理器380通过运行存储在存储器320的软件程序以及模块,从而执行手机的各种功能应用以及数据处理。存储器320可主要包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序(比如声音播放功能、图像播放功能等)等;存储数据区可存储根据手机的使用所创建的数据(比如音频数据、电话本等)等。此外,存储器320可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他易失性固态存储器件。
输入单元330可用于接收输入的数字或字符信息,以及产生与手机的用户设置以及功能控制有关的键信号输入。具体地,输入单元330可包括触控面板331以及其他输入设备332。触控面板331,也称为触摸屏,可收集用户在其上或附近的触摸操作(比如用户使用手指、触笔等任何适合的物体或附件在触控面板331上或在触控面板331附近的操作),并根据预先设定的程式驱动相应的连接装置。可选的,触控面板331可包括触摸检测装置和触摸控制器两个部分。其中,触摸检测装置检测用户的触摸方位,并检测触摸操作带来的信号,将信号传送给触摸控制器;触摸控制器从触摸检测装置上接收触摸信息,并将它转换成触点坐标,再送给处理器380,并能接收处理器380发来的命令并加以执行。此外,可以采用电阻式、电容式、红外线以及表面声波等多种类型实现触控面板331。除了触控面板331,输入单元330还可以包括其他输入设备332。具体地,其他输入设备332可以包括但不限于物理键盘、功能键(比如音量控制按键、开关按键等)、轨迹球、鼠标、操作杆等中的一种或多种。
显示单元340可用于显示由用户输入的信息或提供给用户的信息以及手机的各种菜单。显示单元340可包括显示面板341,可选的,可以采用液晶显示器(LiquID CrystalDisplay,LCD)、有机发光二极管(Organic Light-Emitting Diode,OLED)等形式来配置显示面板341。进一步的,触控面板331可覆盖显示面板341,当触控面板331检测到在其上或附近的触摸操作后,传送给处理器380以确定触摸事件的类型,随后处理器380根据触摸事件的类型在显示面板341上提供相应的视觉输出。虽然在图3中,触控面板331与显示面板341是作为两个独立的部件来实现手机的输入和输入功能,但是在某些实施例中,可以将触控面板331与显示面板341集成而实现手机的输入和输出功能。
手机还可包括至少一种传感器350,比如光传感器、运动传感器以及其他传感器。具体地,光传感器可包括环境光传感器及接近传感器,其中,环境光传感器可根据环境光线的明暗来调节显示面板341的亮度,接近传感器可在手机移动到耳边时,关闭显示面板341和/或背光。作为运动传感器的一种,加速计传感器可检测各个方向上(一般为三轴)加速度的大小,静止时可检测出重力的大小及方向,可用于识别手机姿态的应用(比如横竖屏切换、相关游戏、磁力计姿态校准)、振动识别相关功能(比如计步器、敲击)等;至于手机还可配置的陀螺仪、气压计、湿度计、温度计、红外线传感器等其他传感器,在此不再赘述。
音频电路360、扬声器361,传声器362可提供用户与手机之间的音频接口。音频电路360可将接收到的音频数据转换后的电信号,传输到扬声器361,由扬声器361转换为声音信号输出;另一方面,传声器362将收集的声音信号转换为电信号,由音频电路360接收后转换为音频数据,再将音频数据输出处理器380处理后,经RF电路310以发送给比如另一手机,或者将音频数据输出至存储器320以便进一步处理。
WiFi属于短距离无线传输技术,手机通过WiFi模块370可以帮助用户收发电子邮件、浏览网页和访问流式媒体等,它为用户提供了无线的宽带互联网访问。虽然图3示出了WiFi模块370,但是可以理解的是,其并不属于手机的必须构成,完全可以根据需要在不改变发明的本质的范围内而省略。
处理器380是手机的控制中心,利用各种接口和线路连接整个手机的各个部分,通过运行或执行存储在存储器320内的软件程序和/或模块,以及调用存储在存储器320内的数据,执行手机的各种功能和处理数据,从而对手机进行整体监控。可选的,处理器380可包括一个或多个处理单元;优选的,处理器380可集成应用处理器和调制解调处理器,其中,应用处理器主要处理操作系统、用户界面和应用程序等,调制解调处理器主要处理无线通信。可以理解的是,上述调制解调处理器也可以不集成到处理器380中。
手机还包括给各个部件供电的电源390(比如电池),优选的,电源可以通过电源管理系统与处理器380逻辑相连,从而通过电源管理系统实现管理充电、放电、以及功耗管理等功能。
尽管未示出,手机还可以包括摄像头、蓝牙模块等,在此不再赘述。
在本申请实施例中,上述由数据处理装置所执行的步骤可以由该终端所包括的处理器380来执行。
图4是本申请实施例提供的一种服务器结构示意图,该服务器400可因配置或性能不同而产生比较大的差异,可以包括一个或一个以上中央处理器(central processingunits,CPU)422(例如,一个或一个以上处理器)和存储器432,一个或一个以上存储应用程序442或数据444的存储介质430(例如一个或一个以上海量存储设备)。其中,存储器432和存储介质430可以是短暂存储或持久存储。存储在存储介质430的程序可以包括一个或一个以上模块(图示没标出),每个模块可以包括对服务器中的一系列指令操作。更进一步地,中央处理器422可以设置为与存储介质430通信,在服务器400上执行存储介质430中的一系列指令操作。
服务器400还可以包括一个或一个以上电源426,一个或一个以上有线或无线网络接口450,一个或一个以上输入输出接口458,和/或,一个或一个以上操作系统441,例如Windows ServerTM,Mac OS XTM,UnixTM,LinuxTM,FreeBSDTM等等。
上述实施例中由数据处理装置所执行的步骤可以基于该图4所示的服务器结构。
本申请实施例还提供了一种计算机可读存储介质,其上存储有程序,该程序被处理器执行时实现上述所述数据处理方法的步骤。
本申请实施例还提供了一种处理器,所述处理器用于运行程序,其中,所述程序运行时执行上述所述数据处理方法的步骤。
本申请实施例还提供了一种终端设备,设备包括处理器、存储器及存储在存储器上并可在处理器上运行的程序,所述程序代码由所述处理器加载并执行以实现上述所述数据处理方法的步骤。
本申请还提供了一种计算机程序产品,当在数据处理设备上执行时,适于执行上述所述数据处理方法的步骤。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统,装置和模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
在一个典型的配置中,计算设备包括一个或多个处理器(CPU)、输入/输出接口、网络接口和内存。
存储器可能包括计算机可读介质中的非永久性存储器,随机存取存储器(RAM)和/或非易失性内存等形式,如只读存储器(ROM)或闪存(flash RAM)。存储器是计算机可读介质的示例。
计算机可读介质包括永久性和非永久性、可移动和非可移动媒体可以由任何方法或技术来实现信息存储。信息可以是计算机可读指令、数据结构、程序的模块或其他数据。计算机的存储介质的例子包括,但不限于相变内存(PRAM)、静态随机存取存储器(SRAM)、动态随机存取存储器(DRAM)、其他类型的随机存取存储器(RAM)、只读存储器(ROM)、电可擦除可编程只读存储器(EEPROM)、快闪记忆体或其他内存技术、只读光盘只读存储器(CD-ROM)、数字多功能光盘(DVD)或其他光学存储、磁盒式磁带,磁带磁盘存储或其他磁性存储设备或任何其他非传输介质,可用于存储可以被计算设备访问的信息。
还需要说明的是,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括要素的过程、方法、商品或者设备中还存在另外的相同要素。
本领域技术人员应明白,本申请的实施例可提供为方法、系统或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
以上仅为本申请的实施例而已,并不用于限制本申请。对于本领域技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本申请的权利要求范围之内。

Claims (10)

1.一种数据处理方法,其特征在于,包括:
确定目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数;
根据所述目标存储芯片中每个物理块的坏列地址的个数确定第一目标物理块,所述第一目标物理块为所述目标存储芯片中坏列地址最少的物理块;
将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块。
2.根据权利要求1所述的方法,其特征在于,所述将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块包括:
确定所述目标存储芯片中每个物理块的地址;
基于所述目标存储芯片中每个物理块的地址将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块。
3.根据权利要求2所述的方法,其特征在于,所述基于所述目标存储芯片中每个物理块的地址将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块包括:
将所述目标存储芯片中每个物理块对应的坏列地址的位置信息按照所述目标存储芯片中每个物理块的地址的大小顺序单独写入所述第一目标物理块。
4.根据权利要求2所述的方法,其特征在于,所述将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块之后,所述方法还包括:
确定第二目标物理块对应目标地址,所述第二目标物理块为所述目标存储芯片中的任意一个物理块;
基于所述目标地址从所述第一目标物理块中获取与所述第二目标物理块对应的坏列地址的位置信息;
将所述第二目标物理块对应的坏列地址的位置信息存储至控制器相关位置。
5.根据权利要求1至4中任一项所述的方法,其特征在于,所述确定目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数包括:
扫描所述目标存储芯片中的每个物理块;
统计所述目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数。
6.一种数据处理装置,其特征在于,包括:
第一确定单元,用于确定目标存储芯片中每个物理块对应的坏列地址的位置信息以及个数;
第二确定单元,用于根据所述目标存储芯片中每个物理块的坏列地址的个数确定第一目标物理块,所述第一目标物理块为所述目标存储芯片中坏列地址最少的物理块;
写入单元,用于将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块。
7.根据权利要求6所述的装置,其特征在于,所述写入单元具体用于:
确定所述目标存储芯片中每个物理块的地址;
基于所述目标存储芯片中每个物理块的地址将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块。
8.根据权利要求7所述的装置,其特征在于,所述写入单元基于所述目标存储芯片中每个物理块的地址将所述目标存储芯片中每个物理块对应的坏列地址的位置信息单独写入所述第一目标物理块包括:
将所述目标存储芯片中每个物理块对应的坏列地址的位置信息按照所述目标存储芯片中每个物理块的地址的大小顺序单独写入所述第一目标物理块。
9.一种计算机装置,其特征在于,包括:
至少一个连接的处理器、存储器和收发器,其中,所述存储器用于存储程序代码,所述程序代码由所述处理器加载并执行以实现上述权利要求1至5中任一项所述的数据处理方法的步骤。
10.一种计算机可读存储介质,其特征在于,包括指令,当其在计算机上运行时,使得计算机执行上述权利要求1至5中任一项所述的数据处理方法的步骤。
CN202010946954.7A 2020-09-10 2020-09-10 一种数据处理方法及相关设备 Active CN112083887B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010946954.7A CN112083887B (zh) 2020-09-10 2020-09-10 一种数据处理方法及相关设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010946954.7A CN112083887B (zh) 2020-09-10 2020-09-10 一种数据处理方法及相关设备

Publications (2)

Publication Number Publication Date
CN112083887A CN112083887A (zh) 2020-12-15
CN112083887B true CN112083887B (zh) 2023-09-15

Family

ID=73732234

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010946954.7A Active CN112083887B (zh) 2020-09-10 2020-09-10 一种数据处理方法及相关设备

Country Status (1)

Country Link
CN (1) CN112083887B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5438573A (en) * 1991-09-13 1995-08-01 Sundisk Corporation Flash EEPROM array data and header file structure
CN1437721A (zh) * 2000-02-17 2003-08-20 三因迪斯克公司 多数据区段同时编程和在其它指定块中存储物理块特征的闪速eeprom系统
CN103279424A (zh) * 2013-05-15 2013-09-04 建荣集成电路科技(珠海)有限公司 一种Nand Flash的坏列管理装置和方法
CN105679373A (zh) * 2015-12-31 2016-06-15 北京兆易创新科技股份有限公司 一种与非型闪存中坏列的处理方法、装置及与非型闪存
CN106155572A (zh) * 2015-03-25 2016-11-23 慧荣科技股份有限公司 数据储存装置以及数据存取方法
CN106155830A (zh) * 2015-02-12 2016-11-23 慧荣科技股份有限公司 数据储存装置以及错误校正方法
CN111258919A (zh) * 2018-12-03 2020-06-09 爱思开海力士有限公司 储存设备及其操作方法
CN111367827A (zh) * 2018-12-26 2020-07-03 爱思开海力士有限公司 存储器系统及其操作方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110041039A1 (en) * 2009-08-11 2011-02-17 Eliyahou Harari Controller and Method for Interfacing Between a Host Controller in a Host and a Flash Memory Device
TWI601148B (zh) * 2016-05-05 2017-10-01 慧榮科技股份有限公司 損壞資料行的篩選方法與具有損壞資料行總表的資料儲存裝置
US10157097B2 (en) * 2016-08-11 2018-12-18 SK Hynix Inc. Redundant bytes utilization in error correction code
CN110955383B (zh) * 2018-09-26 2023-05-02 慧荣科技股份有限公司 数据储存装置以及非挥发式存储器控制方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5438573A (en) * 1991-09-13 1995-08-01 Sundisk Corporation Flash EEPROM array data and header file structure
CN1437721A (zh) * 2000-02-17 2003-08-20 三因迪斯克公司 多数据区段同时编程和在其它指定块中存储物理块特征的闪速eeprom系统
CN103279424A (zh) * 2013-05-15 2013-09-04 建荣集成电路科技(珠海)有限公司 一种Nand Flash的坏列管理装置和方法
CN106155830A (zh) * 2015-02-12 2016-11-23 慧荣科技股份有限公司 数据储存装置以及错误校正方法
CN106155572A (zh) * 2015-03-25 2016-11-23 慧荣科技股份有限公司 数据储存装置以及数据存取方法
CN105679373A (zh) * 2015-12-31 2016-06-15 北京兆易创新科技股份有限公司 一种与非型闪存中坏列的处理方法、装置及与非型闪存
CN111258919A (zh) * 2018-12-03 2020-06-09 爱思开海力士有限公司 储存设备及其操作方法
CN111367827A (zh) * 2018-12-26 2020-07-03 爱思开海力士有限公司 存储器系统及其操作方法

Also Published As

Publication number Publication date
CN112083887A (zh) 2020-12-15

Similar Documents

Publication Publication Date Title
CN110888821B (zh) 一种内存管理方法及装置
US10657347B2 (en) Method for capturing fingerprint and associated products
CN103365419B (zh) 一种触发闹钟控制指令的方法和装置
CN111580815B (zh) 一种页面元素的编辑方法及相关设备
WO2015062372A1 (en) Method and apparatus for selecting objects
CN103309562A (zh) 桌面显示方法、装置和移动终端
CN111913848B (zh) 一种数据监测分析方法及相关设备
CN106959859B (zh) 系统调用函数的调用方法与装置
CN105224556A (zh) 瀑布流界面显示方法及装置
CN104954159A (zh) 一种网络信息统计的方法和装置
CN104869465A (zh) 视频播放控制方法和装置
CN105302452A (zh) 一种基于手势交互的操作方法及装置
US10324134B2 (en) Method and device for ascertaining required charging time
CN104965642A (zh) 下拉列表生成方法及装置
CN103945241A (zh) 一种流媒体数据的统计方法、系统及相关装置
CN103677417B (zh) 一种检测手势的方法、装置及终端设备
CN103399706A (zh) 页面交互方法、装置及终端
CN104254020B (zh) 媒体数据的播放方法、装置及终端
CN110602766B (zh) 一种个人热点识别方法和终端之间关联关系的确定方法
CN104918130A (zh) 一种发送、播放多媒体信息的方法、装置和系统
CN104346128A (zh) 声音事件的执行方法和设备
CN112083887B (zh) 一种数据处理方法及相关设备
CN103310155B (zh) 一种查找病毒母体的方法和装置
CN103034319B (zh) 一种对终端进行显示控制的方法、控制装置及终端
CN110908586A (zh) 一种键盘的显示方法、装置及终端设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant