CN112051691A - 阵列基板及显示面板 - Google Patents
阵列基板及显示面板 Download PDFInfo
- Publication number
- CN112051691A CN112051691A CN202010956269.2A CN202010956269A CN112051691A CN 112051691 A CN112051691 A CN 112051691A CN 202010956269 A CN202010956269 A CN 202010956269A CN 112051691 A CN112051691 A CN 112051691A
- Authority
- CN
- China
- Prior art keywords
- fan
- substrate
- section
- array substrate
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13452—Conductors connecting driver circuitry and terminals of panels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136227—Through-hole connection of the pixel electrode to the active element through an insulation layer
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0412—Digitisers structurally integrated in a display
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- General Engineering & Computer Science (AREA)
- Optics & Photonics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Human Computer Interaction (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本申请公开了一种阵列基板及显示面板。阵列基板包括显示区和非显示区,非显示区包括扇出走线区,扇出走线区包括第一走线区,对置基板在阵列基板上的正投影覆盖第一走线区;同一扇出线组中,同极性的两条第一扇出线的第一连接部在衬底上的正投影至少部分交叠,且第一扇出线的第一端部和第二扇出线的第二端部均沿第一方向延伸,第二端部包括电相互连接的第一段和第二段,第一段及第二段位于不同的导电层且通过第一过孔相互连接,在垂直于阵列基板的方向上,第二段位于第一段背向衬底的一侧;其中,多个第一过孔中,至少部分第一过孔位于第一走线区。根据本申请实施例,能够尽量避免第二扇出线被腐蚀破坏。
Description
技术领域
本申请涉及显示技术领域,具体涉及一种阵列基板及显示面板。
背景技术
随着显示市场的不断发展,消费者对于显示屏的视觉效果要求越来越严苛,不仅对显示屏的外观设计要求多样化,而且对于屏占比的要求也越来越高。由此出现的全面屏技术的趋势就是通过超窄边框甚至无边框的设计,追求大于等于90%的屏占比,在机身总面积不变的情况下,使得显示面积最大化,视觉效果更加惊艳。
然而随着显示屏的边框越来越窄,往往会影响显示屏的密封质量,从而导致显示屏阻挡水汽性能的变差,特别是在对显示屏进行可靠性测试时,水汽容易进入显示屏,导致显示屏暴露在水汽中的线路被腐蚀。
发明内容
本申请提供一种阵列基板及显示面板,能够尽量避免第二扇出线被腐蚀破坏。
一方面,本申请实施例提供一种显示面板,具有显示区和至少部分围绕显示区的非显示区,非显示区具有扇出走线区和绑定区,扇出走线区位于显示区与绑定区之间,扇出走线区包括第一走线区和第二走线区,第一走线区位于显示区与第二走线区之间,对置基板在阵列基板上的正投影覆盖第一走线区,阵列基板包括:衬底;多个绑定端子,排列设置于绑定区;多个扇出线组,设置于衬底上且位于扇出走线区,各扇出线组包括多条第一扇出线和至少一条第二扇出线,各第一扇出线包括相互电连接的第一端部及第一连接部,各第二扇出线包括相互电连接的第二端部及第二连接部,第一端部及第二端部与绑定端子电连接,第一端部及第二端部沿第一方向延伸且在第二方向上间隔排列,且第一端部与第二端部在所处衬底上的正投影不交叠,第一方向与第二方向相交;同一扇出线组中,同极性的两条第一扇出线的第一连接部在衬底上的正投影至少部分交叠,且在第二方向上,第二端部位于同极性两条第一扇出线的第一端部之间;第一连接部及第二连接部沿绑定区指向显示区的方向延伸,且第一连接部及第二连接部的延伸方向与第一方向相交,第二端部包括电连接的第一段和第二段,第二段连接在第二连接部与第一段之间,第一段及第二段位于不同的导电层且通过第一过孔相互连接,在垂直于阵列基板的方向上,第二段位于第一段背向衬底的一侧;其中,多个第一过孔中,至少部分第一过孔位于第一走线区。
另一方面,本申请实施例提供一种显示面板,其包括对置基板和根据本申请前述一方面的任一种实施方式所述的阵列基板,以及夹设在阵列基板和对置基板之间的液晶层,对置基板在阵列基板上的正投影覆盖阵列基板的第一走线区。
根据本申请实施例提供的阵列基板和显示面板,第一走线区被对置基板在阵列基板上的正投影覆盖,第一走向区相当于双层保护区,第二走线区未被对置基板在阵列基板上的正投影覆盖,第二走线区相当于单层保护区,第二扇出线的第二端部包括电连接的第一段和第二段,第一段及第二段位于不同的导电层且通过第一过孔相互连接,在垂直于阵列基板的方向上,第二段位于第一段背向衬底的一侧,且多个第一过孔中,至少部分第一过孔位于第一走线区,从而使得与位于第一走线区的第一过孔连接的第二段也位于第一走线区,能够避免全部第二段位于第二走线区,即能够避免全部第二段均位于单层保护区,增强了对第二段的保护力度,尽量避免第二扇出线被腐蚀破坏。
附图说明
通过阅读以下参照附图对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
图1示出本申请一种实施例提供的对置基板在阵列基板上的正投影示意图;
图2示出本申请一种实施例提供的显示面板的结构示意图;
图3示出本申请一种实施例提供的图2中Q1区域的放大示意图;
图4示出本申请一种对比例提供的扇出线的走线结构示意图;
图5示出本申请另一种实施例提供的图2中Q1区域的放大示意图;
图6示出本申请又一种实施例提供的图2中Q1区域的放大示意图;
图7示出本申请一种实施例提供的图6中A-A向的剖面图;
图8示出本申请一种实施例提供的图5中B-B向的剖面图;
图9示出本申请另一种实施例提供的阵列基板的结构示意图;
图10示出本申请一种实施例提供的图9中Q2区域的放大示意图;
图11示出本申请一种实施例提供的阵列基板的显示区的俯视示意图;
图12示出本申请一种实施例提供的触控结构的俯视示意图;
图13示出本申请一种实施例提供的显示面板的结构示意图。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本申请,并不被配置为限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。
应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
本申请实施例提供一种阵列基板和显示面板,下面将结合附图详细说明本申请实施例提供的阵列基板和显示面板。
图1示出本申请一种实施例提供的对置基板在阵列基板上的正投影示意图。如图1所示,本申请实施例提供的阵列基板100具有显示区AA和至少部分围绕显示区AA的非显示区NA。非显示区NA具有扇出走线区03和绑定区02,扇出走线区03位于显示区AA与绑定区02之间。绑定区02可以用于绑定驱动芯片或者绑定柔性电路板。扇出走线区03可以用于设置连接驱动芯片或者柔性电路板的扇出线,以向显示区AA提供驱动信号。
扇出走线区03包括第一走线区031和第二走线区032,第一走线区031位于显示区AA与第二走线区032之间,对置基板200在阵列基板100上的正投影覆盖第一走线区031。示例性的,第一走线区031和第二走线区032的分界线可以和对置基板200在阵列基板100上的正投影的边框重合。应当理解的是,对置基板200在阵列基板100上的正投影也覆盖阵列基板100的显示区AA。如图1所示,对置基板200在阵列基板100上的正投影的边框可以包围阵列基板100的显示区AA以及第一走线区031。
在制备显示面板时,通常利用框胶将阵列基板100和对置基板200贴合,由于对置基板200在阵列基板100上的正投影覆盖第一走线区031,对置基板200也可以对第一走线区031内的扇出线进行保护,也就是说,第一走线区031相对于第二走线区032增加了保护层。
图2示出本申请一种实施例提供的显示面板的结构示意图。图3示出本申请一种实施例提供的图2中Q1区域的放大示意图。如图2和图3所示,本申请实施例提供的阵列基板100包括衬底01、多个绑定端子021和多个扇出线组。
多个绑定端子021位于衬底01上且排列设置于绑定区02。示例性的,多个绑定端子021可以在绑定区02内沿第二方向Y排列。绑定端子021可以是金属焊垫(pad),可以将驱动芯片或者柔性电路板的引脚绑定在绑定端子021上。
多个扇出线组设置于衬底01上且位于扇出走线区03。各扇出线组包括多条第一扇出线10和至少一条第二扇出线20。第一扇出线10和第二扇出线20传输的信号可以不同。例如,第一扇出线10可用于传输数据信号,第二扇出线20可用于传输触控信号。图2和图3示出了每个扇出线组包括四条第一扇出线10,分别为10a、10b、10c、10d;以及一条第二扇出线20。可以理解的是,本申请各实施方式中,第一扇出走线10和第二扇出走线20的数量均是示例性的,本申请对数量不做具体限定,实际产品中,第一扇出走线10和第二扇出走线20的数量均可以更多,此处不再赘述。
各第一扇出线10包括相互电连接的第一端部11及第一连接部12,各第二扇出线20包括相互电连接的第二端部21及第二连接部22。第一端部11及第二端部21均与各自对应的与绑定端子021电连接,第一端部11及第二端部21沿第一方向X延伸且在第二方向Y上间隔排列,且第一端部11与第二端部21在衬底01上的正投影不交叠,第一方向X与第二方向Y相交。第一方向X可以是列方向,第二方向Y可以是行方向。也就是说,第一扇出线10的第一端部11以及第二扇出线21的第一端部21均是竖直延伸的。第一连接部12及第二连接部22沿绑定区02指向显示区AA的方向延伸,且第一连接部12及第二连接部22的延伸方向与第一方向X相交。也就是说,第一扇出线10的第一连接部12以及第二扇出线20的第二连接部22均是倾斜向上延伸的。
同一扇出线组中,同极性的两条第一扇出线10的第一连接部11在衬底01上的正投影至少部分交叠。例如,同一扇出线组中,各第一扇出线10被施加的电压极性可以均是相同的,可以将相邻两条第一扇出线10的第一连接部11进行交叠设置。又例如,同一扇出线组中,部分第一扇出线10被施加正电压,另一部分第一扇出线10被施加负电压,可以将施加正电压且相邻的两条第一扇出线10的第一连接部11进行交叠设置,将施加负电压且相邻的两条第一扇出线10的第一连接部11进行交叠设置。交叠的两条第一扇出线10的极性相同,能够减少交叠的两条第一扇出线10之间的电容,避免影响交叠的两条第一扇出线10上传输的信号。本申请附图中,以第一扇出线10a、10c的施加的电压极性相同,第一扇出线10b、10d施加的电压极性相同为例进行说明。
进一步的,在第二方向Y上,同一扇出线组中,第二端部21位于同极性两条第一扇出线10的第一端部11之间。第二端部21包括电连接的第一段211和第二段212,第二段212连接在第二连接部22与第一段211之间。第一段211及第二段212位于不同的导电层且通过第一过孔S1相互连接,在垂直于阵列基板100的方向上,第二段212位于第一段211背向衬底01的一侧。其中,多个第一过孔S1中,至少部分第一过孔S1位于第一走线区031。
为了更好的理解本申请实施例的效果,请参考图4所示的对比示例图。如图4所示,为了使第一扇出线10a和第一扇出线10c的第一连接部12交叠,使第一扇出线10b和第一扇出线10d的第一连接部12交叠,将第一扇出线10b与第一扇出线10c的第一端部11进行了位置互换,导致连接第二扇出线20的第一段211与第二段212的第一过孔S1全部位于第二走线区032,导致第二段212也会位于第二走线区032,而对于第二走线区032内的第二段212,其上方仅有一层保护层,若该仅有的一层保护层破坏的话,容易使第二走线区032内的第二段212收到水氧腐蚀而破坏。
而根据本申请实施例提供的阵列基板100,第一扇出线10的第一端部11及第二扇出线20的第二端部21均是竖直引出的,能够保证多个第一过孔S1中,至少部分第一过孔S1位于第一走线区031,从而使得与位于第一走线区031的第一过孔S1连接的第二段212也位于第一走线区031,能够避免多条第二段212中的全部第二段212均位于第二走线区,即能够避免全部第二段212均位于单层保护区,增强了对第二段212的保护力度,尽量避免第二扇出线20被腐蚀破坏。
在一些可选的实施例中,多个第一过孔S1中,可以使50%以上的第一过孔S1位于第一走线区031。本申请对位于第一走线区031的第一过孔S1的数量不作具体限定。
在一些可选的实施例中,交叠的两条第一扇出线10的第一连接部12的延伸方向可以不同,也就是说,交叠的两条第一扇出线10的第一连接部12可以不平行。在另一些可选的实施例中,至少部分交叠的两条第一扇出线10的第一连接部12的延伸方向可以相同,即至少部分交叠的两条第一扇出线10的第一连接部12平行设置。如图3所示,第一扇出线10a的第一连接部12的中心轴线为L1,第一扇出线10c的第一连接部12的中心轴线为L2,L1与L2平行。如上所述,第一连接部12是倾斜向上延伸的,第一连接部12会大部分位于第一走线区031。由于交叠的两条第一连接部12平行设置,能够使两条第一连接部12的交叠面积增大,也就是说,第一走线区031未被扇出线遮挡的面积会增大。在利用框胶贴合阵列基板100和对置基板时,会利用紫外光对框胶进行固化,第一走线区031未被走线遮挡的面积增大,使得透过紫外光的面积增大,以更好的固化框胶。
在一些可选的实施例中,至少部分交叠的两条第一扇出线10的第一连接部12的中心轴线在衬底01上的正投影重合。如图5所示,第一扇出线10a的第一连接部12的中心轴线为L1,第一扇出线10c的第一连接部12的中心轴线为L2,L1与L2重合。由于交叠的两条第一连接部12的中心轴线在衬底01上的正投影重合,能够使两条第一连接部12的交叠面积最大化,也就是说,第一走线区031未被扇出线遮挡的面积会进一步增大。在利用框胶贴合阵列基板100和对置基板时,会利用紫外光对框胶进行固化,第一走线区031未被走线遮挡的面积进一步增大,使得透过紫外光的面积进一步增大,以进一步增强框胶的固化效果。
图6示出本申请又一种实施例提供的图2中Q1区域的放大示意。图7示出本申请一种实施例提供的图6中A-A向的剖面图。如图6和图7所示,阵列基板100可以至少包括位于衬底01上且层叠绝缘设置的第一导电层M1、第二导电层M2及第三导电层M3。第一导电层M1位于第二导电层M2靠近衬底01的一侧,第三导电层M3位于第二导电层M2背向衬底01的一侧。第一导电层M1与第二导电层M2之间通过第一绝缘层04绝缘,第三导电层M3与第二导电层M2之间通过第二绝缘层05绝缘,第三导电层M3背向衬底01的一侧设置有保护层06。至少部分交叠的两条第一扇出线10中,其中一条第一扇出线10的第一连接部12位于第一导电层M1,另一条第一扇出线10的第一连接部12位于第二导电层M2,第二扇出线20的第二连接部22位于第三导电层M3。至少部分第二连接部22与第一连接部11在衬底01上的正投影可以交叠。由于第二连接部22与第一连接部12的在衬底01上的正投影交叠,能够使第一走线区031未被扇出线遮挡的面积会进一步增大。在利用框胶贴合阵列基板100和对置基板时,会利用紫外光对框胶进行固化,第一走线区031未被走线遮挡的面积进一步增大,使得透过紫外光的面积进一步增大,以进一步增强框胶的固化效果。
在一些可选的实施例中,请继续参考图3,各扇出线组包括四条第一扇出线10,分别为第一子扇出线10a、第二子扇出线10b、第三子扇出线10c和第四子扇出线10d。在第二方向Y上,同一扇出线组中,第一端部11及第二端部21的排列顺序为第一子扇出线10a的第一端部11、第二子扇出线10b的第一端部11、第二端部12、第三子扇出线10c的第一端部11及第四子扇出线10d的第一端部11。第一子扇出线10a及第三子扇出线10c施加有第一极性的电压,第二子扇出线10b及第四子扇出线10d施加有第二极性的电压,第一极性与第二极性相反。示例性的,第一极性的电压可以是正电压,第二极性的电压可以是负电压。当然,第一极性的电压可以是负电压,第二极性的电压可以是正电压。第一子扇出线10a及第三子扇出线10c的第一连接部12在衬底01上的正投影至少部分交叠,第二子扇出线10b及第四子扇出线10d的第一连接部12在衬底01上的正投影至少部分交叠。在驱动液晶显示面板显示时,电子在通过液晶层时产生可移动离子,若液晶长期工作在一种极性电压下,这些离子会移动到液晶显示面板的取向膜形成内部电场,即使不加外部电压,液晶分子也会因内部电场存在而改变排列状态,会出现直流残留,导致画面产生残影。本申请实施例中,部分第一扇出线10视角第一极性的电压,另一部分第一扇出线10施加第二极性的电压,进而可以采用极性反转的驱动方式,能够消除液晶上的直流残留,防止液晶极化,使液晶显示面板保持正常显示。
图8示出本申请一种实施例提供的图5中B-B向的剖面图。在一些可选的实施例中,如图5及图8所示,第一子扇出线10a及第二子扇出线10b的第一端部11包括电连接的第三段113和第四段114,第四段114连接在第一连接部12与第三段113之间。第三子扇出线10c及第四子扇出线10d的第一端部11包括电连接的第五段115、第六段116和第七段117,第六段116连接在第五段115和第七段117之间,第七段117连接在第一连接部12与第六段16之间。第一段211包括电连接的第一子段211a和第二子段211b,第二子段211b连接在第二段212与第一子段211a之间。第三段113、第五段115、第七段117及第一子段211a位于第一导电层M1,第四段114、第六段116及第二子段211b位于第二导电层M2,第二段212位于第三导电层M3,各扇出线可通过第二过孔S2实现由第一导电层M1到第二导电层M2或者由第二导电层M2到第一导电层M1的换线。
第一导电层M1可以由钼形成,第二导电层M2可以是金属叠层,例如钼/铝/钼,第三导电层M3也可以是金属叠层,例如,钛/铝/钛。第一导电层M1的方阻要大于第二导电层M2及第三导电层M3的方阻,本申请实施例中,各第一扇出线10的第一端部11均具有位于第二导电层M2的部分,各第二扇出线20的第一端部21均具有位于第二导电层M2及第三导电层M3的部分,避免各第一扇出线10的第一端部11以及各第二扇出线20的第一端部21均位于第一导电层M1,从而避免各扇出线的方阻较大。
图9示出本申请另一种实施例提供的阵列基板的结构示意图。图10示出本申请一种实施例提供的图9中Q2区域的放大示意图。如图9和图10所示,各扇出线组可以包括两条第二扇出线20,在第二方向Y上,两条第二扇出线20的第二端部21之间间隔两条第一扇出线10的第一端部11。如上所述,第二扇出线20可以与触控线电连接,随着对触控精度的提高,所需触控线的条数越来越多,因此,所需第二扇出线20的条数也越来越多。按照两条第二扇出线20的第二端部21之间间隔两条第一扇出线10的第一端部11的设置方式,在增加第二扇出线20的数量的同时,能够保证第二扇出线20的分布均匀性。
图11示出本申请一种实施例提供的阵列基板的显示区的俯视示意图。在显示区AA内,阵列基板100包括多条扫描线Gate和多条数据线Data,多条扫描线Gate沿第二方向Y延伸并沿第一方向X排布,多条数据线Data沿第一方向X延伸并沿第二方向Y排布,多条扫描线Gate和多条数据线Data绝缘交叉限定多个子像素;子像素还包括位于阵列基板100上的像素电极PX、公共电极(图11中未示出)和薄膜晶体管T。显示面板显示时,在对应的扫描线Gate的控制下,薄膜晶体管T的源极对应的数据线Data通过薄膜晶体管T向漏极对应的像素电极PX实施充放电,像素电极PX和公共电极之间形成平行电场驱动液晶旋转以实现显示功能。如图3所示,各第一扇出线10还包括第三端部13,第三端部13连接在数据线Data与第一连接部12之间(图3、图11中未示出),数据线Data通过上述各实施方式中的第一扇出线10与驱动芯片(图11中未示出)电连接,即驱动芯片通过第一扇出线10将显示数据信号传输至各数据线Data。
进一步地,在一些可选的实施方式中,阵列基板100还可以包括集成在阵列基板内部的触控结构。具体请参考如图12,图12示出本申请一种实施例提供的触控结构的俯视示意图。触控结构可以包括呈m×n矩阵排布的多个触控电极TP,其中m和n均为大于1的整数(图中以m=4,n=4为例)。多个触控电极TP在显示阶段可以复用为显示面板中用于显示的公共电极,在触控阶段通过自电容进行触控检测。具体地,每个触控电极TP连接至少一条触控线TPL(图12中示例性地示出一条),触控电极TP和触控线TPL可以通过过孔H实现电连接。如图3所示,各第二扇出线20还包括第四端部23,第四端部23连接在触控线与第二连接部22之间(图3、图12中未示出)。触控线TPL引出至非显示区,并通过上述各实施方式中的第二扇出线20与驱动芯片(图12中未示出)电连接,驱动芯片用于为触控电极TP提供触控扫描信号,并根据触控电极输出的触控检测信号进行触控检测。当然,本申请的触控结构并不限于此,也可以是其他结构,此处不再赘述。
上述各实施方式中,阵列基板、阵列基板的显示区均为规则的矩形。在本发明其他可选的一些实施方式中,阵列基板、阵列基板的显示区也可以设置为异形。例如,显示区的四角可以设置为圆弧形,阵列基板的四角也可以设置为圆弧形。
图13示出本申请一种实施例提供的显示面板的结构示意图。本申请实施例还提供一种显示面板1000。该显示面板可以是液晶显示面板(Liquid Crystal Display,LCD)。如图13所示,包括对置基板200和根据本申请前述任一种实施方式所述的阵列基板100,以及夹设在阵列基板100和对置基板200之间的液晶层300,对置基板200在阵列基板100上的正投影覆盖阵列基板100的第一走线区031。
由于显示面板1000包括前述任一种实施方式所述的阵列基板100,因此显示面板1000具有前述任一种实施方式所述的阵列基板100的有益效果,在此不再详细赘述。
基于同一发明构思,本申请实施例还提供一种显示装置。该显示装置包括本申请任意实施例提供的显示面板1000,还可以包括背光模组等结构,此处不再赘述。本实施方式中,该显示装置可以是手机,在本申请其他可选的实施方式中,该显示装置还可以是平板电脑、笔记本、显示器等任意具备显示功能的设备。
依照本申请如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该申请仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本申请的原理和实际应用,从而使所属技术领域技术人员能很好地利用本申请以及在本申请基础上的修改使用。本申请仅受权利要求书及其全部范围和等效物的限制。
Claims (10)
1.一种阵列基板,其特征在于,具有显示区和至少部分围绕所述显示区的非显示区,所述非显示区具有扇出走线区和绑定区,所述扇出走线区位于所述显示区与所述绑定区之间,所述扇出走线区包括第一走线区和第二走线区,所述第一走线区位于所述显示区与所述第二走线区之间,对置基板在所述阵列基板上的正投影覆盖所述第一走线区,所述阵列基板包括:
衬底;
多个绑定端子,排列设置于所述绑定区;
多个扇出线组,设置于所述衬底上且位于所述扇出走线区,各所述扇出线组包括多条第一扇出线和至少一条第二扇出线,各所述第一扇出线包括相互电连接的第一端部及第一连接部,各所述第二扇出线包括相互电连接的第二端部及第二连接部,所述第一端部及所述第二端部与所述绑定端子电连接,所述第一端部及所述第二端部沿第一方向延伸且在第二方向上间隔排列,且所述第一端部与所述第二端部在所处衬底上的正投影不交叠,所述第一方向与所述第二方向相交;
同一所述扇出线组中,同极性的两条所述第一扇出线的所述第一连接部在所述衬底上的正投影至少部分交叠,且在所述第二方向上,所述第二端部位于同极性两条所述第一扇出线的所述第一端部之间;
所述第一连接部及所述第二连接部沿所述绑定区指向所述显示区的方向延伸,且所述第一连接部及所述第二连接部的延伸方向与所述第一方向相交,所述第二端部包括电连接的第一段和第二段,所述第二段连接在所述第二连接部与所述第一段之间,所述第一段及所述第二段位于不同的导电层且通过第一过孔相互连接,在垂直于所述阵列基板的方向上,所述第二段位于所述第一段背向所述衬底的一侧;
其中,多个所述第一过孔中,至少部分所述第一过孔位于所述第一走线区。
2.根据权利要求1所述的阵列基板,其特征在于,至少部分交叠的两条所述第一扇出线的所述第一连接部平行设置。
3.根据权利要求2所述的阵列基板,其特征在于,至少部分交叠的两条所述第一扇出线的所述第一连接部的中心轴线在所述衬底上的正投影重合。
4.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板至少包括位于所述衬底上且层叠绝缘设置的第一导电层、第二导电层及第三导电层,所述第一导电层位于所述第二导电层靠近所述衬底的一侧,所述第三导电层位于所述第二导电层背向所述衬底的一侧;
至少部分交叠的两条所述第一扇出线中,其中一条所述第一扇出线的所述第一连接部位于所述第一导电层,另一条所述第一扇出线的所述第一连接部位于所述第二导电层,所述第二扇出线的所述第二连接部位于所述第三导电层。
5.根据权利要求4所述的阵列基板,其特征在于,至少部分所述第二连接部与所述第一连接部在所述衬底上的正投影交叠。
6.根据权利要求4所述的阵列基板,其特征在于,各所述扇出线组包括四条所述第一扇出线,分别为第一子扇出线、第二子扇出线、第三子扇出线和第四子扇出线;
在所述第二方向上,同一所述扇出线组中的所述第一端部及所述第二端部的排列顺序为所述第一子扇出线的所述第一端部、所述第二子扇出线的所述第一端部、所述第二端部、所述第三子扇出线的所述第一端部及所述第四子扇出线的所述第一端部;
所述第一子扇出线及所述第三子扇出线施加有第一极性的电压,所述第二子扇出线及所述第四子扇出线施加有第二极性的电压,所述第一极性与所述第二极性相反;
其中,所述第一子扇出线及所述第三子扇出线的所述第一连接部在所述衬底上的正投影至少部分交叠,所述第二子扇出线及所述第四子扇出线的所述第一连接部在所述衬底上的正投影至少部分交叠。
7.根据权利要求6所述的阵列基板,其特征在于,所述第一子扇出线及所述第二子扇出线的所述第一端部包括电连接的第三段和第四段,所述第四段连接在所述第一连接部与所述第三段之间;
所述第三子扇出线及所述第四子扇出线的所述第一端部包括电连接的第五段、第六段和第七段,所述第六段连接在所述第五段和所述第七段之间,所述第七段连接在所述第一连接部与所述第六段之间;
所述第一段包括电连接的第一子段和第二子段,所述第二子段连接在所述第二段与所述第一子段之间;
其中,所述第三段、所述第五段、所述第七段及所述第一子段位于所述第一导电层,所述第四段、所述第六段及所述第二子段位于所述第二导电层,所述第二段位于所述第三导电层。
8.根据权利要求6所述的阵列基板,其特征在于,各所述扇出线组包括两条所述第二扇出线,在所述第二方向上,两条所述第二扇出线的所述第二端部之间间隔两条所述第一扇出线的所述第一端部。
9.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括多条数据线及多条触控线,所述多条数据线及所述多条触控线设置于所述衬底上且位于所述显示区,所述多条数据线和所述多条触控线沿所述第一方向延伸且在所述第二方向上排布;
各所述第一扇出线还包括第三端部,各所述第二扇出线还包括第四端部,所述第三端部连接在所述数据线与所述第一连接部之间,所述第四端部连接在所述触控线与所述第二连接部之间。
10.一种显示面板,其特征在于,包括对置基板、如权利要求1至9任一项所述的阵列基板,以及夹设在所述对置基板和所述阵列基板之间的液晶层,所述对置基板在所述阵列基板上的正投影覆盖所述第一走线区。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010956269.2A CN112051691B (zh) | 2020-09-11 | 2020-09-11 | 阵列基板及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010956269.2A CN112051691B (zh) | 2020-09-11 | 2020-09-11 | 阵列基板及显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112051691A true CN112051691A (zh) | 2020-12-08 |
CN112051691B CN112051691B (zh) | 2022-04-19 |
Family
ID=73610174
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010956269.2A Active CN112051691B (zh) | 2020-09-11 | 2020-09-11 | 阵列基板及显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112051691B (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022133666A1 (zh) * | 2020-12-21 | 2022-06-30 | 京东方科技集团股份有限公司 | 显示面板及其制备方法、显示装置 |
WO2022227005A1 (zh) * | 2021-04-30 | 2022-11-03 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示装置 |
WO2023004763A1 (zh) * | 2021-07-30 | 2023-02-02 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示装置 |
WO2023005360A1 (zh) * | 2021-07-28 | 2023-02-02 | 荣耀终端有限公司 | 显示面板及终端设备 |
WO2023240594A1 (en) * | 2022-06-17 | 2023-12-21 | Boe Technology Group Co., Ltd. | Array substrate, display apparatus, and method of fabricating array substrate |
WO2024087192A1 (zh) * | 2022-10-28 | 2024-05-02 | 京东方科技集团股份有限公司 | 显示模组及其制备方法、显示装置 |
WO2024092454A1 (zh) * | 2022-10-31 | 2024-05-10 | 京东方科技集团股份有限公司 | 阵列基板和触控显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20170020640A (ko) * | 2015-08-13 | 2017-02-23 | 삼성디스플레이 주식회사 | 어레이 기판 |
CN107884994A (zh) * | 2017-11-29 | 2018-04-06 | 武汉天马微电子有限公司 | 阵列基板、显示面板及显示装置 |
CN207557624U (zh) * | 2017-08-22 | 2018-06-29 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板及显示装置 |
WO2018120931A1 (zh) * | 2016-12-30 | 2018-07-05 | 惠科股份有限公司 | 液晶显示装置及其面板、显示面板与系统电路的连接结构 |
CN110018595A (zh) * | 2019-04-25 | 2019-07-16 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
-
2020
- 2020-09-11 CN CN202010956269.2A patent/CN112051691B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20170020640A (ko) * | 2015-08-13 | 2017-02-23 | 삼성디스플레이 주식회사 | 어레이 기판 |
WO2018120931A1 (zh) * | 2016-12-30 | 2018-07-05 | 惠科股份有限公司 | 液晶显示装置及其面板、显示面板与系统电路的连接结构 |
CN207557624U (zh) * | 2017-08-22 | 2018-06-29 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板及显示装置 |
CN107884994A (zh) * | 2017-11-29 | 2018-04-06 | 武汉天马微电子有限公司 | 阵列基板、显示面板及显示装置 |
CN110018595A (zh) * | 2019-04-25 | 2019-07-16 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022133666A1 (zh) * | 2020-12-21 | 2022-06-30 | 京东方科技集团股份有限公司 | 显示面板及其制备方法、显示装置 |
WO2022227005A1 (zh) * | 2021-04-30 | 2022-11-03 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示装置 |
WO2023005360A1 (zh) * | 2021-07-28 | 2023-02-02 | 荣耀终端有限公司 | 显示面板及终端设备 |
WO2023004763A1 (zh) * | 2021-07-30 | 2023-02-02 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示装置 |
WO2023240594A1 (en) * | 2022-06-17 | 2023-12-21 | Boe Technology Group Co., Ltd. | Array substrate, display apparatus, and method of fabricating array substrate |
WO2024087192A1 (zh) * | 2022-10-28 | 2024-05-02 | 京东方科技集团股份有限公司 | 显示模组及其制备方法、显示装置 |
WO2024092454A1 (zh) * | 2022-10-31 | 2024-05-10 | 京东方科技集团股份有限公司 | 阵列基板和触控显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN112051691B (zh) | 2022-04-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112051691B (zh) | 阵列基板及显示面板 | |
US9875699B2 (en) | Display device | |
US9626027B2 (en) | Touch sensor integrated type display device | |
US20200292898A1 (en) | Active matrix substrate and display panel | |
US8743330B2 (en) | Liquid crystal display device | |
US8643802B2 (en) | Pixel array, polymer stablized alignment liquid crystal display panel, and pixel array driving method | |
US10725354B2 (en) | Wiring substrate and display device | |
US9064470B2 (en) | Liquid crystal display panel | |
JP2020003534A (ja) | 表示装置 | |
CN110297370B (zh) | 元件基板 | |
US12007654B2 (en) | Display device and substrate of display device | |
US10845658B2 (en) | Display device having a plurality of peripheral wirings | |
US10429970B2 (en) | Display device | |
US10928696B2 (en) | Wiring substrate and display panel | |
JP2021177216A (ja) | 表示装置 | |
CN115079857A (zh) | 显示装置 | |
US8537321B2 (en) | Liquid crystal display device comprising an electric power supply pad arranged at a corner portion of a substrate and a connection electrode having a slit that crosses signal lines | |
KR20070077989A (ko) | 박막 트랜지스터 기판 및 이를 포함한 액정 표시 패널 | |
WO2021149337A1 (ja) | 電子機器 | |
CN113589604A (zh) | 显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |