CN111968588B - 一种多路复用显示面板 - Google Patents
一种多路复用显示面板 Download PDFInfo
- Publication number
- CN111968588B CN111968588B CN202010754998.XA CN202010754998A CN111968588B CN 111968588 B CN111968588 B CN 111968588B CN 202010754998 A CN202010754998 A CN 202010754998A CN 111968588 B CN111968588 B CN 111968588B
- Authority
- CN
- China
- Prior art keywords
- type mos
- mos tube
- amplifier
- signal
- switching signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明提供一种多路复用显示面板,包括输入每组MUX电路的第一开关信号、第二开关信号、第三开关信号和第四开关信号;每组MUX电路的第一MUX电路的第一开关的栅极连接第一开关信号,每组MUX电路的第二MUX电路的第一开关的栅极连接第二开关信号,每组MUX电路的第一MUX电路的第二开关的栅极连接第三开关信号,每组MUX电路的第二MUX电路的第二开关的栅极连接第四开关信号。本发明根据源极驱动器的输出端SoutT的极性不一样,在流经路径的MUX电路的开关M1/M2上施加电压不同的信号;MUX电路的开关信号每隔一段时间进行变化一次,达到降低MUX电路的功耗的目的。
Description
技术领域
本发明属于液晶显示面板技术领域,具体涉及一种多路复用显示面板
背景技术
随着TFT-LCD的边框越来越窄,芯片IC的尺寸变小且其引脚pin的数量就要减少,基于上述原因,具备MUX(Multiplexer,多路复用)技术的芯片IC就应用而生。MUX技术是一种采用MUX电路的一个输出端SoutT驱动面板内的多个数据线S,现在常用的是1:2和1:3,即输出端SoutT驱动面板内的2个或3个数据线。
如图1所示,MUX1:2面板内设有纵横交错的栅极线G1、G2、…、Gn(图1示意了第一栅极线G1)和数据线S1、S2、…、Sm(图1示意了数据线S1、S2、S2、S3和S4)、位于栅极线和数据线交叉处的像素单元、具有输出端SoutT(Sout1、Sout2、…、SoutT)的源极驱动器以及与源极驱动器连接的MUX电路,其中MUX电路采用2:4(即1:2)的方式,即两个MUX电路对应4个数据线,以减少输出端。其中输入MUX电路的开关信号包括第一开关信号SW1和第二开关信号SW2,每个MUX电路与对应输出端连接的第一开关M1和第二开关M2,第一开关信号SW1与第一开关M1连接,第二开关信号SW2与第二开关M2连接。相邻两个MUX电路的第一开关M1和第二开关M2交错设置。
源极驱动器的输出端SOUT1和SOUT2分别通过MUX电路的第一开关M1和第二开关M2与面板内显示区域(AA区)的数据线S1、S2、S3、S4连接,MUX电控MUX的第一开关M1和第二开关M2的栅极分别连接至第一开关信号SW1和第二开关信号SW2。
以分辨率为1920的全高清显示面板为例,需要设置2880对第一开关M1和第二开关M2,第一开关M1和第二开关M2横贯在面板的周边区域。
图2为MUX1:2电路的驱动波形图,对于不同极性的输出端SOUT1和SOUT2,其对应第一开关信号SW1和第二开关信号SW2的高电平VGH与低电平VGL均相同。
如图3所示,对于显示区域内的数据线,正极性数据线的电压为VDH,负极性数据线的电压为VDL,VDH>VDL,VGS=Vgate-Vdata=VGH-VDH or VDL,其对应在VGS&ID曲线如图4所示,VGS+<VGS-,其在MUX电路的打开时间内的电流ID->ID+,其对应的爬坡速度也不一样。如图5所示,显示区域内的数据线(Sline)上,正极性数据线(Sline+)的爬坡速度会慢于负极性数据线(Sline-),正极性Source线充饱的前提下,负极性有较大的VGS有较大的降压buffer。
根据MUX电路的TFT开关消耗的功耗1/2FCV2,可以发现MUX电路的功耗有较大的降低空间。
发明内容
本发明的目的在于提供一种降低功耗的多路复用显示面板。
本发明提供一种多路复用显示面板,包括纵横交错的栅极线和数据线、位于栅极线和数据线交叉处的像素单元、具有输出端的源极驱动器以及与源极驱动器连接的多个MUX电路,源极驱动器的每个输出端连接至对应的MUX电路,每个MUX电路包括第一开关和第二开关;相邻两个MUX电路为一组MUX电路,每组MUX电路对应4个数据线;假设任一组MUX电路包括依序设置的第一MUX电路和第二MUX电路,第一MUX电路的第一开关和第二MUX电路的第一开关分别对应连接相邻两个数据线,第一MUX电路的第二开关和第二MUX电路的第二开关分别对应连接相邻两个数据线;还包括输入每组MUX电路的第一开关信号、第二开关信号、第三开关信号和第四开关信号;每组MUX电路的第一MUX电路的第一开关的栅极连接第一开关信号,每组MUX电路的第二MUX电路的第一开关的栅极连接第二开关信号,每组MUX电路的第一MUX电路的第二开关的栅极连接第三开关信号,每组MUX电路的第二MUX电路的第二开关的栅极连接第四开关信号。
进一步地,第一开关信号、第二开关信号、第三开关信号和第四开关信号均为时序信号,第一开关信号和第二开关信号的上升时刻和下降时刻均相同,第一开关信号和第二开关信号的高电平电压不一样;第三开关信号和第四开关信号的上升时刻和下降时刻均相同,第三开关信号和第四开关信号的高电平电压不一样。
进一步地,还包括时序控制器和电平转换器,所述时序控制器输出极性信号、第一低压信号和第二低压信号至所述电平转换器,电平转换器输入第一高电平、第二高电平和低电平,所述第一开关信号、第二开关信号、第三开关信号和第四开关信号由所述电平转换器输出的;所述第一开关信号和第二开关信号的上升时刻和下降时刻与第一低压信号均相同,所述第三开关信号和第四开关信号的上升时刻和下降时刻与第二低压信号均相同。
进一步地,所述极性信号在每帧切换时,所述第一开关信号、第二开关信号、第三开关信号和第四开关信号的高电平电压切换一次。
进一步地,所述电平转换器包括第一放大器、第二放大器、第一N型MOS管、第二P型MOS管、第三P型MOS管和第四N型MOS管,其中第一放大器的输入端和第二放大器的输入端均与第一低压信号连接,第一N型MOS管的栅极、第二P型MOS管的栅极、第三P型MOS管的栅极和第四N型MOS管的栅极均与极性信号连接,第一N型MOS管的源极连接第一高电平,第一N型MOS管的漏极连接第一放大器的电源正极,第二P型MOS管的源极连接第二高电平,第二P型MOS管的漏极也连接第一放大器的电源正极,第三P型MOS管的源极连接第一高电平,第三P型MOS管的漏极连接第二放大器的电源正极,第四N型MOS管的源极连接第二高电平,第四N型MOS管的漏极连接第二放大器的电源正极,第一放大器的电源负极和第二放大器的电源负极均连接低电平,第一放大器的输出端输出第一开关信号,第二放大器的输出端输出第二开关信号。
进一步地,当极性信号为高电平时,第一N型MOS管导通,第二P型MOS管关闭,第一放大器的电源正极连接至第一高电平,第一开关信号输出第一高电平和低电平的信号;第四MOS关导通,第三P型MOS管关闭,第二放大器的电源正极连接至第二高电平,第二开关信号输出第二高电平和低电平的信号;当极性信号为低电平时,第二P型MOS管导通,第一N型MOS管关闭,第一放大器的电源正极连接至第二高电平,第一开关信号输出第二高电平和低电平的信号;第三P型MOS管导通,第四MOS关关闭,第二放大器的电源正极连接至第一高电平,第二开关信号输出第一高电平和低电平的信号。
进一步地,所述电平转换器包括第一放大器、第二放大器、第一N型MOS管、第二P型MOS管、第三P型MOS管和第四N型MOS管,其中第一放大器的输入端和第二放大器的输入端均与第二低压信号连接,第一N型MOS管的栅极、第二P型MOS管的栅极、第三P型MOS管的栅极和第四N型MOS管的栅极均与极性信号连接,第一N型MOS管的源极连接第一高电平,第一N型MOS管的漏极连接第一放大器的电源正极,第二P型MOS管的源极连接第二高电平,第二P型MOS管的漏极也连接第一放大器的电源正极,第三P型MOS管的源极连接第一高电平,第三P型MOS管的漏极连接第二放大器的电源正极,第四N型MOS管的源极连接第二高电平,第四N型MOS管的漏极连接第二放大器的电源正极,第一放大器的电源负极和第二放大器的电源负极均连接低电平,第一放大器的输出端输出第三开关信号,第二放大器的输出端输出第四开关信号。
进一步地,当极性信号为高电平时,第一N型MOS管导通,第二P型MOS管关闭,第一放大器的电源正极连接至第一高电平,第一开关信号输出第一高电平和低电平的信号;第四MOS关导通,第三P型MOS管关闭,第二放大器的电源正极连接至第二高电平,第二开关信号输出第二高电平和低电平的信号;当极性信号为低电平时,第二P型MOS管导通,第一N型MOS管关闭,第一放大器的电源正极连接至第二高电平,第三开关信号输出第二高电平和低电平的信号;第三P型MOS管导通,第四MOS关关闭,第二放大器的电源正极连接至第一高电平,第四开关信号输出第一高电平和低电平的信号。
本发明根据源极驱动器的输出端SoutT的极性不一样,在流经路径的MUX电路的开关M1/M2上施加电压不同的信号;MUX电路的开关信号每隔一段时间进行变化一次,达到降低MUX电路的功耗的目的。
附图说明
图1为现有多路复用显示面板MUX1:2的结构示意图;
图2为图1所示多路复用显示面板的MUX1:2电路的驱动波形图;
图3为图1所示多路复用显示面板的正极性数据线的电压和负极性数据线的电压对比的示意图;
图4为图1所示多路复用显示面板的VGS&ID曲线的曲线图;
图5为图1所示多路复用显示面板的数据线的充电曲线的示意图;
图6为本发明多路复用显示面板MUX1:2的结构示意图;
图7为图6所示多路复用显示面板MUX1:2的驱动波形图;
图8为图6所示多路复用显示面板MUX1:2与时序控制器和电平转换器连接示意图;
图9为图8所示电平转换器的内部示意图;
图10为图1所示多路复用显示面板的极性信号在高电平和低电平之间切换时的驱动波形图。
具体实施方式
下面结合附图和具体实施例,进一步阐明本发明,应理解这些实施例仅用于说明本发明而不用于限制本发明的范围,在阅读了本发明之后,本领域技术人员对本发明的各种等价形式的修改均落于本申请所附权利要求所限定的范围。
为使图面简洁,各图中只示意性地表示出了与本发明相关的部分,它们并不代表其作为产品的实际结构。另外,以使图面简洁便于理解,在有些图中具有相同结构或功能的部件,仅示意性地绘示了其中的一个,或仅标出了其中的一个。在本文中,“一个”不仅表示“仅此一个”,也可以表示“多于一个”的情形。
本发明一种多路复用显示面板,如图6所示,显示面板内设有纵横交错的栅极线G1、G2、…、Gn(图6示意了第一栅极线G1)和数据线S1、S2、…、Sm(图6示意了数据线S1、S2、S2、S3和S4)、位于栅极线和数据线交叉处的像素单元、具有输出端SoutT(Sout1、Sout2、…、SoutT)的源极驱动器以及与源极驱动器连接的多个MUX电路,源极驱动器的每个输出端SoutT连接至对应的MUX电路,即第一输出端SOUT1连接第一MUX电路,第二输出端SOUT2连接第二MUX电路。
在本实施例中,相邻两个MUX电路为一组MUX电路,即第一MUX电路和第二MUX电路为第1组MUX电路,第三MUX电路和第四MUX电路为第2组MUX电路,以此类推。也就是说MUX电路的数量为数据线的数量的一半。每个MUX电路包括第一开关M1和第二开关M2,每个开关对应一个数据线。
在本实施例中,MUX电路采用2:4(即1:2)的方式,即每组MUX电路对应4个数据线,以减少输出端,也就说每组MUX电路的两个MUX电路交错设置。假设任一组MUX电路包括依序设置的第一MUX电路和第二MUX电路,第一MUX电路的第一开关M1和第二MUX电路的第一开关M1分别对应连接相邻两个数据线,第一MUX电路的第二开关M2和第二MUX电路的第二开关M2分别对应连接相邻两个数据线。
其中输入每组MUX电路的开关信号包括第一开关信号SW1、第二开关信号SW2、第三开关信号SW3和第四开关信号SW4。每组MUX电路的第一MUX电路的第一开关M1的栅极连接第一开关信号SW1,每组MUX电路的第二MUX电路的第一开关M1的栅极连接第二开关信号SW2,每组MUX电路的第一MUX电路的第二开关M2的栅极连接第三开关信号SW2,每组MUX电路的第二MUX电路的第二开关M2的栅极连接第四开关信号SW4。
如图7所示,第一开关信号SW1、第二开关信号SW2、第三开关信号SM3和第四开关信号SW4均为时序信号,第一开关信号SW1和第二开关信号SW2的上升时刻和下降时刻均相同,仅高电平电压不一样;第三开关信号SW3和第四开关信号SW4的上升时刻和下降时刻均相同,仅高电平电压不一样。
开关信号SW控制MUX电路的开关M1/M2连接源极数据为正极性时,高电平电压为VGH,开关信号SW控制MUX电路的开关M1/M2连接源极数据为负极性(较小值)时,高电平电压为VGH2(较小值)。
对正极性SOUT路径上MUX电路的开关信号S2施以VGH/VGL电压信号;对负极性SOUT路径上MUX电路控制开关信号施以VGH2/VGL电压信号。
源极驱动器的输出端SoutT的极性每帧切换一次。
具体实施例:
如图8所示,时序控制器(TCON,图未示)输出极性信号POL、第一低压信号SW和第二低压信号SW`至电平转换器20,第一低压信号SW和第二低压信号SW`以不同时序输入电平转换器20内。
电平转换器20输入第一高电平VGH、第二高电平VGH2和低电平VGL,电平转换器20输出第一开关信号SW1、第二开关信号SW2、第三开关信号SW3和第四开关信号SW4给MUX电路。
第一开关信号SW1和第二开关信号SW2的上升时刻和下降时刻与第一低压信号SW均相同,仅高电平电压不一样。
第三开关信号SW3和第四开关信号SW4的上升时刻和下降时刻与第二低压信号SW`均相同,仅高电平电压不一样。
极性信号POL在每帧切换时,开关信号SW1、SW2、SW3、SW4的高电平电压切换一次。
图9为第一低压信号SW生成第一开关信号SW1和第二开关信号SW2的示意图,电平转换器20包括第一放大器OP1、第二放大器OP2、第一N型MOS管MOS1、第二P型MOS管MOS2、第三P型MOS管MOS3和第四N型MOS管MOS4。
其中第一放大器OP1的输入端和第二放大器OP2的输入端均与第一低压信号SW连接,第一N型MOS管MOS1的栅极、第二P型MOS管MOS2的栅极、第三P型MOS管MOS3的栅极和第四N型MOS管MOS4的栅极均与极性信号POL连接,第一N型MOS管MOS1的源极连接第一高电平VGH,第一N型MOS管MOS1的漏极连接第一放大器OP1的电源正极,第二P型MOS管MOS2的源极连接第二高电平VGH2,第二P型MOS管MOS2的漏极也连接第一放大器OP1的电源正极,第三P型MOS管MOS3的源极连接第一高电平VGH,第三P型MOS管MOS3的漏极连接第二放大器OP1的电源正极,第四N型MOS管MOS4的源极连接第二高电平VGH2,第四N型MOS管MOS4的漏极连接第二放大器OP2的电源正极,第一放大器OP1的电源负极和第二放大器OP2的电源负极均连接低电平VGL,第一放大器OP1的输出端输出第一开关信号SW1,第二放大器OP2的输出端输出第二开关信号SW2。
如图10所示(图10中英文字母的小写与说明书中的英文字母大写标示同一个含义),极性信号POL每一帧变更一次,例如高电平为H,低电平为L。
当出现高电平时,极性信号POL为高电平(H)时,第一N型MOS管MOS1导通,第二P型MOS管MOS2关闭,第一放大器OP1的电源正极连接至第一高电平VGH,第一开关信号SW1输出第一高电平VGH和低电平VGL的信号;第四MOS关MOS4导通,第三P型MOS管MOS3关闭,第二放大器OP2的电源正极连接至第二高电平VGH2,第二开关信号SW2输出第二高电平VGH2和低电平VGL的信号。
当出现低电平时,极性信号POL为低电平(L),第二P型MOS管MOS2导通,第一N型MOS管MOS1关闭,第一放大器OP1的电源正极连接至第二高电平VGH2,第一开关信号SW1输出第二高电平VGH2和低电平VGL的信号;第三P型MOS管MOS3导通,第四MOS关MOS4关闭,第二放大器OP2的电源正极连接至第一高电平VGH,第二开关信号SW2输出第一高电平VGH和低电平VGL的信号。
同理当时序控制器10输出第二低压信号SW`至电平转换器20时,第二低压信号SW`生成第三开关信号SW3和第四开关信号SW4,第一放大器OP1的输出端输出第三开关信号SW3,第二放大器OP2的输出端输出第四开关信号SW4。
即:其中第一放大器OP1的输入端和第二放大器OP2的输入端均与第二低压信号SW'连接,第一N型MOS管MOS1的栅极、第二P型MOS管MOS2的栅极、第三P型MOS管MOS3的栅极和第四N型MOS管MOS4的栅极均与极性信号POL连接,第一N型MOS管MOS1的源极连接第一高电平VGH,第一N型MOS管MOS1的漏极连接第一放大器OP1的电源正极,第二P型MOS管MOS2的源极连接第二高电平VGH2,第二P型MOS管MOS2的漏极也连接第一放大器OP1的电源正极,第三P型MOS管MOS3的源极连接第一高电平VGH,第三P型MOS管MOS3的漏极连接第二放大器OP1的电源正极,第四N型MOS管MOS4的源极连接第二高电平VGH2,第四N型MOS管MOS4的漏极连接第二放大器OP2的电源正极,第一放大器OP1的电源负极和第二放大器OP2的电源负极均连接低电平VGL,第一放大器OP1的输出端输出第三开关信号SW3,第二放大器OP2的输出端输出第四开关信号SW4。
当出现高电平时,极性信号POL为高电平(H)时,第一N型MOS管MOS1导通,第二P型MOS管MOS2关闭,第一放大器OP1的电源正极连接至第一高电平VGH,第三开关信号SW3输出第一高电平VGH和低电平VGL的信号;第四MOS关MOS4导通,第三P型MOS管MOS3关闭,第二放大器OP2的电源正极连接至第二高电平VGH2,第四开关信号SW4输出第二高电平VGH2和低电平VGL的信号。
当出现低电平时,极性信号POL为低电平(L),第二P型MOS管MOS2导通,第一N型MOS管MOS1关闭,第一放大器OP1的电源正极连接至第二高电平VGH2,第三开关信号SW3输出第二高电平VGH2和低电平VGL的信号;第三P型MOS管MOS3导通,第四MOS关MOS4关闭,第二放大器OP2的电源正极连接至第一高电平VGH,第四开关信号SW4输出第一高电平VGH和低电平VGL的信号。
则MUX电路的功耗可以降低:
1/2FC(VGH-VGL)2-1/2*1/2FC(VGH-VGL)2-1/2*1/2FC(VGH2-VGL)2=1/4FC[VGH2-VGH22+2VGL(VGH2-VGH)]。
本发明根据源极驱动器的输出端SoutT的极性不一样,在流经路径的MUX电路的开关M1/M2上施加电压不同的信号;MUX电路的开关信号每隔一段时间进行变化一次,达到降低MUX电路的功耗的目的。
以上详细描述了本发明的优选实施方式,但是本发明并不限于上述实施方式中的具体细节,在本发明的技术构思范围内,可以对本发明的技术方案进行多种等同变换(如数量、形状、位置等),这些等同变换均属于本发明的保护范围。
Claims (7)
1.一种多路复用显示面板,包括纵横交错的栅极线和数据线、位于栅极线和数据线交叉处的像素单元、具有输出端的源极驱动器以及与源极驱动器连接的多个MUX电路,源极驱动器的每个输出端连接至对应的MUX电路,每个MUX电路包括第一开关和第二开关;相邻两个MUX电路为一组MUX电路,每组MUX电路对应4个数据线;任一组MUX电路包括依序设置的第一MUX电路和第二MUX电路,第一MUX电路的第一开关和第二MUX电路的第一开关分别对应连接相邻两个数据线,第一MUX电路的第二开关和第二MUX电路的第二开关分别对应连接相邻两个数据线;其特征在于,还包括输入每组MUX电路的第一开关信号、第二开关信号、第三开关信号和第四开关信号;每组MUX电路的第一MUX电路的第一开关的栅极连接第一开关信号,每组MUX电路的第二MUX电路的第一开关的栅极连接第二开关信号,每组MUX电路的第一MUX电路的第二开关的栅极连接第三开关信号,每组MUX电路的第二MUX电路的第二开关的栅极连接第四开关信号;
还包括时序控制器和电平转换器,所述时序控制器输出极性信号、第一低压信号和第二低压信号至所述电平转换器,电平转换器输入第一高电平、第二高电平和低电平,所述第一开关信号、第二开关信号、第三开关信号和第四开关信号由所述电平转换器输出的;所述第一开关信号和第二开关信号的上升时刻与第一低压信号相同,所述第一开关信号和第二开关信号的下降时刻与第一低压信号相同;所述第三开关信号和第四开关信号的上升时刻与第二低压信号相同,所述第三开关信号和第四开关信号的下降时刻与第二低压信号相同。
2.根据权利要求1所述的多路复用显示面板,其特征在于:第一开关信号、第二开关信号、第三开关信号和第四开关信号均为时序信号,第一开关信号和第二开关信号的上升时刻相同,第一开关信号和第二开关信号的下降时刻相同,第一开关信号和第二开关信号的高电平电压不一样;第三开关信号和第四开关信号的上升时刻相同,第三开关信号和第四开关信号的下降时刻相同,第三开关信号和第四开关信号的高电平电压不一样。
3.根据权利要求1所述的多路复用显示面板,其特征在于:所述极性信号在每帧切换时,所述第一开关信号、第二开关信号、第三开关信号和第四开关信号的高电平电压切换一次。
4.根据权利要求1所述的多路复用显示面板,其特征在于:所述电平转换器包括第一放大器、第二放大器、第一N型MOS管、第二P型MOS管、第三P型MOS管和第四N型MOS管,其中第一放大器的输入端和第二放大器的输入端均与第一低压信号连接,第一N型MOS管的栅极、第二P型MOS管的栅极、第三P型MOS管的栅极和第四N型MOS管的栅极均与极性信号连接,第一N型MOS管的源极连接第一高电平,第一N型MOS管的漏极连接第一放大器的电源正极,第二P型MOS管的源极连接第二高电平,第二P型MOS管的漏极也连接第一放大器的电源正极,第三P型MOS管的源极连接第一高电平,第三P型MOS管的漏极连接第二放大器的电源正极,第四N型MOS管的源极连接第二高电平,第四N型MOS管的漏极连接第二放大器的电源正极,第一放大器的电源负极和第二放大器的电源负极均连接低电平,第一放大器的输出端输出第一开关信号,第二放大器的输出端输出第二开关信号。
5.根据权利要求4所述的多路复用显示面板,其特征在于:当极性信号为高电平时,第一N型MOS管导通,第二P型MOS管关闭,第一放大器的电源正极连接至第一高电平,第一开关信号输出第一高电平和低电平的信号;第四MOS管导通,第三P型MOS管关闭,第二放大器的电源正极连接至第二高电平,第二开关信号输出第二高电平和低电平的信号;当极性信号为低电平时,第二P型MOS管导通,第一N型MOS管关闭,第一放大器的电源正极连接至第二高电平,第一开关信号输出第二高电平和低电平的信号;第三P型MOS管导通,第四MOS管关闭,第二放大器的电源正极连接至第一高电平,第二开关信号输出第一高电平和低电平的信号。
6.根据权利要求1所述的多路复用显示面板,其特征在于:所述电平转换器包括第一放大器、第二放大器、第一N型MOS管、第二P型MOS管、第三P型MOS管和第四N型MOS管,其中第一放大器的输入端和第二放大器的输入端均与第二低压信号连接,第一N型MOS管的栅极、第二P型MOS管的栅极、第三P型MOS管的栅极和第四N型MOS管的栅极均与极性信号连接,第一N型MOS管的源极连接第一高电平,第一N型MOS管的漏极连接第一放大器的电源正极,第二P型MOS管的源极连接第二高电平,第二P型MOS管的漏极也连接第一放大器的电源正极,第三P型MOS管的源极连接第一高电平,第三P型MOS管的漏极连接第二放大器的电源正极,第四N型MOS管的源极连接第二高电平,第四N型MOS管的漏极连接第二放大器的电源正极,第一放大器的电源负极和第二放大器的电源负极均连接低电平,第一放大器的输出端输出第三开关信号,第二放大器的输出端输出第四开关信号。
7.根据权利要求6所述的多路复用显示面板,其特征在于:当极性信号为高电平时,第一N型MOS管导通,第二P型MOS管关闭,第一放大器的电源正极连接至第一高电平,第一开关信号输出第一高电平和低电平的信号;第四MOS管导通,第三P型MOS管关闭,第二放大器的电源正极连接至第二高电平,第二开关信号输出第二高电平和低电平的信号;当极性信号为低电平时,第二P型MOS管导通,第一N型MOS管关闭,第一放大器的电源正极连接至第二高电平,第三开关信号输出第二高电平和低电平的信号;第三P型MOS管导通,第四MOS管关闭,第二放大器的电源正极连接至第一高电平,第四开关信号输出第一高电平和低电平的信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010754998.XA CN111968588B (zh) | 2020-07-31 | 2020-07-31 | 一种多路复用显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010754998.XA CN111968588B (zh) | 2020-07-31 | 2020-07-31 | 一种多路复用显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111968588A CN111968588A (zh) | 2020-11-20 |
CN111968588B true CN111968588B (zh) | 2022-05-03 |
Family
ID=73363628
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010754998.XA Active CN111968588B (zh) | 2020-07-31 | 2020-07-31 | 一种多路复用显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111968588B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1708780A (zh) * | 2002-10-29 | 2005-12-14 | 东芝松下显示技术有限公司 | 平面显示装置 |
CN105679272A (zh) * | 2016-02-22 | 2016-06-15 | 友达光电股份有限公司 | 显示装置及其驱动电路 |
CN105719606A (zh) * | 2014-12-22 | 2016-06-29 | 乐金显示有限公司 | 选择电路和具有选择电路的显示装置 |
CN106406614A (zh) * | 2016-09-18 | 2017-02-15 | 京东方科技集团股份有限公司 | 一种分时驱动电路及显示面板 |
CN108182915A (zh) * | 2017-12-28 | 2018-06-19 | 深圳市华星光电技术有限公司 | 多路复用型显示驱动电路 |
CN108831402A (zh) * | 2018-08-24 | 2018-11-16 | 南京中电熊猫液晶显示科技有限公司 | 显示装置及其驱动方法和电压调整方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105913823A (zh) * | 2016-06-23 | 2016-08-31 | 武汉华星光电技术有限公司 | 高解析度解复用器驱动电路 |
KR20180065495A (ko) * | 2016-12-08 | 2018-06-18 | 엘지디스플레이 주식회사 | 전원부 및 이를 포함하는 표시장치 |
KR102575248B1 (ko) * | 2018-08-01 | 2023-09-07 | 주식회사 디비하이텍 | 반전력 버퍼 증폭기, 데이터 드라이버, 및 디스플레이 장치 |
-
2020
- 2020-07-31 CN CN202010754998.XA patent/CN111968588B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1708780A (zh) * | 2002-10-29 | 2005-12-14 | 东芝松下显示技术有限公司 | 平面显示装置 |
CN105719606A (zh) * | 2014-12-22 | 2016-06-29 | 乐金显示有限公司 | 选择电路和具有选择电路的显示装置 |
CN105679272A (zh) * | 2016-02-22 | 2016-06-15 | 友达光电股份有限公司 | 显示装置及其驱动电路 |
CN106406614A (zh) * | 2016-09-18 | 2017-02-15 | 京东方科技集团股份有限公司 | 一种分时驱动电路及显示面板 |
CN108182915A (zh) * | 2017-12-28 | 2018-06-19 | 深圳市华星光电技术有限公司 | 多路复用型显示驱动电路 |
CN108831402A (zh) * | 2018-08-24 | 2018-11-16 | 南京中电熊猫液晶显示科技有限公司 | 显示装置及其驱动方法和电压调整方法 |
Also Published As
Publication number | Publication date |
---|---|
CN111968588A (zh) | 2020-11-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6791539B2 (en) | Display, method for driving the same, and portable terminal | |
US7106321B2 (en) | Reference voltage generation circuit, display drive circuit, display device and reference voltage generation method | |
US7812807B2 (en) | Display device and driving device | |
US8248350B2 (en) | Analog sampling apparatus for liquid crystal display | |
CN108628049B (zh) | 阵列基板、显示面板及显示装置 | |
US10770018B2 (en) | Scanning signal line drive circuit, display device including the same, and scanning signal line driving method | |
US7932901B2 (en) | Timing generating circuit, display apparatus, and portable terminal | |
US8044911B2 (en) | Source driving circuit and liquid crystal display apparatus including the same | |
KR20010026326A (ko) | 인버젼 방식의 액정패널 구동방법 및 장치 | |
CN112017613A (zh) | 电荷共享电路、方法、显示驱动模组和显示装置 | |
KR20050006363A (ko) | 아날로그 버퍼 및 그 구동 방법과, 그를 이용한 액정 표시장치 및 그 구동 방법 | |
US8310428B2 (en) | Display panel driving voltage output circuit | |
US7999778B2 (en) | Apparatus and method for driving LCD | |
US7362292B2 (en) | Active matrix display device | |
JP4456190B2 (ja) | 液晶パネルの駆動回路及び液晶表示装置 | |
CN111968588B (zh) | 一种多路复用显示面板 | |
JPWO2014050719A1 (ja) | 液晶表示装置 | |
KR20190069182A (ko) | 시프트레지스터 및 이를 포함하는 표시장치 | |
CN114495856B (zh) | 像素电路及其驱动方法、显示装置 | |
CN111243549B (zh) | 一种用于薄膜晶体管液晶显示的控制方法、装置及系统 | |
KR100612103B1 (ko) | 고속 저전력 액정소자 구동장치 | |
KR100366315B1 (ko) | 액정표시장치의 저전력 소스 구동회로 및 구동방법 | |
JP5323924B2 (ja) | 表示装置および表示装置の駆動方法 | |
US7589582B2 (en) | Multi-level voltage generator | |
JPH1138938A (ja) | データドライバとその駆動方法および液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information | ||
CB02 | Change of applicant information |
Address after: No.7 Tianyou Road, Qixia District, Nanjing City, Jiangsu Province Applicant after: Nanjing BOE Display Technology Co.,Ltd. Address before: No.7 Tianyou Road, Qixia District, Nanjing City, Jiangsu Province Applicant before: NANJING CEC PANDA FPD TECHNOLOGY Co.,Ltd. |
|
GR01 | Patent grant | ||
GR01 | Patent grant |