CN111865554B - 一种多涡卷混沌信号发生器和加密系统 - Google Patents

一种多涡卷混沌信号发生器和加密系统 Download PDF

Info

Publication number
CN111865554B
CN111865554B CN202010589275.9A CN202010589275A CN111865554B CN 111865554 B CN111865554 B CN 111865554B CN 202010589275 A CN202010589275 A CN 202010589275A CN 111865554 B CN111865554 B CN 111865554B
Authority
CN
China
Prior art keywords
operational amplifier
resistor
switch
terminal
input terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010589275.9A
Other languages
English (en)
Other versions
CN111865554A (zh
Inventor
刘扬
张朝霞
林壮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Foshan University
Original Assignee
Foshan University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Foshan University filed Critical Foshan University
Priority to CN202010589275.9A priority Critical patent/CN111865554B/zh
Publication of CN111865554A publication Critical patent/CN111865554A/zh
Application granted granted Critical
Publication of CN111865554B publication Critical patent/CN111865554B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/001Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols using chaotic signals
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

本发明公开了一种多涡卷混沌信号发生器和加密系统,所述混沌信号发生器,包括:x信号输出端、y信号输出端、z信号输出端、F连接端、基本混沌信号产生电路N1和函数产生电路N2。所述加密系统是通过所述混沌信号发生器进行加密。本混沌信号发生器可以产生复杂的混沌信号,提高信号维度,提升混沌信号的复杂度。本加密系统的密钥空间更大,系统抗破译能力更强。本发明主要用于混沌加密技术领域。

Description

一种多涡卷混沌信号发生器和加密系统
技术领域
本发明涉及混沌加密技术领域,特别涉及一种多涡卷混沌信号发生器和加密系统。
背景技术
自20世纪60年代Lorenz发现第一个混沌系统以来,混沌系统因其具有对初始条件和参数具有强烈的敏感性和依赖性、不可预测性等特性,在图像加密、信息安全等领域取得了广泛的关注。混沌作为非线性动力系统中一种确定性的类随机过程,具有遍历性、混合性、指数发散性。现有的混沌信号发生器输出的混沌信号维度低,复杂度不高。从而利用混沌信号发生器得到的加密系统也存在容易破解问题。
发明内容
本发明的目的是提供一种多涡卷混沌信号发生器和加密系统,以解决现有技术中所存在的一个或多个技术问题,至少提供一种有益的选择或创造条件。
本发明解决其技术问题的解决方案是:一方面,提供一种多涡卷混沌信号发生器,包括:x信号输出端、y信号输出端、z信号输出端、F连接端、基本混沌信号产生电路N1和函数产生电路N2;
所述基本混沌信号产生电路N1包括:运算放大器OP1至OP9、乘法器MUL1、乘法器MUL2、电阻R1至R19和电容C1至C3
所述函数产生电路N2包括:运算放大器OP10至OP22、电阻R21至电阻R36和电压端V1至V10
运算放大器OP1的输出端通过电阻R3与运算放大器OP1的负输入端连接,运算放大器OP1的负输入端通过电阻R1与运算放大器OP5的输出端连接,运算放大器OP1的负输入端通过电阻R2与运算放大器OP8的输出端连接,运算放大器OP1的输出端通过电阻R4与运算放大器OP2的负输入端连接;
运算放大器OP2的输出端通过电容C1与运算放大器OP2的负输入端连接;运算放大器OP2的输出端通过电阻R5与运算放大器OP3的负输入端连接;
运算放大器OP3的输出端通过电阻R6与运算放大器的OP3负输入端连接,运算放大器OP3的输出端与x信号输出端连接;
运算放大器OP4的输出端通过电阻R10与运算放大器OP4的负输入端连接,运算放大器OP4的输出端通过电阻R11与运算放大器OP5的负输入端连接,运算放大器OP4的负输入端通过电阻R7与运算放大器OP8的输出端连接,运算放大器OP4的负输入端通过电阻R8与OP6的输出端连接,运算放大器OP4的负输入端通过电阻R9与乘法器MUL2的输出端连接;
运算放大器OP5的输出端通过电容C2与运算放大器OP5的负输入端连接,运算放大器OP5的输出端通过电阻R12与运算放大器OP6的负输入端连接;
运算放大器OP6的输出端通过电阻R13与运算放大器OP6的负输入端连接,运算放大器OP6的输出端与y信号输出端连接;
乘法器MUL1的第一输入端与运算放大器OP8的输出端连接,乘法器MUL1的第二输入端与运算放大器OP9的输出端连接;
乘法器MUL2的第一输入端与运算放大器OP5的输出端连接,乘法器MUL2的第二输入端与运算放大器OP9的输出端连接;
运算放大器OP7的输出端通过电阻R17与运算放大器OP7的负输入端连接,运算放大器OP7的输出端通过电阻R18与运算放大器OP8的负输入端连接,运算放大器OP7的负输入端通过电阻R14与运算放大器OP6的输出端连接,运算放大器OP7的负输入端通过电阻R15与乘法器MUL2的输出端连接,运算放大器OP7的负输入端通过电阻R16与F连接端连接;
运算放大器OP8的输出端通过电容C3与运算放大器OP8的负输入端连接,运算放大器OP8的输出端通过电阻R19与运算放大器OP9的负输入端连接;
运算放大器OP9的输出端通过电阻R20与运算放大器OP9的负输入端连接,运算放大器OP9的输出端与z信号输出端连接;
运算放大器OP10的输出端通过电阻R21与开关S1的第1端连接,运算放大器OP10的正输入端与电压端V1连接;
运算放大器OP11的输出端通过电阻R22与开关S1的第3端连接,运算放大器OP11的正输入端与电压端V2连接;
运算放大器OP12的输出端通过电阻R23与开关S2的第1端连接,运算放大器OP12的正输入端与电压端V3连接;
运算放大器OP13的输出端通过电阻R24与开关S2的第3端连接,运算放大器OP13的正输入端与电压端V4连接;
运算放大器OP14的输出端通过电阻R25与开关S3的第1端连接,运算放大器OP14的正输入端与电压端V5连接;
运算放大器OP15的输出端通过电阻R26与开关S3的第3端连接,运算放大器OP15的正输入端与电压端V6连接;
运算放大器OP16的输出端通过电阻R27与开关S4的第1端连接,运算放大器OP16的正输入端与地连接;
运算放大器OP17的输出端通过电阻R28与开关S5的第1端连接,运算放大器OP17的正输入端与电压端V7连接;
运算放大器OP18的输出端通过电阻R29与开关S5的第3端连接,运算放大器OP18的正输入端与电压端V8连接;
运算放大器OP19的输出端通过电阻R30与开关S6的第1端连接,运算放大器OP19的正输入端与电压端V9连接;
运算放大器OP20的输出端通过电阻R31与开关S6的第3端连接,运算放大器OP20的正输入端与电压端V10连接;
运算放大器OP21的输出端通过电阻R33与运算放大器OP22的负输入端连接;
所述运算放大器OP22的负输入端通过电阻R34与运算放大器OP22的输出端连接,运算放大器OP22的正输入端通过电阻R35与x信号输出端连接,运算放大器OP22的正输入端通过电阻R36与地连接,运算放大器OP22的输出端与F连接端连接;
开关S1的第2端、开关S2的第2端、开关S3的第2端、开关S5的第2端、开关S6的第2端、开关S1的第4端、开关S2的第4端、开关S3的第4端、开关S5的第4端、开关S6的第4端和开关S4的第2端均与运算放大器OP21的负输入端连接;
开关S1闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S1断开时,其的第1端和第2端断开,其的第3端和第4端断开;
开关S2闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S2断开时,其的第1端和第2端断开,其的第3端和第4端断开;
开关S3闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S3断开时,其的第1端和第2端断开,其的第3端和第4端断开;
开关S4闭合时,其的第1端和第2端闭合;开关S4断开时,其的第1端和第2端断开;
开关S5闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S5断开时,其的第1端和第2端断开,其的第3端和第4端断开;
开关S6闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S6断开时,其的第1端和第2端断开,其的第3端和第4端断开;
运算放大器OP1的正输入端、运算放大器OP2的正输入端、运算放大器OP3的正输入端、运算放大器OP4的正输入端、运算放大器OP5的正输入端、运算放大器OP6的正输入端、运算放大器OP7的正输入端、运算放大器OP8的正输入端、运算放大器OP9的正输入端、运算放大器OP16的正输入端和运算放大器OP21的正输入端均接地,运算放大器OP10的负输入端、运算放大器OP11的负输入端、运算放大器OP12的负输入端、运算放大器OP13的负输入端、运算放大器OP14的负输入端、运算放大器OP16的负输入端、运算放大器OP17的负输入端、运算放大器OP18的负输入端、运算放大器OP19的负输入端和运算放大器OP20的负输入端均与x信号输出端连接。
进一步,电阻R1至R19均为精密可调电阻或者为精密可调电位器。
进一步,电阻R21至电阻R36均为精密可调电阻或者为精密可调电位器。
进一步,乘法器MUL1和乘法器MUL2的比例系数均为0.1。
另一方面,提供一种加密系统,所述加密系统通过权利要求1至4任一项所述的多涡卷混沌信号发生器进行加密。
本发明的有益效果是:一方面,本混沌信号发生器最多可以产生14个涡卷。从而可以产生复杂的混沌信号,提高信号维度,提升混沌信号的复杂度。另一方面,由于本加密系统是利用上述的混沌信号发生器进行加密,故其也具有上述的混沌信号发生器的有益效果,这里就不重复描述了。
附图说明
为了更清楚地说明本发明创造实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单说明。显然,所描述的附图只是本发明创造的一部分实施例,而不是全部实施例,本领域的技术人员在不付出创造性劳动的前提下,还可以根据这些附图获得其他设计方案和附图。
图1是基本混沌信号产生电路N1的电路原理示意图;
图2是函数产生电路N2的电路原理示意图。
具体实施方式
本部分将详细描述本发明创造的具体实施例,本发明创造之较佳实施例在附图中示出,附图的作用在于用图形补充说明书文字部分的描述,使人能够直观地、形象地理解本发明创造的每个技术特征和整体技术方案,但其不能理解为对本发明创造保护范围的限制。
在本发明创造的描述中,需要理解的是,涉及到方位描述,例如上、下、前、后、左、右等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明创造和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明创造的限制。
在本发明创造的描述中,如果具有“若干”之类的词汇描述,其含义是一个或者多个,多个的含义是两个以上,大于、小于、超过等理解为不包括本数,以上、以下、以内等理解为包括本数。
本发明创造的描述中,除非另有明确的限定,设置、安装、连接等词语应做广义理解,所属技术领域技术人员可以结合技术方案的具体内容合理确定上述词语在本发明创造中的具体含义。
实施例1,参考图1和图2,一种多涡卷混沌信号发生器,包括:x信号输出端、y信号输出端、z信号输出端、F连接端、基本混沌信号产生电路N1和函数产生电路N2。
所述基本混沌信号产生电路N1包括:运算放大器OP1至OP9、乘法器MUL1、乘法器MUL2、电阻R1至R19和电容C1至C3
所述函数产生电路N2包括:运算放大器OP10至OP22、电阻R21至电阻R36和电压端V1至V10
运算放大器OP1的输出端通过电阻R3与运算放大器OP1的负输入端连接,运算放大器OP1的负输入端通过电阻R1与运算放大器OP5的输出端连接,运算放大器OP1的负输入端通过电阻R2与运算放大器OP8的输出端连接,运算放大器OP1的输出端通过电阻R4与运算放大器OP2的负输入端连接。
运算放大器OP2的输出端通过电容C1与运算放大器OP2的负输入端连接;运算放大器OP2的输出端通过电阻R5与运算放大器OP3的负输入端连接。
运算放大器OP3的输出端通过电阻R6与运算放大器的OP3负输入端连接,运算放大器OP3的输出端与x信号输出端连接。
运算放大器OP4的输出端通过电阻R10与运算放大器OP4的负输入端连接,运算放大器OP4的输出端通过电阻R11与运算放大器OP5的负输入端连接,运算放大器OP4的负输入端通过电阻R7与运算放大器OP8的输出端连接,运算放大器OP4的负输入端通过电阻R8与OP6的输出端连接,运算放大器OP4的负输入端通过电阻R9与乘法器MUL2的输出端连接。
运算放大器OP5的输出端通过电容C2与运算放大器OP5的负输入端连接,运算放大器OP5的输出端通过电阻R12与运算放大器OP6的负输入端连接。
运算放大器OP6的输出端通过电阻R13与运算放大器OP6的负输入端连接,运算放大器OP6的输出端与y信号输出端连接。
乘法器MUL1的第一输入端与运算放大器OP8的输出端连接,乘法器MUL1的第二输入端与运算放大器OP9的输出端连接。
乘法器MUL2的第一输入端与运算放大器OP5的输出端连接,乘法器MUL2的第二输入端与运算放大器OP9的输出端连接。
运算放大器OP7的输出端通过电阻R17与运算放大器OP7的负输入端连接,运算放大器OP7的输出端通过电阻R18与运算放大器OP8的负输入端连接,运算放大器OP7的负输入端通过电阻R14与运算放大器OP6的输出端连接,运算放大器OP7的负输入端通过电阻R15与乘法器MUL2的输出端连接,运算放大器OP7的负输入端通过电阻R16与F连接端连接。
运算放大器OP8的输出端通过电容C3与运算放大器OP8的负输入端连接,运算放大器OP8的输出端通过电阻R19与运算放大器OP9的负输入端连接。
运算放大器OP9的输出端通过电阻R20与运算放大器OP9的负输入端连接,运算放大器OP9的输出端与z信号输出端连接。
运算放大器OP10的输出端通过电阻R21与开关S1的第1端连接,运算放大器OP10的正输入端与电压端V1连接。
运算放大器OP11的输出端通过电阻R22与开关S1的第3端连接,运算放大器OP11的正输入端与电压端V2连接。
运算放大器OP12的输出端通过电阻R23与开关S2的第1端连接,运算放大器OP12的正输入端与电压端V3连接。
运算放大器OP13的输出端通过电阻R24与开关S2的第3端连接,运算放大器OP13的正输入端与电压端V4连接。
运算放大器OP14的输出端通过电阻R25与开关S3的第1端连接,运算放大器OP14的正输入端与电压端V5连接。
运算放大器OP15的输出端通过电阻R26与开关S3的第3端连接,运算放大器OP15的正输入端与电压端V6连接。
运算放大器OP16的输出端通过电阻R27与开关S4的第1端连接,运算放大器OP16的正输入端与地连接。
运算放大器OP17的输出端通过电阻R28与开关S5的第1端连接,运算放大器OP17的正输入端与电压端V7连接。
运算放大器OP18的输出端通过电阻R29与开关S5的第3端连接,运算放大器OP18的正输入端与电压端V8连接。
运算放大器OP19的输出端通过电阻R30与开关S6的第1端连接,运算放大器OP19的正输入端与电压端V9连接。
运算放大器OP20的输出端通过电阻R31与开关S6的第3端连接,运算放大器OP20的正输入端与电压端V10连接。
运算放大器OP21的输出端通过电阻R33与运算放大器OP22的负输入端连接。
所述运算放大器OP22的负输入端通过电阻R34与运算放大器OP22的输出端连接,运算放大器OP22的正输入端通过电阻R35与x信号输出端连接,运算放大器OP22的正输入端通过电阻R36与地连接,运算放大器OP22的输出端与F连接端连接。
开关S1的第2端、开关S2的第2端、开关S3的第2端、开关S5的第2端、开关S6的第2端、开关S1的第4端、开关S2的第4端、开关S3的第4端、开关S5的第4端、开关S6的第4端和开关S4的第2端均与运算放大器OP21的负输入端连接。
开关S1闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S1断开时,其的第1端和第2端断开,其的第3端和第4端断开。
开关S2闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S2断开时,其的第1端和第2端断开,其的第3端和第4端断开。
开关S3闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S3断开时,其的第1端和第2端断开,其的第3端和第4端断开。
开关S4闭合时,其的第1端和第2端闭合;开关S4断开时,其的第1端和第2端断开。
开关S5闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S5断开时,其的第1端和第2端断开,其的第3端和第4端断开。
开关S6闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S6断开时,其的第1端和第2端断开,其的第3端和第4端断开。
运算放大器OP1的正输入端、运算放大器OP2的正输入端、运算放大器OP3的正输入端、运算放大器OP4的正输入端、运算放大器OP5的正输入端、运算放大器OP6的正输入端、运算放大器OP7的正输入端、运算放大器OP8的正输入端、运算放大器OP9的正输入端、运算放大器OP16的正输入端和运算放大器OP21的正输入端均接地,运算放大器OP10的负输入端、运算放大器OP11的负输入端、运算放大器OP12的负输入端、运算放大器OP13的负输入端、运算放大器OP14的负输入端、运算放大器OP16的负输入端、运算放大器OP17的负输入端、运算放大器OP18的负输入端、运算放大器OP19的负输入端和运算放大器OP20的负输入端均与x信号输出端连接。
其中,乘法器MUL1和乘法器MUL2的比例系数均为0.1。
为了验证本发明可以生成涡卷数量,对本发明电路元件的选择:图1、图2中所有的运算放大器,型号为TL082。图1和图2中的乘法器,型号为AD633。为了便于电路实验,为了保证电阻值的准确性,图1、图2中所有电阻均采用精密电阻或者精密可调电位器。
本发明元器件参数表如下:
表1
表1表示各个电阻的阻值,其中电阻的单位为kΩ。比如电阻R1的阻值为33.3kΩ,电阻R2的阻值为100kΩ。
表2
V1 2 V2 -2 V3 4
V4 -4 V5 6 V6 -6
V7 8 V8 -8 V9 10
V10 -10
表2表示各个电压端中的电平值,其中单位为V。比如电压端V1的电平值为2V,电压端V2的电平值为-2V。
表3
C1 10 C2 10 C3 10
表3表示各个电容中的电容值,其中单位为nF。比如电容C1的电容值为10nF,电容C2的电容值为10nF。
表4
表4表示各个开关在开启或者闭合的时候,可以得到涡卷数量。例如,从表4的第一行上看,当:开关S1闭合时(其的第1端和第2端闭合,其的第3端和第4端闭合),开关S2断开时(其的第1端和第2端断开,其的第3端和第4端断开),开关S3断开,开关S4闭合,开关S5断开,开关S6断开,则混沌信号发生器产生的涡卷数量为4个。
通过验证可得,本混沌信号发生器最多可以生成12个涡卷。从而可以产生复杂的混沌信号,提高信号维度,提升混沌信号的复杂度。
本实施方式还提供一种加密系统,所述加密系统通过上述任一项实施例的混沌信号发生器进行加密。由于利用上述的混沌信号发生器进行加密,故所述加密系统的密钥空间更大,系统抗破译能力更强。
以上对本发明创造的较佳实施方式进行了具体说明,但本发明创造并不限于所述实施例,熟悉本领域的技术人员在不违背本发明创造精神的前提下还可做出种种的等同变型或替换,这些等同的变型或替换均包含在本申请权利要求所限定的范围内。

Claims (5)

1.一种多涡卷混沌信号发生器,其特征在于,包括:x信号输出端、y信号输出端、z信号输出端、F连接端、基本混沌信号产生电路N1和函数产生电路N2;
所述基本混沌信号产生电路N1包括:运算放大器OP1至OP9、乘法器MUL1、乘法器MUL2、电阻R1至R19和电容C1至C3
所述函数产生电路N2包括:运算放大器OP10至OP22、电阻R21至电阻R36和电压端V1至V10
运算放大器OP1的输出端通过电阻R3与运算放大器OP1的负输入端连接,运算放大器OP1的负输入端通过电阻R1与运算放大器OP5的输出端连接,运算放大器OP1的负输入端通过电阻R2与运算放大器OP8的输出端连接,运算放大器OP1的输出端通过电阻R4与运算放大器OP2的负输入端连接;
运算放大器OP2的输出端通过电容C1与运算放大器OP2的负输入端连接;运算放大器OP2的输出端通过电阻R5与运算放大器OP3的负输入端连接;
运算放大器OP3的输出端通过电阻R6与运算放大器的OP3负输入端连接,运算放大器OP3的输出端与x信号输出端连接;
运算放大器OP4的输出端通过电阻R10与运算放大器OP4的负输入端连接,运算放大器OP4的输出端通过电阻R11与运算放大器OP5的负输入端连接,运算放大器OP4的负输入端通过电阻R7与运算放大器OP8的输出端连接,运算放大器OP4的负输入端通过电阻R8与OP6的输出端连接,运算放大器OP4的负输入端通过电阻R9与乘法器MUL2的输出端连接;
运算放大器OP5的输出端通过电容C2与运算放大器OP5的负输入端连接,运算放大器OP5的输出端通过电阻R12与运算放大器OP6的负输入端连接;
运算放大器OP6的输出端通过电阻R13与运算放大器OP6的负输入端连接,运算放大器OP6的输出端与y信号输出端连接;
乘法器MUL1的第一输入端与运算放大器OP8的输出端连接,乘法器MUL1的第二输入端与运算放大器OP9的输出端连接;
乘法器MUL2的第一输入端与运算放大器OP5的输出端连接,乘法器MUL2的第二输入端与运算放大器OP9的输出端连接;
运算放大器OP7的输出端通过电阻R17与运算放大器OP7的负输入端连接,运算放大器OP7的输出端通过电阻R18与运算放大器OP8的负输入端连接,运算放大器OP7的负输入端通过电阻R14与运算放大器OP6的输出端连接,运算放大器OP7的负输入端通过电阻R15与乘法器MUL2的输出端连接,运算放大器OP7的负输入端通过电阻R16与F连接端连接;
运算放大器OP8的输出端通过电容C3与运算放大器OP8的负输入端连接,运算放大器OP8的输出端通过电阻R19与运算放大器OP9的负输入端连接;
运算放大器OP9的输出端通过电阻R20与运算放大器OP9的负输入端连接,运算放大器OP9的输出端与z信号输出端连接;
运算放大器OP10的输出端通过电阻R21与开关S1的第1端连接,运算放大器OP10的正输入端与电压端V1连接;
运算放大器OP11的输出端通过电阻R22与开关S1的第3端连接,运算放大器OP11的正输入端与电压端V2连接;
运算放大器OP12的输出端通过电阻R23与开关S2的第1端连接,运算放大器OP12的正输入端与电压端V3连接;
运算放大器OP13的输出端通过电阻R24与开关S2的第3端连接,运算放大器OP13的正输入端与电压端V4连接;
运算放大器OP14的输出端通过电阻R25与开关S3的第1端连接,运算放大器OP14的正输入端与电压端V5连接;
运算放大器OP15的输出端通过电阻R26与开关S3的第3端连接,运算放大器OP15的正输入端与电压端V6连接;
运算放大器OP16的输出端通过电阻R27与开关S4的第1端连接,运算放大器OP16的正输入端与地连接;
运算放大器OP17的输出端通过电阻R28与开关S5的第1端连接,运算放大器OP17的正输入端与电压端V7连接;
运算放大器OP18的输出端通过电阻R29与开关S5的第3端连接,运算放大器OP18的正输入端与电压端V8连接;
运算放大器OP19的输出端通过电阻R30与开关S6的第1端连接,运算放大器OP19的正输入端与电压端V9连接;
运算放大器OP20的输出端通过电阻R31与开关S6的第3端连接,运算放大器OP20的正输入端与电压端V10连接;
运算放大器OP21的输出端通过电阻R33与运算放大器OP22的负输入端连接;
所述运算放大器OP22的负输入端通过电阻R34与运算放大器OP22的输出端连接,运算放大器OP22的正输入端通过电阻R35与x信号输出端连接,运算放大器OP22的正输入端通过电阻R36与地连接,运算放大器OP22的输出端与F连接端连接;
开关S1的第2端、开关S2的第2端、开关S3的第2端、开关S5的第2端、开关S6的第2端、开关S1的第4端、开关S2的第4端、开关S3的第4端、开关S5的第4端、开关S6的第4端和开关S4的第2端均与运算放大器OP21的负输入端连接;
开关S1闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S1断开时,其的第1端和第2端断开,其的第3端和第4端断开;
开关S2闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S2断开时,其的第1端和第2端断开,其的第3端和第4端断开;
开关S3闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S3断开时,其的第1端和第2端断开,其的第3端和第4端断开;
开关S4闭合时,其的第1端和第2端闭合;开关S4断开时,其的第1端和第2端断开;
开关S5闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S5断开时,其的第1端和第2端断开,其的第3端和第4端断开;
开关S6闭合时,其的第1端和第2端闭合,其的第3端和第4端闭合;开关S6断开时,其的第1端和第2端断开,其的第3端和第4端断开;
运算放大器OP1的正输入端、运算放大器OP2的正输入端、运算放大器OP3的正输入端、运算放大器OP4的正输入端、运算放大器OP5的正输入端、运算放大器OP6的正输入端、运算放大器OP7的正输入端、运算放大器OP8的正输入端、运算放大器OP9的正输入端、运算放大器OP16的正输入端和运算放大器OP21的正输入端均接地,运算放大器OP10的负输入端、运算放大器OP11的负输入端、运算放大器OP12的负输入端、运算放大器OP13的负输入端、运算放大器OP14的负输入端、运算放大器OP16的负输入端、运算放大器OP17的负输入端、运算放大器OP18的负输入端、运算放大器OP19的负输入端和运算放大器OP20的负输入端均与x信号输出端连接。
2.根据权利要求1所述的一种多涡卷混沌信号发生器,其特征在于:电阻R1至R19均为精密可调电阻或者为精密可调电位器。
3.根据权利要求1所述的一种多涡卷混沌信号发生器,其特征在于:电阻R21至电阻R36均为精密可调电阻或者为精密可调电位器。
4.根据权利要求1所述的一种多涡卷混沌信号发生器,其特征在于:乘法器MUL1和乘法器MUL2的比例系数均为0.1。
5.一种加密系统,其特征在于,所述加密系统通过权利要求1至4任一项所述的多涡卷混沌信号发生器进行加密。
CN202010589275.9A 2020-06-24 2020-06-24 一种多涡卷混沌信号发生器和加密系统 Active CN111865554B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010589275.9A CN111865554B (zh) 2020-06-24 2020-06-24 一种多涡卷混沌信号发生器和加密系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010589275.9A CN111865554B (zh) 2020-06-24 2020-06-24 一种多涡卷混沌信号发生器和加密系统

Publications (2)

Publication Number Publication Date
CN111865554A CN111865554A (zh) 2020-10-30
CN111865554B true CN111865554B (zh) 2023-10-31

Family

ID=72988506

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010589275.9A Active CN111865554B (zh) 2020-06-24 2020-06-24 一种多涡卷混沌信号发生器和加密系统

Country Status (1)

Country Link
CN (1) CN111865554B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108400864A (zh) * 2018-05-17 2018-08-14 佛山科学技术学院 一种分数阶多翅膀混沌信号发生器
CN108683490A (zh) * 2018-07-11 2018-10-19 佛山科学技术学院 一种多涡卷混沌电路
CN208190664U (zh) * 2018-05-17 2018-12-04 佛山科学技术学院 一种分数阶多翅膀混沌信号发生器
CN109361503A (zh) * 2018-12-25 2019-02-19 佛山科学技术学院 一种基于锯齿波混沌反控制的多涡卷电路
CN110943822A (zh) * 2020-01-02 2020-03-31 佛山科学技术学院 一种基于正弦控制的多涡卷混沌信号发生器
CN111162895A (zh) * 2020-01-02 2020-05-15 佛山科学技术学院 一种基于余弦控制的多涡卷混沌信号发生器

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8294898B2 (en) * 2007-08-28 2012-10-23 Trustees Of Princeton University Rotationally asymmetric chaotic optical multi-pass cavity
US8582612B2 (en) * 2011-01-27 2013-11-12 Applied Energetics, Inc. Optical amplifier for microwave bursts
US9600238B2 (en) * 2011-03-01 2017-03-21 King Abdullah University of Science and Technology (KAUST) Fully digital chaotic differential equation-based systems and methods

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108400864A (zh) * 2018-05-17 2018-08-14 佛山科学技术学院 一种分数阶多翅膀混沌信号发生器
CN208190664U (zh) * 2018-05-17 2018-12-04 佛山科学技术学院 一种分数阶多翅膀混沌信号发生器
CN108683490A (zh) * 2018-07-11 2018-10-19 佛山科学技术学院 一种多涡卷混沌电路
CN109361503A (zh) * 2018-12-25 2019-02-19 佛山科学技术学院 一种基于锯齿波混沌反控制的多涡卷电路
CN110943822A (zh) * 2020-01-02 2020-03-31 佛山科学技术学院 一种基于正弦控制的多涡卷混沌信号发生器
CN111162895A (zh) * 2020-01-02 2020-05-15 佛山科学技术学院 一种基于余弦控制的多涡卷混沌信号发生器

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Multi-System Fractional-Order Chaotic Signal Generator;Licai Liu 等;2019 IEEE 2nd International Conference on Electronics Technology (ICET);全文 *
拉伸式3-D多涡卷混沌系统的设计及其在保密通信中的应用;马均澎;王丽丹;段书凯;吴洁宁;;通信学报(第12期);全文 *

Also Published As

Publication number Publication date
CN111865554A (zh) 2020-10-30

Similar Documents

Publication Publication Date Title
Li et al. Hyperchaos and horseshoe in a 4D memristive system with a line of equilibria and its implementation
Balachandran Topological algebras
Nepomuceno Convergence of recursive functions on computers
Zhuang et al. Robust normalisation and P–D state feedback control for uncertain singular Markovian jump systems with time‐varying delays
Tian et al. Dynamic analysis and robust control of a chaotic system with hidden attractor
Lewko AN EXPLICIT TWO‐SOURCE EXTRACTOR WITH MIN‐ENTROPY RATE NEAR
Ding et al. Improved mixed‐delay‐dependent asymptotic stability criteria for neutral systems
Srisuchinwong et al. Current‐tunable chaotic jerk oscillator
CN111835498B (zh) 一种多翅膀混沌信号发生器和加密系统
CN110943822B (zh) 一种基于正弦控制的多涡卷混沌信号发生器
Wu et al. Linear dynamic games with polytope strategy sets
Wang et al. Robust consensus for linear multi‐agent systems with noises
Lu et al. Colpitts chaotic oscillator coupling with a generalized memristor
CN111865554B (zh) 一种多涡卷混沌信号发生器和加密系统
Farghaly Hassan et al. Basic sets of special monogenic polynomials in Fréchet modules
Petreczky Realization theory of hybrid systems
Li et al. A novel locally active time-delay memristive Hopfield neural network and its application
Liu Stability criterion of 2‐D positive systems with unbounded delays described by Roesser model
CN111162895B (zh) 一种基于余弦控制的多涡卷混沌信号发生器
CN111431694B (zh) 一种基于锯齿波控制的多涡卷混沌电路
CN106790159A (zh) 密级校验方法及装置
Wang et al. Parameter‐Independent Dynamical Behaviors in Memristor‐Based Wien‐Bridge Oscillator
Tan et al. Voltage‐in‐current formulation for the latency insertion method for improved stability
Jain Design and simulation of fuzzy membership functions for the fuzzification module of fuzzy system using operational amplifier
Xiong et al. A Novel Memductor‐Based Chaotic System and Its Applications in Circuit Design and Experimental Validation

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant