CN111857307A - 电源复位电路的控制装置、控制系统及控制方法 - Google Patents
电源复位电路的控制装置、控制系统及控制方法 Download PDFInfo
- Publication number
- CN111857307A CN111857307A CN202010754674.6A CN202010754674A CN111857307A CN 111857307 A CN111857307 A CN 111857307A CN 202010754674 A CN202010754674 A CN 202010754674A CN 111857307 A CN111857307 A CN 111857307A
- Authority
- CN
- China
- Prior art keywords
- power supply
- reset circuit
- signal
- circuit
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/14—Error detection or correction of the data by redundancy in operation
- G06F11/1402—Saving, restoring, recovering or retrying
- G06F11/1415—Saving, restoring, recovering or retrying at system level
- G06F11/1441—Resetting or repowering
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Electronic Switches (AREA)
Abstract
本发明实施例提供了一种电源复位电路的控制装置、控制系统及控制方法,其中,上述控制装置包括:模拟电源复位电路、使能控制电路、配置输入模块和输出模块;该控制装置能够根据模拟电源复位电路读取的电源信号,配置输入模块读取的读写总线信号以及使能控制电路读取的外部管脚复位信号对被控芯片进行精准的上电复位和下电复位,利于用户使用。
Description
技术领域
本发明涉及电源复位电路技术领域,尤其是涉及一种电源复位电路的控制装置、控制系统及控制方法。
背景技术
由于高精度的电源复位电路往往需要配置特定的参数,而且这种参数每颗芯片都不同,所以只能在芯片上电复位完成后,从芯片的非掉电存储器中读出后配置。而电源复位电路又需要在芯片的上电的过程中就正常工作,所以,目前芯片上常见的电源复位电路仅仅由一个无需配置参数的低精度的电源复位电路构成,由于上述电源复位电路的控制方案,无法精确控制芯片电源复位,因此,不利于用户使用。
发明内容
有鉴于此,本发明的目的在于提供一种电源复位电路的控制装置、控制系统及控制方法,以缓解上述技术问题。
第一方面,本发明实施例提供了一种电源复位电路的控制装置,其中,上述控制装置包括:模拟电源复位电路、使能控制电路、配置输入模块和输出模块;配置输入模块的输出端与模拟电源复位电路和使能控制电路的输入端连接,模拟电源复位电路的输出端与使能控制电路的输入端和输出模块的输入端连接,使能控制电路的输出端与模拟电源复位电路的输入端连接;模拟电源复位电路的输入端用于读取电源信号;配置输入模块的输入端用于读取读写总线信号;使能控制电路的输入端用于读取外部管脚复位信号;控制装置用于根据电源信号、读写总线信号和外部管脚复位信号对被控芯片进行上电复位和下电复位。
结合第一方面,本发明实施例提供了第一方面的第一种可能的实施方式,其中,控制电路还包括多个输入端口;多个输入接口包括设置在模拟电源复位电路的输入端的第一输入接口,设置在配置输入模块的输入端的第二输入接口,以及,设置在使能控制电路的输入端的第三输入接口;且,第三输入接口还与输出模块的输入端连接;其中,第一输入接口用于读取电源信号,第二输入接口用于读取读写总线信号,第三输入接口用于读取外部管脚复位信号。
结合第一方面的第一种可能的实施方式,本发明实施例提供了第一方面的第二种可能的实施方式,其中,输出模块包括逻辑与单元和输出接口;模拟电源复位电路的输出端和第三输入接口连接至逻辑与单元的输入端;逻辑与单元的输出端与输出接口连接。
结合一方面的第一种可能的实施方式,本发明实施例提供了第一方面的第三种可能的实施方式,其中,配置输入模块包括第一输出接口和第二输出接口;其中,第一输出接口与模拟电源复位电路连接,第二输出接口与使能控制电路的输入端连接;配置输入模块的输入端读取的读写总线信号包括参数配置值信号和使能配置值信号;第一输出接口用于将参数配置值信号输送至模拟电源复位电路,第二输出接口用于将使能配置值信号输送至使能控制电路。
结合一方面的第三种可能的实施方式,本发明实施例提供了第一方面的第四种可能的实施方式,其中,使能控制电路包括第一逻辑非单元、第一逻辑与单元、第二逻辑非单元和第二逻辑与单元;第一逻辑非单元的输出端与第一逻辑与单元的一个输入端连接,第一逻辑与单元的输出端与第二逻辑非单元输入端连接,第二逻辑非单元输出端与第二逻辑与单元的一个输入端连接,第二逻辑与单元的输出端与模拟电源复位电路的输入端连接;其中,第一逻辑非单元的输入端与模拟电源复位电路的输出端连接;第三输入接口设置在第一逻辑与单元的另一个输入端,以读取外部管脚复位信号;第二逻辑与单元的另一个输入端与第二输出接口连接,以获取使能配置值信号,以及,根据使能配置值信号向模拟电源复位电路输送使能信号。
结合一方面的第四种可能的实施方式,本发明实施例提供了第一方面的第五种可能的实施方式,其中,模拟电源复位电路包括第一电源复位电路、第二电源复位电路和第三逻辑与单元,其中,第一电源复位电路的精度低于第二电源复位电路的精度;第一输入接口设置在第一电源复位电路和第二电源复位电路的输入端,用于将电源信号分别输送至第一电源复位电路和第二电源复位电路;第二电源复位电路的输入端还与配置输入模块的第一输出接口连接,以获取参数配置值信号;第二电源复位电路的输入端还与使能控制电路的输出端连接,以获取使能信号;第一电源复位电路和第二电源复位电路的输出端均与第三逻辑与单元的输入端连接,第三逻辑与单元的输出端与第一逻辑非单元和逻辑与单元均连接。
结合第一方面,本发明实施例提供了第一方面的第六种可能的实施方式,其中,对被控芯片进行上电复位时,外部管脚复位信号为低信号。
结合一方面的第六种可能的实施方式,本发明实施例提供了第一方面的第七种可能的实施方式,其中,控制装置还包括设置延迟电路;延迟电路设置在使能控制电路的输入端,用于对外部管脚复位信号保持为低信号的时间进行调整。
第二方面,本发明实施例还提供一种电源复位电路的控制系统,其中,该系统包括上述的电源复位电路的控制装置,还包括被控芯片;电源复位电路的控制装置与被控芯片的电源复位引脚连接。
第三方面,本发明实施例还提供一种电源复位电路的控制方法,其中,上述方法应用于上述的电源复位电路的控制系统,该方法包括:电源复位电路的控制装置通过模拟电源复位电路读取电源信号,通过配置输入模块读取读写总线信号,以及通过使能控制电路读取外部管脚复位信号;电源复位电路的控制装置根据电源信号、读写总线信号和外部管脚复位信号对被控芯片进行上电复位和下电复位。
本发明实施例带来了以下有益效果:
本发明实施例提供了一种电源复位电路的控制装置、控制系统及控制方法,其中,上述控制装置包括:模拟电源复位电路、使能控制电路、配置输入模块和输出模块;该控制装置能够根据模拟电源复位电路读取的电源信号,配置输入模块读取的读写总线信号以及使能控制电路读取的外部管脚复位信号对被控芯片进行精准的上电复位和下电复位,利于用户使用。
本发明的其他特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
为使本发明的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施方式,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的本发明实施例提供的一种电源复位电路的控制装置的结构示意图;
图2为本发明实施例提供的另一种电源复位电路的控制装置的结构示意图;
图3为本发明实施例提供的另一种电源复位电路的控制装置的结构示意图;
图4为本发明实施例提供的另一种信号流程示意图;
图5为本发明实施例提供的另一种信号流程示意图;
图6为本发明实施例提供的另一种信号流程示意图;
图7为本发明实施例提供的一种电源复位电路的控制系统的结构示意图;
图8为本发明实施例提供的一种电源复位电路的控制方法的流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
目前,由于现有的电源复位电路的控制方案,无法精确控制芯片电源进行复位,不利于用户使用,基于此,本发明实施例提供的一种电源复位电路的控制装置、控制系统及控制方法,可以缓解上述技术问题。
为便于对本实施例进行理解,首先对本发明实施例所公开的一种电源复位电路的控制装置进行详细介绍。
实施例一:
本发明实施例提供了一种电源复位电路的控制装置,如图1所示的一种电源复位电路的控制装置的结构示意图,如图1所示,该电源复位电路的控制装置包括:模拟电源复位电路100、使能控制电路101、配置输入模块102和输出模块103;为了便于理解,可将图1中每个结构框的左侧认为是电路或模块的输入端,右侧认为是电路或模块输出端进行连接。具体地,配置输入模块102的输出端与模拟电源复位电路100和使能控制电路101的输入端连接,模拟电源复位电路100的输出端与使能控制电路101的输入端和输出模块103的输入端连接,使能控制电路101的输出端与模拟电源复位电路100的输入端连接。
模拟电源复位电路100的输入端用于读取电源信号;配置输入模块102的输入端用于读取读写总线信号;使能控制电路101的输入端用于读取外部管脚复位信号;控制装置用于根据电源信号、读写总线信号和外部管脚复位信号对被控芯片进行上电复位和下电复位。
通常,配置输入模块102的输入端读取到的读写总线信号是MCU(MicrocontrollerUnit,微控制单元)的读写总线上的信号,输出模块103的输出端与被控芯片进行连接,用于模拟电源复位电路100的输入端读取到电源信号,配置输入模块102的输入端读取到读写总线信号,使能控制电路101的输入端读取到外部管脚复位信号后生成系统电源复位信号,以对被控芯片进行上电复位和下电复位。
本发明实施例提供了一种电源复位电路的控制装置,其中,上述控制装置包括:模拟电源复位电路、使能控制电路、配置输入模块和输出模块;该控制装置能够根据模拟电源复位电路读取的电源信号,配置输入模块读取的读写总线信号以及使能控制电路读取的外部管脚复位信号对被控芯片进行精准的上电复位和下电复位,利于用户使用。
在图1的基础上,图2示出了另一种电源复位电路的控制装置的结构示意图,同样地,将图2中每个结构框的左侧认为是电路或模块的输入端,右侧认为是电路或模块输出端进行连接。如图2所示,控制电路还包括多个输入端口;多个输入接口包括设置在模拟电源复位电路100的输入端的第一输入接口200,设置在配置输入模块102的输入端的第二输入接口201,以及,设置在使能控制电路101的输入端的第三输入接口202;且,第三输入接口202还与输出模块103的输入端连接;其中,第一输入接口用于读取电源信号,第二输入接口用于读取读写总线信号,第三输入接口用于读取外部管脚复位信号。
如图2所示,上述电源信号是由外部电源VCC提供的,所以,模拟电源复位电路100通过第一输入接口200与外部电源VCC连接,以读取电源信号;由于读写总线信号是由MCU上的读取总线提供的,所以配置输入模块102经第二输入接口201与MCU连接,以读取总线信号;而使能控制电路101和输出模块103均读取到的是外部管脚复位信号,该外部管脚复位信号由延迟电路203产生,所以,使能控制电路101和输出模块103均经第三输入接口202与延迟电路203连接,其中,延迟电路用于对外部管脚复位信号保持为低信号的时间进行调整。
通过控制电路的三个输入端口,分别使得模拟电源复位电路100能够经第一输入接口200读取到电源信号,配置输入模块102经第二输入接口201读取到读写总线信号,使能控制电路101和输出模块103均能够经第三输入接口202读取到外部管脚复位信号。
在实际使用时,如图2所示,输出模块103包括逻辑与单元204和输出接口205;模拟电源复位电路100的输出端和第三输入接口202连接至逻辑与单元的输入端;逻辑与单元204的输出端与输出接口205连接。
如图2所示,上述输出接口205即为输出模块103与被控芯片206连接的接口,通过该接口可将模拟电源复位电路100和第三输入接口202输入至逻辑与单元204的信号经逻辑与运算后生成系统电源复位信号,以对被控芯片206进行精确地上电复位和下电复位。
如图2所示,配置输入模块102包括第一输出接口207和第二输出接口208;其中,第一输出接口207与模拟电源复位电路100连接,第二输出接口208与使能控制电路101的输入端连接;配置输入模块102的输入端读取的读写总线信号包括参数配置值信号和使能配置值信号;第一输出接口207用于将参数配置值信号输送至模拟电源复位电路100,第二输出接口208用于将使能配置值信号输送至使能控制电路101。
上述第一输出接口207和第二输出接口208分别输出的参数配置值信号和使能配置值信号是由MCU通过读写总线进行参数设置的,在配置输入模块102的第二输入接口201接收到MCU的读取总线输出的读写总线信号时,通过上述第一输出接口207和第二输出接口208将其分别输入至第一输出接口207和第二输出接口208和使能控制电路101中。
进一步,图3示出了另一种电源复位电路的控制装置的结构示意图,同样地,将图3中每个结构框的左侧认为是电路或模块的输入端,右侧认为是电路或模块输出端进行连接。如图3所示,使能控制电路101包括第一逻辑非单元300、第一逻辑与单元301、第二逻辑非单元302和第二逻辑与单元303;第一逻辑非单元300的输出端与第一逻辑与单元301的一个输入端连接,第一逻辑与单元301的输出端与第二逻辑非单元302输入端连接,第二逻辑非单元302输出端与第二逻辑与单元303的一个输入端连接,第二逻辑与单元303的输出端与模拟电源复位电路100的输入端连接;其中,第一逻辑非单元300的输入端与模拟电源复位电路100的输出端连接;第三输入接口202设置在第一逻辑与单元301的另一个输入端,以读取外部管脚复位信号;第二逻辑与单元303的另一个输入端与第二输出接口208连接,以获取使能配置值信号,以及,根据使能配置值信号向模拟电源复位电路100输送使能信号。
上述使能控制电路101通过接收到的模拟电源复位电路100的输出端输出的电源复位信号、外部管脚复位信号以及配置输入模块102的第二输出接口208输出的使能配置值信号后,经上述逻辑与和逻辑非的逻辑运算后可生成使能信号输入至模拟电源复位电路100的输入端。
为了便于说明使能信号具体的生成过程,图4示出了一种信号流程示意图,如图4所示,箭头方向为信号输入方向,其中,第一逻辑非单元300接收到模拟电源复位电路100的输出端输出的电源复位信号1经逻辑非运算后得到的第一运算结果,并将第一运算结果输入至第一逻辑与单元301中,第一逻辑与单元301对接收到第一运算结果和外部管脚复位信号2进行逻辑与运算后得到第二运算结果输入至第二逻辑非单元302中,第二逻辑非单元302对第二运算结果进行逻辑非运算得到第三运算结果输入至第二逻辑与单元303中,第二逻辑与单元303对接收到的第三运算结果和使能配置值信号3进行逻辑与运算得到第四运算结果,该第四运算结果即为输入至模拟电源复位电路100中的使能信号4。
如图3所示,模拟电源复位电路100包括第一电源复位电路304、第二电源复位电路305和第三逻辑与单元306,其中,第一电源复位电路304的精度低于第二电源复位电路305的精度;第一输入接口200设置在第一电源复位电路304和第二电源复位电路305的输入端,用于将电源信号分别输送至第一电源复位电路304和第二电源复位电路305;第二电源复位电路305的输入端还与配置输入模块102的第一输出接口207连接,以获取参数配置值信号;第二电源复位电路305的输入端还与使能控制电路101的输出端连接,以获取使能信号;第一电源复位电路304和第二电源复位电路305的输出端均与第三逻辑与单元306的输入端连接,第三逻辑与单元306的输出端与第一逻辑非单元300和逻辑与单元204均连接。
为了便于说明电源复位信号1的生成过程,图5示出了另一种信号流程示意图,如图5所示,箭头方向为信号输入方向,在第一电源复位电路304接收到电源信号5后可生成低精度复位信号6输入至第三逻辑与单元306中;第二电源复位电路305在接收到电源信号5、参数配置值信号7和使能信号4后可生成高精度复位信号8输入至第三逻辑与单元306中,其中,当第二电源复位电路305接收到的使能信号4为高电平时,则高精度复位信号8也为高电平。
为了便于说明,上述电源复位电路的控制装置生成系统电源复位信号的过程,可参看图6示出的另一种信号流程示意图,如图6所示,信号输入方向,配置输入模块102在接收到读写总线信号9时,向模拟电源复位电路100输出参数配置值信号7,向使能控制电路101输出使能配置值信号3,模拟电源复位电路100根据接收到的电源信号5、参数配置值信号7和使能信号4后经图5中的分析可生成电源复位信号1输入至逻辑与单元204和使能控制电路101中;使能控制电路101在接收到电源复位信号1、使能配置值信号3和外部管脚复位信号11后可生成上述使能信号4输入至模拟电源复位电路100中;逻辑与单元204在接收到外部管脚复位信号11和电源复位信号1后可生成系统电源复位信号12对被控芯片进行上电复位和下电复位。
本实施例中,电源复位电路的控制装置的工作过程如下:
当控制装置接上电源时,此时,外部管脚复位信号11保持为低电平,由图4可知,使能信号4为高电平,即第二电源复位电路305的高精度复位信号8也为高电平,视为无效信号;由图5可知,此时,电源复位信号1由第一电源复位电路304的复位输出决定;这样系统电源复位信号12就由第一电源复位电路304的低精度复位信号6和外部管脚复位信号11共同决定。
当控制装置的第一电源复位电路304的低精度复位信号6可靠时就缩短外部管脚复位信号11保持为低电平的时间,否则就加长外部管脚复位信号11保持为低电平的时间,这样就能保证控制装置在接上电源时工作正常,不受第二电源复位电路305的影响,因为此时第二电源复位电路305接收到参数配置值信号10还不准确,如果使用的话,会干扰控制装置正常工作。
当被控芯片上电复位完成后,运行在MCU中的软件程序,通过读写总线来写入准确的参数配置值信号7和使能配置值信号3,这样由图5可知,此时,电源复位信号1由第一电源复位电路304的低精度复位信号6和第二电源复位电路305的高精度复位信号8共同决定,一般而言,参数配置值信号7会使得第二电源复位电路305的复位阈值电压高于第一电源复位电路304的复位阈值电压,这样当控制装置受到干扰时,首先会触发精度较高的第二电源复位电路305使得电源复位信号1为低电平有效信号,由图6可知电源复位信号1有效会使系统电源复位信号12低电平有效,这样整个被控芯片就复位了,保证被控芯片不会在不安全的低电压下继续工作造成错误。
实施例二:
本发明实施例还提供了一种电源复位电路的控制系统,如图7所示的一种电源复位电路的控制系统的结构示意图,如图7所示,该电源复位电路的控制系统700包括上述的电源复位电路的控制装置701,还包括被控芯片206;电源复位电路的控制装置与被控芯片的电源复位引脚703连接。
本发明实施例提供的电源复位电路的控制系统,与上述实施例提供的电源复位电路的控制装置具有相同的技术特征,所以也能解决相同的技术问题,达到相同的技术效果。
实施例三:
本实施例提供了一种电源复位电路的控制方法,其中,参见图8所示的一种电源复位电路的控制方法的流程图,上述方法应用于电源复位电路的控制系统,该方法具体包括如下步骤:
步骤S802,电源复位电路的控制装置通过模拟电源复位电路读取电源信号,通过配置输入模块读取读写总线信号,以及通过使能控制电路读取外部管脚复位信号;
步骤S804,电源复位电路的控制装置根据电源信号、读写总线信号和外部管脚复位信号对被控芯片进行上电复位和下电复位。
本发明实施例所提供的电源复位电路的控制装置、控制系统及控制方法的计算机程序产品,包括存储了程序代码的计算机可读存储介质,所述程序代码包括的指令可用于执行前面方法实施例中所述的方法,具体实现可参见方法实施例,在此不再赘述。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统和方法的具体工作过程,可以参考前述装置实施例中的对应过程,在此不再赘述。
另外,在本发明实施例的描述中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
在本发明的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
最后应说明的是:以上实施例,仅为本发明的具体实施方式,用以说明本发明的技术方案,而非对其限制,本发明的保护范围并不局限于此,尽管参照前述实施例对本发明进行了详细的说明,本领域技术人员应当理解:任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本发明实施例技术方案的精神和范围,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。
Claims (10)
1.一种电源复位电路的控制装置,其特征在于,所述控制装置包括:模拟电源复位电路、使能控制电路、配置输入模块和输出模块;
所述配置输入模块的输出端与所述模拟电源复位电路和所述使能控制电路的输入端连接,所述模拟电源复位电路的输出端与所述使能控制电路的输入端和所述输出模块的输入端连接,所述使能控制电路的输出端与所述模拟电源复位电路的输入端连接;
所述模拟电源复位电路的输入端用于读取电源信号;
所述配置输入模块的输入端用于读取读写总线信号;
所述使能控制电路的输入端用于读取外部管脚复位信号;
所述控制装置用于根据所述电源信号、所述读写总线信号和所述外部管脚复位信号对被控芯片进行上电复位和下电复位。
2.根据权利要求1所述的控制装置,其特征在于,所述控制电路还包括多个输入端口;
多个所述输入接口包括设置在所述模拟电源复位电路的输入端的第一输入接口,设置在所述配置输入模块的输入端的第二输入接口,以及,设置在所述使能控制电路的输入端的第三输入接口;且,所述第三输入接口还与所述输出模块的输入端连接;
其中,所述第一输入接口用于读取所述电源信号,所述第二输入接口用于读取所述读写总线信号,所述第三输入接口用于读取所述外部管脚复位信号。
3.根据权利要求2所述的控制装置,其特征在于,所述输出模块包括逻辑与单元和输出接口;
所述模拟电源复位电路的输出端和所述第三输入接口连接至所述逻辑与单元的输入端;
所述逻辑与单元的输出端与所述输出接口连接。
4.根据权利要求2所述的控制装置,其特征在于,所述配置输入模块包括第一输出接口和第二输出接口;
其中,所述第一输出接口与所述模拟电源复位电路连接,所述第二输出接口与所述使能控制电路的输入端连接;
所述配置输入模块的输入端读取的所述读写总线信号包括参数配置值信号和使能配置值信号;
所述第一输出接口用于将所述参数配置值信号输送至所述模拟电源复位电路,所述第二输出接口用于将所述使能配置值信号输送至所述使能控制电路。
5.根据权利要求4所述的控制装置,其特征在于,所述使能控制电路包括第一逻辑非单元、第一逻辑与单元、第二逻辑非单元和第二逻辑与单元;
所述第一逻辑非单元的输出端与所述第一逻辑与单元的一个输入端连接,所述第一逻辑与单元的输出端与所述第二逻辑非单元输入端连接,所述第二逻辑非单元输出端与所述第二逻辑与单元的一个输入端连接,所述第二逻辑与单元的输出端与所述模拟电源复位电路的输入端连接;
其中,所述第一逻辑非单元的输入端与所述模拟电源复位电路的输出端连接;
所述第三输入接口设置在所述第一逻辑与单元的另一个输入端,以读取所述外部管脚复位信号;
所述第二逻辑与单元的另一个输入端与所述第二输出接口连接,以获取所述使能配置值信号,以及,根据所述使能配置值信号向所述模拟电源复位电路输送使能信号。
6.根据权利要求5所述的控制装置,其特征在于,所述模拟电源复位电路包括第一电源复位电路、第二电源复位电路和第三逻辑与单元,其中,所述第一电源复位电路的精度低于所述第二电源复位电路的精度;
所述第一输入接口设置在所述第一电源复位电路和所述第二电源复位电路的输入端,用于将所述电源信号分别输送至所述第一电源复位电路和所述第二电源复位电路;
所述第二电源复位电路的输入端还与所述配置输入模块的第一输出接口连接,以获取所述参数配置值信号;
所述第二电源复位电路的输入端还与所述使能控制电路的输出端连接,以获取所述使能信号;
所述第一电源复位电路和所述第二电源复位电路的输出端均与所述第三逻辑与单元的输入端连接,所述第三逻辑与单元的输出端与所述使能控制电路的所述使能控制电路连接,所述第三逻辑与单元的输出端与所述第一逻辑非单元和逻辑与单元均连接。
7.根据权利要求1所述的控制装置,其特征在于,对所述被控芯片进行上电复位时,所述外部管脚复位信号为低信号。
8.根据权利要求7所述的控制装置,其特征在于,所述控制装置还包括设置延迟电路;
所述延迟电路设置在所述使能控制电路的输入端,用于对所述外部管脚复位信号保持为低信号的时间进行调整。
9.一种电源复位电路的控制系统,其特征在于,所述系统包括权利要求1-8任一项所述的电源复位电路的控制装置,还包括被控芯片;
所述电源复位电路的控制装置与所述被控芯片的电源复位引脚连接。
10.一种电源复位电路的控制方法,其特征在于,所述方法应用于权利要求9所述的电源复位电路的控制系统,所述方法包括:
所述电源复位电路的控制装置通过模拟电源复位电路读取电源信号,通过配置输入模块读取读写总线信号,以及通过使能控制电路读取外部管脚复位信号;
所述电源复位电路的控制装置根据所述电源信号、所述读写总线信号和所述外部管脚复位信号对被控芯片进行上电复位和下电复位。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010754674.6A CN111857307B (zh) | 2020-07-30 | 2020-07-30 | 电源复位电路的控制装置、控制系统及控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010754674.6A CN111857307B (zh) | 2020-07-30 | 2020-07-30 | 电源复位电路的控制装置、控制系统及控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111857307A true CN111857307A (zh) | 2020-10-30 |
CN111857307B CN111857307B (zh) | 2022-04-01 |
Family
ID=72945708
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010754674.6A Active CN111857307B (zh) | 2020-07-30 | 2020-07-30 | 电源复位电路的控制装置、控制系统及控制方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111857307B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023024764A1 (zh) * | 2021-08-25 | 2023-03-02 | Oppo广东移动通信有限公司 | 一种电源管理电路及其控制方法、系统 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050160316A1 (en) * | 2002-12-02 | 2005-07-21 | Silverbrook Research Pty Ltd | Mechanism for reducing write problems by controlling charge pumps for flash memory |
CN101135925A (zh) * | 2007-09-25 | 2008-03-05 | 三一重工股份有限公司 | 功能芯片的关键引脚的控制电路及控制方法 |
CN101505100A (zh) * | 2002-11-14 | 2009-08-12 | 艾科嘉公司 | 开关电源转换器和用于控制多个开关电源转换器的系统 |
CN106325448A (zh) * | 2016-08-17 | 2017-01-11 | 联发科技(新加坡)私人有限公司 | 一种复位电路及电子设备 |
CN107341075A (zh) * | 2017-08-28 | 2017-11-10 | 北京融通高科微电子科技有限公司 | 掉电保护装置及电子设备 |
CN208044538U (zh) * | 2017-11-23 | 2018-11-02 | 北京臻迪科技股份有限公司 | 电路复位器件及系统 |
-
2020
- 2020-07-30 CN CN202010754674.6A patent/CN111857307B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101505100A (zh) * | 2002-11-14 | 2009-08-12 | 艾科嘉公司 | 开关电源转换器和用于控制多个开关电源转换器的系统 |
US20050160316A1 (en) * | 2002-12-02 | 2005-07-21 | Silverbrook Research Pty Ltd | Mechanism for reducing write problems by controlling charge pumps for flash memory |
CN101135925A (zh) * | 2007-09-25 | 2008-03-05 | 三一重工股份有限公司 | 功能芯片的关键引脚的控制电路及控制方法 |
CN106325448A (zh) * | 2016-08-17 | 2017-01-11 | 联发科技(新加坡)私人有限公司 | 一种复位电路及电子设备 |
CN107341075A (zh) * | 2017-08-28 | 2017-11-10 | 北京融通高科微电子科技有限公司 | 掉电保护装置及电子设备 |
CN208044538U (zh) * | 2017-11-23 | 2018-11-02 | 北京臻迪科技股份有限公司 | 电路复位器件及系统 |
Non-Patent Citations (1)
Title |
---|
李广强: "基于DSP的助盲目标识别系统研究与设计", 《中国优秀博硕士学位论文全文数据库(硕士)信息科技辑》 * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023024764A1 (zh) * | 2021-08-25 | 2023-03-02 | Oppo广东移动通信有限公司 | 一种电源管理电路及其控制方法、系统 |
Also Published As
Publication number | Publication date |
---|---|
CN111857307B (zh) | 2022-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100905795B1 (ko) | 단일 커넥터로 uart 및 usb 통신을 지원하는 휴대용단말기 및 그 동작 방법 | |
US8058911B1 (en) | Programmable power supervisor | |
US11294660B2 (en) | Apparatus and method for configuring or updating programmable logic device | |
US11768736B2 (en) | Storage system boot method and apparatus, and computer-readable storage medium | |
WO2022078013A1 (zh) | 一种服务器掉电检测的方法、系统、设备及介质 | |
CN114003538B (zh) | 一种智能网卡的识别方法及智能网卡 | |
CN111857307B (zh) | 电源复位电路的控制装置、控制系统及控制方法 | |
CN102915209B (zh) | 一种存储控制芯片、存储设备及其系统数据写入方法 | |
CN115756984A (zh) | 内存测试方法、装置、设备及存储介质 | |
US20170103797A1 (en) | Calibration method and device for dynamic random access memory | |
EP0322856B1 (en) | Microcomputer | |
CN114461142B (zh) | 一种读写Flash数据的方法、系统、装置及介质 | |
CN215576596U (zh) | 一种系统管理总线和电源管理总线的连接电路及主板 | |
CN107436776B (zh) | 烧录系统及烧录方法 | |
CN216351077U (zh) | 功耗测试装置 | |
CN210666782U (zh) | 用于电能表管理芯片验证的系统及装置 | |
CN112598830B (zh) | 一种闸机智能终端 | |
CN109388217B (zh) | 确定硬盘未上电时长的方法、装置及系统 | |
TWI507843B (zh) | 控制方法及運用該控制方法之電子裝置 | |
US11287453B2 (en) | Method and system for measuring power-on reset time | |
CN107196651B (zh) | 应用于f2f解码芯片中的片上时钟校准方法和装置 | |
CN114121138B (zh) | 内存电压测试方法、装置、计算设备及系统 | |
CN111414272B (zh) | 电子装置与电子装置的重置方法 | |
CN215867834U (zh) | M.2 b key接口、计算机主板以及计算机设备 | |
CN220252843U (zh) | 一种电子保险丝操作逻辑的验证装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20221116 Address after: Room 601, No. 10, Lane 198, zhangheng Road, Pudong New Area, Shanghai 200135 Patentee after: Shanghai Yijie Electronic Technology Co.,Ltd. Address before: Room 101, 10 / F, block B, Chuangzhi building, No.17 Xinghuo Road, Jiangbei new district, Nanjing, Jiangsu Province 210000 Patentee before: Nanjing yingruichuang Electronic Technology Co.,Ltd. |
|
TR01 | Transfer of patent right |