CN111835494B - 一种多通道的网络数据传输系统及方法 - Google Patents
一种多通道的网络数据传输系统及方法 Download PDFInfo
- Publication number
- CN111835494B CN111835494B CN202010714619.4A CN202010714619A CN111835494B CN 111835494 B CN111835494 B CN 111835494B CN 202010714619 A CN202010714619 A CN 202010714619A CN 111835494 B CN111835494 B CN 111835494B
- Authority
- CN
- China
- Prior art keywords
- data
- module
- sent
- channel
- coding
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0061—Error detection codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0078—Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0044—Arrangements for allocating sub-channels of the transmission path allocation of payload
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0053—Allocation of signaling, i.e. of overhead other than pilot signals
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
本发明提供的多通道的网络数据传输系统及方法,系统中发送端读取待发送数据,并分发到多路编码通道进行并行RS编码;根据每个编码通道编码后的数据生成校验位,并对该数据和校验位进行重组,发送重组得到的数据;接收端接收并缓存发送端发送的数据,将缓存的数据分发到多路解码通道进行并行解码,当解码后的数据存在错误时,生成错误脉冲发送给误码纠错模块,误码纠错模块根据校验位进行校正后输出,否则生成正确脉冲通知正确通道模块进行整形后输出。该系统误码率小于百万分之一,网络传输速度达10G。相对于现有技术,具有传输速度快、传输效率高、纠错能力强、误码率低、实用性强、经济效益显著等特点。
Description
技术领域
本发明属于通信技术领域,具体涉及一种多通道的网络数据传输系统及方法。
背景技术
当前,随着网络技术的飞速发展,不同设备间的数据交互变得越来越频繁。对于诸如图像信息之类的大容量数据传输来说,往往需要使用更高频宽的网络设备才能提高传输效率,但是,具有高频宽的网络设备在具体技术方案实现时会遭遇硬件方面的技术瓶颈。
现有技术中,或是采用单通道进行数据传输,具有数据传输效率低、误码率高等缺点。或是采用多通道进行数据传输,但仍会出现误码率高、成本高等缺陷。
发明内容
针对现有技术中的缺陷,本发明提供一种多通道的网络数据传输系统及方法,数据传输效率高,误码率低。
一种多通道的网络数据传输系统,包括:
发送端,包括原始数据存储模块、数据编码模块和重组模块;
其中,所述原始数据存储模块用于存储待发送数据;所述数据编码模块用于从所述原始数据存储模块读取所述待发送数据,并将所述待发送数据分发到多路编码通道进行并行RS编码;所述重组模块用于获取所述数据编码模块中每个编码通道编码得到的数据,根据该数据生成校验位,并对该数据和校验位进行重组,发送重组得到的数据;
接收端:包括待解码数据缓存模块、解码判断模块、误码纠错模块、正确通道模块和判断输出模块;
其中,所述待解码数据缓存模块用于接收并缓存所述发送端发送的数据;所述解码判断模块用于将缓存的所述发送端发送的数据分发到多路解码通道进行并行解码;解码通道用于当解码得到的数据存在错误时,生成错误脉冲发送给误码纠错模块,否则生成正确脉冲发送给正确通道模块;所述误码纠错模块用于对待解码数据缓存模块缓存所述发送端发送的数据进行校正后输出;所述正确通道模块用于对待解码数据缓存模块缓存所述发送端发送的数据进行整形后输出;所述判断输出模块用于缓存并输出误码纠错模块和正确通道模块输出的数据。
优选地,所述待发送数据以帧为单位存储在所述原始数据存储模块中;其中原始数据存储模块采用不同的标识标记待发送数据中帧头、帧尾、所有数据有效和帧尾有效字节数;
所述数据编码模块具体用于按照预设的第一字节数将所述待发送数据拆分成多段后,分发给不同的编码通道;编码通道当接收到数据的长度小于所述第一字节数时,用0补齐数据,以获得所述编码得到的数据。
优选地,所述重组模块具体用于去除编码得到的数据中用0补齐的数据,以获得去0数据;根据去0数据生成校验位和标识,将去0数据、校验位和标识进行重组,以获得所述重组得到的数据。
优选地,所述解码通道具体用于当解码得到的数据存在错误时,生成错误脉冲,将所述错误脉冲、帧头起始地址和帧长发送给误码纠错模块;
所述误码纠错模块具体用于从帧头起始地址开始,按照帧长顺序读入待解码数据缓存模块缓存所述发送端发送的数据,将该数据与接收到的校验位进行异或后输出。
优选地,所述解码通道具体用于当解码得到的数据不存在错误时,生成正确脉冲,将所述正确脉冲、帧头起始地址和帧长发送给正确通道模块;
所述正确通道模块具体用于从帧头起始地址开始,按照帧长顺序读入待解码数据缓存模块缓存所述发送端发送的数据,整形成以帧为单位的数据后输出。
第二方面,一种多通道的网络数据传输方法,在第一方面所述的发送端上运行,包括以下步骤:
接收待发送数据;
将所述待发送数据分发到多路编码通道进行并行RS编码;
获取每个编码通道编码得到的数据,根据该数据生成校验位,并对该数据和校验位进行重组,发送重组得到的数据。
优选地,编码通道的RS编码步骤具体包括:
当接收到数据的长度小于所述第一字节数时,用0补齐数据,以获得所述编码得到的数据。
优选地,所述获取每个编码通道编码得到的数据,根据该数据生成校验位,并对该数据和校验位进行重组,发送重组得到的数据具体包括:
去除编码得到的数据中用0补齐的数据,以获得去0数据;
根据去0数据生成校验位和标识,将去0数据、校验位和标识进行重组,以获得所述重组得到的数据。
第三方面,一种多通道的网络数据传输方法,在第一方面所述的接收端上运行,包括以下步骤:
接收并缓存所述发送端发送的数据;
将缓存的所述发送端发送的数据分发到多路解码通道进行并行解码;
当检测到解码得到的数据存在错误时,生成错误脉冲,对缓存的所述发送端发送的数据进行校正后输出;
当检测到解码得到的数据不存在错误时,生成正确脉冲,对缓存的所述发送端发送的数据进行整形后输出。
优选地,所述生成错误脉冲,并对缓存的所述发送端发送的数据进行校正后输出具体包括:
当生成错误脉冲时,从帧头起始地址开始,按照帧长顺序读入缓存的所述发送端发送的数据,将该数据与接收到的校验位进行异或后输出;
所述生成正确脉冲,对缓存的所述发送端发送的数据进行整形后输出具体包括:
当生成正确脉冲时,从帧头起始地址开始,按照帧长顺序读入待解码数据缓存模块缓存所述发送端发送的数据,整形成以帧为单位的数据后输出。
由上述技术方案可知,本发明提供的多通道的网络数据传输系统及方法,误码率小于百万分之一,网络传输速度达10G。相对于现有技术,具有传输速度快、传输效率高、纠错能力强、误码率低、实用性强、经济效益显著等特点。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍。在所有附图中,类似的元件或部分一般由类似的附图标记标识。附图中,各元件或部分并不一定按照实际的比例绘制。
图1为本发明实施例一提供的网络数据传输系统的模块框图。
图2为本发明实施例一提供的发送端的模块框图。
图3为本发明实施例一提供的发送端的数据流向图。
图4为本发明实施例一提供的接收端的模块框图。
图5为本发明实施例一提供的接收端的数据流向图。
图6为本发明实施例五提供的网络数据传输方法的流程图。
图7为本发明实施例六提供的网络数据传输方法的流程图。
具体实施方式
下面将结合附图对本发明技术方案的实施例进行详细的描述。以下实施例仅用于更加清楚地说明本发明的技术方案,因此只作为示例,而不能以此来限制本发明的保护范围。需要注意的是,除非另有说明,本申请使用的技术术语或者科学术语应当为本发明所属领域技术人员所理解的通常意义。
应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”和“包含”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。
还应当理解,在此本发明说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本发明。如在本发明说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。
还应当进一步理解,在本发明说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
如在本说明书和所附权利要求书中所使用的那样,术语“如果”可以依据上下文被解释为“当...时”或“一旦”或“响应于确定”或“响应于检测到”。类似地,短语“如果确定”或“如果检测到[所描述条件或事件]”可以依据上下文被解释为意指“一旦确定”或“响应于确定”或“一旦检测到[所描述条件或事件]”或“响应于检测到[所描述条件或事件]”。
实施例一:
一种多通道的网络数据传输系统,参见图1,包括:
发送端,参见图2、3,包括原始数据存储模块10、数据编码模块20和重组模块30;图3中din为发送端的输入,dout为发送端的输出。
所述原始数据存储模块10用于存储待发送数据;所述待发送数据以帧为单位存储在所述原始数据存储模块中;其中原始数据存储模块10采用不同的标识标记待发送数据中帧头、帧尾、所有数据有效和帧尾有效字节数;
具体地,例如帧头用sof标记,帧尾用eof标记,所有数据有效时用valid标记,帧尾有效字节数用eof中byte_en标记。原始数据存储模块10以帧为单位存储待发送数据。原始数据存储模块10只有在存满一帧数据时,才会将待发送数据传输给数据编码模块20。原始数据存储模块10支持输入数据的断续传输。
原始数据存储模块10(图3中Data_store_enc模块)包括:有效数据存储单元11(图3中FIFO_A_DATA)、第一帧信息存储单元12(图3中FIFO_A_HEAD)和第二帧信息存储单元13(图3中FIFO_A_HEAD_2)。其中有效数据存储单元11用于存储原始有效的128bytes待发送数据。第一帧信息存储单元12用于存储标识,包括sof、eof、valid、byte_en,该标识用于数据编码模块20的数据分发。第二帧信息存储单元13,用于存储标识,该标识用于重组模块30的数据重组。第一帧信息存储单元12和第二帧信息存储单元13虽然写入的信息数据一样,但读取的时间不同。
所述数据编码模块20(图3中Dist_ctrl_enc模块)用于从所述原始数据存储模块读取所述待发送数据,并将所述待发送数据分发到多路编码通道进行并行RS编码;优选地,所述数据编码模块具体用于按照预设的第一字节数(例如223bytes)将所述待发送数据拆分成多段后,分发给不同的编码通道;
具体地,数据编码模块20在进行编码时,将每223bytes的待发送数据作为一个segment(段)进行RS(255,223)编码。例如将从所述原始数据存储模块10读取到的待发送数据分发到16个编码通道(图3中FIFO-Bi)进行RS编码。每个编码通道最多存储14个16bytes,即224bytes(14x16bytes=224bytes)。编码通道对获得的223bytes待发送数据进行RS(255,223)编码。
所述重组模块30(图3中Rs_enc_top_logic模块模块)用于获取所述数据编码模块中每个编码通道编码得到的数据,根据该数据生成校验位,并对该数据和校验位进行重组,发送重组得到的数据;具体地,重组模块30将数据编码模块20中每个编码通道的数据按帧完成重组。
接收端:参见图4、5,包括待解码数据缓存模块100、解码判断模块200、误码纠错模块300、正确通道模块400和判断输出模块500;
所述待解码数据缓存模块100(图5中FIFO_C模块+Dec_byte255_reshape模块)用于接收并缓存所述发送端发送的数据;
具体地,待解码数据缓存模块100,用于将接收到的数据以帧为单位存储为三部分:帧头起始地址(图5中FIFO_C_HEAD)、帧长(图5中FIFO_C_FRAME_LEN)、数据信息(图5中FIFO_C_DATA)。待解码数据缓存模块100还将所述数据信息发送至解码判断模块200,以及备份至误码纠错模块300和正确通道模块400。Dec_byte255_reshape模块主要用于根据FIFO_C_HEAD和FIFO_C_FRAME_LEN的信息,将FIFO_C_DATA的数据信息按照一个解码通道需要的数据长度(255bytes)解析输出。
所述解码判断模块200用于将缓存的所述发送端发送的数据分发到多路解码通道进行并行解码;解码通道用于当解码得到的数据存在错误时,生成错误脉冲发送给误码纠错模块,否则生成正确脉冲发送给正确通道模块;
具体地,解码判断模块200(图5中Judge Error模块),用于对缓存的数据进行并行解码,例如分发到16套并行解码通道(图5中FIFO_D,每个解码通道支持128bits数据解码)进行并行解码。并对解码得到的数据进行判断,当判断出存在错码时,输出错误脉冲(Error信号)发送给误码纠错模块,如果解码后的数据全是正确的,输出正确脉冲(Correct信号)发送给正确通道模块。
所述误码纠错模块300(图5中Err_channel模块)用于对待解码数据缓存模块缓存所述发送端发送的数据进行校正后输出;
所述正确通道模块400(图5中Corr_channel模块)用于对待解码数据缓存模块缓存所述发送端发送的数据进行整形后输出;
所述判断输出模块500(图5中Arbiter模块)用于缓存并输出误码纠错模块和正确通道模块输出的数据。
该系统误码率小于百万分之一,网络传输速度达10G。相对于现有技术,具有传输速度快、传输效率高、纠错能力强、误码率低、实用性强、经济效益显著等特点。
实施例二:
实施例二在其他实施例的基础上,增加了以下内容:
编码通道当接收到的数据的长度小于所述第一字节数时,用0补齐数据,以获得所述编码得到的数据。
具体地,在进行编码时,当编码通道接收到的数据的长度小于所述第一字节数时,例如接收到的数据的长度不够223bytes,补0凑足223bytes。
优选地,所述重组模块具体用于去除编码得到的数据中用0补齐的数据,以获得去0数据;根据去0数据生成校验位和标识,将去0数据、校验位和标识进行重组,以获得所述重组得到的数据。
具体地,重组模块分别对每个编码通道编码得到的数据进行按帧重组时,不包含补0的额外开销,所以需要去除数据编码模块20在RS编码补的数据0,增加新的32bytes校验位后重新生成新的帧长,按新的帧长重新产生sof,eof,valid,byte_en等标识,得到重组得到的数据。
本发明实施例所提供的系统,为简要描述,实施例部分未提及之处,可参考前述系统实施例中相应内容。
实施例三:
实施例三在其他实施例的基础上,增加了以下内容:
所述解码判断模块具体用于当解码得到的数据存在错误时,生成错误脉冲,将所述错误脉冲、帧头起始地址和帧长发送给误码纠错模块;
所述误码纠错模块(图5中Error_Channel模块)具体用于从帧头起始地址开始,按照帧长顺序读入待解码数据缓存模块缓存所述发送端发送的数据,将该数据与接收到的校验位进行异或后输出。
具体地,如果解码得到的数据中存在错码时,输出错误脉冲(Error信号)、帧头起始地址和帧长给误码纠错模块进行校正。帧头起始地址和帧长是为了方便误码纠错模块读取数据帧。
具体地,图5中Decoder_err为误码纠错模块的解码模块,Dec_err_reassem为误码纠错模块的数据重组模块。误码纠错模块300,用于当接收都错误脉冲、帧头起始地址和帧长后,按顺序读取备份的用于纠错的数据信息。为了提高误码纠错的效率,可以要求在1600个时钟周期内解码完成一组数据(255bytes),即在1345个时钟周期时,依次读出255bytes数据,在剩余的时钟周期中将读出的数据与所述校验位按位数进行异或,得出正确的数据,进行数据重组拼接为128bits一拍的数据存入FIFO_ERR_OUT(512*128bits),然后输出至判断输出模块500。
本发明实施例所提供的系统,为简要描述,实施例部分未提及之处,可参考前述系统实施例中相应内容。
实施例四:
实施例四在其他实施例的基础上,增加了以下内容:
所述解码判断模块具体用于当解码得到的数据不存在错误时,生成正确脉冲,将所述正确脉冲、帧头起始地址和帧长发送给正确通道模块;
所述正确通道模块具体用于从帧头起始地址开始,按照帧长顺序读入待解码数据缓存模块缓存所述发送端发送的数据,整形成以帧为单位的数据后输出。
具体地,图5中,RAM_CORR为12*128bits的存储空间,RAM_CORR_SEL为正确通道模块的整形模块,FIFO_CORR_OUT(512*128bits)为正确通道模块的输出缓存。正确通道模块400当接收到正确脉冲、帧头起始地址和帧长后,说明解码后的数据无错码,则对待解码数据缓存模块缓存所述发送端发送的数据进行整形,整形成以帧为单位、不包含最后32bytes校验位的数据,缓存入FIFO_CORR_OUT,输出至判断输出模块500。
本发明实施例所提供的系统,为简要描述,实施例部分未提及之处,可参考前述系统实施例中相应内容。
实施例五:
一种多通道的网络数据传输方法,在上述的发送端上运行,参见图6,包括以下步骤:
S1:接收待发送数据;
S2:将所述待发送数据分发到多路编码通道进行并行RS编码;
S3:获取每个编码通道编码得到的数据,根据该数据生成校验位,并对该数据和校验位进行重组,发送重组得到的数据。
优选地,编码通道的RS编码步骤具体包括:
当接收到数据的长度小于所述第一字节数时,用0补齐数据,以获得所述编码得到的数据。
优选地,所述获取每个编码通道编码得到的数据,根据该数据生成校验位,并对该数据和校验位进行重组,发送重组得到的数据具体包括:
去除编码得到的数据中用0补齐的数据,以获得去0数据;
根据去0数据生成校验位和标识,将去0数据、校验位和标识进行重组,以获得所述重组得到的数据。
具体地,发送端主要对每223bytes作RS(前向纠错的信道编码)编码后,输出255bytes,包含32bytes校验位。具体包括以下步骤:
步骤1:以帧为单位输入待发送数据,帧头用sof标记,帧尾用eof标记,所有数据有效时用valid标记,帧尾有效字节数用eof中byte_en标记;
步骤2:每个编码通道以帧中每223bytes数据为一个段(segment)进行RS编码;
步骤3:当帧中的数据不足223bytes时,以0补足,否则执行步骤4;
步骤4:为每223bytes生成32bytes校验位,总计255bytes数据。
步骤5:判断是否包含用0补齐的数据;
步骤6:若该223bytes中包含用0补齐的数据,去除该用0补齐的数据;
步骤7:输出。
本发明实施例所提供的方法,为简要描述,实施例部分未提及之处,可参考前述系统实施例中相应内容。
实施例六:
一种多通道的网络数据传输方法,在上述的接收端上运行,参见图7,包括以下步骤:
S11:接收并缓存所述发送端发送的数据;
S12:将缓存的所述发送端发送的数据分发到多路解码通道进行并行解码;
S13:当检测到解码得到的数据存在错误时,生成错误脉冲,对缓存的所述发送端发送的数据进行校正后输出;
S14:当检测到解码得到的数据不存在错误时,生成正确脉冲,对缓存的所述发送端发送的数据进行整形后输出。
优选地,所述生成错误脉冲,并对缓存的所述发送端发送的数据进行校正后输出具体包括:
当生成错误脉冲时,从帧头起始地址开始,按照帧长顺序读入缓存的所述发送端发送的数据,将该数据与接收到的校验位进行异或后输出;
所述生成正确脉冲,对缓存的所述发送端发送的数据进行整形后输出具体包括:
当生成正确脉冲时,从帧头起始地址开始,按照帧长顺序读入待解码数据缓存模块缓存所述发送端发送的数据,整形成以帧为单位的数据后输出。
具体地,接收端缓存接收到的数据,然后将其以帧为单位分发到16个解码通道进行并行解码,解码过程中完成有无错码的判断。当某一解码通道判断数据没有错码时,将已备份的正确数据输出,当某一解码通道判断数据有错码时,根据校验位对数据进行纠错,然后将纠错后的数据输出。具体包括以下步骤:
步骤1:将接收到的数据以帧为单位存储为三部分:帧头起始地址、帧长、数据信息。
步骤2:将所述数据信息按照一个解码通道需要的数据长度(255bytes)解析输出,并输出两个备份,其中一份用于错码时进行纠错,另一份用于无错码时整形输出。
步骤3:每个解码通道对所述数据信息进行并行解码;
步骤4:当判断出存在错码时,输出错误脉冲、帧头起始地址和帧长然后执行步骤5,当判断无错码时,输出正确脉冲、帧头起始地址和帧长然后执行步骤6。
步骤5:根据接收到的帧头起始地址和帧长,按顺序读取步骤2中用于错码时进行纠错的数据信息,进行纠错和重组拼接后输出。
步骤6:根据接收到的帧头起始地址和帧长,读取步骤2中无错码时整形输出的数据信息,对该数据信息进行整形后输出。
本发明实施例所提供的方法,为简要描述,实施例部分未提及之处,可参考前述方法实施例中相应内容。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围,其均应涵盖在本发明的权利要求和说明书的范围当中。
Claims (7)
1.一种多通道的网络数据传输系统,其特征在于,包括:
发送端,包括原始数据存储模块、数据编码模块和重组模块;
其中,所述原始数据存储模块用于存储待发送数据,所述原始数据存储模块包括:有效数据存储单元、第一帧信息存储单元和第二帧信息存储单元,其中,所述有效数据存储单元用于存储原始有效的待发送数据,所述第一帧信息存储单元用于存储数据分发所需标识,所述第二帧信息存储单元用于存储数据重组所需标识;所述数据编码模块用于读取所述待发送数据,并将所述待发送数据分发到多路编码通道进行并行RS编码;所述重组模块用于获取所述数据编码模块中每个编码通道编码得到的数据,根据该数据生成校验位,并对该数据和校验位进行重组,发送重组得到的数据;
接收端:包括待解码数据缓存模块、解码判断模块、误码纠错模块、正确通道模块和判断输出模块;
其中,所述待解码数据缓存模块用于接收并缓存所述发送端发送的数据;所述解码判断模块用于将缓存的所述发送端发送的数据分发到多路解码通道进行并行解码;解码通道用于当解码得到的数据存在错误时,生成错误脉冲发送给误码纠错模块,否则生成正确脉冲发送给正确通道模块;所述误码纠错模块用于对待解码数据缓存模块缓存所述发送端发送的数据进行校正后输出;所述正确通道模块用于对待解码数据缓存模块缓存所述发送端发送的数据进行整形后输出;所述判断输出模块用于缓存并输出误码纠错模块和正确通道模块输出的数据;
所述待发送数据以帧为单位存储在所述原始数据存储模块中;其中原始数据存储模块采用不同的标识标记待发送数据中帧头、帧尾、所有数据有效和帧尾有效字节数;
所述数据编码模块具体用于按照预设的第一字节数将所述待发送数据拆分成多段后,分发给不同的编码通道;编码通道当接收到数据的长度小于所述第一字节数时,用0补齐数据,以获得所述编码得到的数据;
所述重组模块具体用于去除编码得到的数据中用0补齐的数据,以获得去0数据;根据去0数据生成校验位和标识,将去0数据、校验位和标识进行重组,以获得所述重组得到的数据;
所述解码通道具体用于当解码得到的数据存在错误时,生成错误脉冲,将所述错误脉冲、帧头起始地址和帧长发送给误码纠错模块;所述误码纠错模块具体用于从帧头起始地址开始,按照帧长顺序读入待解码数据缓存模块缓存所述发送端发送的数据,将该数据与接收到的校验位进行异或后输出。
2.根据权利要求1所述多通道的网络数据传输系统,其特征在于,所述解码通道具体用于当解码得到的数据不存在错误时,生成正确脉冲,将所述正确脉冲、帧头起始地址和帧长发送给正确通道模块;
所述正确通道模块具体用于从帧头起始地址开始,按照帧长顺序读入待解码数据缓存模块缓存所述发送端发送的数据,整形成以帧为单位的数据后输出。
3.一种多通道的网络数据传输方法,其特征在于,在权利要求1-2中任一权利要求所述的发送端上运行,包括以下步骤:
接收待发送数据;
将所述待发送数据分发到多路编码通道进行并行RS编码;
获取每个编码通道编码得到的数据,根据该数据生成校验位,并对该数据和校验位进行重组,发送重组得到的数据。
4.根据权利要求3所述多通道的网络数据传输方法,其特征在于,编码通道的RS编码步骤具体包括:
当接收到数据的长度小于所述第一字节数时,用0补齐数据,以获得所述编码得到的数据。
5.根据权利要求4所述多通道的网络数据传输方法,其特征在于,所述获取每个编码通道编码得到的数据,根据该数据生成校验位,并对该数据和校验位进行重组,发送重组得到的数据具体包括:
去除编码得到的数据中用0补齐的数据,以获得去0数据;
根据去0数据生成校验位和标识,将去0数据、校验位和标识进行重组,以获得所述重组得到的数据。
6.一种多通道的网络数据传输方法,其特征在于,在权利要求1-2中任一权利要求所述的接收端上运行,包括以下步骤:
接收并缓存所述发送端发送的数据;
将缓存的所述发送端发送的数据分发到多路解码通道进行并行解码;
当检测到解码得到的数据存在错误时,生成错误脉冲,并对缓存的所述发送端发送的数据进行校正后输出;
当检测到解码得到的数据不存在错误时,生成正确脉冲,对缓存的所述发送端发送的数据进行整形后输出。
7.根据权利要求6所述多通道的网络数据传输方法,其特征在于,所述生成错误脉冲,并对缓存的所述发送端发送的数据进行校正后输出具体包括:
当生成错误脉冲时,从帧头起始地址开始,按照帧长顺序读入缓存的所述发送端发送的数据,将该数据与接收到的校验位进行异或后输出;
所述生成正确脉冲,对缓存的所述发送端发送的数据进行整形后输出具体包括:
当生成正确脉冲时,从帧头起始地址开始,按照帧长顺序读入待解码数据缓存模块缓存所述发送端发送的数据,整形成以帧为单位的数据后输出。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010714619.4A CN111835494B (zh) | 2020-07-23 | 2020-07-23 | 一种多通道的网络数据传输系统及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010714619.4A CN111835494B (zh) | 2020-07-23 | 2020-07-23 | 一种多通道的网络数据传输系统及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111835494A CN111835494A (zh) | 2020-10-27 |
CN111835494B true CN111835494B (zh) | 2021-11-16 |
Family
ID=72926140
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010714619.4A Active CN111835494B (zh) | 2020-07-23 | 2020-07-23 | 一种多通道的网络数据传输系统及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111835494B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112511195B (zh) * | 2020-12-18 | 2022-04-29 | 国网山东省电力公司青岛市即墨区供电公司 | 一种低压电力线数据编码发送控制方法与系统 |
CN113852447B (zh) * | 2021-09-26 | 2024-06-04 | 中国电子科技集团公司第五十四研究所 | 一种基于变长帧结构的并行搜帧及帧长纠错转发装置 |
CN118353574A (zh) * | 2023-01-16 | 2024-07-16 | 华为技术有限公司 | 一种数据传输方法及装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102385936A (zh) * | 2011-09-16 | 2012-03-21 | 中国科学院微电子研究所 | 基于汉明码对静态随机存储器多位翻转进行容错的方法 |
US10630422B2 (en) * | 2015-07-30 | 2020-04-21 | Samsung Electronics Co., Ltd. | Method and apparatus for channel encoding an channel decoding in a wireless communication system |
CN111162797A (zh) * | 2020-01-21 | 2020-05-15 | 华侨大学 | 一种速率兼容的5g ldpc码的编码装置及编码方法 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1968036B (zh) * | 2006-05-31 | 2010-04-07 | 华为技术有限公司 | 一种前向纠错解码装置及控制方法 |
JP4392004B2 (ja) * | 2006-07-03 | 2009-12-24 | インターナショナル・ビジネス・マシーンズ・コーポレーション | パケット回復のための符号化および復号化技術 |
CN101252361B (zh) * | 2007-10-11 | 2011-12-21 | 国民技术股份有限公司 | 一种支持预搜索的面积紧凑型bch并行译码电路 |
CN101667887A (zh) * | 2009-09-02 | 2010-03-10 | 中兴通讯股份有限公司 | 编码方法及其装置、解码方法及其装置 |
CN102523010B (zh) * | 2011-12-07 | 2014-04-09 | 南京航空航天大学 | 一种modis中频数字信号接收方法 |
CN103198869B (zh) * | 2013-03-04 | 2016-04-27 | 中国科学院长春光学精密机械与物理研究所 | 一种空间ccd图像存储器nand闪存纠错编/解码器及纠错方法 |
US10382059B2 (en) * | 2013-07-03 | 2019-08-13 | Samsung Electronics Co., Ltd. | Transmitting apparatus, encoding method thereof, receiving apparatus, and decoding method thereof |
CN105335150B (zh) * | 2014-08-13 | 2019-03-19 | 苏宁易购集团股份有限公司 | 纠删码数据的快速编解码方法和系统 |
CN104734815B (zh) * | 2015-04-08 | 2018-01-23 | 烽火通信科技股份有限公司 | Otn系统中高吞吐量fec编码器的硬件实现方法及系统 |
US10439643B2 (en) * | 2016-07-28 | 2019-10-08 | Indian Institute Of Science | Reed-Solomon decoders and decoding methods |
CN109756303B (zh) * | 2019-03-04 | 2021-07-06 | 北方天穹信息技术(西安)有限公司 | 一种单工异步曼彻斯特码接收解码方法 |
-
2020
- 2020-07-23 CN CN202010714619.4A patent/CN111835494B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102385936A (zh) * | 2011-09-16 | 2012-03-21 | 中国科学院微电子研究所 | 基于汉明码对静态随机存储器多位翻转进行容错的方法 |
US10630422B2 (en) * | 2015-07-30 | 2020-04-21 | Samsung Electronics Co., Ltd. | Method and apparatus for channel encoding an channel decoding in a wireless communication system |
CN111162797A (zh) * | 2020-01-21 | 2020-05-15 | 华侨大学 | 一种速率兼容的5g ldpc码的编码装置及编码方法 |
Non-Patent Citations (2)
Title |
---|
"LDPC-RS Product Codes for Digital Terrestrial Broadcasting Transmission System";Bo Liu等;《IEEE Transactions on Broadcasting》;20131205;第38-49页 * |
"基于FPGA技术的多通道CRC校验系统";李洪进 邓世昆;《计算机系统应用》;20120427;第144-147页 * |
Also Published As
Publication number | Publication date |
---|---|
CN111835494A (zh) | 2020-10-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111835494B (zh) | 一种多通道的网络数据传输系统及方法 | |
US8787406B2 (en) | Method and apparatus for distributing and receiving high-speed ethernet media independent interface blocks | |
US4929946A (en) | Adaptive data compression apparatus including run length encoding for a tape drive system | |
EP0642228B1 (en) | Apparatus for transmitting and receiving interleaved error correction coded data on a transmission frame | |
EP2101415B1 (en) | Data encoding/decoding and receiving/sending method and apparatus | |
US7995696B1 (en) | System and method for deskewing data transmitted through data lanes | |
US8103942B2 (en) | Data transmission apparatus, data transmission device, data reception device and data transmission system | |
US20030185251A1 (en) | Multiplex transmission system capable of using ordinary network packets to transmit a plurality of 8B/10B bit streams | |
US20100138573A1 (en) | System including transmitter and receiver | |
JP2001308712A (ja) | パケット化直列データの復号化方法及びデコーダ | |
US20100262887A1 (en) | High Integrity Data Network System and Method | |
CN101312387A (zh) | 数据传输设备、数据发送和接收装置以及数据传输系统 | |
US11528094B2 (en) | Data sending and receiving method and device | |
CN1842159A (zh) | 数据传输系统及其发送侧装置和接收侧装置 | |
CN101312385B (zh) | 信息编码译码方法及装置 | |
CN116346278A (zh) | 发送方法、接收方法、装置、系统、设备及存储介质 | |
CN117353822A (zh) | 一种基于fpga的单向光传输系统及方法 | |
US10764409B2 (en) | Data communication device, arithmetic processing device, and control method of data communication device | |
CN108347292A (zh) | 一种物理编码子层的数据编解码方法和装置 | |
CN1119884C (zh) | 高速数据传输中的差错检测方法 | |
CN108563604B (zh) | Pcs协议复用芯片和方法 | |
CN113454935B (zh) | 一种线路编码方法及装置 | |
US8228213B2 (en) | Data compression system and associated methods | |
CN107302532B (zh) | Raw图像数据传输系统 | |
CN101968962B (zh) | 一种基于faac及faad2的单声道固定比特率的音频实时编解码纠错方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |