CN111813596A - 芯片重启方法、装置及计算设备 - Google Patents

芯片重启方法、装置及计算设备 Download PDF

Info

Publication number
CN111813596A
CN111813596A CN202010511574.0A CN202010511574A CN111813596A CN 111813596 A CN111813596 A CN 111813596A CN 202010511574 A CN202010511574 A CN 202010511574A CN 111813596 A CN111813596 A CN 111813596A
Authority
CN
China
Prior art keywords
chip
target
rtc
target chip
communication state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010511574.0A
Other languages
English (en)
Inventor
杨再松
刘全仲
张思栋
曹力
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
China Great Wall Technology Group Co ltd
Original Assignee
China Great Wall Technology Group Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by China Great Wall Technology Group Co ltd filed Critical China Great Wall Technology Group Co ltd
Priority to CN202010511574.0A priority Critical patent/CN111813596A/zh
Publication of CN111813596A publication Critical patent/CN111813596A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1438Restarting or rejuvenating
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/14Time supervision arrangements, e.g. real time clock
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Stored Programmes (AREA)

Abstract

本申请提供一种芯片重启方法、装置及计算设备,涉及计算机技术领域,其中,该方法包括在接收到目标芯片的重启信号的情况下,确定目标芯片与实时时钟RTC芯片的通信状态,并在目标芯片与RTC芯片的通信状态为空闲的情况下,将重启信号发送至目标芯片,以使目标芯片进行重启。本申请提供的技术方案通过在目标芯片与RTC芯片之间增加控制器,可以避免在目标芯片与RTC芯片进行通信的同时目标芯片重启,进而解决在目标芯片重启时导致I2C通道被锁死的问题。

Description

芯片重启方法、装置及计算设备
技术领域
本申请涉及计算机技术,尤其涉及一种芯片重启方法、装置及计算设备,属于计算机信息控制技术领域。
背景技术
实时时钟(RealTimeClock,RTC)是计算设备中一个重要的部分。在通用的X86服务器中,RTC集成在南桥芯片中,主设备(包括:中央处理器(Central Processing Unit,CPU)和基板管理控制器(Baseboard Management Controller,BMC))可以从南桥芯片中获取RTC信息。
目前一些服务器中没有设置南桥芯片,而是将RTC集成在一个独立的RTC芯片中,主设备可以直接通过RTC芯片获取RTC信息。由于RTC芯片使用的总线是集成电路总线(InterIntegrated Circuit,I2C),所以RTC芯片只能同时与一个主设备进行数据交互,其他主设备只能等待,直到I2C通道空闲时才能接入RTC芯片。
但是,在特定情况下,例如:与RTC芯片连接的主设备突然重启,则有可能导致I2C通道被锁死,这样每个主设备都会认为当前的I2C通道正在被占用,最终导致所有主设备都无法接入I2C通道。
发明内容
有鉴于此,本申请提供一种芯片重启方法、装置及计算设备,用于解决在主设备重启时导致I2C通道被锁死的问题。
为了实现上述目的,第一方面,本申请实施例提供一种芯片重启方法,包括:
若接收到目标芯片的重启信号,则确定目标芯片与实时时钟RTC芯片的通信状态;
在目标芯片与RTC芯片的通信状态为空闲的情况下,将重启信号发送至目标芯片。
可选的,确定目标芯片与RTC芯片的通信状态,包括:
检测目标芯片的目标信号线的电平状态;
若检测到目标信号线在预设时长内持续为高电平,则确定目标芯片与RTC芯片的通信状态为空闲。
可选的,目标信号线为集成电路总线I2C中的时钟线SCL或数据线SDA。
可选的,目标芯片为中央处理器CPU或基板管理控制器BMC。
第二方面,本申请实施例提供一种芯片重启装置,包括:
确定模块,用于若接收到目标芯片的重启信号,则确定目标芯片与RTC芯片的通信状态;
发送模块,用于在目标芯片与RTC芯片的通信状态为空闲的情况下,将重启信号发送至目标芯片。
可选的,确定模块具体用于:
检测目标芯片的目标信号线的电平状态;
若检测到目标信号线在预设时长内持续为高电平,则确定目标芯片与RTC芯片的通信状态为空闲。
可选的,目标信号线为集成电路总线I2C中的时钟线SCL或数据线SDA。
可选的,目标芯片为中央处理器CPU或基板管理控制器BMC。
第三方面,本申请实施例提供一种计算设备,包括:存储器、控制器、实时时钟RTC芯片、目标芯片和目标芯片对应的重启按键,控制器分别与RTC芯片和目标芯片通过集成电路总线I2C连接,控制器与目标芯片对应的重启按键连接,存储器用于存储计算机程序;控制器用于在调用计算机程序时执行上述第一方面或第一方面的任一实施方式的方法。
第四方面,本申请实施例提供一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现上述第一方面或第一方面的任一实施方式的方法。
本申请实施例提供的芯片重启方法、装置及计算设备,可以在接收到目标芯片的重启信号的情况下,确定目标芯片与实时时钟RTC芯片的通信状态,并在目标芯片与RTC芯片的通信状态为空闲的情况下,将重启信号发送至目标芯片,以使目标芯片进行重启。通过在目标芯片与RTC芯片之间增加控制器,可以避免在目标芯片与RTC芯片进行通信的同时目标芯片重启,进而解决在目标芯片重启时导致I2C通道被锁死的问题。
附图说明
图1为本申请实施例提供的计算设备的结构示意图;
图2为本申请实施例提供的芯片重启方法的流程示意图;
图3为本申请实施例提供的芯片重启装置的结构示意图。
具体实施方式
本申请实施例提供的芯片重启方法可以应用于计算机、服务器或移动终端等计算设备,本申请实施例对计算设备的具体类型不作任何限制。
在一些没有设置南桥芯片的计算设备中,通常由一个独立的RTC芯片提供RTC信息,并且RTC芯片使用的总线是I2C。I2C包括两个物理接口,时钟线(Serial Clock,SCL)和数据线(Serial Data,SDA)。SCL用于传输时钟(Clock,CLK)信号,SDA用于传输通信数据。在I2C的协议中,规定当SCL和SDA均为高电平时,表示I2C的通信状态为空闲,只有在I2C为空闲时,主设备才可以与从设备进行通信。同时协议还规定,从设备在接收到每一个字节后都要发送一个响应给主设备,表示从设备已经接收到了字节,而主设备要针对该响应发送一个回应给从设备,表示主设备已经收到响应。例如,从设备在接收到一个字节后,会取得SDA的控制权并将SDA拉低(表示向主设备发送一个响应),而主设备会将SCL拉高,并在SCL拉高的期间读取SDA的电平状态,在主设备读取完SDA的电平状态后,会将SCL拉低,当从设备读取到SCL拉低时,会释放SDA并由主设备接管。
但是,若主设备在将SCL拉高的同时接到重启指令,则主设备将开始重启,此时SCL将一直保持高电平的状态,而从设备也会因为没有读取到SCL的低电平而一直将SDA保持在低电平的状态。最终,不论是重启后的主设备还是其他芯片,都会因为SDA持续保持低电平而无法与RTC芯片通信,也即是I2C通道被锁死。
针对上述技术问题,本申请实施例提供一种芯片重启方法,主要通过在目标芯片与RTC芯片之间增加控制器,控制器可以在接收到目标芯片的重启芯片时,判断目标芯片与RTC芯片之间的通信状态,在通信状态为空闲时控制目标芯片重启,避免在目标芯片与RTC芯片进行通信的同时重启目标芯片,以解决在目标芯片重启时导致I2C通道被锁死的问题。
下面以具体地实施例对本申请的技术方案进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例不再赘述。
下面先对本申请实施例涉及的计算设备进行说明。
图1为本申请实施例提供的计算设备的结构示意图,如图1所示,该实施例的计算设备可以包括:控制器20、存储器21、RTC芯片22、目标芯片23、目标芯片对应的重启按键24以及存储在存储器21中并可在控制器20上运行的计算机程序22,控制器20执行计算机程序22时实现下述任意各个电子设备控制方法实施例中的步骤。
控制器20分别与RTC芯片22和目标芯片23通过集成电路总线I2C连接,所称控制器20可以是复杂可编程逻辑器件(Complex Programmable Logic Device,CPLD),该控制器20还可以是其他通用控制器、数字信号控制器(Digital Signal Processor,DSP)、专用集成电路(ApplicationSpecific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用控制器可以是微控制器或者该控制器也可以是任何常规的控制器等。目标芯片23包括至少一个,其可以是CPU231或BMC232等芯片。控制器20分别与每个目标芯片23和每个目标芯片23对应的重启按键24(即图中的CPU重启按键241和BMC重启按键242)电连接。
存储器21在一些实施例中可以是电子设备的内部存储单元,例如电子设备的硬盘或内存。存储器21在另一些实施例中也可以是电子设备的外部存储设备,例如电子设备上配备的插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(Secure Digital,SD)卡,闪存卡(Flash Card)等。进一步地,存储器21还可以既包括电子设备的内部存储单元也包括外部存储设备。存储器21用于存储操作系统、应用程序、引导装载程序(BootLoader)、数据以及其他程序等,例如计算机程序的程序代码等。存储器21还可以用于暂时地存储已经输出或者将要输出的数据。
可以理解的是,本发明实施例示意的结构并不构成对计算设备的具体限定。在本申请另一些实施例中,计算设备可以包括比图示更多或更少的部件,或者组合某些部件,或者拆分某些部件,或者不同的部件布置。图示的部件可以以硬件,软件或软件和硬件的组合实现。
图2为本申请实施例提供的芯片重启方法的流程示意图,如图2所示,该方法包括如下步骤:
S110、若接收到目标芯片的重启信号,则确定目标芯片与实时时钟RTC芯片的通信状态。
目标芯片可以通过控制器获取RTC芯片发送的RTC信息,和重启按键发送的重启信号。为了便于理解,下面以目标芯片包括CPU和BMC,控制器为CPLD例示例性说明本申请实施例的技术方案。
示例性的,当目标芯片的重启按键被触发后,会产生重启信号并将该重启信号发送至CPLD。在接收到重启信号后,CPLD可以确定重启信号对应的目标芯片,然后确定该目标芯片与RTC芯片的通信状态。
具体的,CPLD可以根据连接重启按键的接口判断重启信号对应的目标芯片。例如,CPU的重启按键通过接口1与CPLD连接,BMC的重启按键通过接口2与CPLD连接。当CPLD通过接口1接收到重启信号时,可以确定该重启信号的目标芯片是CPU。
进一步的,CPLD可以通过以下步骤确定目标芯片与RTC芯片的通信状态。
S111、检测目标芯片的目标信号线的电平状态。
由于RTC芯片在同一时间内只能与一个主设备进行通信,因此CPLD可以通过检测目标芯片的目标信号线的电平状态,判断目标芯片是否与RTC芯片在进行通信。其中,目标信号线可以是SCL或SDA。
S112、若检测到目标信号线在预设时长内持续为高电平,则确定目标芯片与RTC芯片的通信状态为空闲。
CPLD可以检测目标信号线的电平状态,根据目标信号线的电平状态变化情况确定通信状态。其中,目标信号线的电平状态包括高电平和低电平。
具体的,为了节约CPLD的计算资源,CPLD可以在接收到重启信号后,开始检测目标信号线的电平状态。若电平状态为高电平则开始计时,若在预设时长内电平状态没有变化,则确定目标芯片与RTC芯片的通信状态为空闲;若在预设时长内电平状态发生变化,则CPLD继续监控目标信号线的电平状态,直到电平状态为高电平时,重新开始计时。其中,预设时长可以根据需要进行设置,本申请实施例中设置为100毫秒。
例如,目标信号线为SCL,CPLD在接收到重启信号后,确定目标芯片为CPU,则CPLD可以检测CPU的SCL的电平状态。首次检测时SCL为低电平,则CPLD持续检测SCL的电平状态。当SCL为高电平时,CPLD开始计时,若在第50毫秒时SCL再次变换为低电平,则CPLD停止计时并继续检测SCL的电平状态。当SCL再次为高电平时,CPLD开始计时,若在第100毫秒时SCL仍然为高电平,则CPLD可以确定目标芯片与RTC芯片的通信状态为空闲。
为了更及时的处理重启信号,CPLD也可以在接收到重启信号之前,即检测目标信号线的电平状态。也即是,在没有接收到重启信号的情况下,CPLD可以在电平状态为高电平的时候开始计时,若在预设时长内电平状态没有变化,则确定目标芯片与RTC芯片的通信状态为空闲;当电平状态变为低电平,CPLD可以确定目标芯片与RTC芯片的通信状态为忙碌,并持续检测电平状态,直到电平状态变为高电平时重新开始计时。这样在接收到重启信号时,CPLD可以直接根据预先检测的电平状态,确定目标芯片与RTC芯片的通信状态。进一步的,可以包括以下几种情况:
在一个实例中,目标信号线为SCL,在CPLD启动后,CPLD可以实时检测CPU和BMC的SCL的电平状态。在接收到重启信号前,CPU的SCL为高电平,且CPLD已经在计时。在接收到重启信号时,确认目标芯片为CPU,且CPLD计时为第200毫秒,并确定CPU与RTC芯片之间当前的通信状态为空闲,则CPLD可以立即执行下一步骤。
在另一个实例中,在接收到重启信号前,CPU的SCL为高电平,且CPLD已经在计时。在接收到重启信号时,确认目标芯片为CPU,CPLD计时为第56毫秒,则CPLD可以继续计时,若在第100毫秒时SCL仍然为高电平,则CPLD可以确定CPU与RTC芯片的通信状态为空闲,并立即执行下一步骤。
需要说明的是,若采用预先检测的方案,则CPLD需要对所有的目标芯片的目标信号线进行实时检测,以保证在接收到任一个目标芯片的重启信号时,可以即刻确定当前的通信状态。
S120、在目标芯片与RTC芯片的通信状态为空闲的情况下,将重启信号发送至目标芯片。
CPLD可以在目标芯片与RTC芯片的通信状态为空闲的情况下,将重启信号发送至目标芯片。此时,由于目标芯片与RTC芯片之间没有通信,因此目标芯片的重启不会影响到RTC芯片的SCL电平状态,也就不会因目标芯片重启而造成I2C通道被锁死。
本申请实施例提供的芯片重启方法,可以在接收到目标芯片的重启信号的情况下,确定目标芯片与实时时钟RTC芯片的通信状态,并在目标芯片与RTC芯片的通信状态为空闲的情况下,将重启信号发送至目标芯片,以使目标芯片进行重启。通过在目标芯片与RTC芯片之间增加控制器,可以避免在目标芯片与RTC芯片进行通信的同时目标芯片重启,进而解决在目标芯片重启时导致I2C通道被锁死的问题。
基于同一发明构思,作为对上述方法的实现,本申请实施例提供了一种芯片重启装置,该装置实施例与前述方法实施例对应,为便于阅读,本装置实施例不再对前述方法实施例中的细节内容进行逐一赘述,但应当明确,本实施例中的装置能够对应实现前述方法实施例中的全部内容。
图3为本申请实施例提供的芯片重启装置的结构示意图,如图3所示,本实施例提供的装置包括:
确定模块110,用于若接收到目标芯片的重启信号,则确定目标芯片与RTC芯片的通信状态;
发送模块120,用于在目标芯片与RTC芯片的通信状态为空闲的情况下,将重启信号发送至目标芯片。
可选的,确定模块110具体用于:
检测目标芯片的目标信号线的电平状态;
若检测到目标信号线在预设时长内持续为高电平,则确定目标芯片与RTC芯片的通信状态为空闲。
可选的,目标信号线为集成电路总线I2C中的时钟线SCL或数据线SDA。
可选的,目标芯片为中央处理器CPU或基板管理控制器BMC。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将所述装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。实施例中的各功能单元、模块可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中,上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。另外,各功能单元、模块的具体名称也只是为了便于相互区分,并不用于限制本申请的保护范围。上述系统中单元、模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
基于同一发明构思,本申请实施例还提供了一种计算设备。
本申请实施例还提供了一种计算机可读存储介质,计算机可读存储介质存储有计算机程序,计算机程序被处理器执行时实现可实现上述各个方法实施例中的步骤。
上述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一计算机可读存储介质中,该计算机程序在被处理器执行时,可实现上述各个方法实施例的步骤。其中,所述计算机程序包括计算机程序代码,所述计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。所述计算机可读存储介质至少可以包括:能够将计算机程序代码携带到拍照装置/终端设备的任何实体或装置、记录介质、计算机存储器、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random AccessMemory,RAM)、电载波信号、电信信号以及软件分发介质。例如U盘、移动硬盘、磁碟或者光盘等。在某些司法管辖区,根据立法和专利实践,计算机可读介质不可以是电载波信号和电信信号。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
在本申请所提供的实施例中,应该理解到,所揭露的装置/设备和方法,可以通过其它的方式实现。例如,以上所描述的装置/设备实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通讯连接可以是通过一些接口,装置或单元的间接耦合或通讯连接,可以是电性,机械或其它的形式。
应当理解,当在本申请说明书和所附权利要求书中使用时,术语“包括”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。
还应当理解,在本申请说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
如在本申请说明书和所附权利要求书中所使用的那样,术语“如果”可以依据上下文被解释为“当...时”或“一旦”或“响应于确定”或“响应于检测到”。类似地,短语“如果确定”或“如果检测到[所描述条件或事件]”可以依据上下文被解释为意指“一旦确定”或“响应于确定”或“一旦检测到[所描述条件或事件]”或“响应于检测到[所描述条件或事件]”。
另外,在本申请说明书和所附权利要求书的描述中,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
在本申请说明书中描述的参考“一个实施例”或“一些实施例”等意味着在本申请的一个或多个实施例中包括结合该实施例描述的特定特征、结构或特点。由此,在本说明书中的不同之处出现的语句“在一个实施例中”、“在一些实施例中”、“在其他一些实施例中”、“在另外一些实施例中”等不是必然都参考相同的实施例,而是意味着“一个或多个但不是所有的实施例”,除非是以其他方式另外特别强调。术语“包括”、“包含”、“具有”及它们的变形都意味着“包括但不限于”,除非是以其他方式另外特别强调。
最后应说明的是:以上各实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述各实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的范围。

Claims (10)

1.一种芯片重启方法,其特征在于,包括:
若接收到目标芯片的重启信号,则确定所述目标芯片与实时时钟RTC芯片的通信状态;
在所述目标芯片与所述RTC芯片的通信状态为空闲的情况下,将所述重启信号发送至所述目标芯片。
2.根据权利要求1所述的方法,其特征在于,所述确定所述目标芯片与RTC芯片的通信状态,包括:
检测所述目标芯片的目标信号线的电平状态;
若检测到所述目标信号线在预设时长内持续为高电平,则确定所述目标芯片与所述RTC芯片的通信状态为空闲。
3.根据权利要求1所述的方法,其特征在于,所述目标信号线为集成电路总线I2C中的时钟线SCL或数据线SDA。
4.根据权利要求1-3任一项所述的方法,其特征在于,所述目标芯片为中央处理器CPU或基板管理控制器BMC。
5.一种芯片重启装置,其特征在于,包括:
确定模块,用于若接收到目标芯片的重启信号,则确定所述目标芯片与RTC芯片的通信状态;
发送模块,用于在所述目标芯片与所述RTC芯片的通信状态为空闲的情况下,将所述重启信号发送至所述目标芯片。
6.根据权利要求5所述的装置,其特征在于,所述确定模块具体用于:
检测所述目标芯片的目标信号线的电平状态;
若检测到所述目标信号线在预设时长内持续为高电平,则确定所述目标芯片与所述RTC芯片的通信状态为空闲。
7.根据权利要求5所述的装置,其特征在于,所述目标信号线为集成电路总线I2C中的时钟线SCL或数据线SDA。
8.根据权利要求5-7任一项所述的装置,其特征在于,所述目标芯片为中央处理器CPU或基板管理控制器BMC。
9.一种计算设备,其特征在于,包括:存储器、控制器、实时时钟RTC芯片、目标芯片和所述目标芯片对应的重启按键,所述控制器分别与所述RTC芯片和所述目标芯片通过集成电路总线I2C连接,所述控制器与所述目标芯片对应的重启按键连接,所述存储器用于存储计算机程序;所述控制器用于在调用所述计算机程序时执行如权利要求1-4任一项所述的方法。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1-4任一项所述的方法。
CN202010511574.0A 2020-06-08 2020-06-08 芯片重启方法、装置及计算设备 Pending CN111813596A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010511574.0A CN111813596A (zh) 2020-06-08 2020-06-08 芯片重启方法、装置及计算设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010511574.0A CN111813596A (zh) 2020-06-08 2020-06-08 芯片重启方法、装置及计算设备

Publications (1)

Publication Number Publication Date
CN111813596A true CN111813596A (zh) 2020-10-23

Family

ID=72845122

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010511574.0A Pending CN111813596A (zh) 2020-06-08 2020-06-08 芯片重启方法、装置及计算设备

Country Status (1)

Country Link
CN (1) CN111813596A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113742276A (zh) * 2021-08-26 2021-12-03 山东云海国创云计算装备产业创新中心有限公司 一种存储设备及其bbu的连接装置和方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113742276A (zh) * 2021-08-26 2021-12-03 山东云海国创云计算装备产业创新中心有限公司 一种存储设备及其bbu的连接装置和方法

Similar Documents

Publication Publication Date Title
TWI416409B (zh) 用於從多媒體卡/安全數位卡裝置將主機裝置開機之方法、可從多媒體卡/安全數位卡裝置開機之主機裝置、及可將主機裝置開機之多媒體卡/安全數位卡裝置
US11175928B2 (en) Master-slave configuration communication protocol, method for improving compatibility, and electronic device
CN111338662A (zh) 从站的固件升级方法、固件升级装置及终端
CN111901164A (zh) Ocp nic网卡的适配控制方法、装置、设备及系统
WO2023124328A1 (zh) 无线通信模组及其功能恢复方法、电子设备和存储介质
CN114116378A (zh) 获取PCIe设备温度的方法、系统、终端及存储介质
CN112835839A (zh) PCIe接口的设备枚举方法、装置、设备及存储介质
CN113626276B (zh) 服务器hba卡型号的识别方法、系统、终端及存储介质
CN111813596A (zh) 芯片重启方法、装置及计算设备
CN116644011B (zh) 一种i2c设备的快速识别方法、装置、设备及存储介质
US20230367508A1 (en) Complex programmable logic device and communication method
CN116627472A (zh) 高速外围组件设备的固件程序升级方法及服务器
CN107179911B (zh) 一种重启管理引擎的方法和设备
CN111709030B (zh) 一种可信平台模块板卡
CN111679649B (zh) 车载终端启动方法、装置、终端设备及存储介质
CN115658582A (zh) 一种pcie设备扫描方法及服务器
CN115291951A (zh) Uefi启动方法、装置、电子设备以及存储介质
CN115098342A (zh) 系统日志收集方法、系统、终端及存储介质
WO2010050957A1 (en) Bit inversion for communication interface
CN112948013B (zh) 一种应用探针配置方法、装置、终端设备及存储介质
CN112667544A (zh) 一种控制主板插槽使能的方法、装置、系统及介质
CN114860512A (zh) 车辆的soc芯片工作状态检测方法、装置、设备和系统
CN114884768B (zh) 一种总线空闲状态的检测装置、系统及检测方法
CN115668157A (zh) 计算设备的安全引导
CN117033276B (zh) 总线通信方法、系统、电子设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination