CN111798800B - 驱动电路、驱动方法、显示面板与显示装置 - Google Patents

驱动电路、驱动方法、显示面板与显示装置 Download PDF

Info

Publication number
CN111798800B
CN111798800B CN202010706141.0A CN202010706141A CN111798800B CN 111798800 B CN111798800 B CN 111798800B CN 202010706141 A CN202010706141 A CN 202010706141A CN 111798800 B CN111798800 B CN 111798800B
Authority
CN
China
Prior art keywords
transistor
switch
module
control
data signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010706141.0A
Other languages
English (en)
Other versions
CN111798800A (zh
Inventor
张金刚
解红军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Visionox Technology Co Ltd
Original Assignee
Hefei Visionox Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Visionox Technology Co Ltd filed Critical Hefei Visionox Technology Co Ltd
Priority to CN202010706141.0A priority Critical patent/CN111798800B/zh
Publication of CN111798800A publication Critical patent/CN111798800A/zh
Application granted granted Critical
Publication of CN111798800B publication Critical patent/CN111798800B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供一种驱动电路、驱动方法、显示面板与显示装置,包括像素驱动电路和数据信号输出电路;数据信号输出电路包括:开关控制模块分别与第一开关和第二开关连接;第一开关的第一端与第一初始化模块连接,第一开关的第二端连接在数据信号输出端和放大器的第一端之间的位置处;第二开关的第一端与放大器的第二端连接,第二开关的第二端与数模转换器连接;开关控制模块向第一开关输出第一使能信号和向第二开关输出第二使能信号,第一使能信号控制第一开关闭合,第二使能信号控制第二开关打开;第一初始化模块控制像素驱动电路中的驱动模块的数据信号输入端进行放电初始化,能够减轻或消除画面切换后的短期残影,提高AMOLED显示器的显示效果。

Description

驱动电路、驱动方法、显示面板与显示装置
技术领域
本申请属于显示技术领域,尤其涉及一种驱动电路、驱动方法、显示面板与显示装置。
背景技术
有源矩阵有机发光二极管(Active Matrix Organic Light Emitting Diode,AMOLED)显示屏具有高可视度、高亮度以及更轻薄的优点,因此,AMOLED显示屏的应用也越来越广泛。
然而,AMOLED显示屏在进行画面切换,尤其是在点亮黑白画面(如棋盘格画面)一段时间后,切换到较低亮度的灰色画面,会存在黑白画面的短期残影,降低了AMOLED显示屏的显示效果。
发明内容
本申请实施例提供了一种驱动电路、驱动方法、显示面板与显示装置,能够减轻或消除画面切换后的短期残影,提高AMOLED显示屏的显示效果。
第一方面,本申请实施例提供一种驱动电路,包括:像素驱动电路和数据信号输出电路;数据信号输出电路包括:串联的数模转换器、放大器和数据信号输出端;
其中,数据信号输出电路还包括:第一开关、第二开关、开关控制模块和第一初始化模块;
开关控制模块分别与第一开关和第二开关连接;
第一开关的第一端与第一初始化模块连接,第一开关的第二端连接在数据信号输出端和放大器的第一端之间的位置处;
第二开关的第一端与放大器的第二端连接,第二开关的第二端与数模转换器连接;
在像素驱动电路进入数据写入阶段之前,开关控制模块,用于向第一开关输出第一使能信号和向第二开关第二使能信号,第一使能信号用于控制第一开关闭合,第二使能信号用于控制第二开关打开;
第一初始化模块,用于控制像素驱动电路中的驱动模块的数据信号输入端进行放电初始化。
根据本申请实施例的一方面,第一初始化模块包括接地端,接地端与第一开关的第一端连接;
接地端,用于通过数据信号输出端控制像素驱动电路中的驱动模块的数据信号输入端进行放电初始化。
根据本申请实施例的一方面,数据输出电路还包括寄存器,第一初始化模块包括接地端、第一参考电压端、第三开关和寄存器;
第三开关的控制端与寄存器、第一开关的第一端连接,第三开关的第一端与接地端连接,第三开关的第二端与第一参考电压端连接;
在像素驱动电路进入数据写入阶段之前,寄存器,用于控制第三开关的控制端连接第一参考电压端;第一参考电压端,用于通过数据信号输出端对像素驱动电路中的驱动模块的数据信号输入端进行放电初始化;
或,在像素驱动电路进入数据写入阶段之前,寄存器,用于控制第三开关的控制端连接接地端;接地端,用于通过数据信号输出端向像素驱动电路传输第一电压信号,控制像素驱动电路中的驱动模块进行放电初始化。
根据本申请实施例的一方面,像素驱动电路包括:驱动模块、数据写入模块、第二初始化模块、发光控制模块、发光元件、存储模块、数据信号写入端、第二参考电压端、第一扫描信号端、第二扫描信号端、第一电源电压输入端、第二电源电压输入端和发光控制信号端;
发光元件与第二电源电压输入端连接;
驱动模块与发光元件连接,用于向发光元件提供驱动电流;
第二初始化模块与驱动模块、发光元件、第二扫描信号端、第二参考电压端连接,用于对驱动模块的控制端和发光元件进行初始化;
数据写入模块与驱动模块、第一扫描信号端、数据信号写入端连接,用于将数据信号写入驱动模块的数据信号输入端;
存储模块与驱动模块、第一电源电压输入端连接,用于维持驱动模块的控制端的电位;
发光控制模块与驱动模块、发光元件、发光控制信号端连接,用于控制发光元件发光。
根据本申请实施例的一方面,数据写入模块包括第一数据写入模块和第二数据写入模块;像素驱动电路还包括第三扫描信号端;
第一数据写入模块与第三扫描信号端连接;
第二数据写入模块与第一扫描信号端连接;
第一数据写入模块,用于在第三扫描信号端的控制下控制驱动模块的数据信号输入端进行放电初始化的时间。
根据本申请实施例的一方面,驱动模块包括第一晶体管,数据写入模块包括第二晶体管和第三晶体管,发光控制模块包括第四晶体管和第五晶体管,第二初始化模块包括第六晶体管和第七晶体管,所述存储模块包括电容;
其中,第一晶体管的控制端与电容的第一端、第二晶体管的第一端、第六晶体管的第一端连接,第一晶体管的数据信号输入端与第三晶体管的第一端、第四晶体管的第一端连接,第一晶体管的第二端与第二晶体管的第二端、第五晶体管的第一端连接;
第二晶体管的控制端与第一扫描信号端连接,第二晶体管的第一端与第五晶体管的第一端连接,第二晶体管的第二端与电容的第一端、第六晶体管的第一端连接;
第三晶体管的第二端与数据信号写入端连接,第三晶体管的控制端与第一扫描信号端连接;
第四晶体管的控制端与发光控制信号端连接,第四晶体管的第二端与第一电源电压输入端、电容的第二端连接;
第五晶体管的控制端与发光控制信号端连接,第五晶体管的第二端与发光元件的阳极连接;
第六晶体管的控制端与第二扫描信号端连接,第六晶体管的第一端与电容的第一端连接,第六晶体管的第二端与第二参考电压信号端、第七晶体管的第一端连接;
第七晶体管的控制端与第二扫描信号端连接,第七晶体管的第二端与发光元件的阳极连接;
电容的第二端与第一电源电压输入端连接;
发光元件的阴极与第二电源电压输入端连接。
根据本申请实施例的一方面,驱动模块包括第一晶体管,第二数据写入模块包括第二晶体管,第一数据写入模块包括第三晶体管,发光控制模块包括第四晶体管和第五晶体管,第二初始化模块包括第六晶体管和第七晶体管,所述存储模块包括电容;
其中,第一晶体管的控制端与电容的第一端、第二晶体管的第一端、第六晶体管的第一端连接,第一晶体管的数据信号输入端与第三晶体管的第一端、第四晶体管的第一端连接,第一晶体管的第二端与第二晶体管的第二端、第五晶体管的第一端连接;
第二晶体管的控制端与第一扫描信号端连接,第二晶体管的第一端与第五晶体管的第一端连接,第二晶体管的第二端与电容的第一端、第六晶体管的第一端连接;
第三晶体管的第二端与数据信号写入端连接,第三晶体管的控制端与第三扫描信号端连接;
第四晶体管的控制端与发光控制信号端连接,第四晶体管的第二端与第一电源电压输入端、电容的第二端连接;
第五晶体管的控制端与发光控制信号端连接,第五晶体管的第二端与发光元件的阳极连接;
第六晶体管的控制端与第二扫描信号端连接,第六晶体管的第一端与电容的第一端连接,第六晶体管的第二端与第二参考电压信号端、第七晶体管的第一端连接;
第七晶体管的控制端与第二扫描信号端连接,第七晶体管的第二端与发光元件的阳极连接;
电容的第二端与第一电源电压输入端连接;
发光元件的阴极与第二电源电压输入端连接。
第二方面,本申请实施例提供了一种驱动方法,应用于驱动电路,驱动电路包括数据信号输出电路和像素驱动电路;该方法包括:
第一初始化阶段,数据信号输出电路中的第一开关和第二开关处于打开状态,像素驱动电路中的第六晶体管和第七晶体管在像素驱动电路中的第二扫描信号端的控制下导通,像素驱动电路中的第二电压参考端对第一晶体管的数据信号输入端进行初始化;
第二初始化阶段,数据信号输出电路中的开关控制模块控制第一开关闭合,第二开关打开;
像素驱动电路中的第二晶体管和第三晶体管在数据信号输出电路中的第一初始化模块的控制下导通,并控制的第一晶体管的数据信号输入端进行放电初始化;
数据写入阶段,开关控制模块控制第二开关打开,并控制第一开关闭合,第二晶体管和第三晶体管在数据信号写入端的控制下导通,将数据信号输出电路发送的数据信号写入到第一晶体管中;
发光阶段,开关控制模块控制第一开关打开,第四晶体管和第五晶体管在发光控制端的控制下导通,第一晶体管在第一电压端的控制下产生驱动电流驱动发光元件发光。
第三方面,本申请实施例提供了一种驱动方法,应用于驱动电路,驱动电路包括数据信号输出电路和像素驱动电路;方法包括:
第一初始化阶段,数据信号输出电路中的第一开关和第二开关处于打开状态,像素驱动电路中的第六晶体管和第七晶体管在像素驱动电路中的第二扫描信号端的控制下导通,像素驱动电路中的第二电压参考端对第一晶体管的数据信号输入端进行初始化;
第二初始化阶段,数据信号输出电路中的开关控制模块控制第一开关闭合,第二开关打开;
像素驱动电路中的第三晶体管在像素驱动电路中的第三扫描信号端和数据信号输出电路中的第一初始化模块的控制下导通,并控制的第一晶体管的数据信号输入端进行放电初始化;
数据写入阶段,开关控制模块控制第二开关打开,并控制第一开关闭合,第二晶体管在数据信号写入端的控制下导通,第三晶体管在第三扫描信号端和数据信号写入端导通,将数据信号输出电路发送的数据信号写入到第一晶体管中,第三扫描信号端控制第一晶体管的数据信号输入端进行放电初始化;
发光阶段,开关控制模块控制第一开关打开,第四晶体管和第五晶体管在发光控制端的控制下导通,第一晶体管在第一电压端的控制下产生驱动电流驱动发光元件发光。
第四方面,本申请实施例提供一种显示面板,包括上述任一实施方式的像素驱动电路。
第五方面,申请实施例提供一种显示装置,包括上述任一实施方式的显示面板。
在本申请实施例中,驱动电路包括像素驱动电路和数据信号输出电路。其中,数据信号输出电路具有第一初始化模块。该第一初始化模块与第一开关、数据信号输出端连接。第一初始化模块可在第一开关闭合和第二开关打开的状态下,对像素驱动电路中的驱动模块的数据信号输入端进行放电初始化,从而在像素驱动电路的外部驱动电压出现电位变化的情况下,驱动模块的数据信号输入端的电压不会因外界引出的影响如驱动模块上的寄生电容的影响持续上一时刻的电压,避免了在切换画面时上一个画面依然存在导致的短期残影,提高AMOLED显示屏的显示效果。
附图说明
从下面结合附图对本发明的具体实施方式的描述中可以更好地理解本申请。其中,相同或相似的附图标记表示相同或相似的特征。
图1为本申请一实施例提供的驱动电路的结构示意图;
图2为本申请一实施例提供的数据输出电路的结构示意图;
图3为本申请另一实施例提供的数据输出电路的结构示意图;
图4为本申请一实施例提供的像素驱动电路的结构示意图;
图5为本申请另一实施例提供的像素驱动电路的结构示意图;
图6为本申请又一实施例提供的像素驱动电路的结构示意图;
图7为本申请一实施例提供的驱动时序图;
图8为本申请再一实施例提供的像素驱动电路的结构示意图;
图9为本申请另一实施例提供的驱动时序图;
图10为本申请一实施例提供的驱动方法的流程示意图;
图11为本申请另一实施例提供的驱动方法的流程示意图。
具体实施方式
下面将详细描述本发明的各个方面的特征和示例性实施例,为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本发明进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本发明,并不被配置为限定本发明。对于本领域技术人员来说,本发明可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本发明的示例来提供对本发明更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
目前,AMOLED显示屏的应用越来越广泛。
然而,由于AMOLED显示屏中存在许多金属走线,形成了像素驱动电路中驱动模块的寄生电容,导致AMOLED显示屏在进行画面切换时,驱动模块的数据信号输入端的电压比驱动模块的控制端的电压偏高,切换后的画面留有前一画面的残影,例如在点亮黑白画面(如棋盘格画面)一段时间后,切换到较低亮度的灰色画面,会存在黑白画面的短期残影,降低了AMOLED显示屏的显示效果。
本申请实施例提供了一种驱动电路、驱动方法、显示面板与显示装置,能够减轻或消除画面切换后的短期残影,提高AMOLED显示器的显示效果。
图1为本申请实施例提供的一种驱动电路P的结构示意图。如图1所示,该驱动电路可以包括像素驱动电路P1和数据信号输出电路P2。
其中,数据信号输出电路P2包括串联的数模转换器(Digital to analogconverter,DAC)P21、放大器OP和数据信号输出端VDATA_output。
数模转换器P21用于对发送给像素驱动电路P1的数据信号进行数模转换。放大器OP用于对进行数模转换后的数据信号进行放大和缓冲,然后通过数据输出端VDATA_output发送给像素驱动电路。
为了能够使得像素驱动电路P1中的驱动模块的数据信号输入端的电压不受寄生电容的影响,在数据输出电路P2中还包括第一开关SW1、第二开关SW2、开关控制模块P22和第一初始化模块P23。
如图1所示,开关控制模块P22分别与第一开关SW1和第二开关SW2连接。开关控制模块用于向第一开关SW1和第二开关SW2发送使能信号,从而控制第一开关SW1和第二开关SW2。第一开关SW1的第一端与第一初始化模块P23连接。第一开关SW1的第二端连接在数据信号输出端VDATA_output和放大器OP的第一端之间的位置处。第二开关SW2的第一端与放大器OP的第二端连接,第二开关SW2的第二端与数模转换器P21连接。
具体地,在像素驱动电路P1进入数据写入阶段之前,开关控制模块P22向第一开关SW1发送第一使能信号EN1,控制第一开关SW1闭合,并向第二开关SW2发送第二使能信号EN2,控制第二开关SW2打开。在第一开关SW1闭合,第二开关SW2打开的情况下,第一初始化模块P23能够对像素驱动电路P1进行放电初始化,从而使得像素驱动电路中的驱动模块P11的数据信号输入端进行放电初始化,进而驱动模块P11的数据信号输入端的电压不会保持上一时刻的电压,能够与驱动模块P11的控制端的电压保持一致,从而避免了在切换画面时上一个画面依然存在导致的短期残影,提高AMOLED显示屏的显示效果。
可选的,在本申请的一个实施例中,如图2所示,第一初始化模块P23可以包括接地端GND。其中,接地端GND与第一开关SW1的第一端连接。
具体地,在像素驱动电路P1进入数据写入阶段之前,开关控制模块P22向第一开关SW1发送第一使能信号EN1,控制第一开关SW1闭合,并向第二开关SW2发送第二使能信号EN2,控制第二开关SW2打开。在第一开关SW1闭合,第二开关SW2打开的情况下,接地端GND能够对像素驱动电路P1进行放电初始化,从而使得像素驱动电路P1中的驱动模块P11的数据信号输入端进行放电初始化,进而驱动模块P11的数据信号输入端的电压不会保持上一时刻的电压,能够与驱动模块P11的控制端的电压保持一致,从而避免了在切换画面时上一个画面依然存在导致的短期残影,提高AMOLED显示屏的显示效果。
可选的,在本申请的一个实施例中,如图3所示,数据输出电路P2还包括寄存器P24,第一初始化模块P23可以包括接地端GND、第一参考电压端VREF1和第三开关模块SW3。
其中,第三开关SW3的控制端与寄存器P24、第一开关SW1的第一端连接,第三开关SW3的第一端与接地端GND连接,第三开关SW1的第二端与第一参考电压端VREF1连接。
第一初始化模块P23可以通过不同的信号端对像素驱动电路P1中的驱动模块P11的数据信号输入端进行放电初始化。
具体地,寄存器P24可以控制第三开关SW3在接地端GND和第一电压参考端VREF1之间切换。
在像素驱动电路P1进入数据写入阶段之前,开关控制模块P22向第一开关SW1发送第一使能信号EN1,控制第一开关SW1闭合,并向第二开关SW2发送第二使能信号EN2,控制第二开关SW2打开。在第一开关SW1闭合,第二开关SW2打开的情况下,寄存器P24控制第三开关SW3的控制端连接到第一参考电压端VREF1,第一参考电压端VREF1通过数据信号输出端VDATA_output将第一参考电压信号发送至驱动模块P11的数据信号输入端,从而使得驱动模块P11的数据信号输入端能够进行放电初始化,进而驱动模块P11的数据信号输入端的电压不会保持上一时刻的电压,能够与驱动模块P11的控制端的电压保持一致,从而避免了在切换画面时上一个画面依然存在导致的短期残影,提高AMOLED显示屏的显示效果。
在像素驱动电路P1进入数据写入阶段之前,开关控制模块P22向第一开关SW1发送第一使能信号EN1,控制第一开关SW1闭合,并向第二开关SW2发送第二使能信号EN2,控制第二开关SW2打开。在第一开关SW1闭合,第二开关SW2打开的情况下,寄存器P24控制第三开关SW3的控制端连接到接地端GND,第一参考电压端VREF1通过数据信号输出端VDATA_output将接地端GND的电压信号发送至驱动模块P11的数据信号输入端,从而使得驱动模块P11的数据信号输入端能够进行放电初始化,进而驱动模块P11的数据信号输入端的电压不会保持上一时刻的电压,能够与驱动模块P11的控制端的电压保持一致,从而避免了在切换画面时上一个画面依然存在导致的短期残影,提高AMOLED显示屏的显示效果。
基于上述实施例提供的数据输出电路,其可以与不同的像素驱动电路组合形成驱动电路,本申请实施例提供的像素驱动电路可以是7T1C像素驱动电路。下面对本申请实施例提供的像素驱动电路进行详细介绍。
如图4所示,本申请实施例提供的像素驱动电路P1可以包括:驱动模块P11、数据写入模块P12、第二初始化模块P13、发光控制模块P14、发光元件D1、存储模块P15、数据信号写入端VDATA_input、第二参考电压端VREF2、第一扫描信号端SCAN1、第二扫描信号端SCAN2、第一电源电压输入端VDD、第二电源电压输入端VSS和发光控制信号端EM。
其中,发光元件D1可根据显示面板的类型选定,如发光元件D1具体可以是发光二极管(Light Emitting Diode,LED),还可以是AMOLED,在此并不限定。具体的,发光元件D1的阴极与第二电源电压输入端VSS连接。
驱动模块P11可用于向发光元件D1提供驱动电流。具体地,可通过控制驱动模块P11的导通和关断,以控制驱动电流是否能通过驱动模块P11流向发光元件D1。
存储模块P15与驱动模块P11连接,具有存储电能的作用。存储模块P15可用于维持驱动模块P11的控制端的电位。具体地,在驱动过程中的数据写入阶段和发光阶段,可对存储模块P15进行充电。在驱动过程中的读写发光阶段,电容P12可利用充电阶段中充入的电压保持驱动模块P11的控制端的电位。
第二初始化模块P13与驱动模块P11、发光元件D1、第二扫描信号端SCAN2、第二参考电压端VREF2连接。具体地,第二初始化模块P13与发光元件D1的阳极连接、与驱动模块P11的控制端连接。第二初始化模块P13用于对驱动模块P11的控制端以及发光元件D1的阳极进行初始化。第二参考电压端VREF2用于提供第二参考电压信号,将第二参考电压信号作为初始化信号。在一些示例中,第二参考电压信号的电压为负。第二扫描信号端SCAN2用于提供第二扫描信号。在驱动过程中的初始化阶段,第二初始化模块P13在第二扫描信号的控制下导通,一方面利用第一参考电压信号对驱动模块P11的控制端进行初始化,另一方面将第一参考电压信号的电压充入电容P12和发光元件D1的阳极,以对发光元件D1的阳极进行初始化。
数据写入模块P12与驱动模块P11、存储模块P15连接,用于将数据信号写入驱动模块P11的控制端。具体地,数据写入模块P12与驱动模块P11、数据信号写入端VDATA_input、第一扫描信号端SCAN1连接。具体地,数据写入模块P12与驱动模块P11的数据信号输入端连接。数据信号写入端VDATA_input用于提供数据信号。第一扫描信号端SCAN1用于提供第一扫描信号。在驱动过程中的充电阶段,数据写入模块P13在第一扫描信号的控制下,利用数据信号通过驱动模块P11为电容P12充电。在驱动过程中的数据写入阶段和发光阶段,电容P12利用充电阶段中充入的电压保持驱动模块P11的控制端的电位,相当于将数据信号写入到驱动模块P11的控制端。
发光控制模块P14与发光元件D1、驱动模块P11连接,用于控制发光元件D1发光。具体地,发光控制模块P14与发光控制信号端EM、第一电源电压输入端VDD连接。发光控制信号端EM用于提供发光控制信号。第一电源电压输入端VDD用于提供高电平信号。在驱动过程中的发光阶段,发光控制模块P14在发光控制信号的控制下导通,能够将高电平信号产生的驱动电流传输至发光元件D1,使发光元件D1发光。
由于驱动模块的数据信号输入端的寄生电容,使得驱动模块P11的数据信号输入端与驱动模块的控制端长时间保持较大的电位差,而像素驱动电路的驱动电压突然变换点位后,驱动模块的数据信号输入端会短时间内维持上一时刻的电位,在低灰阶等对电压比较敏感的场景中,容易造成显示面板显示的均一性不足。在高频显示场景中,画面切换频率高,出现残影的可能性大。本申请实施例中通过数据输出电路中的第一初始化模块,对像素驱动电路中的驱动模块的数据信号输入端进行放电初始化,能够减小驱动模块P11的电位差,从而能够减小甚至消除显示出现短期残影的可能性。
可选的,在本申请的一些实施例中,如图5所示,为了能够使得驱动模块P11的数据信号输入端的电位在发光阶段始终与驱动模块P11的控制端的电压保持一致,本申请实施例提供的像素驱动电路P1中的数据写入模块P12可以包括第一数据写入模块P121、第二数据写入模块P122和第三扫描信号端SCAN3。
其中,第一数据写入模块P121与第三扫描信号端SCAN3连接;第二数据写入模块P122与第一扫描信号端SCAN1连接;第一数据写入模块P121,用于在第三扫描信号端SCAN3的控制下控制驱动模块P11的数据信号输入端进行放电初始化的时间。具体地,在像素驱动电路P1进入数据写入阶段之前,当第一初始化模块P23开始对驱动模块P11的数据信号输入端进行放电初始化时,第一数据写入模块P121在第一初始化模块和第三扫描信号端SCAN3的控制下导通,从而第一初始化模块P23对驱动模块的数据信号写入端进行放电初始化。当像素驱动模块P1进入数据写入阶段,第二数据写入模块P122在第一扫描信号端SCAN1的控制下导通,第一数据写入模块P121在数据信号写入端VDATA_input和第三扫描信号端SCAN3的控制下导通,将数据信号写入驱动模块P11的数据信号输入端。与此同时,第三扫描信号端SCAN3控制驱动模块P11的数据信号输入端的电压与驱动模块P11的控制端的电压保持一致,从而第三扫描信号端SCAN3能够调节驱动模块P11的数据信号输入端进行放电初始化的时间。
本申请实施例中的像素驱动电路可由晶体管和电容等器件实现。其中,晶体管可为P型晶体管或N型晶体管,在此并不限定。为了便于说明,下面以晶体管为P型晶体管为例,对一具体的像素驱动电路进行说明。
图6为本申请另一实施例提供的像素驱动电路的结构示意图。图6示出了上述图4对应的实施例中的驱动模块P11、数据写入模块P12、第二初始化模块P13、发光控制模块P14、发光元件D1、存储模块P15的具体结构。如图6所示,驱动模块P11包括第一晶体管T1,第一晶体管T1即为像素驱动电路中的驱动晶体管;数据写入模块P12包括第二晶体管T2和第三晶体管T3;第二初始化模块P13包括第六晶体管T6和第七晶体管T7;发光控制模块P14包括第四晶体管T4和第五晶体管T5;存储模块P15包括电容C1。
第一晶体管T1的控制端与电容C1的第一端、第二晶体管T2的第一端、第六晶体管T6的第一端连接,第一晶体管T1的数据信号输入端与第三晶体管T3的第一端、第四晶体管T4的第一端连接,第一晶体管T1的第二端与第二晶体管T2的第二端、第五晶体管T5的第一端连接。
第二晶体管T2的控制端与第一扫描信号端SCAN1连接,第二晶体管T2的第一端与第五晶体管T5的第一端连接,第二晶体管T2的第二端与电容C1的第一端、第六晶体管T6的第一端连接。
第三晶体管T3的第二端与数据信号写入端VDATA_input连接,第三晶体管T3的控制端与第一扫描信号端SCAN1连接。
第四晶体管T4的控制端与发光控制信号端EM连接,第四晶体管T4的第二端与第一电源电压输入端VDD、电容C1的第二端连接。
第五晶体管T5的控制端与发光控制信号端EM连接,第五晶体管T5的第二端与发光元件D1的阳极连接。
第六晶体管T6的控制端与第二扫描信号端SCAN2连接,第六晶体管T6的第一端与电容C1的第一端连接,第六晶体管T6的第二端与第二参考电压信号端VREF2、第七晶体管T7的第一端连接。
第七晶体管T7的控制端与第二扫描信号端SCAN2连接,第七晶体管T7的第二端与发光元件D1的阳极连接。
电容C1的第二端与第一电源电压输入端VDD连接。
发光元件D1的阴极与第二电源电压输入端VSS连接。
发光元件D1的阴极与第二电源电压输入端VSS连接。第二电源电压输入端VSS用于提供低电平信号。
以图6为例,第一晶体管T1的控制端可以是栅极,第一晶体管T1的数据信号输入端可以是源极。驱动电路的驱动时序包括四个阶段,第一初始化阶段、第二初始化阶段、数据写入阶段和发光阶段。驱动时序如图7所示。
在第一初始化阶段t1,第二扫描信号SCAN2为低电平,发光控制信号EM和第一扫描信号SCAN1为高电平。发光控制信号EM控制第四晶体管T4和第五晶体管T5截止;第一扫描信号SCAN1控制第二晶体管T2、第三晶体管T3截止;第二扫描信号SCAN2控制第六晶体管T6导通,第二参考电压信号VREF2初始化第一晶体管T1的栅极,确保在数据写入阶段第一晶体管T1处于导通状态;第二扫描信号SCAN2控制第七晶体管T7导通,第二参考电压信号VREF2初始化发光器件D1的阳极。
在数据写入阶段t2中,包括了第二初始化阶段t4。其中,在第二初始化阶段t4,开关控制模块P22输出的第一使能信号EN1为高电平,控制第一开关SW1闭合,第二使能信号EN2为低电平,控制第二开关SW2打开,以使第一初始化模块P23对第一晶体管T1的源极进行放电初始化,减小由寄生电容引起的第一晶体管T1的源极和栅极之间的电压差,从而达到去除短期残影的效果,提高显示器的显示效果。
第二初始化阶段t4结束后,开关控制模块P22输出的第一使能信号EN1为低电平,控制第一开关SW1打开,第二使能信号EN2为高电平,控制第二开关SW2闭合,以使数据输出电路P2向像素驱动电路P1提供与发光器件D1的发光亮度对应的数据信号VDATA。发光控制信号EM和第二扫描信号SCAN2为高电平,第一扫描信号SCAN1为低电平。发光控制信号EM控制第四晶体管T4、第五晶体管T5截止;第二扫描信号SCAN2控制第六晶体管T6、第七晶体管T7截止;第一扫描信号SCAN1控制第二晶体管T2、第三晶体管T3导通,以将数据信号VDATA经由第一晶体管T1的源极和漏极写入第一晶体管T1的栅极,数据写入阶段完成。
需要说明的是,第二使能信号EN2为高电平的时间为t5。且t4+t5>t2
在发光阶段t3,第一扫描信号SCAN1和第二扫描信号SCAN2为高电平,发光控制信号EM为低电平。第二扫描信号SCAN2控制第六晶体管T6、第七晶体管T7截止;第一扫描信号SCAN1控制第二晶体管T2、第三晶体管T3截止;发光控制信号EM控制第四晶体管T4、第五晶体管T5导通,第一晶体管T1的栅极电压为VDATA+Vth,源极电压施加第一电源VDD,从而产生驱动电流,并流入发光器件D1的阳极,驱动发光器件D1发光。
图8为本申请又一实施例提供的像素驱动电路的结构示意图。图8示出了上述图4对应的实施例中的驱动模块P11、数据写入模块P12、第二初始化模块P13、发光控制模块P14、发光元件D1、存储模块P15的具体结构。如图6所示,驱动模块P11包括第一晶体管T1,第一晶体管T1即为像素驱动电路中的驱动晶体管;数据写入模块P12包括第二晶体管T2和第三晶体管T3;第二初始化模块P13包括第六晶体管T6和第七晶体管T7;发光控制模块P14包括第四晶体管T4和第五晶体管T5;存储模块P15包括电容C1。
第一晶体管T1的控制端与电容C1的第一端、第二晶体管T2的第一端、第六晶体管T6的第一端连接,第一晶体管T1的数据信号输入端与第三晶体管T3的第一端、第四晶体管T4的第一端连接,第一晶体管T1的第二端与第二晶体管T2的第二端、第五晶体管T5的第一端连接。
第二晶体管T2的控制端与第一扫描信号端SCAN1连接,第二晶体管T2的第一端与第五晶体管T5的第一端连接,第二晶体管T2的第二端与电容C1的第一端、第六晶体管T6的第一端连接。
第三晶体管T3的第二端与数据信号写入端VDATA_input连接,第三晶体管T3的控制端与第三扫描信号端SCAN3连接。
第四晶体管T4的控制端与发光控制信号端EM连接,第四晶体管T4的第二端与第一电源电压输入端VDD、电容C1的第二端连接。
第五晶体管T5的控制端与发光控制信号端EM连接,第五晶体管T5的第二端与发光元件D1的阳极连接。
第六晶体管T6的控制端与第二扫描信号端SCAN2连接,第六晶体管T6的第一端与电容C1的第一端连接,第六晶体管T6的第二端与第二参考电压信号端VREF2、第七晶体管T7的第一端连接。
第七晶体管T7的控制端与第二扫描信号端SCAN2连接,第七晶体管T7的第二端与发光元件D1的阳极连接。
电容C1的第二端与第一电源电压输入端VDD连接。
发光元件D1的阴极与第二电源电压输入端VSS连接。
发光元件D1的阴极与第二电源电压输入端VSS连接。第二电源电压输入端VSS用于提供低电平信号。
以图7为例,第一晶体管T1的控制端可以是栅极,第一晶体管T1的数据信号输入端可以是源极。驱动电路的驱动时序包括四个阶段,第一初始化阶段、第二初始化阶段、数据写入阶段和发光阶段。驱动时序如图9所示。
在第一初始化阶段t1,第二扫描信号SCAN2为低电平,发光控制信号EM和第一扫描信号SCAN1为高电平。发光控制信号EM控制第四晶体管T4和第五晶体管T5截止;第一扫描信号SCAN1控制第二晶体管T2、第三晶体管T3截止;第二扫描信号SCAN2控制第六晶体管T6导通,第二参考电压信号VREF2初始化第一晶体管T1的栅极,确保在数据写入阶段第一晶体管T1处于导通状态;第二扫描信号SCAN2控制第七晶体管T7导通,第二参考电压信号VREF2初始化发光器件D1的阳极。
第二初始化阶段t4,开关控制模块输出的第一使能信号EN1为高电平,控制第一开关SW1闭合,第二使能信号EN2为低电平,控制第二开关SW2打开。与此同时,第三扫描信号端SCAN3为低电平,第三扫描信号端SCAN3和数据信号写入端VDATA_input控制第三晶体管导通,以使第一初始化模块P23对第一晶体管T1的源极进行放电初始化,减小由寄生电容引起的第一晶体管T1的源极和栅极之间的电压差,从而达到去除短期残影的效果,提高显示器的显示效果。
数据写入阶段t2,开关控制模块P22输出的第一使能信号EN1为低电平,控制第一开关SW1打开,第二使能信号EN2为高电平,控制第二开关SW2闭合,以使数据输出电路P2向像素驱动电路P1提供与发光器件D1的发光亮度对应的数据信号VDATA。发光控制信号EM和第二扫描信号SCAN2为高电平,第一扫描信号SCAN1为低电平。发光控制信号EM控制第四晶体管T4、第五晶体管T5截止;第二扫描信号SCAN2控制第六晶体管T6、第七晶体管T7截止;第一扫描信号SCAN1控制第二晶体管T2导通,第三扫描信号SCAN3控制第三晶体管T3导通,以将数据信号VDATA经由第一晶体管T1的源极和漏极写入第一晶体管T1的栅极,数据写入阶段完成。
需要说明的是,第三扫描信号端SCAN3为低电平的时间为t6,第二使能信号EN2为高电平的时间为t5。且t4+t5>t6,t4+t2=t6
在发光阶段t3,第一扫描信号SCAN1和第二扫描信号SCAN2为高电平,发光控制信号EM为低电平。第二扫描信号SCAN2控制第六晶体管T6、第七晶体管T7截止;第一扫描信号SCAN1控制第二晶体管T2、第三晶体管T3截止;发光控制信号EM控制第四晶体管T4、第五晶体管T5导通,第一晶体管T1的栅极电压为VDATA+Vth,源极电压施加第一电源VDD,从而产生驱动电流,并流入发光器件D1的阳极,驱动发光器件D1发光。
需要说明的是,上述图6和图8所涉及的驱动电路的驱动时序仅是以像素驱动电路中的晶体管为P型TFT为例进行说明,除为P型TFT外,上述晶体管还可以均为N型TFT,或者一部分为N型TFT,一部分为P型TFT,本申请对此不限制。
在本申请实施例中,驱动电路包括像素驱动电路和数据信号输出电路。其中,数据信号输出电路具有第一初始化模块。该第一初始化模块与第一开关、数据信号输出端连接。第一初始化模块可在第一开关闭合和第二开关打开的状态下,对像素驱动电路中的驱动模块的数据信号输入端进行放电初始化,从而在像素驱动电路的外部驱动电压出现电位变化的情况下,驱动模块的数据信号输入端的电压不会因外界引出的影响如驱动模块上的寄生电容的影响持续上一时刻的电压,避免了在切换画面时上一个画面依然存在导致的短期残影,提高AMOLED显示屏的显示效果。
基于图6所示的像素驱动电路,本申请实施例还提供了一种驱动方法。
如图10所示,本申请实施例提供的驱动方法,可以包括:
S1001:第一初始化阶段,数据信号输出电路中的第一开关和第二开关处于打开状态,像素驱动电路中的第六晶体管和第七晶体管在像素驱动电路中的第二扫描信号端的控制下导通,像素驱动电路中的第二电压参考端对第一晶体管的数据信号输入端进行初始化。
S1002:第二初始化阶段,数据信号输出电路中的开关控制模块控制第一开关闭合,第二开关打开;像素驱动电路中的第二晶体管和第三晶体管在数据信号输出电路中的第一初始化模块的控制下导通,并控制的第一晶体管的数据信号输入端进行放电初始化。
S1003:数据写入阶段,开关控制模块控制第二开关打开,并控制第一开关闭合,第二晶体管和第三晶体管在数据信号写入端的控制下导通,将数据信号输出电路发送的数据信号写入到第一晶体管中。
S1004:发光阶段,开关控制模块控制第一开关打开,第四晶体管和第五晶体管在发光控制端的控制下导通,第一晶体管在第一电压端的控制下产生驱动电流驱动发光元件发光。
需要说明的是,S1001-S1004为上述图6所对应实施例的驱动方法,因此,S1001-S1004的内容与图6所对应实施例的内容相同,为了简要起见,S1001-S1004的详细说明请参见图6所对应实施例的详细说明,此处不在重复。
在本申请实施例中,驱动电路包括像素驱动电路和数据信号输出电路。其中,数据信号输出电路具有第一初始化模块。该第一初始化模块与第一开关、数据信号输出端连接。第一初始化模块可在第一开关闭合和第二开关打开的状态下,对像素驱动电路中的驱动模块的数据信号输入端进行放电初始化,从而在像素驱动电路的外部驱动电压出现电位变化的情况下,驱动模块的数据信号输入端的电压不会因外界引出的影响如驱动模块上的寄生电容的影响持续上一时刻的电压,避免了在切换画面时上一个画面依然存在导致的短期残影,提高AMOLED显示屏的显示效果。
基于图6所示的像素驱动电路,本申请实施例还提供了一种驱动方法。
如图11所示,本申请实施例提供的驱动方法,可以包括:
S1101:第一初始化阶段,第一初始化阶段,数据信号输出电路中的第一开关和第二开关处于打开状态,像素驱动电路中的第六晶体管和第七晶体管在像素驱动电路中的第二扫描信号端的控制下导通,像素驱动电路中的第二电压参考端对第一晶体管的数据信号输入端进行初始化。
S1102:第二初始化阶段,数据信号输出电路中的开关控制模块控制第一开关闭合,第二开关打开;像素驱动电路中的第三晶体管在像素驱动电路中的第三扫描信号端和数据信号输出电路中的第一初始化模块的控制下导通,并控制的第一晶体管的数据信号输入端进行放电初始化。
S1103:数据写入阶段,开关控制模块控制第二开关打开,并控制第一开关闭合,第二晶体管在数据信号写入端的控制下导通,第三晶体管在第三扫描信号端和数据信号写入端导通,将数据信号输出电路发送的数据信号写入到第一晶体管中,第三扫描信号端控制第一晶体管的数据信号输入端进行放电初始化。
S1104:发光阶段,开关控制模块控制第一开关打开,第四晶体管和第五晶体管在发光控制端的控制下导通,第一晶体管在第一电压端的控制下产生驱动电流驱动发光元件发光。
需要说明的是,S1101-S1104为上述图8所对应实施例的驱动方法,因此,S1101-S1104的内容与图8所对应实施例的内容相同,为了简要起见,S1101-S1104的详细说明请参见图8所对应实施例的详细说明,此处不在重复。
在本申请实施例中,驱动电路包括像素驱动电路和数据信号输出电路。其中,数据信号输出电路具有第一初始化模块。该第一初始化模块与第一开关、数据信号输出端连接。第一初始化模块可在第一开关闭合和第二开关打开的状态下,对像素驱动电路中的驱动模块的数据信号输入端进行放电初始化,从而在像素驱动电路的外部驱动电压出现电位变化的情况下,驱动模块的数据信号输入端的电压不会因外界引出的影响如驱动模块上的寄生电容的影响持续上一时刻的电压,避免了在切换画面时上一个画面依然存在导致的短期残影,提高AMOLED显示屏的显示效果。
本申请还提供了一种显示面板,该显示面板可包括上述实施例中的像素驱动电路。该显示面板具体可以为AMOLED显示面板,在此并不限定。
本申请还提供了一种显示装置。该显示装置可包括设备本体以及上述实施例中的显示面板,该显示面板覆盖在设备本体上。设备本体中可设置有各类器件,如传感器件、处理器件等,在此并不限定。显示装置具体可以为手机、计算机、平板电脑、数码相框、电视机、电子纸等具有显示功能的装置,在此并不限定。
需要明确的是,本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同或相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。对于显示面板实施例和显示装置实施例而言,相关之处可以参见像素驱动电路实施例和阵列基板实施例的说明部分。本申请并不局限于上文所描述并在图中示出的特定结构。本领域的技术人员可以在领会本申请的精神之后,作出各种改变、修改和添加。并且,为了简明起见,这里省略对已知技术的详细描述。
本领域技术人员应能理解,上述实施例均是示例性而非限制性的。在不同实施例中出现的不同技术特征可以进行组合,以取得有益效果。本领域技术人员在研究附图、说明书及权利要求书的基础上,应能理解并实现所揭示的实施例的其他变化的实施例。在权利要求书中,术语“包括”并不排除其他结构;数量涉及“一个”但不排除多个;术语“第一”、“第二”用于标示名称而非用于表示任何特定的顺序。权利要求中的任何附图标记均不应被理解为对保护范围的限制。某些技术特征出现在不同的从属权利要求中并不意味着不能将这些技术特征进行组合以取得有益效果。

Claims (8)

1.一种驱动电路,其特征在于,所述驱动电路应用于AMOLED,所述驱动电路包括:像素驱动电路和数据信号输出电路;所述数据信号输出电路包括:串联的数模转换器、放大器和数据信号输出端;
其中,所述数据信号输出电路还包括:第一开关、第二开关、开关控制模块和第一初始化模块;
所述开关控制模块分别与所述第一开关和所述第二开关连接;
所述第一开关的第一端与所述第一初始化模块连接,所述第一开关的第二端连接在所述数据信号输出端和所述放大器的第一端之间的位置处;
所述第二开关的第一端与所述放大器的第二端连接,所述第二开关的第二端与所述数模转换器连接;
在所述像素驱动电路处于驱动时序的第二初始化阶段t4时,所述第二初始化阶段位于第一初始化阶段之后且进入数据写入阶段t2之前,所述开关控制模块,用于向所述第一开关输出第一使能信号和向所述第二开关输出第二使能信号,所述第一使能信号用于控制所述第一开关闭合,所述第二使能信号用于控制所述第二开关打开;
所述第一初始化模块,用于控制所述像素驱动电路中的驱动模块的数据信号输入端进行放电初始化,以避免驱动电路所在显示装置切换画面时存在短期残影;
所述像素驱动电路的数据写入模块包括第一数据写入模块和第二数据写入模块,所述像素驱动电路还包括第一扫描信号端和第三扫描信号端;所述第一数据写入模块与所述第三扫描信号端连接,所述第二数据写入模块与所述第一扫描信号端连接;所述第一数据写入模块用于在所述第三扫描信号的控制下控制所述驱动模块的数据信号输入端进行放电初始化的时间,所述第三扫描信号控制所述第一数据写入模块导通的时间为t6,所述第二使能信号控制所述第二开关闭合的时间为t5,其中t4+t5>t6,t4+t2=t6。
2.根据权利要求1所述的驱动电路,其特征在于,所述第一初始化模块包括接地端,所述接地端与所述第一开关的第一端连接;
所述接地端,用于通过所述数据信号输出端控制所述像素驱动电路中的驱动模块的数据信号输入端进行放电初始化。
3.根据权利要求1所述的驱动电路,其特征在于,所述数据信号输出电路还包括寄存器;所述第一初始化模块包括接地端、第一参考电压端和第三开关;
所述第三开关的控制端与所述寄存器、所述第一开关的第一端连接,所述第三开关的第一端与所述接地端连接,所述第三开关的第二端与所述第一参考电压端连接;
在所述像素驱动电路进入数据写入阶段之前,所述寄存器,用于控制所述第三开关的控制端连接所述第一参考电压端;所述第一参考电压端,用于通过所述数据信号输出端对所述像素驱动电路中的驱动模块的数据信号输入端进行放电初始化;
或,在所述像素驱动电路进入数据写入阶段之前,所述寄存器,用于控制所述第三开关的控制端连接所述接地端;所述接地端,用于通过所述数据信号输出端向所述像素驱动电路传输第一电压信号,控制所述像素驱动电路中的驱动模块进行放电初始化。
4.根据权利要求2或3所述的驱动电路,其特征在于,所述像素驱动电路包括:驱动模块、数据写入模块、第二初始化模块、发光控制模块、发光元件、存储模块、数据信号写入端、第二参考电压端、所述第一扫描信号端、第二扫描信号端、第一电源电压输入端、第二电源电压输入端和发光控制信号端;
所述发光元件与所述第二电源电压输入端连接;
所述驱动模块与所述发光元件连接,用于向所述发光元件提供驱动电流;
所述第二初始化模块与所述驱动模块、所述发光元件、所述第二扫描信号端、所述第二参考电压端连接,用于对所述驱动模块的控制端和所述发光元件进行初始化;
所述数据写入模块与所述驱动模块、所述第一扫描信号端、所述数据信号写入端连接,用于将所述数据信号写入所述驱动模块的数据信号输入端;
所述存储模块与所述驱动模块、所述第一电源电压输入端连接,用于维持所述驱动模块的控制端的电位;
所述发光控制模块与所述驱动模块、所述发光元件、所述发光控制信号端连接,用于控制所述发光元件发光。
5.根据权利要求4所述的驱动电路,其特征在于,所述驱动模块包括第一晶体管,所述第二数据写入模块包括第二晶体管,所述第一数据写入模块包括第三晶体管,所述发光控制模块包括第四晶体管和第五晶体管,所述第二初始化模块包括第六晶体管和第七晶体管,所述存储模块包括电容;
其中,所述第一晶体管的控制端与所述电容的第一端、所述第二晶体管的第一端、所述第六晶体管的第一端连接,所述第一晶体管的数据信号输入端与所述第三晶体管的第一端、所述第四晶体管的第一端连接,所述第一晶体管的第二端与所述第二晶体管的第二端、所述第五晶体管的第一端连接;
所述第二晶体管的控制端与第一扫描信号端连接,所述第二晶体管的第一端与所述第五晶体管的第一端连接,所述第二晶体管的第二端与所述电容的第一端、所述第六晶体管的第一端连接;
所述第三晶体管的第二端与所述数据信号写入端连接,所述第三晶体管的控制端与所述第三扫描信号端连接;
所述第四晶体管的控制端与发光控制信号端连接,所述第四晶体管的第二端与第一电源电压输入端、所述电容的第二端连接;
所述第五晶体管的控制端与所述发光控制信号端连接,所述第五晶体管的第二端与所述发光元件的阳极连接;
所述第六晶体管的控制端与第二扫描信号端连接,所述第六晶体管的第一端与所述电容的第一端连接,所述第六晶体管的第二端与第二参考电压信号端、所述第七晶体管的第一端连接;
所述第七晶体管的控制端与所述第二扫描信号端连接,所述第七晶体管的第二端与所述发光元件的阳极连接;
所述电容的第二端与所述第一电源电压输入端连接;
所述发光元件的阴极与所述第二电源电压输入端连接。
6.一种驱动方法,其特征在于,应用于如权利要求5所述的驱动电路;所述驱动电路包括数据信号输出电路和像素驱动电路;所述方法包括:
第一初始化阶段,所述数据信号输出电路中的第一开关和第二开关处于打开状态,所述像素驱动电路中的第六晶体管和第七晶体管在所述像素驱动电路中的第二扫描信号端的控制下导通,所述像素驱动电路中的第二电压参考端对所述第一晶体管的数据信号输入端进行初始化;
第二初始化阶段,所述数据信号输出电路中的开关控制模块控制所述第一开关闭合,所述第二开关打开;
所述像素驱动电路中的第三晶体管在所述像素驱动电路中的第三扫描信号端和所述数据信号输出电路中的第一初始化模块的控制下导通,并控制所述的第一晶体管的数据信号输入端进行放电初始化;
数据写入阶段,所述开关控制模块控制所述第二开关打开,并控制所述第一开关闭合,所述第二晶体管在数据信号写入端的控制下导通,所述第三晶体管在所述第三扫描信号端和所述数据信号写入端导通,将所述数据信号输出电路发送的数据信号写入到所述第一晶体管中,所述第三扫描信号端控制所述第一晶体管的数据信号输入端进行放电初始化;
发光阶段,所述开关控制模块控制所述第一开关打开,第四晶体管和第五晶体管在发光控制端的控制下导通,所述第一晶体管在第一电压端的控制下产生驱动电流驱动所述发光元件发光。
7.一种显示面板,其特征在于,包括如权利要求1至6中任意一项所述的像素驱动电路。
8.一种显示装置,其特征在于,包括如权利要求7所述的显示面板。
CN202010706141.0A 2020-07-21 2020-07-21 驱动电路、驱动方法、显示面板与显示装置 Active CN111798800B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010706141.0A CN111798800B (zh) 2020-07-21 2020-07-21 驱动电路、驱动方法、显示面板与显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010706141.0A CN111798800B (zh) 2020-07-21 2020-07-21 驱动电路、驱动方法、显示面板与显示装置

Publications (2)

Publication Number Publication Date
CN111798800A CN111798800A (zh) 2020-10-20
CN111798800B true CN111798800B (zh) 2022-05-20

Family

ID=72808182

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010706141.0A Active CN111798800B (zh) 2020-07-21 2020-07-21 驱动电路、驱动方法、显示面板与显示装置

Country Status (1)

Country Link
CN (1) CN111798800B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113470577B (zh) * 2021-06-30 2022-11-22 合肥维信诺科技有限公司 显示面板及显示装置
CN115457910A (zh) * 2022-09-28 2022-12-09 厦门天马显示科技有限公司 显示模组及其驱动方法、显示装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006039456A (ja) * 2004-07-30 2006-02-09 Oki Electric Ind Co Ltd パネル表示装置の駆動回路およびパネル表示装置の駆動方法
KR100581810B1 (ko) * 2004-08-25 2006-05-23 삼성에스디아이 주식회사 발광 표시장치와 그의 구동방법
KR20080064928A (ko) * 2007-01-06 2008-07-10 삼성전자주식회사 액정 표시 장치 및 액정 표시 장치의 잔상 제거 방법
JP2011095720A (ja) * 2009-09-30 2011-05-12 Casio Computer Co Ltd 発光装置及びその駆動制御方法、並びに電子機器
CN101882416A (zh) * 2010-06-21 2010-11-10 友达光电股份有限公司 显示装置及其残影消除方法
KR102023947B1 (ko) * 2012-12-31 2019-09-23 엘지디스플레이 주식회사 표시장치
CN104849891B (zh) * 2015-05-26 2019-02-22 昆山龙腾光电有限公司 液晶显示装置
CN104934007A (zh) * 2015-07-06 2015-09-23 合肥京东方光电科技有限公司 数据线驱动方法及单元、源极驱动器、面板驱动装置和显示装置
CN105185332B (zh) * 2015-09-08 2018-01-09 深圳市华星光电技术有限公司 液晶显示面板及其驱动电路、制造方法
CN106847181A (zh) * 2015-12-07 2017-06-13 上海和辉光电有限公司 对像素阵列的数据线进行预充电的装置及方法
CN106328058A (zh) * 2016-08-24 2017-01-11 武汉华星光电技术有限公司 像素电路的驱动方法
CN106710506B (zh) * 2017-01-18 2020-07-14 京东方科技集团股份有限公司 显示面板的驱动方法、驱动电路、显示面板及显示装置
CN107367855A (zh) * 2017-09-08 2017-11-21 京东方科技集团股份有限公司 一种阵列基板及其控制方法、显示面板、显示装置
CN108615504B (zh) * 2018-05-10 2020-11-03 武汉华星光电半导体显示技术有限公司 Demux显示面板及oled显示器
TWI707327B (zh) * 2018-12-07 2020-10-11 友達光電股份有限公司 驅動電路、背光模組、顯示模組以及驅動方法
CN109461407B (zh) * 2018-12-26 2020-10-16 上海天马微电子有限公司 一种有机发光显示面板及有机发光显示装置

Also Published As

Publication number Publication date
CN111798800A (zh) 2020-10-20

Similar Documents

Publication Publication Date Title
US10923032B2 (en) Pixel circuit and method of driving the same, display panel, and display apparatus
CN114093326B (zh) 一种像素电路及其驱动方法
JP5106617B2 (ja) 半導体装置及び電子機器
JP4091089B2 (ja) 半導体装置
CN107945737B (zh) 像素补偿电路、其驱动方法、显示面板及显示装置
CN109493794B (zh) 像素电路、像素驱动方法和显示装置
JP5604563B2 (ja) 半導体装置
CN109509428B (zh) 像素驱动电路、像素驱动方法和显示装置
CN110782838A (zh) 像素驱动电路、驱动方法、显示面板及显示装置
CN111798800B (zh) 驱动电路、驱动方法、显示面板与显示装置
KR20190031571A (ko) 픽셀 회로 및 그 구동 방법, 및 디스플레이 디바이스
CN113112964B (zh) 像素电路、像素驱动方法和显示装置
CN111052217B (zh) 像素电路、显示设备、用于驱动像素电路的方法、以及电子装置
Huo et al. A pixel circuit with wide data voltage range for OLEDos microdisplays with high uniformity
KR20130002115A (ko) 유기전계발광 표시장치의 구동회로 및 구동방법
CN111613178A (zh) 像素电路及其驱动方法、显示基板和显示装置
US11367400B2 (en) Display device
JP5514389B2 (ja) 半導体装置及び表示装置
CN111508423B (zh) 像素驱动电路、阵列基板、显示面板与显示装置
CN116547738A (zh) 像素电路、驱动方法和显示装置
CN117456921A (zh) 像素电路及其驱动方法、显示面板
CN117672132A (zh) 像素电路及其驱动方法和显示面板、显示装置
CN116391219A (zh) 像素电路、驱动方法和显示装置
CN117501338A (zh) 像素电路、驱动方法和显示装置
CN117037656A (zh) 像素电路、驱动方法和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant