CN111754940B - 像素驱动电路及其驱动方法、显示装置 - Google Patents

像素驱动电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN111754940B
CN111754940B CN202010737914.1A CN202010737914A CN111754940B CN 111754940 B CN111754940 B CN 111754940B CN 202010737914 A CN202010737914 A CN 202010737914A CN 111754940 B CN111754940 B CN 111754940B
Authority
CN
China
Prior art keywords
transistor
node
electrically connected
signal
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010737914.1A
Other languages
English (en)
Other versions
CN111754940A (zh
Inventor
王亚威
代好
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN202010737914.1A priority Critical patent/CN111754940B/zh
Publication of CN111754940A publication Critical patent/CN111754940A/zh
Application granted granted Critical
Publication of CN111754940B publication Critical patent/CN111754940B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种像素驱动电路及其驱动方法、显示装置,涉及显示技术领域,像素驱动电路包括:有机发光元件;驱动晶体管,与有机发光元件串联;第一复位模块,与驱动晶体管的栅极电连接;数据写入模块,与驱动晶体管电连接;发光控制模块,与有机发光元件的第一电极电连接;保持模块,保持模块的第一极与有机发光元件的第一电极电连接,第二极与第一固定电位电连接,使有机发光元件的第一电极的电位冲到目标电位后保持目标电位稳定。本发明解决了现有技术中像素驱动电路中与有机发光元件电连接的走线影响驱动晶体管的栅极的电位,影响显示装置的显示效果的问题。

Description

像素驱动电路及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,更具体地,涉及一种像素驱动电路及其驱动方法、显示装置。
背景技术
在不断追求终端大屏占比的过程中,人们提出了“全面屏”的概念。而目前所说的全面屏显示装置是指屏占比可以达到90%以上,拥有超窄边框设计的显示器件。现有技术的显示设备,为了满足用户多样化的使用需求,通常会安装摄像头、光电传感器等器件。
全面屏意味着在终端正面不再有专门的空间用于设置前置摄像头、听筒等器件。所以,“屏下摄像头”应运而生,所谓屏下摄像头,就是指将前置摄像头设置在屏幕之下。为了提高光在屏下摄像区域的透过率,将与位于屏下摄像区域的有机发光元件电连接的像素驱动电路设置于屏下摄像区域的外围。此时,与位于屏下摄像区域的有机发光元件电连接的走线会影响位于其下方的像素驱动电路中驱动晶体管的栅极的电位,影响显示装置的显示效果。
发明内容
有鉴于此,本发明提供了一种像素驱动电路及其驱动方法、显示装置,以解决现有技术中像素驱动电路中与有机发光元件电连接的走线影响驱动晶体管的栅极的电位,影响显示装置的显示效果的问题。
本发明提供了一种像素驱动电路,包括:有机发光元件,用于响应驱动电流而发光;驱动晶体管,与有机发光元件串联,向有机发光元件提供驱动电流;第一复位模块,与驱动晶体管的栅极电连接,使驱动晶体管的栅极的电位进行复位;数据写入模块,与驱动晶体管电连接,将数据信号写入驱动晶体管的栅极;发光控制模块,与有机发光元件的第一电极电连接,在发光阶段之前使有机发光元件的第一电极的电位冲到目标电位;保持模块,保持模块的第一极与有机发光元件的第一电极电连接,第二极与第一固定电位电连接,使有机发光元件的第一电极的电位冲到目标电位后保持目标电位稳定。
基于同一思想,本发明还提供了一种像素驱动电路的驱动方法,用于驱动上述像素驱动电路;驱动方法包括:第一时段,通过第一复位模块对驱动晶体管的栅极的电位进行复位;第二时段,通过数据写入模块将数据信号写入驱动晶体管的栅极;第三时段,有机发光元件的第一电极的电位冲到目标电位,且通过保持模块使有机发光元件的第一电极的电位冲到目标电位后保持目标电位稳定;第四时段,通过第一复位模块对驱动晶体管的栅极的电位再次进行复位;第五时段,通过数据写入模块将数据信号再次写入驱动晶体管的栅极;第六时段,驱动晶体管用于生成驱动有机发光元件的驱动电流,驱动电流通过发光控制模块传输至有机发光元件。
基于同一思想,本发明还提供了一种显示装置,包括显示区,显示区包括第一显示区、第二显示区,第二显示区至少部分包围第一显示区;显示装置包括:多个有机发光元件和多个像素驱动电路,与位于第一显示区的有机发光元件电连接的像素驱动电路至少部分位于第二显示区;光学组件,位于第一显示区;像素驱动电路为上述像素驱动电路。
与现有技术相比,本发明提供的像素驱动电路及其驱动方法、显示装置,至少实现了如下的有益效果:
本发明提供的像素驱动电路,在第一时段,通过第一复位模块对驱动晶体管的栅极的电位进行复位;在第二时段,通过数据写入模块将数据信号写入驱动晶体管的栅极;在第三时段,有机发光元件的第一电极的电位冲到目标电位,且通过保持模块使有机发光元件的第一电极的电位冲到目标电位保持目标电位稳定,即在第三时段,有机发光元件的第一电极的电位冲到目标电位后,通过保持模块使有机发光元件的第一电极的电位保持目标电位稳定;在第四时段,通过第一复位模块对驱动晶体管的栅极的电位再次进行复位;在第五时段,通过数据写入模块将数据信号再次写入驱动晶体管的栅极;在第六时段,驱动晶体管用于生成驱动有机发光元件的驱动电流,驱动电流通过发光控制模块输至有机发光元件。在第四时段到第六时段时,有机发光元件的第一电极的电位均保持目标电位稳定,此时,与有机发光元件的第一电极电连接的走线保持目标电位稳定,其对驱动晶体管的栅极的电位的耦合可忽略不计,有效减小与有机发光元件的第一电极电连接的走线对驱动晶体管的栅极电位的影响,从而减小其对驱动晶体管用于生成驱动有机发光元件的驱动电流的影响,提高显示装置的显示效果。
当然,实施本发明的任一产品不必特定需要同时达到以上所述的所有技术效果。
通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。
附图说明
被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。
图1是本发明提供的一种像素驱动电路的框架结构示意图;
图2是本发明提供的另一种像素驱动电路的框架结构示意图;
图3是本发明提供的又一种像素驱动电路的框架结构示意图;
图4是本发明提供的又一种像素驱动电路的电路示意图;
图5是图4所述的像素驱动电路的一种驱动时序图;
图6是图4所述的像素驱动电路的一种仿真结果图;
图7是现有技术提供的一种像素驱动电路;
图8是图7所述的像素驱动电路的一种驱动时序图;
图9是图7所述的像素驱动电路的一种仿真结果图;
图10是本发明提供的又一种像素驱动电路的电路示意图;
图11是图10所述的像素驱动电路的一种驱动时序图;
图12是本发明提供的像素驱动电路的驱动方法的一种工作流程示意图;
图13是本发明提供的一种显示装置的平面结构示意图。
具体实施方式
现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
图1是本发明提供的一种像素驱动电路的框架结构示意图,参考图1,本实施例提供一种像素驱动电路,包括:
有机发光元件D1,用于响应驱动电流而发光;
驱动晶体管M0,与有机发光元件D1串联,向有机发光元件D1提供驱动电流;
第一复位模块10,与驱动晶体管M0的栅极电连接,使驱动晶体管M0的栅极的电位进行复位;
数据写入模块20,与驱动晶体管M0电连接,将数据信号写入驱动晶体管M0的栅极;
发光控制模块30,与有机发光元件D1的第一电极电连接,在发光阶段之前使有机发光元件D1的第一电极的电位冲到目标电位;
保持模块40,保持模块40的第一极与有机发光元件D1的第一电极电连接,第二极与第一固定电位V1电连接,使有机发光元件D1的第一电极的电位冲到目标电位后保持目标电位稳定。
具体的,本实施例提供的像素驱动电路,在第一时段,通过第一复位模块10对驱动晶体管M0的栅极的电位进行复位。在第二时段,通过数据写入模块20将数据信号写入驱动晶体管M0的栅极。在第三时段,有机发光元件D1的第一电极的电位冲到目标电位,且通过保持模块40使有机发光元件D1的第一电极的电位冲到目标电位保持目标电位稳定。即在第三时段,有机发光元件D1的第一电极的电位冲到目标电位后,通过保持模块40使有机发光元件D1的第一电极的电位保持目标电位稳定。在第四时段,通过第一复位模块10对驱动晶体管M0的栅极的电位再次进行复位。在第五时段,通过数据写入模块20将数据信号再次写入驱动晶体管M0的栅极。在第六时段,驱动晶体管M0用于生成驱动有机发光元件D1的驱动电流,驱动电流通过发光控制模块30传输至有机发光元件D1。在第四时段到第六时段时,有机发光元件D1的第一电极的电位均保持目标电位稳定,此时,与有机发光元件D1的第一电极电连接的走线保持目标电位稳定,其对驱动晶体管M0的栅极的电位的耦合可忽略不计,有效减小与有机发光元件D1的第一电极电连接的走线对驱动晶体管M0的栅极电位的影响,从而减小其对驱动晶体管M0用于生成驱动有机发光元件D1的驱动电流的影响,提高显示装置的显示效果。
图2是本发明提供的另一种像素驱动电路的框架结构示意图,参考图2,可选的,其中,保持模块40包括第一电容C1,第一电容C1的第一端与有机发光元件D1的第一电极电连接,第一电容C1的第二端与第一固定电位V1电连接。
具体的,第一电容C1的第一端与有机发光元件D1的第一电极电连接,第一电容C1的第二端与第一固定电位V1电连接,在第三时段,有机发光元件D1的第一电极的电位冲到目标电位后,有机发光元件D1的第一电极通过第一电容C1保持目标电位稳定。
图3是本发明提供的又一种像素驱动电路的框架结构示意图,参考图3,可选的,像素驱动电路还包括第二复位模块50、阈值补偿模块60和存储模块70;
第二复位模块50与有机发光元件D1的第一电极电连接,使有机发光元件D1的第一电极的电位进行复位;
存储模块50与驱动晶体管M0的栅极电连接,用于使驱动晶体管M0的栅极的电位冲到目标电位后保持目标电位稳定;
阈值补偿模块60和驱动晶体管M0电连接,用于实现抓取驱动晶体管M0的阈值电压。
具体的,像素驱动电路还包括第二复位模块50、阈值补偿模块60和存储模块70。在第一时段,还通过第二复位模块50对有机发光元件D1的第一电极的电位进行复位。在第二时段,存储模块50使驱动晶体管M0的栅极的电位冲到目标电位后保持目标电位稳定,阈值补偿模块60抓取驱动晶体管M0的阈值电压。在第五时段,存储模块50再次使驱动晶体管M0的栅极的电位冲到目标电位后保持目标电位稳定,阈值补偿模块60再次抓取驱动晶体管M0的阈值电压。
图4是本发明提供的又一种像素驱动电路的电路示意图,图5是图4所述的像素驱动电路的一种驱动时序图,参考图4和图5,可选的,其中,驱动晶体管M0的栅极与第一节点N1电连接,驱动晶体管M0的第一极与第二节点N2电连接,驱动晶体管M0的第二极与第三节点N3电连接;
有机发光元件D1的第一电极与第四节点N4电连接;
发光控制模块30包括第一晶体管M1和第二晶体管M2,第一晶体管M1的栅极与发光控制信号端Emit电连接,第一晶体管M1的第一极与第二固定电位PVDD电连接,第一晶体管M1的第二极与第二节点N2电连接;第二晶体管M2的栅极与发光控制信号端Emit电连接,第二晶体管M2的第一极与第三节点N3电连接,第二晶体管M2的第二极与第四节点N4电连接;
数据写入模块20包括第三晶体管M3,第三晶体管M3的栅极与第一扫描信号端S1电连接,第三晶体管M3的第一极与数据信号Vdata电连接,第三晶体管M3的第二极与第二节点N2电连接;
阈值补偿模块60包括第四晶体管M4,第四晶体管M4的栅极与第一扫描信号端S1电连接,第四晶体管M4的第一极与第一节点N1电连接,第四晶体管M4的第二极与第三节点N3电连接;
第一复位模块10包括第五晶体管M5,第五晶体管M5的栅极与第二扫描信号端S2电连接,第五晶体管M5的第一极与参考电压Vref电连接,第五晶体管M5的第二极与第一节点N1电连接;
第二复位模块50包括第六晶体管M6,第六晶体管M6的栅极与第三扫描信号端S3电连接,第六晶体管M6的第一极与第三固定电位V2电连接,第六晶体管M6的第二极与第四节点N4电连接;
存储模块70包括第二电容C2,第二电容C2的第一端与第二固定电位PVDD电连接,第二电容C2的第二端与第一节点N1电连接;
有机发光元件D1的第二电极与第四固定电压PVEE电连接。
需要说明的是,本实施例中晶体管可选的为薄膜晶体管,本实施例中所说的晶体管的第一极、第二极一者为晶体管的源极、一者为晶体管的漏极。
可以理解的是,图4示例性的示出了以驱动晶体管M0、第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5和第六晶体管M6均为P型晶体管,在本发明其他实施例中,驱动晶体管M0、第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5和第六晶体管M6还可以为N型晶体管,本发明在此不再进行赘述。
本实施例进一步解释说明了第一复位模块10、数据写入模块20、发光控制模块30、保持模块40、第二复位模块50、阈值补偿模块60和存储模块70的具体结构以及电连接关系,第一复位模块10包括第五晶体管M5,数据写入模块20包括第三晶体管M3,发光控制模块30包括第一晶体管M1和第二晶体管M2,保持模块40包括第一电容C1,第二复位模块50包括第六晶体管M6,阈值补偿模块60包括第四晶体管M4,存储模块70包括第二电容C2。
本实施例的像素驱动电路具体工作时,请结合图4和图5。
在第一时段T1,第二扫描信号端S2输入低电位信号至第五晶体管M5,第五晶体管M5导通,参考电压端Vref的信号传输至第一节点N1,第一节点N1复位。
在第二时段T2,第二扫描信号端S2输入高电位信号至第五晶体管M5,第五晶体管M5关闭;第一扫描信号端S1输入低电位信号至第三晶体管M3,第三晶体管M3导通,数据信号端Vdata的信号传输至第二节点N2;数据信号端Vdata的信号和参考电压端Vref的信号的电压差大于驱动晶体管M0的阈值电压,驱动晶体管M0导通,第二节点N2的信号传输至第三节点N3;第一扫描信号端S1输入低电位信号至第四晶体管M4,第四晶体管M4导通,第三节点N3的信号传输至第一节点N1,实现第一节点N1的充电,第二电容C2用于保持第一节点N1的电位,第四晶体管M4用于实现抓取驱动晶体管M0的阈值电压;第三扫描信号端S3输入低电位信号至第六晶体管M6,第六晶体管M6导通,第三固定电位V2的信号传输至第四节点N4,第四节点N4复位。
在第三时段T3,第一扫描信号端S1输入高电位信号至第三晶体管M3和第四晶体管M4,第三晶体管M3和第四晶体管M4关闭;第三扫描信号端S3输入高电位信号至第六晶体管M6,第六晶体管M6关闭;发光控制信号端Emit输入低电位信号至第一晶体管M1和第二晶体管M2,第一晶体管M1导通,第二固定电压PVDD的信号传输至第二节点N2,驱动晶体管M0导通,第二节点N2的信号传输至第三节点N3,第二晶体管M2导通,第三节点N3的信号传输至第四节点N4,此时,第四节点N4的电位冲到目标电位,第一电容C1用于稳定第四节点N4冲到目标电位后的电位。
在第四时段T4,发光控制信号端Emit输入高电位信号至第一晶体管M1和第二晶体管M2,第一晶体管M1和第二晶体管M2关闭;第二扫描信号端S2输入低电位信号至第五晶体管M5,第五晶体管M5导通,参考电压端Vref的信号传输至第一节点N1,第一节点N1复位。
在第五时段T5,第二扫描信号端S2输入高电位信号至第五晶体管M5,第五晶体管M5关闭;第一扫描信号端S1输入低电位信号至第三晶体管M3,第三晶体管M3导通,数据信号端Vdata的信号传输至第二节点N2;数据信号端Vdata的信号和参考电压端Vref的信号的电压差大于驱动晶体管M0的阈值电压,驱动晶体管M0导通,第二节点N2的信号传输至第三节点N3;第一扫描信号端S1输入低电位信号至第四晶体管M4,第四晶体管M4导通,第三节点N3的信号传输至第一节点N1,实现第一节点N1的充电,第二电容C2用于保持第一节点N1的电位,第四晶体管M4用于实现抓取驱动晶体管M0的阈值电压。
在第六时段T6,驱动晶体管M0用于生成驱动有机发光元件D1的驱动电流,发光控制信号端Emit输入低电位信号至第二晶体管M2,第二晶体管M2导通,驱动电流传输至有机发光元件D1,有机发光元件D1根据驱动电流发光。
在第三时段T3时,第四节点N4的电位冲到目标电位后,第一电容C1稳定第四节点N4冲到目标电位后的电位,在第四时段T4和第五时段T5时,第二次对第一节点N1进行复位、抓取驱动晶体管M0的阈值电压,此时,第四节点N4的电位对第一节点N1的电位的耦合可以忽略不计,从而有效减少第四节点N4的电位对驱动晶体管M0生成的驱动电流的影响,从而提高显示装置的显示效果。
图6是图4所述的像素驱动电路的一种仿真结果图;由图6可知,在第六时段T6(有机发光元件D1发光时刻)时,第四节点N4的电位对第一节点N1的电位的耦合较小可以忽略不计。
图7是现有技术提供的一种像素驱动电路;图8是图7所述的像素驱动电路的一种驱动时序图;图9是图7所述的像素驱动电路的一种仿真结果图;由图9可知,现有技术提供的像素驱动电路,在第三时段T3(有机发光元件D1发光时刻)时,第四节点N4的电位对第一节点N1的电位的耦合较大。
根据仿真实验结果,采用本发明提供的像素驱动电路及驱动方法,在有机发光元件D1发光时刻,第一节点N1的原始电位为1.42V,第四节点N4的电位对第一节点N1的电位耦合后,其电位为1.49V,耦合比例为5%。采用图7所述的像素驱动电路和图8所述的驱动时序,在有机发光元件D1发光时刻,第一节点N1的原始电位为1.37V,第四节点N4的电位对第一节点N1的电位耦合后,其电位为1.77V,耦合比例为30%。即采用本发明提供的像素驱动电路及驱动方法,在有机发光元件D1发光时刻,第四节点N4的电位对第一节点N1的电位的耦合得到有效改善。
图10是本发明提供的又一种像素驱动电路的电路示意图,图11是图10所述的像素驱动电路的一种驱动时序图,参考图10和图11,可选的,其中,存储模块70包括第二电容C2,第二电容C2的第一端与第一节点N1电连接,第二电容C2的第二端与第二节点N2电连接;
驱动晶体管M0的栅极与第一节点N1电连接,驱动晶体管M0的第一极与第二固定电压PVDD电连接,驱动晶体管M0的第二极与第三节点N3电连接;
有机发光元件D1的第一电极与第四节点N4电连接;
数据写入模块20包括第一晶体管M1和第二晶体管M2,第一晶体管M1的栅极与第一发光控制信号端E1电连接,第一晶体管M1的第一极与参考电压Vref电连接,第一晶体管M1的第二极与第二节点N2电连接;第二晶体管M2的栅极与第三扫描信号端S3电连接,第二晶体管M2的第一极与数据信号Vdata电连接,第二晶体管M2的第二极与第二节点N2电连接;
阈值补偿模块60包括第三晶体管M3,第三晶体管M3的栅极与第三扫描信号端S3电连接,第三晶体管M3的第一极与第一节点N1电连接,第三晶体管M3的第二极与第三节点N3电连接;
第一复位模块10包括第四晶体管M4,第四晶体管M4的栅极与第一扫描信号端S1电连接,第四晶体管M4的第一极与参考电压Vref电连接,第四晶体管M4的第二极与第一节点N1电连接;
发光控制模块30包括第五晶体管M5,第五晶体管M5的栅极与第二发光控制信号端E2电连接,第五晶体管M5的第一极与第三节点N3电连接,第五晶体管M5的第二极与第四节点N4电连接;
第二复位模块50包括第六晶体管M6,第六晶体管M6的栅极与第二扫描信号端S2电连接,第六晶体管M6的第一极与第三固定电位V2电连接,第六晶体管M6的第二极与第四节点N4电连接;
有机发光元件D1的第二电极与第四固定电压PVEE电连接。
需要说明的是,本实施例中晶体管可选的为薄膜晶体管,本实施例中所说的晶体管的第一极、第二极一者为晶体管的源极、一者为晶体管的漏极。
可以理解的是,图10示例性的示出了以驱动晶体管M0、第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5和第六晶体管M6均为P型晶体管,在本发明其他实施例中,驱动晶体管M0、第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5和第六晶体管M6还可以为N型晶体管,本发明在此不再进行赘述。
本实施例进一步解释说明了第一复位模块10、数据写入模块20、发光控制模块30、保持模块40、第二复位模块50、阈值补偿模块60和存储模块70的具体结构以及电连接关系,第一复位模块10包括第四晶体管M4,数据写入模块20包括第一晶体管M1和第二晶体管M2,发光控制模块30包括第五晶体管M5,保持模块40包括第一电容C1,第二复位模块50包括第六晶体管M6,阈值补偿模块60包括第三晶体管M3,存储模块70包括第二电容C2。
本实施例的像素驱动电路具体工作时,请结合图10和图11。
在第一时段T1,第一扫描信号端S1输入低电位信号至第四晶体管M4,第四晶体管M4导通,参考电压端Vref的信号传输至第一节点N1,第一节点N1复位;第二扫描信号端S2输入低电位信号至第六晶体管M6,第六晶体管M6导通,第三固定电位V2的信号传输至第四节点N4,第四节点N4复位。
第二时段包括第一子时段T21和第二子时段T22;
在第一子时段T21,第一扫描信号端S1输入高电位信号至第四晶体管M4,第四晶体管M4关闭;第二扫描信号端S2输入高电位信号至第六晶体管M6,第六晶体管M6关闭;第三扫描信号端S3输入低电位信号至第二晶体管M2,第二晶体管M2导通,数据信号端Vdata的信号传输至第二节点N2;第二固定电压PVDD的信号和参考电压端Vref的信号的电压差大于驱动晶体管M0的阈值电压,驱动晶体管M0导通,第二固定电位PVDD的信号传输至第三节点N3;第三扫描信号端S3输入低电位信号至第三晶体管M3,第三晶体管M3导通,第三节点N3的信号传输至第一节点N1,第三晶体管M3用于抓取驱动晶体管M0的阈值电压;
在第二子时段T22,第三扫描信号端S3输入高电位信号至第二晶体管M2,第二晶体管M2关闭;第三扫描信号端S3输入高电位信号至第三晶体管M3,第三晶体管M3关闭;第一发光控制信号端E1输入低电位信号至第一晶体管M1,第一晶体管M1导通,参考电压端Vref的信号传输至第二节点N2,通过第二电容C2实现第一节点N1的充电。
在第三时段T3,第二发光控制信号端E2输入低电位信号至第五晶体管M5,第五晶体管M5导通,第三节点N3的信号传输至第四节点N4,此时,第四节点N4达到目标电位,第一电容C1稳定第四节点N4达到目标电位后的电位。
在第四时段T4,第一发光控制信号端E1输入高电位信号至第一晶体管M1,第一晶体管M1关闭;第二发光控制信号端E2输入高电位信号至第五晶体管M5,第五晶体管M5关闭;第一扫描信号端S1输入低电位信号至第四晶体管M4,第四晶体管M4导通,参考电压端Vref的信号传输至第一节点N1,第一节点N1复位。
第五时段包括第三子时段T51和第四子时段T52;
在第三子时段T51,第一扫描信号端S1输入高电位信号至第四晶体管M4,第四晶体管M4关闭;第三扫描信号端S3输入低电位信号至第二晶体管M2,第二晶体管M2导通,数据信号端Vdata的信号传输至第二节点N2;第二固定电压PVDD的信号和参考电压端Vref的信号的电压差大于驱动晶体管M0的阈值电压,驱动晶体管M0导通,第二固定电位PVDD的信号传输至第三节点N3;第三扫描信号端S3输入低电位信号至第三晶体管M3,第三晶体管M3导通,第三节点N3的信号传输至第一节点N1,第三晶体管M3用于抓取驱动晶体管M0的阈值电压;
在第四子时段T52,第三扫描信号端S3输入高电位信号至第二晶体管M2,第二晶体管M2关闭;第三扫描信号端S3输入高电位信号至第三晶体管M3,第三晶体管M3关闭;第一发光控制信号端E1输入低电位信号至第一晶体管M1,第一晶体管M1导通,参考电压端Vref的信号传输至第二节点N2,通过第二电容C2实现第一节点N1的充电。
在第六时段T6,驱动晶体管M0用于生成驱动有机发光元件D1的驱动电流,第二发光控制信号端E2输入低电位信号至第五晶体管M5,第五晶体管M5导通,驱动电流传输至有机发光元件D1,有机发光元件D1根据驱动电流发光。
在第三时段T3时,第四节点N4的电位冲到目标电位后,第一电容C1稳定第四节点N4冲到目标电位后的电位,在第四时段T4和第五时段时,第二次对第一节点N1进行复位、抓取驱动晶体管M0的阈值电压以及对第一节点N1充电,此时,第四节点N4的电位对第一节点N1的电位的耦合可以忽略不计,从而有效减少第四节点N4的电位对驱动晶体管M0生成的驱动电流的影响,从而提高显示装置的显示效果。
图12是本发明提供的像素驱动电路的驱动方法的一种工作流程示意图,参考图1和图12,本实施例提供一种像素驱动电路的驱动方法,用于上述实施例中的像素驱动电路;驱动方法包括:
步骤101、第一时段,通过第一复位模块对驱动晶体管的栅极的电位进行复位;
步骤102、第二时段,通过数据写入模块将数据信号写入驱动晶体管的栅极;
步骤103、第三时段,有机发光元件的第一电极的电位冲到目标电位,且通过保持模块使有机发光元件的第一电极的电位冲到目标电位后保持目标电位稳定;
步骤104、第四时段,通过第一复位模块对驱动晶体管的栅极的电位再次进行复位;
步骤105、第五时段,通过数据写入模块将数据信号再次写入驱动晶体管的栅极;
步骤106、第六时段,驱动晶体管用于生成驱动有机发光元件的驱动电流,驱动电流通过发光控制模块传输至有机发光元件。
具体的,本实施例进一步解释说明了上述实施例中的像素驱动电路的驱动方法,该驱动方法包括至少六个步骤:
步骤101、在第一时段,通过第一复位模块10对驱动晶体管M0的栅极的电位进行复位。
步骤102、在第二时段,通过数据写入模块20将数据信号写入驱动晶体管M0的栅极。
步骤103、在第三时段,有机发光元件D1的第一电极的电位冲到目标电位,有机发光元件D1的第一电极的电位冲到目标电位后,通过保持模块40使有机发光元件D1的第一电极的电位保持目标电位稳定。
步骤104、在第四时段,通过第一复位模块10对驱动晶体管M0的栅极的电位再次进行复位。
步骤105、在第五时段,通过数据写入模块20将数据信号再次写入驱动晶体管M0的栅极。
步骤106、在第六时段,驱动晶体管M0用于生成驱动有机发光元件D1的驱动电流,驱动电流通过发光控制模块30传输至有机发光元件D1,有机发光元件D1根据驱动电流发光。
在第四时段到第六时段时,有机发光元件D1的第一电极的电位均保持目标电位稳定,此时,与有机发光元件D1的第一电极电连接的走线保持目标电位稳定,其对驱动晶体管M0的栅极的电位的耦合可忽略不计,有效减小与有机发光元件D1的第一电极电连接的走线对驱动晶体管M0的栅极电位的影响,从而减小其对驱动晶体管M0用于生成驱动有机发光元件D1的驱动电流的影响,提高显示装置的显示效果。
继续参考图2,可选的,其中,保持模块40包括第一电容C1,第一电容C1的第一端与有机发光元件D1的第一电极电连接,第一电容C1的第二端与第一固定电位V1电连接;
第三时段,通过第一电容C1使有机发光元件D1的第一电极的电位冲到目标电位后保持目标电位稳定。
继续参考图3,可选的,像素驱动电路还包括第二复位模块50;
第二复位模块50与有机发光元件D1的第一电极电连接,使有机发光元件D1的第一电极的电位进行复位;
在第一时段,还通过第二复位模块50对有机发光元件D1的第一电极的电位进行复位。
继续参考图4、图5和图12,可选的,其中,像素驱动电路还包括阈值补偿模块60和存储模块70;
驱动晶体管M0的栅极与第一节点N1电连接,驱动晶体管M0的第一极与第二节点N2电连接,驱动晶体管M0的第二极与第三节点N3电连接;
有机发光元件D1的第一电极与第四节点N4电连接;
发光控制模块30包括第一晶体管M1和第二晶体管M2,第一晶体管M1的栅极与发光控制信号端Emit电连接,第一晶体管M1的第一极与第二固定电位PVDD电连接,第一晶体管M1的第二极与第二节点N2电连接;第二晶体管M2的栅极与发光控制信号端Emit电连接,第二晶体管M2的第一极与第三节点N3电连接,第二晶体管M2的第二极与第四节点N4电连接;
数据写入模块20包括第三晶体管M3,第三晶体管M3的栅极与第一扫描信号端S1电连接,第三晶体管M3的第一极与数据信号Vdata电连接,第三晶体管M3的第二极与第二节点N2电连接;
阈值补偿模块60包括第四晶体管M4,第四晶体管M4的栅极与第一扫描信号端S1电连接,第四晶体管M4的第一极与第一节点N1电连接,第四晶体管M4的第二极与第三节点N3电连接;
第一复位模块10包括第五晶体管M5,第五晶体管M5的栅极与第二扫描信号端S2电连接,第五晶体管M5的第一极与参考电压Vref电连接,第五晶体管M5的第二极与第一节点N1电连接;
第二复位模块50包括第六晶体管M6,第六晶体管M6的栅极与第三扫描信号端S3电连接,第六晶体管M6的第一极与第三固定电位V2电连接,第六晶体管M6的第二极与第四节点N4电连接;
存储模块70包括第二电容C2,第二电容C2的第一端与第二固定电位PVDD电连接,第二电容C2的第二端与第一节点N1电连接;
有机发光元件D1的第二电极与第四固定电压PVEE电连接;
第一时段T1,第五晶体管M5导通,参考电压端Vref的信号传输至第一节点N1,第一节点N1复位;
第二时段T2,第三晶体管M3导通,数据信号端Vdata的信号传输至第二节点N2,驱动晶体管M0导通,第二节点N2的信号传输至第三节点N3,第四晶体管M4导通,第三节点N3的信号传输至第一节点N1,实现第一节点N1的充电,第二电容C2用于保持第一节点N1的电位,第四晶体管M4用于实现抓取驱动晶体管M0的阈值电压,第六晶体管M6导通,第三固定电位V2的信号传输至第四节点N4,第四节点N4复位;
第三时段T3,第一晶体管M1导通,第二固定电压PVDD的信号传输至第二节点N2,驱动晶体管M0导通,第二节点N2的信号传输至第三节点N3,第二晶体管M2导通,第三节点N3的信号传输至第四节点N4,此时,第四节点N4的电位冲到目标电位,第一电容C1用于稳定第四节点N4冲到目标电位后的电位;
第四时段T4,第五晶体管M5导通,参考电压端Vref的信号传输至第一节点N1,第一节点N1复位;
第五时段T5,第三晶体管M3导通,数据信号端Vdata的信号传输至第二节点N2,驱动晶体管M0导通,第二节点N2的信号传输至第三节点N3,第四晶体管M4导通,第三节点N3的信号传输至第一节点N1,实现第一节点N1的充电,第二电容C2用于保持第一节点N1的电位,第四晶体管M4用于实现抓取驱动晶体管M0的阈值电压;
第六时段T6,驱动晶体管M0用于生成驱动有机发光元件D1的驱动电流,第二晶体管M2导通,驱动电流传输至有机发光元件D1。
本实施例的像素驱动电路具体工作时,步骤101具体为:在第一时段T1,第二扫描信号端S2输入低电位信号至第五晶体管M5,第五晶体管M5导通,参考电压端Vref的信号传输至第一节点N1,第一节点N1复位。
步骤102具体为:在第二时段T2,第二扫描信号端S2输入高电位信号至第五晶体管M5,第五晶体管M5关闭;第一扫描信号端S1输入低电位信号至第三晶体管M3,第三晶体管M3导通,数据信号端Vdata的信号传输至第二节点N2;数据信号端Vdata的信号和参考电压端Vref的信号的电压差大于驱动晶体管M0的阈值电压,驱动晶体管M0导通,第二节点N2的信号传输至第三节点N3;第一扫描信号端S1输入低电位信号至第四晶体管M4,第四晶体管M4导通,第三节点N3的信号传输至第一节点N1,实现第一节点N1的充电,第二电容C2用于保持第一节点N1的电位,第四晶体管M4用于实现抓取驱动晶体管M0的阈值电压;第三扫描信号端S3输入低电位信号至第六晶体管M6,第六晶体管M6导通,第三固定电位V2的信号传输至第四节点N4,第四节点N4复位。
步骤103具体为:在第三时段T3,第一扫描信号端S1输入高电位信号至第三晶体管M3和第四晶体管M4,第三晶体管M3和第四晶体管M4关闭;第三扫描信号端S3输入高电位信号至第六晶体管M6,第六晶体管M6关闭;发光控制信号端Emit输入低电位信号至第一晶体管M1和第二晶体管M2,第一晶体管M1导通,第二固定电压PVDD的信号传输至第二节点N2,驱动晶体管M0导通,第二节点N2的信号传输至第三节点N3,第二晶体管M2导通,第三节点N3的信号传输至第四节点N4,此时,第四节点N4的电位冲到目标电位,第一电容C1用于稳定第四节点N4冲到目标电位后的电位。
步骤104具体为:在第四时段T4,发光控制信号端Emit输入高电位信号至第一晶体管M1和第二晶体管M2,第一晶体管M1和第二晶体管M2关闭;第二扫描信号端S2输入低电位信号至第五晶体管M5,第五晶体管M5导通,参考电压端Vref的信号传输至第一节点N1,第一节点N1复位。
步骤105具体为:在第五时段T5,第二扫描信号端S2输入高电位信号至第五晶体管M5,第五晶体管M5关闭;第一扫描信号端S1输入低电位信号至第三晶体管M3,第三晶体管M3导通,数据信号端Vdata的信号传输至第二节点N2;数据信号端Vdata的信号和参考电压端Vref的信号的电压差大于驱动晶体管M0的阈值电压,驱动晶体管M0导通,第二节点N2的信号传输至第三节点N3;第一扫描信号端S1输入低电位信号至第四晶体管M4,第四晶体管M4导通,第三节点N3的信号传输至第一节点N1,实现第一节点N1的充电,第二电容C2用于保持第一节点N1的电位,第四晶体管M4用于实现抓取驱动晶体管M0的阈值电压。
步骤106具体为:在第六时段T6,驱动晶体管M0用于生成驱动有机发光元件D1的驱动电流,发光控制信号端Emit输入低电位信号至第二晶体管M2,第二晶体管M2导通,驱动电流传输至有机发光元件D1,有机发光元件D1根据驱动电流发光。
在第三时段T3时,第四节点N4的电位冲到目标电位后,第一电容C1稳定第四节点N4冲到目标电位后的电位,在第四时段T4和第五时段T5时,第二次对第一节点N1进行复位、抓取驱动晶体管M0的阈值电压,此时,第四节点N4的电位对第一节点N1的电位的耦合可以忽略不计,从而有效减少第四节点N4的电位对驱动晶体管M0生成的驱动电流的影响,从而提高显示装置的显示效果。
继续参考图10-图12,可选的,其中,像素驱动电路还包括阈值补偿模,60和存储模块70;
存储模块70包括第二电容C2,第二电容C2的第一端与第一节点N1电连接,第二电容C2的第二端与第二节点N2电连接;
驱动晶体管M0的栅极与第一节点N1电连接,驱动晶体管M0的第一极与第二固定电压PVDD电连接,驱动晶体管M0的第二极与第三节点N3电连接;
有机发光元件D1的第一电极与第四节点N4电连接;
数据写入模块20包括第一晶体管M1和第二晶体管M2,第一晶体管M1的栅极与第一发光控制信号端E1电连接,第一晶体管M1的第一极与参考电压Vref电连接,第一晶体管M1的第二极与第二节点N2电连接;第二晶体管M2的栅极与第三扫描信号端S3电连接,第二晶体管M2的第一极与数据信号Vdata电连接,第二晶体管M2的第二极与第二节点N2电连接;
阈值补偿模块60包括第三晶体管M3,第三晶体管M3的栅极与第三扫描信号端S3电连接,第三晶体管M3的第一极与第一节点N1电连接,第三晶体管M3的第二极与第三节点N3电连接;
第一复位模块10包括第四晶体管M4,第四晶体管M4的栅极与第一扫描信号端S1电连接,第四晶体管M4的第一极与参考电压Vref电连接,第四晶体管M4的第二极与第一节点N1电连接;
发光控制模块30包括第五晶体管M5,第五晶体管M5的栅极与第二发光控制信号端E2电连接,第五晶体管M5的第一极与第三节点N3电连接,第五晶体管M5的第二极与第四节点N4电连接;
第二复位模块50包括第六晶体管M6,第六晶体管M6的栅极与第二扫描信号端S2电连接,第六晶体管M6的第一极与第三固定电位V2电连接,第六晶体管M6的第二极与第四节点N4电连接;
有机发光元件D1的第二电极与第四固定电压PVEE电连接;
第一时段T1,第四晶体管M4导通,参考电压端Vref的信号传输至第一节点N1,第一节点N1复位;第六晶体管M6导通,第三固定电位V2的信号传输至第四节点N4,第四节点N4复位;
第二时段包括第一子时段T21和第二子时段T22;
第一子时段T21,第二晶体管M2导通,数据信号端Vdata的信号传输至第二节点N2,驱动晶体管M0导通,第二固定电位PVDD的信号传输至第三节点N3,第三晶体管M3导通,第三节点N3的信号传输至第一节点N1,第三晶体管M3用于抓取驱动晶体管M0的阈值电压;
第二子时段T22,第一晶体管M1导通,参考电压端Vref的信号传输至第二节点N2,通过第二电容C2实现第一节点N1的充电;
第三时段T3,第五晶体管M5导通,第三节点N3的信号传输至第四节点N4,此时,第四节点N4达到目标电位,第一电容C1稳定第四节点N4达到目标电位后的电位;
第四时段T4,第四晶体管M4导通,参考电压端Vref的信号传输至第一节点N1,第一节点N1复位;
第五时段包括第三子时段T51和第四子时段T52;
第三子时段T51,第二晶体管M2导通,数据信号端Vdata的信号传输至第二节点N2,驱动晶体管M0导通,第二固定电位PVDD的信号传输至第三节点N3,第三晶体管M3导通,第三节点N3的信号传输至第一节点N1,第三晶体管M3用于抓取驱动晶体管M0的阈值电压;
第四子时段T52,第一晶体管M1导通,参考电压端Vref的信号传输至第三节点N3,通过第二电容C2实现第一节点N1的充电;
第六时段T6,驱动晶体管M0用于生成驱动有机发光元件D1的驱动电流,第五晶体管M5导通,驱动电流传输至有机发光元件D1。
本实施例的像素驱动电路具体工作时,步骤101具体为:在第一时段T1,第一扫描信号端S1输入低电位信号至第四晶体管M4,第四晶体管M4导通,参考电压端Vref的信号传输至第一节点N1,第一节点N1复位;第二扫描信号端S2输入低电位信号至第六晶体管M6,第六晶体管M6导通,第三固定电位V2的信号传输至第四节点N4,第四节点N4复位。
步骤102具体为:第二时段包括第一子时段T21和第二子时段T22。
在第一子时段T21,第一扫描信号端S1输入高电位信号至第四晶体管M4,第四晶体管M4关闭;第二扫描信号端S2输入高电位信号至第六晶体管M6,第六晶体管M6关闭;第三扫描信号端S3输入低电位信号至第二晶体管M2,第二晶体管M2导通,数据信号端Vdata的信号传输至第二节点N2;第二固定电压PVDD的信号和参考电压端Vref的信号的电压差大于驱动晶体管M0的阈值电压,驱动晶体管M0导通,第二固定电位PVDD的信号传输至第三节点N3;第三扫描信号端S3输入低电位信号至第三晶体管M3,第三晶体管M3导通,第三节点N3的信号传输至第一节点N1,第三晶体管M3用于抓取驱动晶体管M0的阈值电压;
在第二子时段T22,第三扫描信号端S3输入高电位信号至第二晶体管M2,第二晶体管M2关闭;第三扫描信号端S3输入高电位信号至第三晶体管M3,第三晶体管M3关闭;第一发光控制信号端E1输入低电位信号至第一晶体管M1,第一晶体管M1导通,参考电压端Vref的信号传输至第二节点N2,通过第二电容C2实现第一节点N1的充电。
步骤103具体为:在第三时段T3,第二发光控制信号端E2输入低电位信号至第五晶体管M5,第五晶体管M5导通,第三节点N3的信号传输至第四节点N4,此时,第四节点N4达到目标电位,第一电容C1稳定第四节点N4达到目标电位后的电位。
步骤104具体为:在第四时段T4,第一发光控制信号端E1输入高电位信号至第一晶体管M1,第一晶体管M1关闭;第二发光控制信号端E2输入高电位信号至第五晶体管M5,第五晶体管M5关闭;第一扫描信号端S1输入低电位信号至第四晶体管M4,第四晶体管M4导通,参考电压端Vref的信号传输至第一节点N1,第一节点N1复位。
步骤105具体为:第五时段包括第三子时段T51和第四子时段T52;
在第三子时段T51,第一扫描信号端S1输入高电位信号至第四晶体管M4,第四晶体管M4关闭;第三扫描信号端S3输入低电位信号至第二晶体管M2,第二晶体管M2导通,数据信号端Vdata的信号传输至第二节点N2;第二固定电压PVDD的信号和参考电压端Vref的信号的电压差大于驱动晶体管M0的阈值电压,驱动晶体管M0导通,第二固定电位PVDD的信号传输至第三节点N3;第三扫描信号端S3输入低电位信号至第三晶体管M3,第三晶体管M3导通,第三节点N3的信号传输至第一节点N1,第三晶体管M3用于抓取驱动晶体管M0的阈值电压;
在第四子时段T52,第三扫描信号端S3输入高电位信号至第二晶体管M2,第二晶体管M2关闭;第三扫描信号端S3输入高电位信号至第三晶体管M3,第三晶体管M3关闭;第一发光控制信号端E1输入低电位信号至第一晶体管M1,第一晶体管M1导通,参考电压端Vref的信号传输至第二节点N2,通过第二电容C2实现第一节点N1的充电。
步骤106具体为:在第六时段T6,驱动晶体管M0用于生成驱动有机发光元件D1的驱动电流,第二发光控制信号端E2输入低电位信号至第五晶体管M5,第五晶体管M5导通,驱动电流传输至有机发光元件D1,有机发光元件D1根据驱动电流发光。
在第三时段T3时,第四节点N4的电位冲到目标电位后,第一电容C1稳定第四节点N4冲到目标电位后的电位,在第四时段T4和第五时段时,第二次对第一节点N1进行复位、抓取驱动晶体管M0的阈值电压以及对第一节点N1充电,此时,第四节点N4的电位对第一节点N1的电位的耦合可以忽略不计,从而有效减少第四节点N4的电位对驱动晶体管M0生成的驱动电流的影响,从而提高显示装置的显示效果。
可选的,其中,第三固定电位的信号与参考电压的信号相同;
第一固定电位的信号与第二固定电位的信号相同、或与参考电压的信号相同。
继续参考图4或图10,第三固定电位V2的信号可直接利用参考电压Vref的信号,有效避免再设置一个电信号用于实现第四节点N4的复位,减小驱动芯片的设计难度。
第一固定电位V1的信号与第二固定电位PVDD的信号相同、或与参考电压Vref的信号相同,第一固定电位V1的信号可利用第二固定电位PVDD的信号或参考电压Vref的信号,有效避免再设置一个电信号用于实现给第一电容C1的第二端提供一个固定电位,通过第一电容C1稳定第四节点N4的电位,有效减小驱动芯片的设计难度。
图13是本发明提供的一种显示装置的平面结构示意图,参考图1和图13,本实施例提供一种显示装置,显示装置1000包括显示区AA,显示区AA包括第一显示区AA1、第二显示区AA2,第二显示区AA2至少部分包围第一显示区AA1;显示装置包括:
多个有机发光元件(图13中未示出)和多个像素驱动电路(图13中未示出),与位于第一显示区AA1的有机发光元件电连接的像素驱动电路至少部分位于第二显示区AA2;
光学组件200,位于第一显示区AA1;
像素驱动电路为上述实施例中的像素驱动电路。
具体的,显示装置1000包括显示区AA,显示区AA包括第一显示区AA1、第二显示区AA2,光学组件200位于第一显示区AA1,第二显示区AA2至少部分包围第一显示区AA1,与位于第一显示区AA1的有机发光元件电连接的像素驱动电路至少部分位于第二显示区AA2,从而,位于第一显示区AA1的有机发光元件可正常发光,从而实现了全面显示。
需要说明的是,图13实施例仅以手机为例,对显示装置1000进行说明,可以理解的是,本发明实施例提供的显示装置,可以是电脑、电视、车载显示装置等其他具有显示功能的显示装置,本发明对此不作具体限制。本发明实施例提供的显示装置,具有本发明实施例提供的像素驱动电路的有益效果,具体可以参考上述各实施例对于像素驱动电路的具体说明,本实施例在此不再赘述。
通过上述实施例可知,本发明提供的像素驱动电路及其驱动方法、显示装置,至少实现了如下的有益效果:
本发明提供的像素驱动电路,在第一时段,通过第一复位模块对驱动晶体管的栅极的电位进行复位;在第二时段,通过数据写入模块将数据信号写入驱动晶体管的栅极;在第三时段,有机发光元件的第一电极的电位冲到目标电位,且通过保持模块使有机发光元件的第一电极的电位冲到目标电位保持目标电位稳定,即在第三时段,有机发光元件的第一电极的电位冲到目标电位后,通过保持模块使有机发光元件的第一电极的电位保持目标电位稳定;在第四时段,通过第一复位模块对驱动晶体管的栅极的电位再次进行复位;在第五时段,通过数据写入模块将数据信号再次写入驱动晶体管的栅极;在第六时段,驱动晶体管用于生成驱动有机发光元件的驱动电流,驱动电流通过发光控制模块输至有机发光元件。在第四时段到第六时段时,有机发光元件的第一电极的电位均保持目标电位稳定,此时,与有机发光元件的第一电极电连接的走线保持目标电位稳定,其对驱动晶体管的栅极的电位的耦合可忽略不计,有效减小与有机发光元件的第一电极电连接的走线对驱动晶体管的栅极电位的影响,从而减小其对驱动晶体管用于生成驱动有机发光元件的驱动电流的影响,提高显示装置的显示效果。
虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。

Claims (3)

1.一种像素驱动电路,其特征在于,包括:
有机发光元件,所述有机发光元件的第一电极与第四节点电连接,所述有机发光元件的第二电极与第四固定电压电连接,用于响应驱动电流而发光;
驱动晶体管,与所述有机发光元件串联,向所述有机发光元件提供驱动电流;
第一复位模块,与所述驱动晶体管的栅极电连接,使所述驱动晶体管的栅极的电位进行复位;
数据写入模块,与驱动晶体管电连接,将数据信号写入所述驱动晶体管的栅极;
发光控制模块,与所述有机发光元件的第一电极电连接,在发光阶段之前使所述有机发光元件的第一电极的电位冲到目标电位;
保持模块,所述保持模块包括第一电容,所述第一电容的第一端与所述有机发光元件的第一电极电连接,所述第一电容的第二端与第一固定电位电连接;第三时段,通过所述第一电容使所述有机发光元件的第一电极的电位冲到目标电位后保持目标电位稳定;
第二复位模块,所述第二复位模块与所述有机发光元件的第一电极电连接;第一时段,通过所述第二复位模块对所述有机发光元件的第一电极的电位进行复位;
所述像素驱动电路还包括阈值补偿模块和存储模块;
所述驱动晶体管的栅极与第一节点电连接,所述驱动晶体管的第一极与第二节点电连接,所述驱动晶体管的第二极与第三节点电连接;所述发光控制模块包括第一晶体管和第二晶体管,所述第一晶体管的栅极与发光控制信号端电连接,所述第一晶体管的第一极与第二固定电位电连接,所述第一晶体管的第二极与所述第二节点电连接;所述第二晶体管的栅极与所述发光控制信号端电连接,所述第二晶体管的第一极与所述第三节点电连接,所述第二晶体管的第二极与所述第四节点电连接;所述数据写入模块包括第三晶体管,所述第三晶体管的栅极与第一扫描信号端电连接,所述第三晶体管的第一极与数据信号电连接,所述第三晶体管的第二极与所述第二节点电连接;所述阈值补偿模块包括第四晶体管,所述第四晶体管的栅极与所述第一扫描信号端电连接,所述第四晶体管的第一极与所述第一节点电连接,所述第四晶体管的第二极与所述第三节点电连接;所述第一复位模块包括第五晶体管,所述第五晶体管的栅极与第二扫描信号端电连接,所述第五晶体管的第一极与参考电压电连接,所述第五晶体管的第二极与所述第一节点电连接;所述第二复位模块包括第六晶体管,所述第六晶体管的栅极与第三扫描信号端电连接,所述第六晶体管的第一极与第三固定电位电连接,所述第六晶体管的第二极与所述第四节点电连接;所述存储模块包括第二电容,所述第二电容的第一端与所述第二固定电位电连接,所述第二电容的第二端与所述第一节点电连接;
第一时段,所述第五晶体管导通,参考电压端的信号传输至所述第一节点,所述第一节点复位;第二时段,所述第三晶体管导通,数据信号端的信号传输至所述第二节点,所述驱动晶体管导通,所述第二节点的信号传输至所述第三节点,所述第四晶体管导通,所述第三节点的信号传输至所述第一节点,实现所述第一节点的充电,所述第二电容用于保持所述第一节点的电位,所述第四晶体管用于实现抓取所述驱动晶体管的阈值电压,所述第六晶体管导通,所述第三固定电位的信号传输至所述第四节点,所述第四节点复位;第三时段,所述第一晶体管导通,所述第二固定电压的信号传输至所述第二节点,所述驱动晶体管导通,所述第二节点的信号传输至所述第三节点,所述第二晶体管导通,所述第三节点的信号传输至所述第四节点,此时,所述第四节点的电位冲到目标电位,所述第一电容用于稳定所述第四节点冲到目标电位后的电位;第四时段,所述第五晶体管导通,所述参考电压端的信号传输至所述第一节点,所述第一节点复位;第五时段,所述第三晶体管导通,所述数据信号端的信号传输至所述第二节点,所述驱动晶体管导通,所述第二节点的信号传输至所述第三节点,所述第四晶体管导通,所述第三节点的信号传输至所述第一节点,实现所述第一节点的充电,所述第二电容用于保持所述第一节点的电位,所述第四晶体管用于实现抓取所述驱动晶体管的阈值电压;第六时段,所述驱动晶体管用于生成驱动所述有机发光元件的驱动电流,所述第二晶体管导通,所述驱动电流传输至所述有机发光元件;
或,
所述存储模块包括第二电容,所述第二电容的第一端与第一节点电连接,所述第二电容的第二端与第二节点电连接;所述驱动晶体管的栅极与所述第一节点电连接,所述驱动晶体管的第一极与第二固定电压电连接,所述驱动晶体管的第二极与第三节点电连接;所述有机发光元件的第一电极与第四节点电连接;所述数据写入模块包括第一晶体管和第二晶体管,所述第一晶体管的栅极与第一发光控制信号端电连接,所述第一晶体管的第一极与参考电压电连接,所述第一晶体管的第二极与所述第二节点电连接;所述第二晶体管的栅极与第三扫描信号端电连接,所述第二晶体管的第一极与数据信号电连接,所述第二晶体管的第二极与所述第二节点电连接;所述阈值补偿模块包括第三晶体管,所述第三晶体管的栅极与所述第三扫描信号端电连接,所述第三晶体管的第一极与所述第一节点电连接,所述第三晶体管的第二极与所述第三节点电连接;所述第一复位模块包括第四晶体管,所述第四晶体管的栅极与第一扫描信号端电连接,所述第四晶体管的第一极与所述参考电压电连接,所述第四晶体管的第二极与所述第一节点电连接;所述发光控制模块包括第五晶体管,所述第五晶体管的栅极与第二发光控制信号端电连接,所述第五晶体管的第一极与所述第三节点电连接,所述第五晶体管的第二极与所述第四节点电连接;所述第二复位模块包括第六晶体管,所述第六晶体管的栅极与第二扫描信号端电连接,所述第六晶体管的第一极与第三固定电位电连接,所述第六晶体管的第二极与所述第四节点电连接;
第一时段,所述第四晶体管导通,所述参考电压端的信号传输至所述第一节点,所述第一节点复位;所述第六晶体管导通,所述第三固定电位的信号传输至所述第四节点,所述第四节点复位;
第二时段包括第一子时段和第二子时段;
第一子时段,所述第二晶体管导通,所述数据信号端的信号传输至所述第二节点,所述驱动晶体管导通,所述第二固定电位的信号传输至所述第三节点,所述第三晶体管导通,所述第三节点的信号传输至所述第一节点,所述第三晶体管用于抓取所述驱动晶体管的阈值电压;
第二子时段,所述第一晶体管导通,所述参考电压端的信号传输至所述第二节点,通过所述第二电容实现所述第一节点的充电;
第三时段,所述第五晶体管导通,所述第三节点的信号传输至所述第四节点,此时,所述第四节点达到目标电位,所述第一电容稳定所述第四节点达到目标电位后的电位;
第四时段,所述第四晶体管导通,所述参考电压端的信号传输至所述第一节点,所述第一节点复位;
第五时段包括第三子时段和第四子时段;
第三子时段,所述第二晶体管导通,所述数据信号端的信号传输至所述第二节点,所述驱动晶体管导通,所述第二固定电位的信号传输至所述第三节点,所述第三晶体管导通,所述第三节点的信号传输至所述第一节点,所述第三晶体管用于抓取所述驱动晶体管的阈值电压;
第四子时段,所述第一晶体管导通,所述参考电压端的信号传输至所述第三节点,通过所述第二电容实现所述第一节点的充电;
第六时段,所述驱动晶体管用于生成驱动所述有机发光元件的驱动电流,所述第五晶体管导通,所述驱动电流传输至所述有机发光元件。
2.根据权利要求1所述的像素驱动电路,其特征在于,
所述第三固定电位的信号与所述参考电压的信号相同;
所述第一固定电位的信号与所述第二固定电位的信号相同、或与所述参考电压的信号相同。
3.一种显示装置,其特征在于,所述显示装置包括显示区,所述显示区包括第一显示区、第二显示区,所述第二显示区至少部分包围所述第一显示区;所述显示装置包括:
多个有机发光元件和多个像素驱动电路,与位于所述第一显示区的所述有机发光元件电连接的像素驱动电路至少部分位于所述第二显示区;
光学组件,位于所述第一显示区;
所述像素驱动电路为权利要求1-2任一项所述的像素驱动电路。
CN202010737914.1A 2020-07-28 2020-07-28 像素驱动电路及其驱动方法、显示装置 Active CN111754940B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010737914.1A CN111754940B (zh) 2020-07-28 2020-07-28 像素驱动电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010737914.1A CN111754940B (zh) 2020-07-28 2020-07-28 像素驱动电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN111754940A CN111754940A (zh) 2020-10-09
CN111754940B true CN111754940B (zh) 2021-10-26

Family

ID=72712135

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010737914.1A Active CN111754940B (zh) 2020-07-28 2020-07-28 像素驱动电路及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN111754940B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112164369A (zh) * 2020-10-26 2021-01-01 京东方科技集团股份有限公司 一种驱动电路、显示面板及显示装置
WO2023230841A1 (zh) * 2022-05-31 2023-12-07 京东方科技集团股份有限公司 像素电路及其驱动方法和显示面板
CN115035858B (zh) * 2022-06-29 2024-07-23 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9786223B2 (en) * 2012-12-11 2017-10-10 Ignis Innovation Inc. Pixel circuits for AMOLED displays
CN103296055B (zh) * 2012-12-26 2015-12-09 上海天马微电子有限公司 有机发光显示器的像素电路及驱动方法、有机发光显示器
CN103943067B (zh) * 2014-03-31 2017-04-12 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN106611585B (zh) * 2017-03-01 2019-04-05 上海天马微电子有限公司 一种驱动电路、显示面板及显示装置
TWI653618B (zh) * 2017-03-14 2019-03-11 鴻海精密工業股份有限公司 畫素驅動電路及具有畫素驅動電路的顯示裝置
CN107622752B (zh) * 2017-09-08 2019-04-16 上海天马微电子有限公司 一种oled显示面板、其驱动方法及显示装置
CN111292694B (zh) * 2020-02-18 2021-06-01 深圳市华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法、显示面板

Also Published As

Publication number Publication date
CN111754940A (zh) 2020-10-09

Similar Documents

Publication Publication Date Title
CN106910468B (zh) 显示面板、显示装置及像素电路的驱动方法
CN111754940B (zh) 像素驱动电路及其驱动方法、显示装置
WO2021129011A1 (zh) 像素电路的驱动方法、显示面板和显示装置
CN107342044B (zh) 像素电路、显示面板和像素电路的驱动方法
WO2021213122A1 (zh) 像素电路及其驱动方法、显示装置
US11393373B2 (en) Gate drive circuit and drive method thereof, display device and control method thereof
CN109509433B (zh) 像素电路、显示装置和像素驱动方法
CN107908310B (zh) 像素电路及其驱动方法、显示装置
CN111048041A (zh) 像素电路及其驱动方法、显示面板和显示装置
EP3690871A1 (en) Pixel circuit and driving method thereof, and display device
CN104464643B (zh) 显示装置、像素驱动电路及其驱动方法
CN112397026A (zh) 像素驱动电路、显示面板及其驱动方法
CN107610652A (zh) 像素电路、其驱动方法、显示面板及显示装置
CN108492777B (zh) 像素驱动电路的驱动方法、显示面板和显示装置
CN111477162B (zh) 像素电路及其驱动方法、显示装置
CN112908258B (zh) 像素驱动电路、驱动方法、显示面板与显示装置
KR20230133387A (ko) 픽셀 회로 및 그 구동 방법과 디스플레이 패널
CN114170959A (zh) 像素驱动电路及显示面板
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN106971691A (zh) 一种像素电路、驱动方法及显示装置
US20240212604A1 (en) Pixel circuit, pixel driving method and display apparatus
CN110867162B (zh) 像素驱动电路及其驱动方法、显示面板
CN111383598A (zh) 像素补偿电路及其控制方法、显示驱动装置、显示设备
CN110675815A (zh) 像素驱动电路及其驱动方法、显示装置
CN111613178A (zh) 像素电路及其驱动方法、显示基板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant