CN111710280B - 一种显示面板及其驱动方法和电子设备 - Google Patents
一种显示面板及其驱动方法和电子设备 Download PDFInfo
- Publication number
- CN111710280B CN111710280B CN202010624396.2A CN202010624396A CN111710280B CN 111710280 B CN111710280 B CN 111710280B CN 202010624396 A CN202010624396 A CN 202010624396A CN 111710280 B CN111710280 B CN 111710280B
- Authority
- CN
- China
- Prior art keywords
- gating
- timing control
- signal source
- electrically connected
- driving voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明实施例公开了一种显示面板及其驱动方法和电子设备,该显示面板包括:显示区和非显示区,非显示区包括多个多路选通单元、至少一条信号源线和多条时序控制线;显示阶段,N条时序控制线分时输出时序控制信号,使所对应的多路选通单元的N个选通开关分时导通,信号源线将数据信号分时输出给多路选通单元所电连接的N列子像素,数据信号的电压为正极性或负极性,对于至少一条时序控制线,其所对应的数据信号为负极性时输出的时序控制信号中有效驱动电压小于数据信号为正极性时的有效驱动电压。本发明实施例,动态调节时序控制线的有效驱动电压使其驱动多路选通单元,达到降低面板功耗的目的。
Description
技术领域
本发明实施例涉及显示技术,尤其涉及一种显示面板及其驱动方法和电子设备。
背景技术
显示器的非显示区设置有外部驱动电路,外部驱动电路包括控制显示的显示驱动芯片,显示驱动芯片给数据线提供数据信号以使子像素充电显示。
显示驱动芯片的信号输出端口越多,其成本越高,目前显示驱动芯片主要通过多路选择电路给数据线提供数据信号,显示驱动芯片的一个信号输出端口连接的信号源线可以给多条数据线提供数据信号,由此可减少显示驱动芯片的信号输出端的数量,降低成本。
然而,现有多路选择电路的功耗过大,导致显示器功耗高。
发明内容
本发明实施例提供一种显示面板及其驱动方法和电子设备,以降低显示面板功耗。
本发明实施例提供了一种显示面板,包括:显示区和非显示区,所述显示区包括多列子像素,所述非显示区包括多个多路选通单元、至少一条信号源线和多条时序控制线CKH;
一个所述多路选通单元包括N个选通开关,所述N个选通开关的输入端与同一条所述信号源线电连接,所述N个选通开关的输出端与N列子像素分别对应设置且电连接,所述N个选通开关的控制端与N条时序控制线分别对应设置且电连接;
显示阶段,所述N条时序控制线分时输出时序控制信号,使所对应的所述多路选通单元的N个选通开关分时导通,所述信号源线将数据信号分时输出给所述多路选通单元所电连接的所述N列子像素,其中,所述数据信号的电压为正极性或负极性,对于至少一条所述时序控制线,其所对应的数据信号为负极性时输出的时序控制信号中有效驱动电压小于数据信号为正极性时的有效驱动电压。
基于同一发明构思,本发明实施例还提供了一种显示面板的驱动方法,所述显示面板包括显示区和非显示区,所述显示区包括多列子像素,所述非显示区包括多个多路选通单元、至少一条信号源线和多条时序控制线CKH;一个所述多路选通单元包括N个选通开关,所述N个选通开关的输入端与同一条所述信号源线电连接,所述N个选通开关的输出端与N列子像素分别对应设置且电连接,所述N个选通开关的控制端与N条时序控制线分别对应设置且电连接;该驱动方法包括:
显示阶段,所述N条时序控制线分时输出时序控制信号,使所对应的所述多路选通单元的N个选通开关分时导通;
所述信号源线将数据信号分时输出给所述多路选通单元所电连接的所述N列子像素,其中,所述数据信号的电压为正极性或负极性,对于至少一条所述时序控制线,其所对应的数据信号为负极性时输出的时序控制信号中有效驱动电压小于数据信号为正极性时的有效驱动电压。
基于同一发明构思,本发明实施例还提供了一种电子设备,包括如上所述的显示面板。
本发明实施例提供的显示面板,动态调节时序控制线的有效驱动电压使其驱动多路选通单元。具体的,显示阶段,信号源线输出的数据信号的电压为正极性或负极性,对于至少一条时序控制线,其所对应的数据信号为负极性时输出的时序控制信号中有效驱动电压小于数据信号为正极性时的有效驱动电压,该时序控制线在控制所对应的选通开关导通的同时,还达到了降低选通开关功耗的目的,从而降低了显示面板中多路选通单元的功耗。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图做一简单地介绍,显而易见地,下面描述中的附图虽然是本发明的一些具体的实施例,对于本领域的技术人员来说,可以根据本发明的各种实施例所揭示和提示的器件结构,驱动方法和制造方法的基本概念,拓展和延伸到其它的结构和附图,毋庸置疑这些都应该是在本发明的权利要求范围之内。
图1是本发明实施例提供的一种显示面板的示意图;
图2是一种多路选通单元电路的示意图;
图3是另一种多路选通单元电路的示意图;
图4是一种1:3多路选通单元电路的示意图;
图5是另一种1:3多路选通单元电路的示意图;
图6是一种1:2多路选通单元电路的示意图;
图7是另一种1:2多路选通单元电路的示意图;
图8是图2所示多路选通单元电路的时序控制图;
图9是现有多路选通单元电路的时序控制图;
图10是图2所示多路选通单元电路的时序控制图;
图11是多路选通单元电路的示意图;
图12是图11所示多路选通单元电路的时序控制图;
图13是图5所示多路选通单元电路的时序控制图;
图14是一种2:6多路选通单元电路的示意图;
图15是另一种2:6多路选通单元电路的示意图;
图16是本发明实施例提供的一种显示面板的局部示意图;
图17是本发明实施例提供的一种显示面板的驱动方法的流程图;
图18是本发明实施例提供的一种电子设备的示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,以下将参照本发明实施例中的附图,通过实施方式清楚、完整地描述本发明的技术方案,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例所揭示和提示的基本概念,本领域的技术人员所获得的所有其他实施例,都属于本发明保护的范围。
参考图1所示,为本发明实施例提供的一种显示面板的示意图,图2是多路选通单元的电路示意图。本实施例提供的显示面板包括:显示区1和非显示区2,显示区1包括多列子像素11,非显示区2包括多个多路选通单元2a、至少一条信号源线2b和多条时序控制线CKH;一个多路选通单元2a包括N个选通开关21,N个选通开关21的输入端与同一条信号源线2b电连接,N个选通开关21的输出端与N列子像素11分别对应设置且电连接,N个选通开关21的控制端与N条时序控制线CKH分别对应设置且电连接;显示阶段,N条时序控制线CKH分时输出时序控制信号,使所对应的多路选通单元2a的N个选通开关21分时导通,信号源线2b将数据信号分时输出给多路选通单元2a所电连接的N列子像素11,其中,数据信号的电压为正极性或负极性,对于至少一条时序控制线CKH,其所对应的数据信号为负极性时输出的时序控制信号中有效驱动电压小于数据信号为正极性时的有效驱动电压。
本实施例中,显示区1包括多列子像素11,该多列子像素11的颜色可以分为红色子像素R、绿色子像素G和蓝色子像素B,在其他实施例中还可选包括其他颜色子像素如白色子像素W或黄色子像素Y。多列子像素11的排布方式可以为阵列排布,也可以为品字形排布或其他排布方式,本发明中不进行具体限定。
本实施例中,非显示区2包括多个多路选通单元2a、至少一条信号源线2b和多条时序控制线CKH。本实施例中,可选一个多路选通单元2a与一条信号源线2b对应设置并电连接,在其他实施例中还可选至少两个多路选通单元与一条信号源线对应设置并电连接,该至少两个多路选通单元可以相邻或间隔设置。本发明中不对多路选通单元与信号源线的对应连接关系进行具体限定,相关从业人员可根据产品所需合理设定其连接关系。
本实施例中,可选N=3,即多路选通单元2a为1:3,其中包括3个选通开关21,依次标记为T1~T3,该3个选通开关21的输入端与同一条信号源线Sn电连接,该3个选通开关21的输出端与3列子像素11分别对应设置且电连接。3个选通开关21的控制端与3条时序控制线CKH分别对应设置且电连接,该3条时序控制线CKH依次标记为CKH1~CKH3,其中,多路选通单元2a的选通开关T1的控制端与CKH1对应设置并电连接,多路选通单元2a的选通开关T2的控制端与CKH2对应设置并电连接,多路选通单元2a的选通开关T3的控制端与CKH3对应设置并电连接。可选一个多路选通单元2a的3个选通开关21分别与3列相邻子像素11电连接,该3列相邻子像素11的颜色可选为R、G、B。
在其他实施例中,如图3所示还可选N=2,即多路选通单元2a为1:2,其中包括2个选通开关21,或者还可选多路选通单元为1:N,N为正整数,不限于1:3或1:2,一个多路选通单元连接的N列子像素的颜色也不限于以上示例。
本实施例中,一个多路选通单元2a包括N个选通开关21,N个选通开关21的控制端与N条时序控制线CKH分别对应设置且电连接;非显示区2设置的时序控制线CKH的数量为N的倍数。可选如图4所示N=3时,非显示区2设置3条时序控制线CKH且3条时序控制线CKH1~CKH3控制多个多路选通单元2a的选通开关导通与否;或者,可选如图5所示N=3时,非显示区2设置6条时序控制线CKH,其中对于任意一个多路选通单元,其由3条时序控制线CKH进行控制,对于相邻两个多路选通单元,其由6条时序控制线CKH进行控制。
可选如图6所示N=2时,非显示区2设置2条时序控制线CKH且2条时序控制线CKH1和CKH2控制多个多路选通单元2a的选通开关导通与否;或者,可选如图7所示N=2时,非显示区2设置4条时序控制线CKH,其中对于任意一个多路选通单元,其由2条时序控制线CKH进行控制,对于相邻两个多路选通单元,其由4条时序控制线CKH进行控制。
当然,时序控制线的条数不限于此,相关从业人员可根据产品所需合理设定时序控制线与多路选通单元及其中选通开关的控制连接关系。
本实施例中,以图2中N=3且时序控制线CKH的数量为N为例,显示阶段,3条时序控制线CKH分时输出时序控制信号,控制多路选通单元2a中3个选通开关21分时导通。图8是图2的一种时序控制图,可选CKH1输出第一时序控制信号,该第一时序控制信号中有效驱动电压信号VG1在t1时段使所控制的多路选通单元2a的选通开关T1导通,与多路选通单元2a的输入端电连接的信号源线Sn将数据信号通过选通开关T1输出给其所电连接的R子像素;CKH2输出第二时序控制信号,该第二时序控制信号中有效驱动电压信号VG2在t2时段使所控制的多路选通单元2a的选通开关T2导通,与多路选通单元2a的输入端电连接的信号源线Sn将数据信号通过选通开关T2输出给其所电连接的G子像素;CKH3输出第三时序控制信号,该第三时序控制信号中有效驱动电压信号VG3在t3时段使所控制的多路选通单元2a的选通开关T3导通,与多路选通单元2a的输入端电连接的信号源线Sn将数据信号通过选通开关T3输出给其所电连接的B子像素。
信号源线Sn输出的数据信号的电压为正极性或负极性,本实施例中,当信号源线Sn输出的数据信号为负极性时,非显示区2中至少一条时序控制线,其输出的时序控制信号中有效驱动电压小于其输出负极性数据信号时的有效驱动电压,可以达到降低多路选通单元的功耗的目的。可选选通开关为薄膜晶体管开关,薄膜晶体管开关为NMOS和/或PMOS,可以理解,同一条时序控制线控制的多个选通开关的类型相同,均为NMOS或均为PMOS,同一条时序控制线所对应电连接的选通开关,其输入端接收的数据信号的极性相同。其有效驱动电压影响功耗的原理如下文所述。
以图2为例,可选选通开关21为NMOS晶体管。NMOS晶体管的导通条件是栅极高电平导通,低电平断开,即导通条件为Vgs>Vth,其中,Vgs=Vg-Vs。图2中选通开关21的输入端即源极电连接信号源线Sn,选通开关21的控制端即栅极电连接时序信号线CKH,所以Vs=VSn,Vg=VG(有效驱动电压),那么其导通条件为VG>Vth+VSn。
现有技术中,参考图9所示,无论Sn切换为正极性数据信号(+)还是负极性数据信号(-),多条时序控制线输出的有效驱动电压VG均为固定值不变,例如Vth=0.7V,VSn=+5V或-5V,可选有效驱动电压VG固定为7V,该有效驱动电压VG使所控制的选通开关导通。
图10是图2的另一种时序控制图。对于时序控制线CKH1,其所对应的信号源线Sn的数据信号为正极性(+)时,其有效驱动电压为VG1;其所对应的信号源线Sn的数据信号为负极性(-)时,其有效驱动电压为VG1',可选VG1'<VG1,可以降低多路选通单元的功耗。
例如Vth=0.7V,VSn=+5V,有效驱动电压VG1必然大于5.7V,可选如VG1为7V,该有效驱动电压VG1使所控制的选通开关T1导通;VSn=-5V,有效驱动电压VG1'必然大于-4.3V,可选如VG1'为2V,该有效驱动电压VG1'使所控制的选通开关T1导通;在其他实施例中,在保证T1导通的情况下,VG1和VG1'还可选为其他数值,如VG1'=-2V,不限于此。
功耗P计算公式为:P=C*V2*f,其中C为多路选通单元的寄生电容,V为多路选通单元Demux的驱动压差,f为驱动频率。对于与CKH1电连接的选通开关T1,现有技术中,Sn为正极性或负极性时,选通开关T1的功耗均为P1,P1=CT1*(7V-V0)2*f。图10所示驱动时序中,Sn为正极性+5V时,选通开关T1的功耗为P1,P1=CT1*(7V-V0)2*f;Sn为负极性-5V时,选通开关T1的功耗为P1',P1'=CT1*(2V-V0)2*f。通常V0=0V,显然,P1'<P1,与现有技术相比,本实施例在显示阶段,数据信号为负极性-5V时的时序控制线的有效驱动电压(如2V)小于其数据信号为正极性+5V时的有效驱动电压(如7V),可以降低CKH1所对应电连接的选通开关的功耗。在其他实施例中,还可选VG2'<VG2和/或VG3'<VG3。
如图11所示,可选选通开关21为PMOS晶体管。PMOS晶体管的导通条件是Vgs<Vth,其中,Vgs=Vg-Vs,Vs=VSn,Vg=VG(CKH的有效驱动电压),那么其导通条件等效为VG<Vth+VSn。
现有技术中,无论Sn切换为正极性数据信号(+)还是负极性数据信号(-),多条时序控制线输出的有效驱动电压VG均为固定值不变,例如Vth=-0.8V,VSn=+5V或-5V,可选有效驱动电压VG固定为-6V,该有效驱动电压VG使所控制的选通开关导通。
图12是图11的一种时序控制图。对于时序控制线CKH1,其所对应的信号源线Sn的数据信号为正极性(+)时,其有效驱动电压为VG1;其所对应的信号源线Sn的数据信号为负极性(-)时,其有效驱动电压为VG1',可选VG1'<VG1,可以降低多路选通单元的功耗。
例如Vth=-0.8V,VSn=+5V,有效驱动电压VG1必然小于4.2V,可选如VG1为-2V,该有效驱动电压VG1使所控制的选通开关T1导通;VSn=-5V,有效驱动电压VG1'必然小于-5.8V,可选如VG1'为-6V,该有效驱动电压VG1'使所控制的选通开关T1导通;在其他实施例中,在保证T1导通的情况下,VG1和VG1'还可选为其他数值,如VG1=2V,不限于此。
对于与CKH1电连接的选通开关T1,现有技术中,Sn为正极性或负极性时,选通开关T1的功耗均为P1,P1=CT1*(-6V-V0)2*f。图12所示驱动时序中,Sn为正极性+5V时,选通开关T1的功耗为P11,P11=CT1*(-2V-V0)2*f;Sn为负极性-5V时,选通开关T1的功耗为P1',P1'=CT1*(-6V-V0)2*f。
通常V0=0V,显然,P11<P1'=P1,与现有技术相比,本实施例在显示阶段,数据信号为负极性-5V时的时序控制线的有效驱动电压(如-6V)小于其数据信号为正极性+5V时的有效驱动电压(如-2V),可以降低CKH1所对应电连接的选通开关的功耗。在其他实施例中,还可选VG2'<VG2和/或VG3'<VG3。
可选数据信号的电压极性从正切换为负时,N个选通开关所对应的N条时序控制线输出的时序控制信号中有效驱动电压减小。在其他实施例中,还可选对于任意一条时序控制线CKH,显示阶段,其所对应的信号源线输出的数据信号电压为负极性时,其有效驱动电压小于该数据信号为正极性时的有效驱动电压,可以进一步降低多路选通单元的功耗。N条时序控制线中,每一条时序控制线在控制所对应的选通开关导通的同时,还达到了降低选通开关功耗的目的,以此可以进一步降低多路选通单元的功耗。
本发明实施例提供的显示面板,动态调节时序控制线的有效驱动电压使其驱动多路选通单元。具体的,显示阶段,信号源线输出的数据信号的电压为正极性或负极性,对于至少一条时序控制线,其所对应的数据信号为负极性时该时序控制信号中有效驱动电压小于数据信号为正极性时的有效驱动电压,该时序控制线在控制所对应的选通开关导通的同时,还达到了降低选通开关功耗的目的,从而降低了显示面板中多路选通单元的功耗。
示例性的,在上述技术方案的基础上,如图4所示可选多个多路选通单元2a沿行方向依次排布,多路选通单元2a的N个选通开关分为第1选通开关T1至第N选通开关TN,非显示区包含N条时序控制线且该N条时序控制线分为第1时序控制线CKH1至第N时序控制线CKHN;每个第i选通开关Ti的控制端均与第i时序控制线CKHi电连接,1≤i≤N。需要说明的是,同一条时序控制线控制其所对应电连接的选通开关导通时,该导通的多个选通开关接收的数据信号的极性相同。可选对于CKH1,其控制各个选通开关T1导通时,S1至S3输出的数据信号的极性均为正或均为负;对于CKH2,其控制各个选通开关T2导通时,S1至S3输出的数据信号的极性均为正或均为负;对于CKH3,其控制各个选通开关T3导通时,S1至S3输出的数据信号的极性均为正或均为负。
可选N=3,CKH1控制每个多路选通单元2a的第1选通开关T1导通与否,可以理解,第1选通开关T1的类型相同,均为PMOS晶体管或均为NMOS晶体管。CKH2控制每个多路选通单元2a的第2选通开关T2导通与否,第2选通开关T2均为PMOS晶体管或均为NMOS晶体管。CKH3控制每个多路选通单元2a的第3选通开关T3导通与否,第3选通开关T3均为PMOS晶体管或均为NMOS晶体管。在其他实施例中,如图6所示还可选N=2或其他数值。
对于至少一条时序控制线,可选显示阶段,数据信号的电压为正极性或负极性,其所对应的数据信号为负极性时输出的时序控制信号中有效驱动电压小于数据信号为正极性时的有效驱动电压,可以达到降低该时序控制线所控制的选通开关的功耗的目的。
示例性的,在上述技术方案的基础上,如图5所示可选多个多路选通单元2a沿行方向依次排布,多路选通单元2a的N个选通开关分为第1选通开关T1至第N选通开关TN,非显示区包含2N条时序控制线且该2N条时序控制线分为第1时序控制线CKH1至第2N时序控制线CKH(2N);奇数位多路选通单元2a的第i选通开关Ti的控制端均与第i时序控制线CKHi电连接,偶数位多路选通单元2a的第i选通开关Ti的控制端均与第N+i时序控制线CKH(N+i)电连接,1≤i≤N。需要说明的是,同一条时序控制线控制其所对应电连接的选通开关导通时,该导通的多个选通开关接收的数据信号的极性相同。可选对于CKH1,其控制奇数位多路选通单元中选通开关T1导通时,对应电连接的信号源线如S1和S3输出的数据信号的极性均为正;可选对于CKH4,其控制偶数位多路选通单元中选通开关T1导通时,对应电连接的信号源线如S2和S4输出的数据信号的极性均为负。
可选N=3,多路选通单元2a包括3个选通开关T1~T3,非显示区包含6条时序控制线CKH1~CKH6。以图5中顺序排布的4个多路选通单元2a为例。
CKH1电连接第1个多路选通单元2a的第1选通开关T1和第3个多路选通单元2a的第1选通开关T1。CKH2电连接第1个多路选通单元2a的第2选通开关T2和第3个多路选通单元2a的第2选通开关T2。CKH3电连接第1个多路选通单元2a的第3选通开关T3和第3个多路选通单元2a的第3选通开关T3。可以理解,奇数位多路选通开关2a的第i选通开关Ti的类型相同,均为PMOS晶体管或均为NMOS晶体管。
CKH4电连接第2个多路选通单元2a的T1和第4个多路选通单元2a的T1。CKH5电连接第2个多路选通单元2a的T2和第4个多路选通单元2a的T2。CKH6电连接第2个多路选通单元2a的T3和第4个多路选通单元2a的T3。可以理解,偶数位多路选通开关2a的第i选通开关Ti的类型相同,均为PMOS晶体管或均为NMOS晶体管。在其他实施例中,如图7所示还可选N=2或其他数值。
对于至少一条时序控制线,可选显示阶段,数据信号的电压为正极性或负极性,其所对应的数据信号为负极性时输出的时序控制信号中有效驱动电压小于数据信号为正极性时的有效驱动电压,可以达到降低该时序控制线所控制的选通开关的功耗的目的。
示例性的,在上述技术方案的基础上,可选相邻两个多路选通单元由不同时序控制线驱动时,相邻两个多路选通单元对应电连接相邻两条信号源线,该相邻两条信号源线在一个显示阶段输出极性不同的数据信号。可选,显示阶段,对于输出负极性数据信号的信号源线,相应时序控制线采用低有效驱动电压控制与该信号源线电连接的选通开关导通;对于输出正极性数据信号的信号源线,相应时序控制线采用高有效驱动电压控制与该信号源线电连接的选通开关导通。
以图5所示多路选通单元2a为1:3为例,其中包括4个相邻的多路选通单元2a,对应电连接4条相邻信号源线S1~S4。示例性的,第一个多路选通单元由CKH1至CKH3驱动控制,第二个多路选通单元由CKH4至CKH6驱动控制,第一个多路选通单元和第二个多路选通单元相邻设置,且由不同时序控制线驱动,则该两个相邻的多路选通单元所对应电连接的信号源线S1和S2在一个显示阶段可以输出极性不同的数据信号,同理,S3和S4在一个显示阶段可以输出极性不同的数据信号。第一个多路选通单元和第三个多路选通单元均由相同的CKH1至CKH3驱动控制,则该两个多路选通单元所对应电连接的信号源线S1和S3应输出相同极性的数据信号,同理,S2和S4应输出相同极性的数据信号。
在一个显示阶段即一帧画面的显示阶段,S2和S4输出的数据信号的极性相同,S1和S3相同,且S1和S2不相同,如图5所示一帧画面显示阶段S1和S3均正极性且S2和S4为负极性。
对于图5中任意一条时序控制线,可选显示阶段(如Frame Y),数据信号为负极性时相应时序控制线的有效驱动电压为低有效驱动电压,且数据信号为正极性时相应时序控制线的有效驱动电压为高有效驱动电压。可以在保证与其电连接的选通开关导通的同时,采用低有效驱动电压还达到了降低选通开关的功耗的目的。
图13是图5的一个时序控制图。以CKH1为例,在显示阶段(如Frame Y),信号源线S1和S3输出正极性数据信号,此时CKH1的有效驱动电压VG1为高有效驱动电压,CKH1和CKH2的时序控制过程类似,在此不再赘述。以CKH4为例,在显示阶段(如Frame Y),信号源线S2和S4输出负极性数据信号,此时CKH4的有效驱动电压VG4为低有效驱动电压,CKH5和CKH6的时序控制过程类似,在此不再赘述。可选VG4小于VG1,则CKH4所对应电连接的选通开关达到了降低功耗的目的。
对于图5中的任意一条时序控制线,显示阶段,对于输出负极性数据信号的信号源线,相应时序控制线采用低有效驱动电压控制与该信号源线电连接的选通开关导通,可以降低相应选通开关的功耗。
可选一条信号源线在相邻两个显示阶段输出极性不同的数据信号;第一显示阶段,信号源线输出正极性数据信号,相应时序控制线采用高有效驱动电压控制与该信号源线电连接的选通开关导通;第二显示阶段,信号源线输出负极性数据信号,相应时序控制线采用低有效驱动电压控制与该信号源线电连接的选通开关导通。
参考图13所示的时序控制图。以CKH1为例,在第一显示阶段(如Frame Y),信号源线S1和S3输出正极性数据信号,此时CKH1的有效驱动电压VG1为高有效驱动电压,在第二显示阶段(如Frame Y+1),信号源线S1和S3输出负极性数据信号(图5未示出),此时CKH1的有效驱动电压VG1'为低有效驱动电压,VG1'<VG1;CKH2和CKH3的时序控制过程类似,在此不再赘述。
以CKH4为例,在第一显示阶段(如Frame Y),信号源线S2和S4输出负极性数据信号,此时CKH4的有效驱动电压VG4为低有效驱动电压,在第二显示阶段(如Frame Y+1),信号源线S2和S4输出正极性数据信号(图5未示出),此时CKH4的有效驱动电压VG4'为高有效驱动电压,VG4'大于VG4;CKH5和CKH6的时序控制过程类似,在此不再赘述。
对于图5中的任意一条时序控制线,其数据信号为负极性时该时序控制线的有效驱动电压小于其数据信号为正极性时的有效驱动电压,可以达到降低该时序控制线所控制的选通开关的功耗的目的。
示例性的,在上述技术方案的基础上,如图14所示可选显示面板的多路选通单元电路为2:6demux设置方式。每相邻两个多路选通单元为一个选通单元组,该选通单元组可以给两个像素中6列子像素提供数据信号。可选一行子像素的颜色排布顺序为R1、G1、B1、R2、G2、B2、R3、G3、B3、R4、G4、B4,可选多个选通单元组驱动的子像素颜色排布顺序为R1、G2、B1、R2、G1、B2、R3、G4、B3、R4、G3、B4,即采用交叉驱动方式。如图15所示为显示面板的另一种多路选通单元电路的示意图,其相邻两个多路选通单元采用不同时序控制线进行驱动控制。在其他实施例中,还可选多路选通单元电路为2:4或其他,不限于此。
示例性的,在上述技术方案的基础上,如图16所示可选显示面板还包括:驱动芯片3,驱动芯片3具有至少一个信号源端和多个时序控制端;一个信号源端与一条信号源线电连接,用于给信号源线提供正极性数据信号或负极性数据信号;一个时序控制端与一条时序控制线电连接,用于根据信号源端的极性动态切换有效驱动电压的幅值。驱动芯片3位于非显示区,用于连接每条信号源线Sn以在不同的显示阶段给所述信号源线Sn提供数据信号,还用于连接每条时序控制线CKH以在不同的显示阶段给所述时序控制线CKH提供时序控制信号。对于一条时序控制线,驱动芯片可以根据其所对应的数据信号为正负极性,控制时序控制线中有效驱动电压的大小,在数据信号为负极性时控制有效驱动电压小于数据信号为正极性时的有效驱动电压,从而达到降低多路选通单元的功耗的目的。
对于上述任意实施例提供的显示面板,可选驱动芯片的信号源端极性切换模式包括帧翻转模式和列翻转模式。
在帧翻转模式下,对于同一个多路选通单元,其在一帧画面显示阶段内接收的数据信号的极性固定不变,在相邻两帧画面显示阶段接收的数据信号的极性切换。在第Y帧画面显示阶段,驱动信号给该多路选通单元提供的数据信号为正极性,此时与该多路选通单元连接的时序信号线输出的有效驱动电压为高有效驱动电压(如-2V);在第Y+1帧画面显示阶段,驱动信号给该多路选通单元提供的数据信号为负极性,此时与该多路选通单元连接的时序信号线输出的有效驱动电压为低有效驱动电压(如-6V)。可以降低该多路选通单元的功耗。
在列翻转模式下,可选一列子像素在一帧画面显示阶段接收的数据信号的极性相同,相邻两列子像素在一帧画面显示阶段接收的数据信号的极性不同。以图16所示的一个多路选通单元2a为例,CKH1输出的有效驱动电压VG1控制T1导通,则信号源线Sn给R子像素列提供正极性数据信号;CKH2输出的有效驱动电压VG2控制T2导通,则信号源线Sn给G子像素列提供负极性数据信号;CKH3输出的有效驱动电压VG3控制T3导通,则信号源线Sn给B子像素列提供正极性数据信号。可选VG2小于VG3或VG1。可以降低该多路选通单元的功耗。
基于同一发明构思,本发明实施例还提供了一种显示面板的驱动方法,显示面板包括显示区和非显示区,显示区包括多列子像素,非显示区包括多个多路选通单元、至少一条信号源线和多条时序控制线CKH;一个多路选通单元包括N个选通开关,N个选通开关的输入端与同一条信号源线电连接,N个选通开关的输出端与N列子像素分别对应设置且电连接,N个选通开关的控制端与N条时序控制线分别对应设置且电连接;如图17所示该驱动方法包括:
S1、显示阶段,N条时序控制线分时输出时序控制信号,使所对应的多路选通单元的N个选通开关分时导通;
S2、信号源线将数据信号分时输出给多路选通单元所电连接的N列子像素,其中,对于至少一条时序控制线,其所对应的数据信号为负极性时输出的时序控制信号中有效驱动电压小于数据信号为正极性时的有效驱动电压。
本实施例中,采用动态调节时序控制线的有效驱动电压的方法驱动多路选通单元,具体根据信号源线输出的数据信号的极性的正负,控制时序控制线的有效驱动电压大小,实现降低面板功耗的效果。其中数据信号为正极性时,采用较高有效驱动电压驱动多路选通单元,数据信号为负极性时,采用较低有效驱动电压驱动多路选通单元,可以降低至少一个多路选通单元的功耗,进而降低显示面板的功耗,提高显示面板的续航时间。
基于同一发明构思,本发明实施例还提供了一种电子设备,该电子设备包括如上任意实施例所述的显示面板。可选该电子设备为液晶显示设备、有机发光显示设备或其他任意一种集成有多路选通单元的显示设备。如图18所示可选电子设备为智能手机100,但不限于此。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (13)
1.一种显示面板,其特征在于,包括:显示区和非显示区,所述显示区包括多列子像素,所述非显示区包括多个多路选通单元、至少一条信号源线和多条时序控制线CKH;
一个所述多路选通单元包括N个选通开关,所述N个选通开关的输入端与同一条所述信号源线电连接,所述N个选通开关的输出端与N列子像素分别对应设置且电连接,所述N个选通开关的控制端与N条时序控制线分别对应设置且电连接;
显示阶段,所述N条时序控制线分时输出时序控制信号,使所对应的所述多路选通单元的N个选通开关分时导通,所述信号源线将数据信号分时输出给所述多路选通单元所电连接的所述N列子像素,其中,所述数据信号的电压为正极性或负极性,对于至少一条所述时序控制线,其所对应的数据信号为负极性时输出的时序控制信号中有效驱动电压小于数据信号为正极性时的有效驱动电压。
2.根据权利要求1所述的显示面板,其特征在于,所述数据信号的电压极性从正切换为负时,所述N个选通开关所对应的所述N条时序控制线输出的时序控制信号中有效驱动电压减小。
3.根据权利要求1所述的显示面板,其特征在于,所述选通开关为薄膜晶体管开关,所述薄膜晶体管开关为NMOS和/或PMOS。
4.根据权利要求1所述的显示面板,其特征在于,所述多个多路选通单元沿行方向依次排布,所述多路选通单元的N个选通开关分为第1选通开关至第N选通开关,所述非显示区包含N条时序控制线且该N条时序控制线分为第1时序控制线至第N时序控制线;
每个第i选通开关的控制端均与第i时序控制线电连接,1≤i≤N。
5.根据权利要求1所述的显示面板,其特征在于,所述多个多路选通单元沿行方向依次排布,所述多路选通单元的N个选通开关分为第1选通开关至第N选通开关,所述非显示区包含2N条时序控制线且该2N条时序控制线分为第1时序控制线至第2N时序控制线;
奇数位所述多路选通单元的第i选通开关的控制端均与第i时序控制线电连接,偶数位所述多路选通单元的第i选通开关的控制端均与第N+i时序控制线电连接,1≤i≤N。
6.根据权利要求4或5所述的显示面板,其特征在于,N=2或N=3。
7.根据权利要求1所述的显示面板,其特征在于,相邻两个所述多路选通单元由不同所述时序控制线驱动时,相邻两个所述多路选通单元对应电连接相邻两条所述信号源线,该相邻两条所述信号源线在一个所述显示阶段输出极性不同的数据信号。
8.根据权利要求7所述的显示面板,其特征在于,所述显示阶段,
对于输出负极性数据信号的所述信号源线,相应所述时序控制线采用低有效驱动电压控制与该信号源线电连接的选通开关导通;对于输出正极性数据信号的所述信号源线,相应所述时序控制线采用高有效驱动电压控制与该信号源线电连接的选通开关导通。
9.根据权利要求1所述的显示面板,其特征在于,所述一条所述信号源线在相邻两个所述显示阶段输出极性不同的数据信号;
第一显示阶段,所述信号源线输出正极性数据信号,相应所述时序控制线采用高有效驱动电压控制与该信号源线电连接的选通开关导通;
第二显示阶段,所述信号源线输出负极性数据信号,相应所述时序控制线采用低有效驱动电压控制与该信号源线电连接的选通开关导通。
10.根据权利要求1所述的显示面板,其特征在于,还包括:驱动芯片,所述驱动芯片具有至少一个信号源端和多个时序控制端;
一个所述信号源端与一条所述信号源线电连接,用于给所述信号源线提供正极性数据信号或负极性数据信号;
一个所述时序控制端与一条所述时序控制线电连接,用于根据所述信号源端的极性动态切换有效驱动电压的幅值。
11.根据权利要求10所述的显示面板,其特征在于,所述驱动芯片的信号源端极性切换模式包括帧翻转模式和列翻转模式。
12.一种显示面板的驱动方法,其特征在于,所述显示面板包括显示区和非显示区,所述显示区包括多列子像素,所述非显示区包括多个多路选通单元、至少一条信号源线和多条时序控制线CKH;一个所述多路选通单元包括N个选通开关,所述N个选通开关的输入端与同一条所述信号源线电连接,所述N个选通开关的输出端与N列子像素分别对应设置且电连接,所述N个选通开关的控制端与N条时序控制线分别对应设置且电连接;该驱动方法包括:
显示阶段,所述N条时序控制线分时输出时序控制信号,使所对应的所述多路选通单元的N个选通开关分时导通;
所述信号源线将数据信号分时输出给所述多路选通单元所电连接的所述N列子像素,其中,所述数据信号的电压为正极性或负极性,对于至少一条所述时序控制线,其所对应的数据信号为负极性时输出的时序控制信号中有效驱动电压小于数据信号为正极性时的有效驱动电压。
13.一种电子设备,其特征在于,包括如权利要求1-11任一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010624396.2A CN111710280B (zh) | 2020-06-30 | 2020-06-30 | 一种显示面板及其驱动方法和电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010624396.2A CN111710280B (zh) | 2020-06-30 | 2020-06-30 | 一种显示面板及其驱动方法和电子设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111710280A CN111710280A (zh) | 2020-09-25 |
CN111710280B true CN111710280B (zh) | 2022-08-23 |
Family
ID=72544779
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010624396.2A Active CN111710280B (zh) | 2020-06-30 | 2020-06-30 | 一种显示面板及其驱动方法和电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111710280B (zh) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI496130B (zh) * | 2013-03-13 | 2015-08-11 | Au Optronics Corp | 顯示器及其中之信號傳送方法 |
CN103927978A (zh) * | 2013-12-31 | 2014-07-16 | 厦门天马微电子有限公司 | Amoled显示面板及有机发光显示装置 |
KR102275693B1 (ko) * | 2014-12-22 | 2021-07-09 | 엘지디스플레이 주식회사 | 선택회로 및 이를 구비한 표시장치 |
CN106935200A (zh) * | 2015-12-29 | 2017-07-07 | 上海和辉光电有限公司 | 有机发光显示装置及其驱动方法 |
CN110599941A (zh) * | 2019-09-23 | 2019-12-20 | 京东方科技集团股份有限公司 | 一种显示面板、驱动方法及显示装置 |
-
2020
- 2020-06-30 CN CN202010624396.2A patent/CN111710280B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN111710280A (zh) | 2020-09-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9934752B2 (en) | Demultiplex type display driving circuit | |
US9852678B2 (en) | Display device | |
US8587504B2 (en) | Liquid crystal display and method of driving the same | |
US8094142B2 (en) | Display device | |
JP4015908B2 (ja) | 表示装置用駆動回路及び表示装置 | |
US10482835B2 (en) | Gate driving circuit, gate driving method, array substrate and display panel | |
US20100265237A1 (en) | El display device and driving method thereof | |
JP2004233526A (ja) | 液晶表示装置 | |
KR20050057537A (ko) | 디스플레이 디바이스 | |
US20180039146A1 (en) | Active matrix substrate, and display device including same | |
US11282425B2 (en) | Source driving circuit and display panel | |
KR101635670B1 (ko) | 표시 장치 | |
US9552789B2 (en) | Scan driver and driving method thereof | |
US9524685B2 (en) | Display apparatus and method for driving the same | |
CN103106869A (zh) | 电平移位电路、扫描电路、显示装置和电子设备 | |
JP2005534971A5 (zh) | ||
WO2017133109A1 (zh) | 多路分配器电路、信号线电路及相应的输出电路和显示装置 | |
KR102122531B1 (ko) | 영상 표시장치의 구동장치와 그 구동방법 | |
US6989813B2 (en) | Active matrix display device | |
KR100763575B1 (ko) | 용량성부하 구동회로 및 표시패널 구동회로 | |
CN111710280B (zh) | 一种显示面板及其驱动方法和电子设备 | |
CN112419992B (zh) | 显示面板及其驱动方法、显示装置 | |
JP4189427B2 (ja) | 表示装置用駆動回路及び表示装置 | |
JP2009134055A (ja) | 表示装置 | |
US9940891B2 (en) | Display apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |