CN111601104B - 自适应分辨率的arinc818总线仿真测试设备及分辨率自适应方法 - Google Patents
自适应分辨率的arinc818总线仿真测试设备及分辨率自适应方法 Download PDFInfo
- Publication number
- CN111601104B CN111601104B CN202010469986.2A CN202010469986A CN111601104B CN 111601104 B CN111601104 B CN 111601104B CN 202010469986 A CN202010469986 A CN 202010469986A CN 111601104 B CN111601104 B CN 111601104B
- Authority
- CN
- China
- Prior art keywords
- unit
- video
- resolution
- control unit
- rgb888
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N17/00—Diagnosis, testing or measuring for television systems or their details
- H04N17/004—Diagnosis, testing or measuring for television systems or their details for digital television systems
Landscapes
- Engineering & Computer Science (AREA)
- Health & Medical Sciences (AREA)
- Biomedical Technology (AREA)
- General Health & Medical Sciences (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
Abstract
本发明公开了一种自适应分辨率的ARINC818总线仿真测试设备及分辨率自适应方法,设备包括:ARINC818总线接收模块,ARINC818总线接收模块包括ADVB解析单元、第一分辨率检测单元、第一VESA时序生成单元、第一锁相环时钟重配单元、进帧存控制单元、第一出帧存控制单元和存储控制器;ADVB解析单元、进帧存控制单元和存储控制器依次信号连接;ADVB解析单元、第一分辨率检测单元、第一锁相环时钟重配单元和存储控制器依次信号连接;存储控制器、第一VESA时序生成单元和第一锁相环时钟重配单元分别与第一出帧存控制单元信号连接,第一出帧存控制单元用于与视频输出接口芯片信号连接。本发明的技术方案旨在解决现有的ARINC818总线仿真测试设备无法适应不同分辨率的总线信号的问题。
Description
技术领域
本发明涉及ARINC818航空总线技术领域,尤其涉及一种自适应分辨率的ARINC818总线仿真测试设备和一种ARINC818总线的分辨率自适应方法。
背景技术
ARINC818总线又被称为航空数字视频总线(ADVB,Avionics Digital VideoBus),是针对航空电子系统中非压缩数字视频传输制定的接口标准。众所周知,在机载设备中,ARINC818总线所传输的视频信号通常是固定分辨率,不同机载设备对应不同的分辨率。因此,地面测试设备对不同机载设备进行测试时,无法适应不同分辨率的ARINC818总线信号。
发明内容
本发明的主要目的在于提供一种自适应分辨率的ARINC818总线仿真测试设备,旨在解决现有的ARINC818总线仿真测试设备无法适应不同分辨率的ARINC818总线信号的问题。
为实现上述目的,本发明提供的自适应分辨率的ARINC818总线仿真测试设备包括ARINC818总线接收模块,所述ARINC818总线接收模块包括ADVB解析单元、第一分辨率检测单元、第一VESA时序生成单元、第一锁相环时钟重配单元、进帧存控制单元、第一出帧存控制单元和存储控制器,其中:所述ADVB解析单元、所述进帧存控制单元和所述存储控制器依次信号连接,所述存储控制器用于与存储器信号连接,以通过所述ADVB解析单元将接收的ARINC818视频信号解析成RGB888数据,并将所述RGB888数据通过所述进帧存控制单元暂存至所述存储器;
所述ADVB解析单元、所述第一分辨率检测单元、所述第一锁相环时钟重配单元和所述存储控制器依次信号连接,以将所述ADVB解析单元解析的RGB888数据通过所述第一分辨率检测单元进行分辨率检测,并通过所述第一锁相环时钟重配单元为所述RGB888数据配置与分辨率对应的第一像素时钟后,将所述第一像素时钟发送至所述存储控制器;
所述存储控制器、所述第一VESA时序生成单元和所述第一锁相环时钟重配单元分别与所述第一出帧存控制单元信号连接,所述第一出帧存控制单元用于与视频输出接口芯片信号连接,以通过所述第一锁相环时钟重配单元将所述第一像素时钟发送至所述第一出帧存控制单元,在所述第一出帧存控制单元接收到所述存储器输出的RGB888数据时,通过所述第一VESA时序生成单元根据所述第一像素时钟将所述RGB888数据恢复为满足VESA标准的时序后,将所述RGB888数据从所述第一出帧存控制单元输出至所述视频输出接口芯片。
优选地,所述ARINC818总线接收模块还包括PCIE DMA控制单元和PCIE控制器单元,所述存储控制器、PCIE DMA控制单元和PCIE控制器单元依次信号连接,所述ADVB解析单元与所述存储控制器信号连接,所述PCIE控制器单元用于与上位机信号连接,以将所述ADVB解析单元解析出的原始数据依次通过所述存储控制器、所述PCIE DMA控制单元和所述PCIE控制器单元传输至所述上位机。
优选地,所述自适应分辨率的ARINC818总线仿真测试设备还包括第一控制寄存器单元,所述第一控制寄存器单元分别与所述ADVB解析单元和所述PCIE控制器单元信号连接。
优选地,所述仿真测试设备还包括ARINC818总线发送模块,所述ARINC818总线发送模块包括第二锁相环时钟重配单元,第二VESA时序生成单元、第二出帧存控制单元、视频行缓存单元、ARINC818总线ADVB发送单元、所述PCIE DMA控制单元、所述PCIE控制器单元和所述存储控制器,其中:所述存储控制器和所述第二出帧存控制单元信号连接,以用于将所述上位机输入的视频测试信号依次经所述PCIE控制器单元和所述PCIE DMA控制单元传输至所述第二出帧存控制单元;
所述第二锁相环时钟重配单元、第二VESA时序生成单元和第二出帧存控制单元、所述视频行缓存单元和所述ARINC818总线ADVB发送单元依次信号连接,所述ARINC818总线ADVB发送单元用于信号连接光电转换模块,以通过所述第二锁相环时钟重配单元为所述视频测试信号配置与分辨率对应的第二像素时钟,并将所述第二像素时钟分别发送至所述第二VESA时序生成单元和第二出帧存控制单元,在所述第二出帧存控制单元接收到所述上位机输出的所述视频测试数据时,所述第二VESA时序生成单元根据所述第二像素时钟将所述视频测试数据恢复为满足VESA标准的时序后,通过所述视频行缓存单元进行视频行缓存、通过所述ARINC818总线ADVB发送单元组成协议帧,并发送至光电转换模块。
优选地,所述ARINC818总线发送模块还包括第二分辨率检测单元;所述视频行缓存单元用于接收外部RGB888视频信号,所述第二分辨率检测单元与所述第二锁相环时钟重配单元信号连接,以将外部RGB888视频信号通过所述第二分辨率检测单元进行分辨率检测后,通过所述第二锁相环时钟重配单元配置为与所述外部RGB888视频信号的分辨率对应的第三像素时钟,将所述第三像素时钟分别发送至所述第二VESA时序生成单元和第二出帧存控制单元,在所述第二出帧存控制单元接收到所述外部RGB888视频信号时,所述第二VESA时序生成单元根据所述第三像素时钟将所述外部RGB888视频信号恢复为满足VESA标准的时序后,将所述外部RGB888视频信号通过所述视频行缓存单元进行视频行缓存、通过所述ARINC818总线ADVB发送单元组成协议帧,并发送至光电转换模块。
优选地,所述ARINC818总线发送模块还包括视频源选择单元,所述视频源选择单元信号连接于所述第二出帧存控制单元和所述视频行缓存单元之间,所述视频行缓存单元用于通过所述视频源选择单元接收外部RGB888视频信号,以通过所述视频源选择单元将所述视频测试数据和所述外部RGB888视频信号中的一者传输至所述视频行缓存单元进行视频行缓存。
此外,为实现上述目的,本发明还提供一种ARINC818总线的分辨率自适应方法,应用于如上述任一项所述的仿真测试设备,所述分辨率自适应方法包括如下步骤:
通过所述ADVB解析单元将接收的ARINC818视频信号解析成RGB888数据,并将所述RGB888数据通过所述进帧存控制单元暂存至所述存储器;
将所述ADVB解析单元解析的RGB888数据通过所述第一分辨率检测单元进行分辨率检测,并通过所述第一锁相环时钟重配单元为所述RGB888数据配置与分辨率对应的第一像素时钟后,将所述第一像素时钟发送至所述存储控制器;
通过所述第一锁相环时钟重配单元将所述第一像素时钟发送至所述第一出帧存控制单元,在所述第一出帧存控制单元接收到所述存储器输出的RGB888数据时,通过所述第一VESA时序生成单元根据所述第一像素时钟将所述RGB888数据恢复为满足VESA标准的时序后,将所述RGB888数据从所述第一出帧存控制单元输出至所述视频输出接口芯片。
优选地,所述ARINC818总线接收模块还包括PCIE DMA控制单元和PCIE控制器单元,所述存储控制器、PCIE DMA控制单元和PCIE控制器单元依次信号连接,所述PCIE控制器单元用于与上位机信号连接;所述仿真测试设备还包括ARINC818总线发送模块,所述ARINC818总线发送模块包括第二锁相环时钟重配单元,第二VESA时序生成单元、第二出帧存控制单元、视频行缓存单元、ARINC818总线ADVB发送单元、所述PCIE DMA控制单元、所述PCIE控制器单元和所述存储控制器;所述分辨率自适应方法还包括如下步骤:
将所述上位机输入的视频测试信号依次经所述PCIE控制器单元和所述PCIE DMA控制单元传输至所述第二出帧存控制单元;
通过所述第二锁相环时钟重配单元为所述视频测试信号配置与分辨率对应的第二像素时钟,并将所述第二像素时钟分别发送至所述第二VESA时序生成单元和第二出帧存控制单元,在所述第二出帧存控制单元接收到所述上位机输出的所述视频测试数据时,所述第二VESA时序生成单元根据所述第二像素时钟将所述视频测试数据恢复为满足VESA标准的时序后,通过所述视频行缓存单元进行视频行缓存、通过所述ARINC818总线ADVB发送单元组成协议帧,并发送至光电转换模块。
优选地,所述ARINC818总线发送模块还包括第二分辨率检测单元;所述分辨率自适应方法还包括如下步骤:
将外部RGB888视频信号通过所述第二分辨率检测单元进行分辨率检测后,通过所述第二锁相环时钟重配单元配置为与所述外部RGB888视频信号的分辨率对应的第三像素时钟;
将所述第三像素时钟分别发送至所述第二VESA时序生成单元和第二出帧存控制单元;
在所述第二出帧存控制单元接收到所述外部RGB888视频信号时,所述第二VESA时序生成单元根据所述第三像素时钟将所述外部RGB888视频信号恢复为满足VESA标准的时序后,将所述外部RGB888视频信号通过所述视频行缓存单元进行视频行缓存、通过所述ARINC818总线ADVB发送单元组成协议帧,并发送至光电转换模块。
优选地,所述ARINC818总线发送模块还包括视频源选择单元;所述分辨率自适应方法还包括如下步骤:
当同时存在所述视频测试数据和所述外部RGB888视频信号时,通过所述视频源选择单元将所述视频测试数据和所述外部RGB888视频信号中的一者传输至所述视频行缓存单元。
在本发明的技术方案中,采用第一锁相环时钟重配单元,并在第一锁相环时钟重配单元预设常用的VESA标准分辨率视频对应像素时钟的配置参数。当检测到ARINC818总线协议中规定的辅助数据的分辨率字段所标识的视频分辨率有变动的时候,则通过修改第一锁相环时钟重配单元的参数将像素时钟动态配置为对应分辨率的像素时钟,从而实现自适应接收不同分辨率的ARINC818总线信号的有益效果。
附图说明
图1为本发明自适应分辨率的ARINC818总线仿真测试设备中的ARINC818总线接收模块的模块结构示意图;
图2为本发明自适应分辨率的ARINC818总线仿真测试设备中的ARINC818总线发送模块的模块结构示意图;
图3为本发明ARINC818总线的分辨率自适应方法第一实施例的流程示意图。
附图标号说明:
标号 | 名称 | 标号 | 名称 |
1 | ARINC818总线接收模块 | 2 | ARINC818总线发送模块 |
本发明目的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
在后续的描述中,使用用于表示元件的诸如“单元”、“部件”或“单元”的后缀仅为了有利于本发明的说明,其本身没有特定的意义。因此,“单元”、“部件”或“单元”可以混合地使用。
请参阅图1,为实现上述目的,本发明提供一种自适应分辨率的ARINC818总线仿真测试设备,包括ARINC818总线接收模块1,所述ARINC818总线接收模块1包括ADVB解析单元、第一分辨率检测单元、第一VESA时序生成单元、第一锁相环时钟重配单元、进帧存控制单元、第一出帧存控制单元和存储控制器,其中:
所述ADVB解析单元、所述进帧存控制单元和所述存储控制器依次信号连接,所述存储控制器用于与存储器信号连接,以通过所述ADVB解析单元将接收的ARINC818视频信号解析成RGB888数据,并将所述RGB888数据通过所述进帧存控制单元暂存至所述存储器;
所述ADVB解析单元、所述第一分辨率检测单元、所述第一锁相环时钟重配单元和所述存储控制器依次信号连接,以将所述ADVB解析单元解析的RGB888数据通过所述第一分辨率检测单元进行分辨率检测,并通过所述第一锁相环时钟重配单元为所述RGB888数据配置与分辨率对应的第一像素时钟后,将所述第一像素时钟发送至所述存储控制器;
所述存储控制器、所述第一VESA时序生成单元和所述第一锁相环时钟重配单元分别与所述第一出帧存控制单元信号连接,所述第一出帧存控制单元用于与视频输出接口芯片信号连接,以通过所述第一锁相环时钟重配单元将所述第一像素时钟发送至所述第一出帧存控制单元,在所述第一出帧存控制单元接收到所述存储器输出的RGB888数据时,通过所述第一VESA时序生成单元根据所述第一像素时钟将所述RGB888数据恢复为满足VESA标准的时序后,将所述RGB888数据从所述第一出帧存控制单元输出至所述视频输出接口芯片。
在本发明的技术方案中,采用第一锁相环时钟重配单元,并在第一锁相环时钟重配单元预设常用的VESA标准分辨率视频对应像素时钟的配置参数。当检测到ARINC818总线协议中规定的辅助数据的分辨率字段所标识的视频分辨率有变动的时候,则通过修改第一锁相环时钟重配单元的参数将像素时钟动态配置为对应分辨率的像素时钟,从而实现自适应接收不同分辨率的ARINC818总线信号的有益效果。
本发明中的信号连接可以是无线连接或有线连接,例如,电连接。
ARINC818总线接收模块1用于实现的功能至少包括:1)解析ARINC818总线的ADVB视频数据;2)将解析后的RGB888数据通过进帧存控制单元暂存到存储器后,再恢复为满足VESA标准的时序输出给显示芯片到显示器显示以进行显示测试。
在ARINC818总线接收模块1中,ARINC818视频信号可以通过光纤传输方式传输至ADVB解析单元,存储控制器可以为DDR控制器,存储器可以为DDR。
进一步的,在第一锁相环时钟重配单元设置各个分辨率与像素时钟的映射表,将ARINC818视频信号解析出的RGB888数据进行分辨率检测得到第一分辨率,在第一锁相环时钟重配单元配置与所述第一分辨率对应的第一像素时钟,存储器中输出的视频数据通过第一VESA时序生成单元根据第一像素时钟恢复成满足VESA标准的时序后,再发送至显示器进行显示,以测试显示器能否正常显示,因此,本发明的技术方案能根据不同ARINC818视频信号的不同分辨率修改像素时钟,以使仿真测试设备能适应不同机载设备对应的不同分辨率,从而能显著提高ARINC818总线仿真测试设备的通用性。
优选地,所述ARINC818总线接收模块1还包括PCIE DMA控制单元和PCIE控制器单元,所述存储控制器、PCIE DMA控制单元和PCIE控制器单元依次信号连接,所述ADVB解析单元与所述存储控制器信号连接,所述PCIE控制器单元用于与上位机信号连接,以将所述ADVB解析单元解析出的原始数据(RGB888数据)依次通过所述存储控制器、所述PCIE DMA控制单元和所述PCIE控制器单元传输至所述上位机。
ARINC818总线接收模块1用于实现的功能还包括:将ADVB原始数据通过PCIE接口DMA到上位机,以进行协议分析和存储等处理。
即,本实施例中,ARINC818视频信号通过光纤输入ADVB解析单元解析成RGB888数据后,分成三路进行传输:第一路通过第一进帧存控制单元存储至存储器;第二路作为ADVB原始数据通过PCIE接口DMA到上位机,以进行协议分析和存储等处理;第三路进行分辨率检测,并配置与检测出的第一分辨率对应的第一像素时钟,以根据第一像素时钟将从存储器输出至第一出帧存控制单元的RGB888数据恢复为满足VESA标准的时序输出给显示芯片到显示器显示。
优选地,所述自适应分辨率的ARINC818总线仿真测试设备还包括第一控制寄存器单元,所述第一控制寄存器单元分别与所述ADVB解析单元和所述PCIE控制器单元信号连接,以用于传输第一控制寄存器单元和ADVB解析单元之间的状态和控制信号,并用于传输第一控制寄存器单元和PCIE控制器单元之间的状态和控制信号。
请参阅图2,所述仿真测试设备还包括ARINC818总线发送模块2,所述ARINC818总线发送模块2包括第二锁相环时钟重配单元,第二VESA时序生成单元、第二出帧存控制单元、视频行缓存单元、ARINC818总线ADVB发送单元、所述PCIE DMA控制单元、所述PCIE控制器单元和所述存储控制器,其中:
所述存储控制器和所述第二出帧存控制单元信号连接,以用于将所述上位机输入的视频测试信号依次经所述PCIE控制器单元和所述PCIE DMA控制单元传输至所述第二出帧存控制单元;
所述第二锁相环时钟重配单元、第二VESA时序生成单元和第二出帧存控制单元、所述视频行缓存单元和所述ARINC818总线ADVB发送单元依次信号连接,所述ARINC818总线ADVB发送单元用于信号连接光电转换模块,以通过所述第二锁相环时钟重配单元为所述视频测试信号配置与分辨率对应的第二像素时钟,并将所述第二像素时钟分别发送至所述第二VESA时序生成单元和第二出帧存控制单元,在所述第二出帧存控制单元接收到所述上位机输出的所述视频测试数据时,所述第二VESA时序生成单元根据所述第二像素时钟将所述视频测试数据恢复为满足VESA标准的时序后,通过所述视频行缓存单元进行视频行缓存、通过所述ARINC818总线ADVB发送单元组成协议帧,并发送至光电转换模块。
所述ARINC818总线接收模块1与所述ARINC818总线发送模块2复用所述PCIE DMA控制单元、所述PCIE控制器单元和所述存储控制器。本实施例中,ARINC818总线发送模块2用于实现的功能至少包括:将PCIE总线发送过来的RGB888视频测试信号,经过时序恢复后再转换为ARINC818总线的数据。
本实施例的核心是自适应的将不同分辨率的RGB888视频数据转换为ARINC818总线数据。对于PCIE总线发送过来的RGB888视频测试信号,其分辨率是已知的,不需检测分辨率,从而根据分辨率信息,配置对应的ARINC818总线ADVB发送单元的像素时钟配置参数,以实现自适应不同分辨率的ARINC818总线发送功能。
视频测试信号属于RGB888数据,由于ARINC818数据是按行缓冲按行显示,因此,本实施例中,需要经过视频行缓存单元对视频测试信号进行行缓存后,通过ARINC818总线ADVB发送单元组成协议帧,再发送出去。
本实施例中,仿真测试设备同时包括ARINC818总线接收模块1和ARINC818总线发送模块2,以同时实现ARINC818总线自适应分辨率的发送和接收实现方法。与现有技术相比较,可以实现ARINC818总线自适应不同分辨率的发送和接收功能,从而显著提高了ARINC818总线仿真测试设备的通用性。
优选地,所述ARINC818总线发送模块2还包括第二分辨率检测单元;所述视频行缓存单元用于接收外部RGB888视频信号,所述第二分辨率检测单元与所述第二锁相环时钟重配单元信号连接,以将外部RGB888视频信号通过所述第二分辨率检测单元进行分辨率检测后,通过所述第二锁相环时钟重配单元配置为与所述外部RGB888视频信号的分辨率对应的第三像素时钟,将所述第三像素时钟分别发送至所述第二VESA时序生成单元和第二出帧存控制单元,在所述第二出帧存控制单元接收到所述外部RGB888视频信号时,所述第二VESA时序生成单元根据所述第三像素时钟将所述外部RGB888视频信号恢复为满足VESA标准的时序后,将所述外部RGB888视频信号通过所述视频行缓存单元进行视频行缓存、通过所述ARINC818总线ADVB发送单元组成协议帧,并发送至光电转换模块。
本实施例中,ARINC818总线发送模块2除了可以接收上位机发出的视频测试信号,还可以接收外部RGB888视频信号。ARINC818总线发送模块2用于实现的功能还包括:将外部输入的RGB888视频数据经过行缓存后转换为ARINC818总线的数据。第二分辨率检测单元用于检测外部RGB888视频信号的分辨率,自适应发送不同分辨率的ARINC818总线数据的首要问题是根据外部RGB888视频信号的行场同步信号,计算出该视频信号的分辨率,然后根据分辨率信息,配置对应的ARINC818总线ADVB发送单元的配置参数从而实现自适应的不同分辨率的ARINC818总线发送功能。
优选地,所述ARINC818总线发送模块2还包括视频源选择单元,所述视频源选择单元信号连接于所述第二出帧存控制单元和所述视频行缓存单元之间,所述视频行缓存单元用于通过所述视频源选择单元接收外部RGB888视频信号,以通过所述视频源选择单元将所述视频测试数据和所述外部RGB888视频信号中的一者传输至所述视频行缓存单元进行视频行缓存。
视频源选择单元具体为视频源二选一单元,当同时存在视频测试数据和所述外部RGB888视频信号时,通过视频源选择单元,一次选择一路数据实现不同分辨率的ARINC818总线发送功能,以避免数据处理错误。若仅存在外部RGB888视频信号,则仿真测试设备可以将外部RGB888视频信号组成协议帧,再发送出去;若不存在外部RGB888视频信号,则仿真测试设备可以通过连接上位机输入视频测试信号,将输入视频测试信号组成协议帧,再发送出去,以满足多种条件下的测试要求。
优选地,所述自适应分辨率的ARINC818总线仿真测试设备还包括第二控制寄存器单元,所述第二控制寄存器单元分别与第二锁相环时钟重配单元、第二VESA时序生成单元和所述PCIE控制器单元信号连接,以用于传输第二控制寄存器单元和第二锁相环时钟重配单元之间的状态和控制信号、传输第二控制寄存器单元和第二VESA时序生成单元之间的状态和控制信号,以及传输第二控制寄存器单元和PCIE控制器单元之间的状态和控制信号。
请参阅图3,此外,为实现上述目的,本发明的第一实施例中提供一种ARINC818总线的分辨率自适应方法,应用于如上述任一项所述的仿真测试设备,所述分辨率自适应方法包括如下步骤:
步骤S10,通过所述ADVB解析单元将接收的ARINC818视频信号解析成RGB888数据,并将所述RGB888数据通过所述进帧存控制单元暂存至所述存储器;
步骤S20,将所述ADVB解析单元解析的RGB888数据通过所述第一分辨率检测单元进行分辨率检测,并通过所述第一锁相环时钟重配单元为所述RGB888数据配置与分辨率对应的第一像素时钟后,将所述第一像素时钟发送至所述存储控制器;
步骤S30,通过所述第一锁相环时钟重配单元将所述第一像素时钟发送至所述第一出帧存控制单元,在所述第一出帧存控制单元接收到所述存储器输出的RGB888数据时,通过所述第一VESA时序生成单元根据所述第一像素时钟将所述RGB888数据恢复为满足VESA标准的时序后,将所述RGB888数据从所述第一出帧存控制单元输出至所述视频输出接口芯片。
在本发明的技术方案中,采用第一锁相环时钟重配单元,并在第一锁相环时钟重配单元预设常用的VESA标准分辨率视频对应像素时钟的配置参数。当检测到ARINC818总线协议中规定的辅助数据的分辨率字段所标识的视频分辨率有变动的时候,则通过修改第一锁相环时钟重配单元的参数将像素时钟动态配置为对应分辨率的像素时钟,从而实现自适应接收不同分辨率的ARINC818总线信号的有益效果。
基于本发明的ARINC818总线的分辨率自适应方法的第一实施例,本发明的ARINC818总线的分辨率自适应方法的第二实施例中,所述ARINC818总线接收模块1还包括PCIE DMA控制单元和PCIE控制器单元,所述存储控制器、PCIE DMA控制单元和PCIE控制器单元依次信号连接,所述PCIE控制器单元用于与上位机信号连接;所述仿真测试设备还包括ARINC818总线发送模块2,所述ARINC818总线发送模块2包括第二锁相环时钟重配单元,第二VESA时序生成单元、第二出帧存控制单元、视频行缓存单元、ARINC818总线ADVB发送单元、所述PCIE DMA控制单元、所述PCIE控制器单元和所述存储控制器;所述分辨率自适应方法还包括如下步骤:
步骤S40,将所述上位机输入的视频测试信号依次经所述PCIE控制器单元和所述PCIE DMA控制单元传输至所述第二出帧存控制单元;
步骤S50,通过所述第二锁相环时钟重配单元为所述视频测试信号配置与分辨率对应的第二像素时钟,并将所述第二像素时钟分别发送至所述第二VESA时序生成单元和第二出帧存控制单元,在所述第二出帧存控制单元接收到所述上位机输出的所述视频测试数据时,所述第二VESA时序生成单元根据所述第二像素时钟将所述视频测试数据恢复为满足VESA标准的时序后,通过所述视频行缓存单元进行视频行缓存、通过所述ARINC818总线ADVB发送单元组成协议帧,并发送至光电转换模块。
基于本发明的ARINC818总线的分辨率自适应方法的第二实施例,本发明的ARINC818总线的分辨率自适应方法的第三实施例中,所述ARINC818总线发送模块2还包括第二分辨率检测单元;所述分辨率自适应方法还包括如下步骤:
步骤S60,将外部RGB888视频信号通过所述第二分辨率检测单元进行分辨率检测后,通过所述第二锁相环时钟重配单元配置为与所述外部RGB888视频信号的分辨率对应的第三像素时钟;
步骤S70,将所述第三像素时钟分别发送至所述第二VESA时序生成单元和第二出帧存控制单元;
步骤S80,在所述第二出帧存控制单元接收到所述外部RGB888视频信号时,所述第二VESA时序生成单元根据所述第三像素时钟将所述外部RGB888视频信号恢复为满足VESA标准的时序后,将所述外部RGB888视频信号通过所述视频行缓存单元进行视频行缓存、通过所述ARINC818总线ADVB发送单元组成协议帧,并发送至光电转换模块。
基于本发明的ARINC818总线的分辨率自适应方法的第三实施例,本发明的ARINC818总线的分辨率自适应方法的第四实施例中,所述ARINC818总线发送模块2还包括视频源选择单元;所述分辨率自适应方法还包括如下步骤:
步骤S90,当同时存在所述视频测试数据和所述外部RGB888视频信号时,通过所述视频源选择单元将所述视频测试数据和所述外部RGB888视频信号中的一者传输至所述视频行缓存单元。
由于本发明的ARINC818总线的分辨率自适应方法至少包括上述自适应分辨率的ARINC818总线仿真测试设备实施例的全部技术方案,因此至少具有以上实施例的全部技术效果,此处不再一一赘述。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在如上所述的一个计算机可读存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备进入本发明各个实施例所述的方法。
在本说明书的描述中,参考术语“一实施例”、“另一实施例”、“其他实施例”、或“第一实施例~第X实施例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料、方法步骤或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者系统不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者系统所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者系统中还存在另外的相同要素。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
以上仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
Claims (10)
1.一种自适应分辨率的ARINC818总线仿真测试设备,其特征在于,包括ARINC818总线接收模块,所述ARINC818总线接收模块包括ADVB解析单元、第一分辨率检测单元、第一VESA时序生成单元、第一锁相环时钟重配单元、进帧存控制单元、第一出帧存控制单元和存储控制器,其中:
所述ADVB解析单元、所述进帧存控制单元和所述存储控制器依次信号连接,所述存储控制器用于与存储器信号连接,以通过所述ADVB解析单元将接收的ARINC818视频信号解析成RGB888数据,并将所述RGB888数据通过所述进帧存控制单元暂存至所述存储器;
所述ADVB解析单元、所述第一分辨率检测单元、所述第一锁相环时钟重配单元和所述存储控制器依次信号连接,以将所述ADVB解析单元解析的RGB888数据通过所述第一分辨率检测单元进行分辨率检测,并通过所述第一锁相环时钟重配单元为所述RGB888数据配置与分辨率对应的第一像素时钟后,将所述第一像素时钟发送至所述存储控制器;
所述存储控制器、所述第一VESA时序生成单元和所述第一锁相环时钟重配单元分别与所述第一出帧存控制单元信号连接,所述第一出帧存控制单元用于与视频输出接口芯片信号连接,以通过所述第一锁相环时钟重配单元将所述第一像素时钟发送至所述第一出帧存控制单元,在所述第一出帧存控制单元接收到所述存储器输出的RGB888数据时,通过所述第一VESA时序生成单元根据所述第一像素时钟将所述RGB888数据恢复为满足VESA标准的时序后,将所述RGB888数据从所述第一出帧存控制单元输出至所述视频输出接口芯片。
2.根据权利要求1所述的自适应分辨率的ARINC818总线仿真测试设备,其特征在于,所述ARINC818总线接收模块还包括PCIE DMA控制单元和PCIE控制器单元,所述存储控制器、PCIE DMA控制单元和PCIE控制器单元依次信号连接,所述ADVB解析单元与所述存储控制器信号连接,所述PCIE控制器单元用于与上位机信号连接,以将所述ADVB解析单元解析出的原始数据依次通过所述存储控制器、所述PCIE DMA控制单元和所述PCIE控制器单元传输至所述上位机。
3.根据权利要求2所述的自适应分辨率的ARINC818总线仿真测试设备,其特征在于,所述自适应分辨率的ARINC818总线仿真测试设备还包括第一控制寄存器单元,所述第一控制寄存器单元分别与所述ADVB解析单元和所述PCIE控制器单元信号连接。
4.根据权利要求2所述的自适应分辨率的ARINC818总线仿真测试设备,其特征在于,所述仿真测试设备还包括ARINC818总线发送模块,所述ARINC818总线发送模块包括第二锁相环时钟重配单元,第二VESA时序生成单元、第二出帧存控制单元、视频行缓存单元、ARINC818总线ADVB发送单元、所述PCIE DMA控制单元、所述PCIE控制器单元和所述存储控制器,其中:
所述存储控制器和所述第二出帧存控制单元信号连接,以用于将所述上位机输入的视频测试数据依次经所述PCIE控制器单元和所述PCIE DMA控制单元传输至所述第二出帧存控制单元;
所述第二锁相环时钟重配单元、第二VESA时序生成单元和第二出帧存控制单元、所述视频行缓存单元和所述ARINC818总线ADVB发送单元依次信号连接,所述ARINC818总线ADVB发送单元用于信号连接光电转换模块,以通过所述第二锁相环时钟重配单元为所述视频测试数据配置与分辨率对应的第二像素时钟,并将所述第二像素时钟分别发送至所述第二VESA时序生成单元和第二出帧存控制单元,在所述第二出帧存控制单元接收到所述上位机输出的所述视频测试数据时,所述第二VESA时序生成单元根据所述第二像素时钟将所述视频测试数据恢复为满足VESA标准的时序后,通过所述视频行缓存单元进行视频行缓存、通过所述ARINC818总线ADVB发送单元组成协议帧,并发送至光电转换模块。
5.根据权利要求4所述的自适应分辨率的ARINC818总线仿真测试设备,其特征在于,所述ARINC818总线发送模块还包括第二分辨率检测单元;
所述视频行缓存单元用于接收外部RGB888视频信号,所述第二分辨率检测单元与所述第二锁相环时钟重配单元信号连接,以将外部RGB888视频信号通过所述第二分辨率检测单元进行分辨率检测后,通过所述第二锁相环时钟重配单元配置为与所述外部RGB888视频信号的分辨率对应的第三像素时钟,将所述第三像素时钟分别发送至所述第二VESA时序生成单元和第二出帧存控制单元,在所述第二出帧存控制单元接收到所述外部RGB888视频信号时,所述第二VESA时序生成单元根据所述第三像素时钟将所述外部RGB888视频信号恢复为满足VESA标准的时序后,将所述外部RGB888视频信号通过所述视频行缓存单元进行视频行缓存、通过所述ARINC818总线ADVB发送单元组成协议帧,并发送至光电转换模块。
6.根据权利要求5所述的自适应分辨率的ARINC818总线仿真测试设备,其特征在于,所述ARINC818总线发送模块还包括视频源选择单元,所述视频源选择单元信号连接于所述第二出帧存控制单元和所述视频行缓存单元之间,所述视频行缓存单元用于通过所述视频源选择单元接收外部RGB888视频信号,以通过所述视频源选择单元将所述视频测试数据和所述外部RGB888视频信号中的一者传输至所述视频行缓存单元进行视频行缓存。
7.一种ARINC818总线的分辨率自适应方法,其特征在于,应用于如权利要求1至6中任一项所述的仿真测试设备,所述分辨率自适应方法包括如下步骤:
通过所述ADVB解析单元将接收的ARINC818视频信号解析成RGB888数据,并将所述RGB888数据通过所述进帧存控制单元暂存至所述存储器;
将所述ADVB解析单元解析的RGB888数据通过所述第一分辨率检测单元进行分辨率检测,并通过所述第一锁相环时钟重配单元为所述RGB888数据配置与分辨率对应的第一像素时钟后,将所述第一像素时钟发送至所述存储控制器;
通过所述第一锁相环时钟重配单元将所述第一像素时钟发送至所述第一出帧存控制单元,在所述第一出帧存控制单元接收到所述存储器输出的RGB888数据时,通过所述第一VESA时序生成单元根据所述第一像素时钟将所述RGB888数据恢复为满足VESA标准的时序后,将所述RGB888数据从所述第一出帧存控制单元输出至所述视频输出接口芯片。
8.根据权利要求7所述的ARINC818总线的分辨率自适应方法,其特征在于,所述ARINC818总线接收模块还包括PCIE DMA控制单元和PCIE控制器单元,所述存储控制器、PCIE DMA控制单元和PCIE控制器单元依次信号连接,所述PCIE控制器单元用于与上位机信号连接;所述仿真测试设备还包括ARINC818总线发送模块,所述ARINC818总线发送模块包括第二锁相环时钟重配单元,第二VESA时序生成单元、第二出帧存控制单元、视频行缓存单元、ARINC818总线ADVB发送单元、所述PCIE DMA控制单元、所述PCIE控制器单元和所述存储控制器;所述分辨率自适应方法还包括如下步骤:
将所述上位机输入的视频测试数据依次经所述PCIE控制器单元和所述PCIE DMA控制单元传输至所述第二出帧存控制单元;
通过所述第二锁相环时钟重配单元为所述视频测试数据配置与分辨率对应的第二像素时钟,并将所述第二像素时钟分别发送至所述第二VESA时序生成单元和第二出帧存控制单元,在所述第二出帧存控制单元接收到所述上位机输出的所述视频测试数据时,所述第二VESA时序生成单元根据所述第二像素时钟将所述视频测试数据恢复为满足VESA标准的时序后,通过所述视频行缓存单元进行视频行缓存、通过所述ARINC818总线ADVB发送单元组成协议帧,并发送至光电转换模块。
9.根据权利要求8所述的ARINC818总线的分辨率自适应方法,其特征在于,所述ARINC818总线发送模块还包括第二分辨率检测单元;所述分辨率自适应方法还包括如下步骤:
将外部RGB888视频信号通过所述第二分辨率检测单元进行分辨率检测后,通过所述第二锁相环时钟重配单元配置为与所述外部RGB888视频信号的分辨率对应的第三像素时钟;
将所述第三像素时钟分别发送至所述第二VESA时序生成单元和第二出帧存控制单元;
在所述第二出帧存控制单元接收到所述外部RGB888视频信号时,所述第二VESA时序生成单元根据所述第三像素时钟将所述外部RGB888视频信号恢复为满足VESA标准的时序后,将所述外部RGB888视频信号通过所述视频行缓存单元进行视频行缓存、通过所述ARINC818总线ADVB发送单元组成协议帧,并发送至光电转换模块。
10.根据权利要求9所述的ARINC818总线的分辨率自适应方法,其特征在于,所述ARINC818总线发送模块还包括视频源选择单元;所述分辨率自适应方法还包括如下步骤:
当同时存在所述视频测试数据和所述外部RGB888视频信号时,通过所述视频源选择单元将所述视频测试数据和所述外部RGB888视频信号中的一者传输至所述视频行缓存单元。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010469986.2A CN111601104B (zh) | 2020-05-28 | 2020-05-28 | 自适应分辨率的arinc818总线仿真测试设备及分辨率自适应方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010469986.2A CN111601104B (zh) | 2020-05-28 | 2020-05-28 | 自适应分辨率的arinc818总线仿真测试设备及分辨率自适应方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111601104A CN111601104A (zh) | 2020-08-28 |
CN111601104B true CN111601104B (zh) | 2021-07-06 |
Family
ID=72190894
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010469986.2A Active CN111601104B (zh) | 2020-05-28 | 2020-05-28 | 自适应分辨率的arinc818总线仿真测试设备及分辨率自适应方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111601104B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113612955A (zh) * | 2021-08-09 | 2021-11-05 | 北京数码视讯技术有限公司 | 多接口转换装置 |
CN114245201A (zh) * | 2021-11-25 | 2022-03-25 | 湖南翰博薇微电子科技有限公司 | 视频扩屏显示方法、装置、系统、计算机设备及存储介质 |
CN114374837B (zh) * | 2021-12-29 | 2024-08-06 | 苏州长风航空电子有限公司 | 一种链路速率和分辨率自适应的多路arinc818测试系统 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101345892A (zh) * | 2008-08-19 | 2009-01-14 | 北京中星微电子有限公司 | 一种视频显示方法及其系统 |
CN104717444A (zh) * | 2013-12-12 | 2015-06-17 | 中国航空工业集团公司第六三一研究所 | 多视频格式向VESA协议1920X1440分辨率75Hz帧率视频的自动转换方法 |
CN104822040A (zh) * | 2015-04-28 | 2015-08-05 | 深圳市载德光电技术开发有限公司 | 一种基于fpga的多格式视频序列产生系统及方法 |
CN105357070A (zh) * | 2015-11-05 | 2016-02-24 | 天津津航计算技术研究所 | 一种基于fpga的arinc818总线分析与测试装置 |
CN107197232A (zh) * | 2017-06-20 | 2017-09-22 | 中航华东光电(上海)有限公司 | 基于usb3.0接口的arinc818航空音视频总线数据分析仪 |
CN209390084U (zh) * | 2019-04-12 | 2019-09-13 | 北京旋极信息技术股份有限公司 | 一种arinc818总线仿真测试装置 |
-
2020
- 2020-05-28 CN CN202010469986.2A patent/CN111601104B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101345892A (zh) * | 2008-08-19 | 2009-01-14 | 北京中星微电子有限公司 | 一种视频显示方法及其系统 |
CN104717444A (zh) * | 2013-12-12 | 2015-06-17 | 中国航空工业集团公司第六三一研究所 | 多视频格式向VESA协议1920X1440分辨率75Hz帧率视频的自动转换方法 |
CN104822040A (zh) * | 2015-04-28 | 2015-08-05 | 深圳市载德光电技术开发有限公司 | 一种基于fpga的多格式视频序列产生系统及方法 |
CN105357070A (zh) * | 2015-11-05 | 2016-02-24 | 天津津航计算技术研究所 | 一种基于fpga的arinc818总线分析与测试装置 |
CN107197232A (zh) * | 2017-06-20 | 2017-09-22 | 中航华东光电(上海)有限公司 | 基于usb3.0接口的arinc818航空音视频总线数据分析仪 |
CN209390084U (zh) * | 2019-04-12 | 2019-09-13 | 北京旋极信息技术股份有限公司 | 一种arinc818总线仿真测试装置 |
Also Published As
Publication number | Publication date |
---|---|
CN111601104A (zh) | 2020-08-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111601104B (zh) | 自适应分辨率的arinc818总线仿真测试设备及分辨率自适应方法 | |
US20050094676A1 (en) | Signal transmitting apparatus and method | |
CN105657485A (zh) | 一种音视频播放设备 | |
CN106993150B (zh) | 一种兼容超高清视频输入的视频图像处理系统及方法 | |
CN110581963B (zh) | 一种v-by-one信号转换方法、装置及电子设备 | |
US20200267363A1 (en) | Data processing method, data sending end, data receiving end, and communication system | |
CN105704418A (zh) | Mipi图像信号转换成lvds图像信号的装置及方法 | |
JPWO2020129685A1 (ja) | 通信装置および通信方法、並びにプログラム | |
EP3926911A1 (en) | Communication device, communication method, and program | |
CN205005201U (zh) | 一种音视频播放设备 | |
JP2929749B2 (ja) | 画像伝送装置 | |
CN105704417B (zh) | V-by-One图像信号转换成LVDS图像信号的装置及方法 | |
CN104079859A (zh) | 基于反馈机制的视频传输速率自适应系统 | |
CN110418079B (zh) | 影像讯号转换装置 | |
CN116016823B (zh) | 一种视频注入装置及系统 | |
CN104918010A (zh) | 拼接墙信号回显方法和系统 | |
US7624311B2 (en) | Method and apparatus for converting interface between high speed data having various capacities | |
CN115905067A (zh) | 数据传输控制方法、芯片、装置及存储介质 | |
CN115641798A (zh) | Mipi信号发送器及其信号发送方法 | |
CN114445261A (zh) | 数据传输设备、系统及方法 | |
US20060077201A1 (en) | Synchronous image-switching device and method thereof | |
CN114095669A (zh) | 一种多输入多输出的视频桥接芯片 | |
US11652274B1 (en) | Millimeter wave wireless connector chip, wireless connector and signal transmission system | |
CN102411464B (zh) | 多电脑管理装置 | |
CN112599080A (zh) | 显示装置、显示装置控制方法及显示终端 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |