CN111443892A - 仿真结果的比较方法 - Google Patents

仿真结果的比较方法 Download PDF

Info

Publication number
CN111443892A
CN111443892A CN201910040831.4A CN201910040831A CN111443892A CN 111443892 A CN111443892 A CN 111443892A CN 201910040831 A CN201910040831 A CN 201910040831A CN 111443892 A CN111443892 A CN 111443892A
Authority
CN
China
Prior art keywords
data stream
window
unknown
width
comparison
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910040831.4A
Other languages
English (en)
Other versions
CN111443892B (zh
Inventor
陈继兴
赵康
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN201910040831.4A priority Critical patent/CN111443892B/zh
Publication of CN111443892A publication Critical patent/CN111443892A/zh
Application granted granted Critical
Publication of CN111443892B publication Critical patent/CN111443892B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/02Comparing digital values
    • G06F7/026Magnitude comparison, i.e. determining the relative order of operands based on their numerical value, e.g. window comparator

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本发明实施例提出一种仿真结果的比较方法,该方法包括:获取预设时间段内的期望数据流和被比较数据流;将期望数据流移动一移动值,以使移动后的期望数据流的第一个未知跳变区的中轴线与被比较数据流的第一个数据变化对齐;其中,期望数据流包括多个相邻的未知跳变区和有效窗口;未知跳变区与有效窗口的宽度之和为第一预设值;分别对移动后的期望数据流和被比较数据流做插值处理;对插值后的期望数据流和插值后的被比较数据流做比较操作;如果比较操作的结果为一致,则减小期望数据流的有效窗口的宽度,并根据移动值和减小后的有效窗口的宽度,进行下一位期望数据流和下一位被比较数据流的比较。本发明实施例的方法可以提高仿真数据比较的效率和比较结果的准确率。

Description

仿真结果的比较方法
技术领域
本发明涉及仿真技术领域,尤其涉及一种仿真结果的比较方法。
背景技术
动态随机存取存储器(Dynamic Random Access Memory,简称DRAM)的设计中要做大量的仿真,对仿真结果是否正确的判断,如果采用人工比对的方式,则会降低效率,且容易出错。
发明内容
本发明实施例提供一种仿真结果的比较方法,以解决现有技术中的一个或多个技术问题。
本发明实施例提供了一种仿真结果的比较方法,包括:
获取预设时间段内的期望数据流和被比较数据流;
将所述期望数据流移动一移动值,以使移动后的期望数据流的第一个未知跳变区的中轴线与所述被比较数据流的第一个数据变化对齐;其中,所述期望数据流包括多个相邻的未知跳变区和有效窗口;所述未知跳变区与所述有效窗口的宽度之和为第一预设值;
分别对移动后的所述期望数据流和所述被比较数据流做插值处理;
对插值后的所述期望数据流和插值后的所述被比较数据流做比较操作;
如果所述比较操作的结果为一致,则减小所述期望数据流的所述有效窗口的宽度,并根据所述移动值和减小后的所述有效窗口的宽度,进行下一位期望数据流和下一位被比较数据流的比较。
在一种实施方式中,所述比较方法还包括:
如果所述比较操作的结果为不一致,则判断所述有效窗口的宽度是否小于第二预设值;
如果所述有效窗口的宽度小于等于第二预设值,则发送错误提示;
如果所述有效窗口的宽度大于第二预设值,则减小所述期望数据流的所述有效窗口的宽度后,重复执行所述移动操作、所述插值操作和所述比较操作。
在一种实施方式中,所述比较操作包括做异或操作。
在一种实施方式中,所述被比较数据流包括动态随机存储器中的真数据管脚选通信号。
在一种实施方式中,所述期望数据流为第一二维数组组成的数据流,所述第一二维数组包括期望时间信息和期望幅度信息;所述被比较数据流为第二二维数组组成的数据流,所述第二二维数组包括仿真时间信息和仿真幅度信息。
在一种实施方式中,所述期望幅度信息包括0、1和X;所述仿真幅度信息包括0和1;其中,0表示幅度为低电平,1表示幅度为高电平,X表示幅度不确定。
在一种实施方式中,所述有效窗口包括低电平有效窗口和高电平有效窗口,所述低电平有效窗口为包含至少一个0的一段区域,所述高电平有效窗口为包含至少一个1的一段区域,所述未知跳变区为包含至少一个X的一段区域;所述未知跳变区包括第一未知跳变区和第二未知跳变区;以及所述第一未知跳变区、所述高电平有效窗口、所述第二未知跳变区、所述低电平有效窗口依次排列。
在一种实施方式中,使移动后的期望数据流的第一个未知跳变区的中轴线与所述被比较数据流的第一个数据变化对齐,包括:
使第一个所述第一未知跳变区的中间的X,与所述仿真幅度信息的第一个1对齐。
在一种实施方式中,减小所述期望数据流的所述有效窗口的宽度,包括:
减小所述高电平有效窗口的宽度和所述低电平有效窗口的宽度。
在一种实施方式中,所述第一未知跳变区和所述高电平有效窗口的宽度之和为所述第一预设值;所述第二未知跳变区与所述低电平有效窗口的宽度之和为所述第一预设值。
上述技术方案,通过移动期望数据流,并对数据流进行插值后进行比较,根据比较结果,确定移动值和有效窗口的宽度,进而进行下一位数据流的比较,可以实现仿真数据的自动化比较,并能够提高效率和准确率。
上述概述仅仅是为了说明书的目的,并不意图以任何方式进行限制。除上述描述的示意性的方面、实施方式和特征之外,通过参考附图和以下的详细描述,本发明进一步的方面、实施方式和特征将会是容易明白的。
附图说明
在附图中,除非另外规定,否则贯穿多个附图相同的附图标记表示相同或相似的部件或元素。这些附图不一定是按照比例绘制的。应该理解,这些附图仅描绘了根据本发明公开的一些实施方式,而不应将其视为是对本发明范围的限制。
图1示出根据本发明实施例的仿真结果的比较方法的流程图。
图2-1示出根据本发明实施例的一种实施方式的期望数据流的示意图。
图2-2示出根据本发明实施例的一种实施方式的仿真数据流的示意图。
图3示出根据本发明实施例的一种实施方式的移动后的期望数据流和仿真数据流的示意图。
图4示出根据本发明实施例的另一种实施方式的仿真结果的比较方法的流程图。
具体实施方式
在下文中,仅简单地描述了某些示例性实施例。正如本领域技术人员可认识到的那样,在不脱离本发明的精神或范围的情况下,可通过各种不同方式修改所描述的实施例。因此,附图和描述被认为本质上是示例性的而非限制性的。
图1示出根据本发明实施例的仿真结果的比较方法的流程图。如图1所示,该方法可以包括:
步骤S100、获取预设时间段内的期望数据流和被比较数据流;
步骤S200、将所述期望数据流移动一移动值,以使移动后的期望数据流的第一个未知跳变区的中轴线与所述被比较数据流的第一个数据变化对齐;其中,所述期望数据流包括多个相邻的未知跳变区和有效窗口;所述未知跳变区与所述有效窗口的宽度之和为第一预设值;
步骤S300、分别对移动后的所述期望数据流和所述被比较数据流做插值处理;
步骤S400、对插值后的所述期望数据流和插值后的所述被比较数据流做比较操作;
步骤S500、如果所述比较操作的结果为一致,则减小所述期望数据流的所述有效窗口的宽度,并根据所述移动值和所述有效窗口的端点,进行下一位期望数据流和下一位被比较数据流的比较。
被比较数据流可以是特征信号,如DRAM中的真数据管脚选通信号DQS_t。DQS_t<0:N>(N为正整数)可以用于表示N+1位真数据管脚选通信号,DQS_t<0>可以用于表示第一位真数据管脚选通信号。每一位真数据管脚选通信号可以用DRAM的一个管脚输入输出。
相应地,作为参数数据流的期望数据流exp_DQS_t也可以是多位的。exp_DQS_t<0:N>可以用于表示N+1位期望数据流,exp_DQS_t<0>可以用于表示第一位期望数据流。
在一个示例中,图2-1示出了期望数据流exp_DQS_t<0>的示意图;图2-2示出了被比较数据流DQS_t<0>的示意图。期望数据流exp_DQS_t<0>可以是二维数组组成的数据流。其中,该二维数组可以包括期望时间信息和期望幅度信息。被比较数据流DQS_t<0>可以是二维数组组成的数据流。其中,该二维数组可以包括仿真时间信息和仿真幅度信息。
期望幅度信息包括可以0、1和X;仿真幅度信息包括0和1。其中,0可以用于表示幅度为低电平,1可以用于表示幅度为高电平,X可以用于表示幅度不确定。
进一步地,期望时间信息和仿真时间信息可以包括多个时间点。在期望数据流exp_DQS_t<0>中,每个时间点可以对应有期望幅度信息;在仿真数据流DQS_t<0>中,每个时间点可以对应有仿真幅度信息。进而,期望数据流exp_DQS_t<0>和被比较数据流DQS_t<0>可以分别用多个离散点表示,如图2-1和图2-2所示。
本实施例中,有效窗口可以包括低电平有效窗口和高电平有效窗口。低电平有效窗口可以为包含至少一个0的一段区域,高电平有效窗口可以为包含至少一个1的一段区域,未知跳变区可以为包含至少一个X的一段区域。其中,未知跳变区可以包括第一未知跳变区和第二未知跳变区。第一未知跳变区、高电平有效窗口、第二未知跳变区、低电平有效窗口依次排列。
在一种实施方式中,第一未知跳变区和高电平有效窗口的宽度之和可以为所述第一预设值;第二未知跳变区与低电平有效窗口的宽度之和为所述第一预设值。
下面以第一跳变区和高电平有效窗口为例,介绍本发明实施例的仿真结果的比较方法。
在步骤S200中,可以移动期望数据流exp_DQS_t<0>一移动值,该移动值记可以为shift,例如,shift等于1.5纳秒(ns),使移动后的期望数据流exp_DQS_t<0>的第一个第一未知跳变区的中间一个X,与被比较数据流DQS_t<0>的第一个1对齐。其中,高电平有效窗口和低电平有效窗口的宽度W1可以为时钟周期的35%。图3示出了移动后的期望数据流exp_DQS_t<0>和被比较数据流DQS_t<0>。
在步骤S300中,可以采用拟合离散点的方法分别对移动后的期望数据流exp_DQS_t<0>和被比较数据流DQS_t<0>进行插值,进而获得移动后的期望数据流exp_DQS_t<0>和被比较数据流DQS_t<0>的波形图。
在步骤S400的比较操作中,需要对每一个时间点对应的期望幅度信息和仿真幅度信息进行。如果被比较数据流DQS_t<0>的某一时间点对应有仿真幅度信息,但期望数据流exp_DQS_t<0>在该时间点没有对应的期望幅度信息,那么通过插值,可以得到该时间点对应的期望幅度信息,进而对该时间点的期望幅度信息和仿真幅度信息进行比较。反之,如果期望数据流exp_DQS_t<0>的某一时间点对应有期望幅度信息,但被比较数据流DQS_t<0>在该时间点没有对应的仿真幅度信息,那么通过插值,可以得到该时间点对应的仿真幅度信息,进而对该时间点的期望幅度信息和仿真幅度信息进行比较。
在步骤S400中,可以对插值后的期望数据流exp_DQS_t<0>和被比较数据流DQS_t<0>进行异或操作。对于某一时间点,如果期望数据流exp_DQS_t<0>的期望幅度信息为0,被比较数据流DQS_t<0>的仿真幅度信息为1,或者,期望数据流exp_DQS_t<0>的期望幅度信息为1,被比较数据流DQS_t<0>的仿真幅度信息为0,则可以认为比较操作的结果为不一致;如果期望数据流exp_DQS_t<0>的期望幅度信息为X,被比较数据流DQS_t<0>的仿真幅度信息为0或1,则可以认为比较操作的结果为一致。
在一个示例中,如果比较操作的结果为一致,则可以稍微减小高电平有效窗口和低电平有效窗口的宽度,即稍微增大第一未知跳变区和第二未知跳变区的宽度。例如:可以将高电平有效窗口和低电平有效窗口的宽度W1减小为W2,W2等于时钟周期的30%。
进一步地,在对下一位期望数据流exp_DQS_t<1>和下一位被比较数据流DQS_t<1>进行比较时,可以移动期望数据流exp_DQS_t<1>,移动值为shift,并将期望数据流exp_DQS_t<1>的高电平有效窗口和低电平有效窗口的宽度调整为W2。然后,执行步骤S300、步骤S400和步骤S500。
本实施例中,减小有效窗口的宽度,可以减小0或1的个数,增加X的个数,进而可以增大冗余,提高比较结果的正确率。其中,W2可以比W1稍小一点,例如,(W2﹣W1)/W1的范围可以在10%到20%(包括端点值)。
在一种实施方式中,如图4所示,本发明实施例的方法还可以包括:
步骤S600,如果所述比较操作的结果为不一致,则判断所述有效窗口的宽度是否小于第二预设值;
步骤S700、如果所述有效窗口的宽度小于等于第二预设值,则发送错误提示;
步骤S800、如果所述有效窗口的宽度大于第二预设值,则减小所述期望数据流的所述有效窗口的宽度后,重复执行所述移动操作、所述插值操作和所述比较操作。
在一个示例中,如果所述比较操作的结果为不一致,且高电平有效窗口和低电平有效窗口的宽度W1小于等于第二预设值,则可以报错。也就是说,在预设的宽度范围内,比较操作的结果为不一致,则可以报错。
如果所述比较操作的结果为不一致,且高电平有效窗口和低电平有效窗口的宽度W1大于第二预设值,则可以减小高电平有效窗口和低电平有效窗口的宽度W1后,返回步骤S200。
需要说明的是,本发明实施例的仿真结果的比较方法,也可以对第二跳变区和低电平有效窗口采用类似的方法。其中,在步骤S200中,可以使第一个第二未知跳变区的中间的X,与仿真幅度信息的第一个0对齐。
本发明实施例的仿真结果的比较方法,可以实现期望数据流和仿真数据流的自动比较,并可以提高比较结果的准确率,可用于判断DRAM仿真结果是否正确。
本发明实施例提供了一种计算机可读存储介质,其存储有计算机程序,该程序被处理器执行时实现上述实施例中任一所述的方法。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
流程图中或在此以其他方式描述的任何过程或方法描述可以被理解为,表示包括一个或更多个用于实现特定逻辑功能或过程的步骤的可执行指令的代码的模块、片段或部分,并且本发明的优选实施方式的范围包括另外的实现,其中可以不按所示出或讨论的顺序,包括根据所涉及的功能按基本同时的方式或按相反的顺序,来执行功能,这应被本发明的实施例所属技术领域的技术人员所理解。
在流程图中表示或在此以其他方式描述的逻辑和/或步骤,例如,可以被认为是用于实现逻辑功能的可执行指令的定序列表,可以具体实现在任何计算机可读介质中,以供指令执行系统、装置或设备(如基于计算机的系统、包括处理器的系统或其他可以从指令执行系统、装置或设备取指令并执行指令的系统)使用,或结合这些指令执行系统、装置或设备而使用。就本说明书而言,“计算机可读介质”可以是任何可以包含、存储、通信、传播或传输程序以供指令执行系统、装置或设备或结合这些指令执行系统、装置或设备而使用的装置。计算机可读介质的更具体的示例(非穷尽性列表)包括以下:具有一个或多个布线的电连接部(电子装置),便携式计算机盘盒(磁装置),随机存取存储器(RAM),只读存储器(ROM),可擦除可编辑只读存储器(EPROM或闪速存储器),光纤装置,以及便携式只读存储器(CDROM)。另外,计算机可读介质甚至可以是可在其上打印所述程序的纸或其他合适的介质,因为可以例如通过对纸或其他介质进行光学扫描,接着进行编辑、解译或必要时以其他合适方式进行处理来以电子方式获得所述程序,然后将其存储在计算机存储器中。
应当理解,本发明的各部分可以用硬件、软件、固件或它们的组合来实现。在上述实施方式中,多个步骤或方法可以用存储在存储器中且由合适的指令执行系统执行的软件或固件来实现。例如,如果用硬件来实现,和在另一实施方式中一样,可用本领域公知的下列技术中的任一项或他们的组合来实现:具有用于对数据信号实现逻辑功能的逻辑门电路的离散逻辑电路,具有合适的组合逻辑门电路的专用集成电路,可编程门阵列(PGA),现场可编程门阵列(FPGA)等。
本技术领域的普通技术人员可以理解实现上述实施例方法携带的全部或部分步骤是可以通过程序来指令相关的硬件完成,所述的程序可以存储于一种计算机可读存储介质中,该程序在执行时,包括方法实施例的步骤之一或其组合。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到其各种变化或替换,这些都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种仿真结果的比较方法,其特征在于,包括:
获取预设时间段内的期望数据流和被比较数据流;
将所述期望数据流移动一移动值,以使移动后的期望数据流的第一个未知跳变区的中轴线与所述被比较数据流的第一个数据变化对齐;其中,所述期望数据流包括多个相邻的未知跳变区和有效窗口;所述未知跳变区与所述有效窗口的宽度之和为第一预设值;
分别对移动后的所述期望数据流和所述被比较数据流做插值处理;
对插值后的所述期望数据流和插值后的所述被比较数据流做比较操作;
如果所述比较操作的结果为一致,则减小所述期望数据流的所述有效窗口的宽度,并根据所述移动值和减小后的所述有效窗口的宽度,进行下一位期望数据流和下一位被比较数据流的比较。
2.根据权利要求1所述的比较方法,其特征在于,还包括:
如果所述比较操作的结果为不一致,则判断所述有效窗口的宽度是否小于第二预设值;
如果所述有效窗口的宽度小于等于第二预设值,则发送错误提示;
如果所述有效窗口的宽度大于第二预设值,则减小所述期望数据流的所述有效窗口的宽度后,重复执行所述移动操作、所述插值操作和所述比较操作。
3.根据权利要求1所述的比较方法,其特征在于,所述比较操作包括做异或操作。
4.根据权利要求1所述的比较方法,其特征在于,所述被比较数据流包括动态随机存储器中的真数据管脚选通信号。
5.根据权利要求1所述的比较方法,其特征在于,所述期望数据流为第一二维数组组成的数据流,所述第一二维数组包括期望时间信息和期望幅度信息;所述被比较数据流为第二二维数组组成的数据流,所述第二二维数组包括仿真时间信息和仿真幅度信息。
6.根据权利要求5所述的比较方法,其特征在于,所述期望幅度信息包括0、1和X;所述仿真幅度信息包括0和1;其中,0表示幅度为低电平,1表示幅度为高电平,X表示幅度不确定。
7.根据权利要求6所述的比较方法,其特征在于,所述有效窗口包括低电平有效窗口和高电平有效窗口,所述低电平有效窗口为包含至少一个0的一段区域,所述高电平有效窗口为包含至少一个1的一段区域,所述未知跳变区为包含至少一个X的一段区域;所述未知跳变区包括第一未知跳变区和第二未知跳变区;以及所述第一未知跳变区、所述高电平有效窗口、所述第二未知跳变区、所述低电平有效窗口依次排列。
8.根据权利要求7所述的比较方法,其特征在于,使移动后的期望数据流的第一个未知跳变区的中轴线与所述被比较数据流的第一个数据变化对齐,包括:
使第一个所述第一未知跳变区的中间的X,与所述仿真幅度信息的第一个1对齐。
9.根据权利要求7所述的比较方法,其特征在于,减小所述期望数据流的所述有效窗口的宽度,包括:
减小所述高电平有效窗口的宽度和所述低电平有效窗口的宽度。
10.根据权利要求7所述的比较方法,其特征在于,所述第一未知跳变区和所述高电平有效窗口的宽度之和为所述第一预设值;所述第二未知跳变区与所述低电平有效窗口的宽度之和为所述第一预设值。
CN201910040831.4A 2019-01-16 2019-01-16 仿真结果的比较方法 Active CN111443892B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910040831.4A CN111443892B (zh) 2019-01-16 2019-01-16 仿真结果的比较方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910040831.4A CN111443892B (zh) 2019-01-16 2019-01-16 仿真结果的比较方法

Publications (2)

Publication Number Publication Date
CN111443892A true CN111443892A (zh) 2020-07-24
CN111443892B CN111443892B (zh) 2022-04-29

Family

ID=71626778

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910040831.4A Active CN111443892B (zh) 2019-01-16 2019-01-16 仿真结果的比较方法

Country Status (1)

Country Link
CN (1) CN111443892B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1145292A (ja) * 1997-07-25 1999-02-16 Fujitsu Ltd 期待値検証シミュレーション装置および期待値検証シミュレーション方法
CN1667428A (zh) * 2004-03-10 2005-09-14 华为技术有限公司 一种利用仿真源数据进行专用集成电路验证的装置和方法
EP1699054A1 (en) * 2005-03-03 2006-09-06 STMicroelectronics S.r.l. A memory device with a ramp-like voltage biasing structure and reduced number of reference cells
CN103080761A (zh) * 2010-06-30 2013-05-01 阿尔卡特朗讯 用于虚拟内电路仿真的方法和设备
CN104160626A (zh) * 2013-03-04 2014-11-19 华为技术有限公司 数字信号的跳周检测方法和纠正方法及相关装置
US10116873B1 (en) * 2015-11-09 2018-10-30 Ambarella, Inc. System and method to adjust the field of view displayed on an electronic mirror using real-time, physical cues from the driver in a vehicle

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1145292A (ja) * 1997-07-25 1999-02-16 Fujitsu Ltd 期待値検証シミュレーション装置および期待値検証シミュレーション方法
CN1667428A (zh) * 2004-03-10 2005-09-14 华为技术有限公司 一种利用仿真源数据进行专用集成电路验证的装置和方法
EP1699054A1 (en) * 2005-03-03 2006-09-06 STMicroelectronics S.r.l. A memory device with a ramp-like voltage biasing structure and reduced number of reference cells
US20060215463A1 (en) * 2005-03-03 2006-09-28 Stmicroelectronics S.R.L. Memory device with a ramp-like voltage biasing structure and reduced number of reference cells
CN103080761A (zh) * 2010-06-30 2013-05-01 阿尔卡特朗讯 用于虚拟内电路仿真的方法和设备
CN104160626A (zh) * 2013-03-04 2014-11-19 华为技术有限公司 数字信号的跳周检测方法和纠正方法及相关装置
US10116873B1 (en) * 2015-11-09 2018-10-30 Ambarella, Inc. System and method to adjust the field of view displayed on an electronic mirror using real-time, physical cues from the driver in a vehicle

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
ANTONIO SORRENTINO ET AL: "Comparison between GMSK and PSK modulation systems in the wireless propagation channels emulated in a Reverberating Chamber", 《IEEE》 *
白生祥等: "基于改进的相干法的InSAS三维地形生成方法", 《海军工程大学学报》 *

Also Published As

Publication number Publication date
CN111443892B (zh) 2022-04-29

Similar Documents

Publication Publication Date Title
KR101610729B1 (ko) 저장 시스템
US7542594B2 (en) Image construction method, fingerprint image construction apparatus, and program
CN105117621A (zh) 代码混淆的控制流平展化
CN111443892B (zh) 仿真结果的比较方法
CN107203436B (zh) 一种Nand Flash数据校验的方法与装置
CN110727602B (zh) 覆盖率数据的处理方法、装置及存储介质
CN107153608B (zh) 代码检测方法以及代码检测装置
US7369974B2 (en) Polynomial generation method for circuit modeling
CN111368496B (zh) 一种pcb设计中将直线变为任意角度折线的方法和装置
US6405341B1 (en) Multi-dimensional pseudo noise generating circuit for soft-decision decoding
CN110347965B (zh) 核脉冲信号处理方法及装置
JP2018534713A (ja) 情報公開方法、情報公開装置及び記憶媒体
CN110032792B (zh) 一种超导数字电路设计方法
CN111931447A (zh) Fpga布局方法、装置、电子设备及存储介质
CN116614215A (zh) 数据同步方法、装置、信号接收终端及存储介质
CN112558921B (zh) 一种实现互相关运算的装置及方法
US20030182648A1 (en) Method, apparatus and program product for automatic placement and routing of integrated circuit
CN114741616A (zh) 空间位置关系的测量方法、装置及电子设备
CN110543664B (zh) 一种面向具有特有结构fpga的工艺映射方法
CN116227392B (zh) 比特特征位置的查找方法、存储介质和电子设备
Bennett et al. Congruence classes of 2-adic valuations of Stirling numbers of the second kind
CN110910242B (zh) 区块链生成方法、装置、终端设备及存储介质
CN113904957B (zh) 采样点测试方法及其系统及主控设备
US20230221365A1 (en) Method and apparatus of testing circuit, and storage medium
CN116055340B (zh) 分布式网络未知参数估计方法、装置及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant