CN111309274A - 拼接屏的同步系统 - Google Patents

拼接屏的同步系统 Download PDF

Info

Publication number
CN111309274A
CN111309274A CN202010102678.6A CN202010102678A CN111309274A CN 111309274 A CN111309274 A CN 111309274A CN 202010102678 A CN202010102678 A CN 202010102678A CN 111309274 A CN111309274 A CN 111309274A
Authority
CN
China
Prior art keywords
display device
display
module
signal
equipment
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010102678.6A
Other languages
English (en)
Other versions
CN111309274B (zh
Inventor
张小龙
韩万里
越会涛
彭家欢
朱友权
宋占科
吴少怀
王骞
王勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Spreadtrum Communications Shanghai Co Ltd
Original Assignee
Spreadtrum Communications Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Spreadtrum Communications Shanghai Co Ltd filed Critical Spreadtrum Communications Shanghai Co Ltd
Priority to CN202010102678.6A priority Critical patent/CN111309274B/zh
Publication of CN111309274A publication Critical patent/CN111309274A/zh
Application granted granted Critical
Publication of CN111309274B publication Critical patent/CN111309274B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1446Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display display composed of modules, e.g. video walls

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

一种拼接屏的同步系统,包括:多个显示设备,所述多个显示设备分别与所述多个显示屏一一对应地连接;其中,每个显示设备包括:拨码开关,用于控制所属的显示设备为主显示设备或从显示设备;帧同步信号生成模块,用于在所属的显示设备为主显示设备时,生成帧同步信号;收发模块,用于在所属的显示设备为主显示设备时,依照预设顺序向后一个显示设备发送所述帧同步信号,以及用于在所属的显示设备为从显示设备时,依照所述预设顺序从前一个显示设备接收所述帧同步信号,并依照所述预设顺序向后一个显示设备发送所述帧同步信号。本发明可以有机会得到纳秒级延迟,从而保证了各个屏幕间的时间一致性,并且有效降低生产、使用成本。

Description

拼接屏的同步系统
技术领域
本发明涉及通信技术领域,尤其涉及一种拼接屏的同步系统。
背景技术
随着科技的发展,可视性相关技术越来越受到人们的关注,人们对大屏幕终端显示需求愈加强烈,机场、车站、商场等多处地方均设有大屏幕终端,以满足投放信息的需求,而解决这类需求最可靠、最经济的方案即为拼接屏技术。
在现有的拼接屏技术中,通常采用单个图像拼接模块使用专用的线路连接到各个显示屏,以在各个显示屏显示画面。
然而,现有的拼接屏技术中,使用网络同步的的显示延迟过大,如果专用的处理器具有同步能力的话,延迟会比网络同步好很多,然而会导致成本较高的问题。
发明内容
本发明解决的技术问题是提供一种拼接屏的同步系统,可以有机会得到纳秒级延迟,从而保证了各个屏幕间的时间一致性,并且有效降低生产、使用成本。
为解决上述技术问题,本发明实施例提供一种拼接屏的同步系统,所述拼接屏包括多个显示屏;所述拼接屏的同步系统包括多个显示设备,所述多个显示设备分别与所述多个显示屏一一对应地连接;其中,每个显示设备包括:拨码开关,用于控制所属的显示设备为主显示设备或从显示设备,其中,当所述拨码开关开启时,所述拨码开关所属的显示设备为主显示设备,当所述拨码开关关闭时,所述拨码开关所属的显示设备为从显示设备;帧同步信号生成模块,用于在所属的显示设备为主显示设备时,生成帧同步信号;收发模块,用于在所属的显示设备为主显示设备时,依照预设顺序向后一个显示设备发送所述帧同步信号,以及用于在所属的显示设备为从显示设备时,依照所述预设顺序从前一个显示设备接收所述帧同步信号,并依照所述预设顺序向后一个显示设备发送所述帧同步信号,以使得所有的显示设备基于所述帧同步信号刷新对应的显示屏。
可选的,每个显示设备的收发模块与后一个显示设备的收发模块连接,直至最后一个显示设备的收发模块与第一个显示设备的收发模块连接。
可选的,每个收发模块包括发送模块与接收模块;所述发送模块与接收模块之间采用0欧姆电阻相连;或者,所述发送模块与接收模块短接。
可选的,所述帧同步信号的发送频率与帧率的乘积为1s。
可选的,采用第一GPIO信号作为所述帧同步信号。
可选的,所述帧同步信号生成模块还包括:关闭单元,用于在所属的显示设备为从显示设备时,在每次开机后的预设时长内关闭自己的帧同步功能。
可选的,每个显示设备还包括:播停信号生成模块,用于在所属的显示设备为主显示设备时,生成播停信号;其中,所述收发模块在所属的显示设备为主显示设备时,依照预设顺序向后一个显示设备发送所述播停信号,以及用于在所属的显示设备为从显示设备时,依照所述预设顺序从前一个显示设备接收所述播停信号,并依照所述预设顺序向后一个显示设备发送所述播停信号,以使得所有的显示设备基于所述播停信号确定是否开始音视频播放或暂停播放音视频。
可选的,所述播停信号包含有至少一部分显示设备的设备识别号;其中,所述设备识别号指示的显示设备在接收到所述播停信号后开始音视频播放或暂停播放音视频。
可选的,采用第二GPIO信号作为所述播停信号。
可选的,每个显示设备还包括:调速信号生成模块,用于在所属的显示设备为主显示设备时,生成调速信号;其中,所述收发模块在所属的显示设备为主显示设备时,依照预设顺序向后一个显示设备发送所述调速信号,以及用于在所属的显示设备为从显示设备时,依照所述预设顺序从前一个显示设备接收所述调速信号,并依照所述预设顺序向后一个显示设备发送所述调速信号,以使得所有的显示设备基于所述调速信号确定是否调节在显示屏上播放音视频的速度参数;其中,所述速度参数选自:正向调速、反向调速、前进播放以及后退播放。
可选的,所述调速信号包含有至少一部分显示设备的设备识别号;其中,所述设备识别号指示的显示设备在接收到所述调速信号后调节在显示屏上播放音视频的速度参数。
可选的,采用第三GPIO信号作为所述调速信号。
可选的,所述显示设备与对应的显示屏为一体化结构。
与现有技术相比,本发明实施例的技术方案具有以下有益效果:
在本发明实施例中,通过设置拨码开关控制显示设备为主显示设备或才从显示设备,然后设置帧同步信号生成模块在所属的显示为主显示设备时,生成帧同步信号,并且设置收发模块用于从主显示设备依次向其他显示设备发送帧同步信号,可以使得各个显示屏通过帧同步信号实现同步,相比于现有技术中要么采用网络进行同步,存在网路延迟较为严重的情况,要么采用专用的音视频拼接模块,导致生产、使用成本增加的问题,采用本发明实施例的方案,有机会得到纳秒级延迟,从而保证了各个屏幕间的时间一致性,并且有效降低生产、使用成本。
进一步,通过设置每个显示设备的收发模块与后一个显示设备的收发模块连接,直至最后一个显示设备的收发模块与第一个显示设备的收发模块连接,相比于现有技术中采用单个图像拼接模块使用专用的线路连接到各个显示屏,采用本发明实施例的方案,可以在不影响同步延迟的效果的情况下,有效降低布线的复杂性。
进一步,每个显示设备还设置有播停信号生成模块,所述收发模块用于从主显示设备依次向其他显示设备发送播停信号,以使得所述从设备基于所述播停信号开始音视频播放或暂停播放音视频,可以实现同步播放暂停功能。
进一步,每个显示设备还设置有调速信号生成模块,所述收发模块用于从主显示设备依次向其他显示设备发送调速信号,以使得所述从设备基于所述调速信号调节音视频播放的速度参数,可以实现同步调速功能。
进一步,所述显示设备与所述显示屏为一体化结构。相比现有技术中采用至少两条产线分别生产图像拼接模块以及显示屏,采用本发明实施例的方案,由于从硬件的角度看各个从设备是完全一致的,因此有利于提高产线生产的效率,降低生产成本。
附图说明
图1是现有技术中一种拼接屏系统的结构示意图;
图2是本发明实施例中一种拼接屏的同步系统的结构示意图;
图3是本发明实施例中一种显示设备的结构示意图;
图4是本发明实施例中另一种显示设备的结构示意图。
具体实施方式
如前所述,在现有的拼接屏技术中,通常采用单个图像拼接模块使用专用的线路连接到各个显示屏,以在各个显示屏显示画面。
参照图1,图1是现有技术中一种拼接屏系统的结构示意图。所述拼接屏系统可以包括显示单元11、图像拼接模块12以及主控操作主机13。
具体地,可以通过主控操作主机13控制图像拼接模块12生成音视频图像,然后分别传送至各个显示单元11。需要指出的是,在图1中虽然以4个显示单元(显示单元1、显示单元2、显示单元3、显示单元4)为例进行说明,但对于具体的显示单元的数量不做限制。
本发明的发明人经过研究发现,在图1示出的现有技术中,如果采用网络进行同步,则可能会存在网路延迟较为严重的情况;并且现有技术中,采用图像拼接模块12作为专用的音视频拼接模块,通常需要增加一条生产线对图像拼接模块12进行生产,导致生产、使用成本增加。
在本发明实施例中,提供一种拼接屏的同步系统,所述拼接屏包括多个显示屏;所述拼接屏的同步系统包括多个显示设备,所述多个显示设备分别与所述多个显示屏一一对应地连接;其中,每个显示设备包括:拨码开关,用于控制所属的显示设备为主显示设备或从显示设备,其中,当所述拨码开关开启时,所述拨码开关所属的显示设备为主显示设备,当所述拨码开关关闭时,所述拨码开关所属的显示设备为从显示设备;帧同步信号生成模块,用于在所属的显示设备为主显示设备时,生成帧同步信号;收发模块,用于在所属的显示设备为主显示设备时,依照预设顺序向后一个显示设备发送所述帧同步信号,以及用于在所属的显示设备为从显示设备时,依照所述预设顺序从前一个显示设备接收所述帧同步信号,并依照所述预设顺序向后一个显示设备发送所述帧同步信号,以使得所有的显示设备基于所述帧同步信号刷新对应的显示屏。采用上述方案,通过设置拨码开关控制显示设备为主显示设备或从显示设备,然后设置帧同步信号生成模块在所属的显示为主显示设备时,生成帧同步信号,并且设置收发模块用于从主显示设备依次向其他显示设备发送帧同步信号,可以使得各个显示屏通过帧同步信号实现同步,相比于现有技术中要么采用网络进行同步,存在网路延迟较为严重的情况,要么采用专用的音视频拼接模块,导致生产、使用成本增加的问题,采用本发明实施例的方案,有机会得到纳秒级延迟,从而保证了各个屏幕间的时间一致性,并且有效降低生产、使用成本。
为使本发明的上述目的、特征和有益效果能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
结合参照图2和图3,图2是本发明实施例中一种拼接屏的同步系统的结构示意图,图3是本发明实施例中一种显示设备的结构示意图。
所述拼接屏包括多个显示屏(图未示),所述拼接屏的同步系统包括多个显示设备,所述多个显示设备分别与所述多个显示屏一一对应地连接。
在图2中,以9个显示设备为例,分别为显示设备21、显示设备22、显示设备23、显示设备24、显示设备25、显示设备26、显示设备27、显示设备28以及显示设备29。多个显示设备分别与所述多个显示屏一一对应地连接,因此所述拼接屏具有9个显示屏。
在图3中,以显示设备21为例进行说明。显示设备21可以包括拨码开关211、帧同步信号生成模块212以及收发模块213。
其中,拨码开关211可以用于控制所属的显示设备为主显示设备或从显示设备,其中,当所述拨码开关211开启时,所述拨码开关211所属的显示设备为主显示设备,当所述拨码开关212关闭时,所述拨码开关211所属的显示设备为从显示设备。
在本发明实施例中,通过设置拨码开关211,可以使得每个显示设备可以在主显示设备与从显示设备之间进行切换,相比于现有技术中主显示设备与从显示设备往往是固定的,采用本发明实施例的方案,可以使用户根据具体情况确定主显示设备,从而提高设置灵活性。具体而言,在现有技术中,即使存在有主显示设备与从显示设备,也往往是在出厂时固定的,例如主显示设备才具有信号生成模块、发送模块等,用于向从显示设备发送数据;而从显示设备往往仅具有接收模块,在被动接收数据后执行存储或播放功能。
帧同步信号生成模块212可以用于在所属的显示设备为主显示设备时,生成帧同步信号。
在本发明实施例中,通过设置帧同步信号生成模块212,可以使得各个显示屏通过帧同步信号实现同步,相比于现有技术中采用网络进行同步的方案,存在网路延迟较为严重的情况,采用本发明实施例的方案,可以利用帧同步信号延迟少、同步效果佳的特性,有机会得到纳秒级延迟,从而保证了各个屏幕间的时间一致性。
收发模块213,用于在所属的显示设备为主显示设备时,依照预设顺序向后一个显示设备发送所述帧同步信号,以及用于在所属的显示设备为从显示设备时,依照所述预设顺序从前一个显示设备接收所述帧同步信号,并依照所述预设顺序向后一个显示设备发送所述帧同步信号,以使得所有的显示设备基于所述帧同步信号刷新对应的显示屏。
需要指出的是,可以依照预设的连接方式进行连接,以在连接后确定所述多个显示设备的顺序。
在图2示出的一种连接方式中,每个显示设备的收发模块与后一个显示设备的收发模块连接,直至最后一个显示设备的收发模块与第一个显示设备的收发模块连接。
在本发明实施例中,通过设置每个显示设备的收发模块与后一个显示设备的收发模块连接,直至最后一个显示设备的收发模块与第一个显示设备的收发模块连接,相比于现有技术中采用单个图像拼接模块使用专用的线路连接到各个显示屏,采用本发明实施例的方案,可以在不影响同步延迟的效果的情况下,有效降低布线的复杂性。
可以理解的是,在具体实施中,还可以采用其他适当的连接方式。
在一种具体实施例中,每两个显示设备的收发模块可通过线路连接,可以设置显示设备之间的连接线为可拆卸的,每个主显示设备的收发模块分别连接至其他从显示设备。具体而言,如果通过控制某个显示设备的拨码开关关闭以及控制另一个显示设备的拨码开关开启,以改变主显示设备,则可以通过拆下原主显示设备上的一部分连接线,以及在新的主显示设备上插上连接线,实现新的主显示设备分别与其他从显示设备连接。
需要指出的是,虽然在图3中,以显示设备21为例进行说明,然而在本发明实施例中,每个显示设备均可以具有与显示设备21相同的模块。
在本发明实施例中,通过设置拨码开关控制显示设备为主显示设备或才从显示设备,然后设置帧同步信号生成模块在所属的显示为主显示设备时,生成帧同步信号,并且设置收发模块用于从主显示设备依次向其他显示设备发送帧同步信号,可以使得各个显示屏通过帧同步信号实现同步,相比于现有技术中要么采用网络进行同步,存在网路延迟较为严重的情况,要么采用专用的音视频拼接模块,导致生产、使用成本增加的问题,采用本发明实施例的方案,有机会得到纳秒级延迟,从而保证了各个屏幕间的时间一致性,并且有效降低生产、使用成本。
进一步地,每个收发模块可以包括发送模块与接收模块;所述发送模块与接收模块之间采用0欧姆电阻相连;或者,所述发送模块与接收模块短接。
具体地,所述发送模块可以连接到后一个显示设备的发送模块,也可以连接到后一个显示设备的接收模块上,可以视为效果相当。
在本发明实施例中,通过设置发送模块与接收模块之间采用0欧姆电阻相连;或者,所述发送模块与接收模块短接,可以实现帧同步信号从发送模块无损耗地传送至接收模块,进而发送至后一个显示设备的发送模块。
进一步地,可以采用第一通用型之输入输出(General-purpose input/output,GPIO)信号作为所述帧同步信号。
其中,所述GPIO又称为通用I/O端口。在现有技术的嵌入式系统中,经常需要控制许多结构简单的外部设备或者电路,这些设备有的需要通过CPU控制,有的需要CPU提供输入信号。对设备的控制,使用传统的串口或者并口就显得比较复杂,所以,在嵌入式微处理器上通常提供了一种“通用可编程I/O端口”,也就是GPIO。
在本发明实施例中,通过采用GPIO信号,可以实现所述帧同步信号的生成与收发。
进一步地,所述帧同步信号的发送频率与帧率的乘积可以为1秒(s)。
作为一个非限制性的例子,采用9个显示单元组成的拼接屏,帧率是30,主设备可以间隔33ms左右拉一次做模拟帧同步信号的GPIO,从设备根据这个GPIO信号,定时刷新屏幕。
进一步地,所述帧同步信号生成模块212还可以包括:关闭单元(图未示),用于在所属的显示设备为从显示设备时,在每次开机后的预设时长内关闭自己的帧同步功能。
在本发明实施例中,通过设置从显示设备在每次开机后的预设时长内关闭自己的帧同步功能,可以避免多个显示设备分别生成帧同步信号导致同步功能受到影响,进而保证只有主显示模块具有生成帧同步信号的功能,从而实现全部显示模块之间的同步。
参照图4,图4是本发明实施例中另一种显示设备的结构示意图。
所述另一种显示设备31还可以包括:播停信号生成模块314,用于在所属的显示设备为主显示设备时,生成播停信号;其中,所述收发模块213在所属的显示设备为主显示设备时,依照预设顺序向后一个显示设备发送所述播停信号,以及用于在所属的显示设备为从显示设备时,依照所述预设顺序从前一个显示设备接收所述播停信号,并依照所述预设顺序向后一个显示设备发送所述播停信号,以使得所有的显示设备基于所述播停信号确定是否开始音视频播放或暂停播放音视频。
可以理解的是,所述播停信号生成模块314与所述收发模块213耦接,将生成的播停信号发送至收发模块213。
在本发明实施例中,每个显示设备还设置有播停信号生成模块314,所述收发模块213用于从主显示设备依次向其他显示设备发送播停信号,以使得所述从设备基于所述播停信号开始音视频播放或暂停播放音视频,可以实现同步播放暂停功能。
更进一步地,所述播停信号包含有至少一部分显示设备的设备识别号;其中,所述设备识别号指示的显示设备在接收到所述播停信号后开始音视频播放或暂停播放音视频。
作为一个非限制性的例子,假设9个显示设备组成的拼接屏,其中0-2显示设备播放一个视频,3-5显示单元播放一个视频,6-8显示单元播放一个视频,则在第一个播停信号中可以包含有显示设备0-2的设备识别号,以控制显示设备0-2的视频播停;在第二个播停信号中可以包含有显示设备3-5的设备识别号,以控制显示设备3-5的视频播停;在第三个播停信号中可以包含有显示设备6-8的设备识别号,以控制显示设备6-8的视频播停。
可以理解的是,用户可以根据具体情况对上述对应关系进行配置。
在本发明实施例中,通过设置播停信号包含有至少一部分显示设备的设备识别号,可以实现部分显示设备的播停,提高显示灵活性。
更进一步地,可以采用第二GPIO信号作为所述播停信号。
在本发明实施例中,通过采用GPIO信号,可以实现所述播停信号的生成与收发。
所述另一种显示设备31还可以包括:调速信号生成模块315,用于在所属的显示设备为主显示设备时,生成调速信号;其中,所述收发模块在所属的显示设备为主显示设备时,依照预设顺序向后一个显示设备发送所述调速信号,以及用于在所属的显示设备为从显示设备时,依照所述预设顺序从前一个显示设备接收所述调速信号,并依照所述预设顺序向后一个显示设备发送所述调速信号,以使得所有的显示设备基于所述调速信号确定是否调节在显示屏上播放音视频的速度参数;其中,所述速度参数选自:正向调速、反向调速、前进播放以及后退播放。
可以理解的是,所述调速信号生成模块315与所述收发模块213耦接,将生成的调速信号发送至收发模块213。
在本发明实施例中,每个显示设备还设置有调速信号生成模块,所述收发模块用于从主显示设备依次向其他显示设备发送调速信号,以使得所述从设备基于所述调速信号调节音视频播放的速度参数,可以实现同步调速功能。
更进一步地,所述调速信号包含有至少一部分显示设备的设备识别号;其中,所述设备识别号指示的显示设备在接收到所述调速信号后调节在显示屏上播放音视频的速度参数。
作为一个非限制性的例子,假设9个显示设备组成的拼接屏,其中0-2显示设备播放一个视频,3-5显示单元播放一个视频,6-8显示单元播放一个视频,则在第一个调速信号中可以包含有显示设备0-2的设备识别号,以控制显示设备0-2的视频调速;在第二个调速信号中可以包含有显示设备3-5的设备识别号,以控制显示设备3-5的视频调速;在第三个调速信号中可以包含有显示设备6-8的设备识别号,以控制显示设备6-8的视频调速。
可以理解的是,用户可以根据具体情况对上述对应关系进行配置。
在本发明实施例中,通过设置调速信号包含有至少一部分显示设备的设备识别号,可以实现部分显示设备的调速,提高显示灵活性。
更进一步地,采用第三GPIO信号作为所述调速信号。
在本发明实施例中,通过采用GPIO信号,可以实现所述调速信号的生成与收发。
在本发明实施例中,通过设置拨码开关控制显示设备为主显示设备或才从显示设备,然后设置帧同步信号生成模块在所属的显示为主显示设备时,生成帧同步信号,并且设置收发模块用于从主显示设备依次向其他显示设备发送帧同步信号,可以使得各个显示屏通过帧同步信号实现同步,相比于现有技术中要么采用网络进行同步,存在网路延迟较为严重的情况,要么采用专用的音视频拼接模块,导致生产、使用成本增加的问题,采用本发明实施例的方案,有机会得到纳秒级延迟,从而保证了各个屏幕间的时间一致性,并且有效降低生产、使用成本。
进一步地,所述显示设备与对应的显示屏可以为一体化结构。
在本发明实施例中,所述显示设备与所述显示屏为一体化结构。相比现有技术中采用至少两条产线分别生产图像拼接模块以及显示屏,采用本发明实施例的方案,由于从硬件的角度看各个从设备是完全一致的,因此有利于提高产线生产的效率,降低生产成本。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。

Claims (13)

1.一种拼接屏的同步系统,其特征在于,所述拼接屏包括多个显示屏;
所述拼接屏的同步系统包括多个显示设备,所述多个显示设备分别与所述多个显示屏一一对应地连接;
其中,每个显示设备包括:
拨码开关,用于控制所属的显示设备为主显示设备或从显示设备,其中,当所述拨码开关开启时,所述拨码开关所属的显示设备为主显示设备,当所述拨码开关关闭时,所述拨码开关所属的显示设备为从显示设备;
帧同步信号生成模块,用于在所属的显示设备为主显示设备时,生成帧同步信号;
收发模块,用于在所属的显示设备为主显示设备时,依照预设顺序向后一个显示设备发送所述帧同步信号,以及用于在所属的显示设备为从显示设备时,依照所述预设顺序从前一个显示设备接收所述帧同步信号,并依照所述预设顺序向后一个显示设备发送所述帧同步信号,以使得所有的显示设备基于所述帧同步信号刷新对应的显示屏。
2.根据权利要求1所述的拼接屏的同步系统,其特征在于,每个显示设备的收发模块与后一个显示设备的收发模块连接,直至最后一个显示设备的收发模块与第一个显示设备的收发模块连接。
3.根据权利要求1所述的拼接屏的同步系统,其特征在于,每个收发模块包括发送模块与接收模块;
所述发送模块与接收模块之间采用0欧姆电阻相连;
或者,
所述发送模块与接收模块短接。
4.根据权利要求1所述的拼接屏的同步系统,其特征在于,所述帧同步信号的发送频率与帧率的乘积为1s。
5.根据权利要求1所述的拼接屏的同步系统,其特征在于,采用第一GPIO信号作为所述帧同步信号。
6.根据权利要求1所述的拼接屏的同步系统,其特征在于,所述帧同步信号生成模块还包括:
关闭单元,用于在所属的显示设备为从显示设备时,在每次开机后的预设时长内关闭自己的帧同步功能。
7.根据权利要求1所述的拼接屏的同步系统,其特征在于,每个显示设备还包括:
播停信号生成模块,用于在所属的显示设备为主显示设备时,生成播停信号;
其中,所述收发模块在所属的显示设备为主显示设备时,依照预设顺序向后一个显示设备发送所述播停信号,以及用于在所属的显示设备为从显示设备时,依照所述预设顺序从前一个显示设备接收所述播停信号,并依照所述预设顺序向后一个显示设备发送所述播停信号,以使得所有的显示设备基于所述播停信号确定是否开始音视频播放或暂停播放音视频。
8.根据权利要求7所述的拼接屏的同步系统,其特征在于,所述播停信号包含有至少一部分显示设备的设备识别号;
其中,所述设备识别号指示的显示设备在接收到所述播停信号后开始音视频播放或暂停播放音视频。
9.根据权利要求7所述的拼接屏的同步系统,其特征在于,采用第二GPIO信号作为所述播停信号。
10.根据权利要求1所述的拼接屏的同步系统,其特征在于,每个显示设备还包括:
调速信号生成模块,用于在所属的显示设备为主显示设备时,生成调速信号;
其中,所述收发模块在所属的显示设备为主显示设备时,依照预设顺序向后一个显示设备发送所述调速信号,以及用于在所属的显示设备为从显示设备时,依照所述预设顺序从前一个显示设备接收所述调速信号,并依照所述预设顺序向后一个显示设备发送所述调速信号,以使得所有的显示设备基于所述调速信号确定是否调节在显示屏上播放音视频的速度参数;
其中,所述速度参数选自:正向调速、反向调速、前进播放以及后退播放。
11.根据权利要求10所述的拼接屏的同步系统,其特征在于,所述调速信号包含有至少一部分显示设备的设备识别号;
其中,所述设备识别号指示的显示设备在接收到所述调速信号后调节在显示屏上播放音视频的速度参数。
12.根据权利要求10所述的拼接屏的同步系统,其特征在于,采用第三GPIO信号作为所述调速信号。
13.根据权利要求1所述的拼接屏的同步系统,其特征在于,所述显示设备与对应的显示屏为一体化结构。
CN202010102678.6A 2020-02-19 2020-02-19 拼接屏的同步系统 Active CN111309274B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010102678.6A CN111309274B (zh) 2020-02-19 2020-02-19 拼接屏的同步系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010102678.6A CN111309274B (zh) 2020-02-19 2020-02-19 拼接屏的同步系统

Publications (2)

Publication Number Publication Date
CN111309274A true CN111309274A (zh) 2020-06-19
CN111309274B CN111309274B (zh) 2022-06-21

Family

ID=71154904

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010102678.6A Active CN111309274B (zh) 2020-02-19 2020-02-19 拼接屏的同步系统

Country Status (1)

Country Link
CN (1) CN111309274B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112817685A (zh) * 2021-04-16 2021-05-18 湖北芯擎科技有限公司 一种显示切换方法、装置、电子设备和存储介质

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104112441A (zh) * 2013-04-18 2014-10-22 深圳市迈普视通科技有限公司 一种多信源拼接显示系统和显示屏缝间像差的消除方法
CN104200823A (zh) * 2014-08-27 2014-12-10 西安诺瓦电子科技有限公司 脱机播放控制装置、系统及方法,led显示屏系统
CN106097917A (zh) * 2016-07-18 2016-11-09 合肥盈川信息技术有限公司 拼接屏多级同步显示方法
CN106454010A (zh) * 2016-10-21 2017-02-22 青岛海信电器股份有限公司 多屏拼接显示系统同步显示校准方法、显示器及系统
CN107068089A (zh) * 2017-04-21 2017-08-18 安徽森度科技有限公司 拼接屏同步显示方法
CN109168066A (zh) * 2018-10-29 2019-01-08 四川长虹电器股份有限公司 一种屏幕墙同步播放系统及方法
CN110399110A (zh) * 2019-07-24 2019-11-01 浙江大华技术股份有限公司 多屏同步显示方法及系统、显示设备和存储介质

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104112441A (zh) * 2013-04-18 2014-10-22 深圳市迈普视通科技有限公司 一种多信源拼接显示系统和显示屏缝间像差的消除方法
CN104200823A (zh) * 2014-08-27 2014-12-10 西安诺瓦电子科技有限公司 脱机播放控制装置、系统及方法,led显示屏系统
CN106097917A (zh) * 2016-07-18 2016-11-09 合肥盈川信息技术有限公司 拼接屏多级同步显示方法
CN106454010A (zh) * 2016-10-21 2017-02-22 青岛海信电器股份有限公司 多屏拼接显示系统同步显示校准方法、显示器及系统
CN107068089A (zh) * 2017-04-21 2017-08-18 安徽森度科技有限公司 拼接屏同步显示方法
CN109168066A (zh) * 2018-10-29 2019-01-08 四川长虹电器股份有限公司 一种屏幕墙同步播放系统及方法
CN110399110A (zh) * 2019-07-24 2019-11-01 浙江大华技术股份有限公司 多屏同步显示方法及系统、显示设备和存储介质

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112817685A (zh) * 2021-04-16 2021-05-18 湖北芯擎科技有限公司 一种显示切换方法、装置、电子设备和存储介质

Also Published As

Publication number Publication date
CN111309274B (zh) 2022-06-21

Similar Documents

Publication Publication Date Title
US7893996B2 (en) Video switcher and video switching method
CN109830204B (zh) 一种时序控制器、显示驱动方法、显示装置
CN103475908A (zh) 一种多屏同步播放的方法和装置
CN103795979A (zh) 一种分布式图像拼接同步的方法和装置
CN106161870A (zh) 一种多屏控制设备及同步系统
CN114257772B (zh) 数据传输的调整方法、装置、计算机设备及可读存储介质
US20240028289A1 (en) Millimeter-wave communication chip, display device, and method
CN107872627B (zh) 视讯矩阵控制设备
CN113299251A (zh) 一种处理器的控制方法及处理器
CN111309274B (zh) 拼接屏的同步系统
TW201715379A (zh) 顯示設備的資料傳輸裝置及資訊傳輸方法
CN104537999B (zh) 一种可依据系统复杂程度灵活配置的面板内部接口及其协议
CN111355861A (zh) 一种多屏视频同步拼接装置和方法
CN102055943B (zh) 检测方法及检测装置及多媒体装置
CN109360528B (zh) 一种led广告机控制卡及其控制系统
CN105989789B (zh) 自时序控制器传送数据的方法以及时序控制器与显示系统
CN212392937U (zh) 一种实现usb同步和双向切换的发射设备、接收设备和系统
CN111866412B (zh) 基于切换延长技术的usb同步和双向切换系统及方法
US10971110B2 (en) Circuit and method for use in a first display device to facilitate communication with a second display device, and display communication system
CN113490040A (zh) 一种基于hdmi的传输方法及相关装置
CN112187225A (zh) 时钟校准方法及装置
CN111627344A (zh) Led显示面板及led显示屏的架构
CN112637443B (zh) 源同步锁相方法、装置、系统及插卡式视频处理设备
CN217935773U (zh) Led发送卡
CN220324123U (zh) 液晶驱动板、液晶显示模组及液晶显示系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant