CN111177046A - 一种多总线设备融合访问的方法及装置 - Google Patents

一种多总线设备融合访问的方法及装置 Download PDF

Info

Publication number
CN111177046A
CN111177046A CN201911306659.9A CN201911306659A CN111177046A CN 111177046 A CN111177046 A CN 111177046A CN 201911306659 A CN201911306659 A CN 201911306659A CN 111177046 A CN111177046 A CN 111177046A
Authority
CN
China
Prior art keywords
bus
address
offset
initial address
fusion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911306659.9A
Other languages
English (en)
Other versions
CN111177046B (zh
Inventor
张轶杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN201911306659.9A priority Critical patent/CN111177046B/zh
Publication of CN111177046A publication Critical patent/CN111177046A/zh
Priority to US17/786,363 priority patent/US11645220B2/en
Priority to PCT/CN2020/111233 priority patent/WO2021120674A1/zh
Application granted granted Critical
Publication of CN111177046B publication Critical patent/CN111177046B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • G06F13/404Coupling between buses using bus bridges with address mapping
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Stored Programmes (AREA)
  • Small-Scale Networks (AREA)
  • Bus Control (AREA)

Abstract

本发明涉及了一种多总线设备融合访问的方法及装置,其中该方法包括:总线接收对设备的融合节点访问的指令,该指令包含匹配字、初始地址及偏移量;根据匹配字匹配并激活融合驱动;所述融合驱动分别从总线上的指令中获取初始地址和偏移量;根据初始地址计算设备的第一总线的地址,并根据初始地址和偏移量计算设备的第二总线的地址;按第一总线的地址访问设备以获取第一信息,按第二总线的地址访问设备以获取第二信息。利用本发明的实施例实现了同一个设备在总线的设备树中只被看作一个设备,并且实现了通过对单一节点即总线的设备树中的单一设备的访问指令来分别从不同链路获得所需要的信息。

Description

一种多总线设备融合访问的方法及装置
技术领域
本发明涉及总线技术领域。本发明进一步涉及一种多总线设备融合访问的方法及装置。
背景技术
随着嵌入式技术的发展,各种程序规范化被提出。程序的规范化有利于提高开发效率,并增加程序的可读性和可维护性。新型VR芯片(电源控制芯片,使用PWM调频来控制供电)在使用PMBUS(Power ManagementBus,电源管理总线)做管理总线后,其状态管理控制寄存器与版本信息寄存器分离,换句话说在一个芯片中具有两种通讯线路——PMBUS协议总线和传统I2C(Inter-Integrated Circuit Bus,内置集成电路总线)协议总线。其中PMBUS包含绝大多数的电源控制寄存器,是所有上层控制器需要关注的;I2C总线中则包含了一些其他信息,如厂商信息、VR版本号等,上层控制器一般不会关注这部分信息。但是当产品有需求时,I2C总线中的部分信息就需要抛出,这会使得工作量增加,需要做额外的工作令两个节点信息进行对应,不利于后续的开发和维护。
目前对于所有的设备,最规范的做法是根据设备的属性将其配置到设备树中,不但方便而且可以很方便的看出各个设备的互联关系。对于PMBUS和I2C来说,在设备树上会将其配成包含一个配置字(匹配字)和一个地址的节点,对于有多个地址的VR芯片来说,设备树通常会将其看作两个设备。不过I2C总线中的信息通常不是很常用,大部分需求仅仅是对其中的个别信息需要抛出,如果因此而专门建立一个节点,会导致节点繁琐,对后续的开发造成了不利的影响。
因此,基于上述情况,需要提出一种优化的访问方法,使得同一个设备在总线的设备树中不再被看作两个设备,并且能够通过对单一节点的访问指令来实现分别从不同链路获得所需要的信息。
发明内容
一方面,本发明基于上述目的提出了一种多总线设备融合访问的方法,其中该方法包括以下步骤:
总线接收对设备的融合节点访问的指令,该指令包含匹配字、初始地址及偏移量;
根据匹配字匹配并激活融合驱动;
所述融合驱动分别从总线上的指令中获取初始地址和偏移量;
根据初始地址计算设备的第一总线的地址,并根据初始地址和偏移量计算设备的第二总线的地址;
按第一总线的地址访问设备以获取第一信息,按第二总线的地址访问设备以获取第二信息。
根据本发明的多总线设备融合访问的方法的实施例,其中第一总线的地址是设备的I2C总线地址,第二总线的地址是设备的PMBUS总线地址。
根据本发明的多总线设备融合访问的方法的实施例,其中根据匹配字匹配并激活融合驱动进一步包括:
根据匹配字在总线的多个驱动中匹配融合驱动,并激活融合驱动的适配器使总线关联到第一总线和第二总线。
根据本发明的多总线设备融合访问的方法的实施例,其中融合驱动分别从总线上的指令中获取初始地址和偏移量进一步包括:
根据融合驱动中规定的结构体从总线上分别获取初始地址和偏移量;
将获取到的初始地址和偏移量写入结构体的相应位置。
根据本发明的多总线设备融合访问的方法的实施例,其中根据初始地址计算设备的第一总线的地址,并根据初始地址和偏移量计算设备的第二总线的地址进一步包括:
将初始地址的值赋值给第一总线的地址;
将初始地址加偏移量的值赋值给第二总线的地址。
另一方面,本发明还提出了一种分布式数据存储的装置,其中该装置包括:
至少一个处理器;和
存储器,该存储器存储有处理器可运行的程序指令,该程序指令在被处理器运行时执行以下步骤:
总线接收对设备的融合节点访问的指令,该指令包含匹配字、初始地址及偏移量;
根据匹配字匹配并激活融合驱动;
所述融合驱动分别从总线上的指令中获取初始地址和偏移量;
根据初始地址计算设备的第一总线的地址,并根据初始地址和偏移量计算设备的第二总线的地址;
按第一总线的地址访问设备以获取第一信息,按第二总线的地址访问设备以获取第二信息。
根据本发明的多总线设备融合访问的装置的实施例,其中第一总线的地址是设备的I2C总线地址,第二总线的地址是设备的PMBUS总线地址。
根据本发明的多总线设备融合访问的装置的实施例,其中根据匹配字匹配并激活融合驱动进一步包括:
根据匹配字在总线的多个驱动中匹配融合驱动,并激活融合驱动的适配器使总线关联到第一总线和第二总线。
根据本发明的多总线设备融合访问的装置的实施例,其中融合驱动分别从总线上的指令中获取初始地址和偏移量进一步包括:
根据融合驱动中规定的结构体从总线上分别获取初始地址和偏移量;
将获取到的初始地址和偏移量写入结构体的相应位置。
根据本发明的多总线设备融合访问的装置的实施例,其中根据初始地址计算设备的第一总线的地址,并根据初始地址和偏移量计算设备的第二总线的地址进一步包括:
将初始地址的值赋值给第一总线的地址;
将初始地址加偏移量的值赋值给第二总线的地址。
采用上述技术方案,本发明至少具有如下有益效果:利用初始地址和偏移量将VR芯片的I2C和PMBUS链路地址融合在一起,并通过相应开发的融合驱动实现了同一个设备在总线的设备树中只被看作一个设备,并且实现了通过对单一节点即总线的设备树中的单一设备的访问指令来分别从不同链路获得所需要的信息。
本发明提供了实施例的各方面,不应当用于限制本发明的保护范围。根据在此描述的技术可设想到其它实施方式,这对于本领域普通技术人员来说在研究以下附图和具体实施方式后将是显而易见的,并且这些实施方式意图被包含在本申请的范围内。
下面参考附图更详细地解释和描述了本发明的实施例,但它们不应理解为对于本发明的限制。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对现有技术和实施例描述中所需要使用的附图作简单地介绍,附图中的部件不一定按比例绘制,并且可以省略相关的元件,或者在一些情况下比例可能已经被放大,以便强调和清楚地示出本文描述的新颖特征。另外,如本领域中已知的,结构顺序可以被不同地布置。
图1示出了根据本发明的多总线设备融合访问的方法的实施例的示意性框图;
图2示出了根据本发明的多总线设备融合访问的方法的实施例建立的设备树的示意图。
具体实施方式
虽然本发明可以以各种形式实施,但是在附图中示出并且在下文中将描述一些示例性和非限制性实施例,但应该理解的是,本公开将被认为是本发明的示例并不意图将本发明限制于所说明的具体实施例。
在下文就本发明的实施例的说明中需要注意的是,其中提到的步骤的编号在没有特殊说明的情况下,仅用于便捷明确地指示该步骤,并不限定所述步骤的顺序。
图1示出了根据本发明的多总线设备融合访问的方法的实施例的示意性框图。在如图1所示的实施例中,该方法至少包括以下步骤:
S1:总线接收对设备的融合节点访问的指令,该指令包含匹配字、
初始地址及偏移量;
S2:根据匹配字匹配并激活融合驱动;
S3:所述融合驱动分别从总线上的指令中获取初始地址和偏移量;
S4:根据初始地址计算设备的第一总线的地址,并根据初始地址和偏移量计算设备的第二总线的地址;
S5:按第一总线的地址访问设备以获取第一信息,按第二总线的地址访问设备以获取第二信息。
如前所述的,现有的VR芯片电源控制寄存器和版本信息寄存器分别建立在PMBUS和I2C链路下。对于传统的链路访问、控制等策略,需要将它们分别建立节点。然而,为了一个版本号就建立一个I2C的节点显然相当浪费,也不符合行业规范。并且实际上这两条链路都对应同一个芯片。此外,由于I2C和PMBUS两套通讯协议相似度较高,因此完全可以将它们揉合成一个节点,这个融合节点下包含监控电压电流和温度等用于监测的状态信息寄存器,同时也包含所需要的版本信息的寄存器,这样可以避免代码的额外开销。为了实现这一点,首先要将将VR的I2C和PMBUS驱动融合,生成一个新的融合驱动,并为此驱动命名为一个新的配置字(匹配字)以供设备树匹配。在该驱动中可以建立适配器,令上级总线访问两条链路。然后根据芯片规格书,生成两个地址分别供I2C和PMBUS使用。根据上述两个地址生成一个初始地址和一个偏移量,将I2C和PMBUS中较小的地址作为初始地址,并计算出相应的偏移量,使得初始地址+偏移量的值等于另一个地址。
在具体执行设备访问的工作时,在上层用户空间只为设备(VR芯片)建立一个融合节点,如图2所示,其中Reg表示寄存器(Register)。用户只需根据新的匹配字、对应于该设备的初始地址和偏移量发出对融合节点的访问指令。随后,步骤S1中总线接收对设备的融合节点访问的指令,该指令包含匹配字、初始地址及偏移量。接收到上述访问的指令后,步骤S2根据匹配字从总线的各种驱动中匹配到上述新的融合驱动并激活该融合驱动。基于该融合驱动中规定的格式等,步骤S3分别从总线上的指令中获取初始地址和偏移量,然后步骤S4根据初始地址计算设备的第一总线的地址,并根据初始地址和偏移量计算设备的第二总线的地址,即根据初始地址和偏移量还原出该设备在原本两条链路上对应的地址。最后,步骤S5按第一总线的地址访问设备以获取第一信息,按第二总线的地址访问设备以获取第二信息。其中,第一信息和第二信息分别为版本信息或状态信息。优选地,第一信息为版本信息,第二信息为状态信息。
在本发明的多总线设备融合访问的方法的一些实施例中,第一总线的地址是设备的I2C总线地址,第二总线的地址是设备的PMBUS总线地址。由于现有的I2C总线和PMBUS总线中,通常情况下I2C总线地址小于PMBUS总线地址,因此,根据融合驱动得到的第一总线的地址优选为设备的I2C总线地址,而根据融合驱动得到的第二总线的地址优选为设备的PMBUS总线地址。
在本发明的多总线设备融合访问的方法的一些实施例中,步骤S2根据匹配字匹配并激活融合驱动进一步包括:根据匹配字在总线的多个驱动中匹配融合驱动,并激活融合驱动的适配器使总线关联到第一总线和第二总线。为了使本发明的方法能够具有更高的兼容性,因此,采用的策略是在现有总线中加入本发明的方法,即将融合驱动加入到总线已有的各种驱动中。为此,当总线接收到用户基于本发明的多总线设备融合访问的方法发出的对融合节点的访问指令时,会根据指令中的匹配字在总线的多个驱动中匹配融合驱动,然后激活融合驱动的适配器使总线关联到第一总线和第二总线,即令总线能够访问两条链路。
在本发明的多总线设备融合访问的方法的一些实施例中,步骤S3融合驱动分别从总线上的指令中获取初始地址和偏移量进一步包括:根据融合驱动中规定的结构体从总线上分别获取初始地址和偏移量;将获取到的初始地址和偏移量写入结构体的相应位置。融合驱动中具有规定总线如何获取初始地址和偏移量以及如何根据初始地址和偏移量计算第一总线的地址和第二总线的地址的结构体。因此,总线在激活了融合驱动后,会根据融合驱动中规定的结构体从总线上分别获取初始地址和偏移量,并将获取到的初始地址和偏移量写入结构体的相应位置,以便根据结构体的规定计算第一总线的地址和第二总线的地址。
在本发明的多总线设备融合访问的方法的一些实施例中,步骤S4根据初始地址计算设备的第一总线的地址,并根据初始地址和偏移量计算设备的第二总线的地址进一步包括:将初始地址的值赋值给第一总线的地址;将初始地址加偏移量的值赋值给第二总线的地址。优选地,初始地址的值对应于该设备的原I2C链路地址,初始地址+偏移量的值对应于该设备的原PMBUS链路地址。
另一方面,本发明还提出了一种分布式数据存储的装置,其中该装置包括:至少一个处理器;和存储器,该存储器存储有处理器可运行的程序指令,该程序指令在被处理器运行时执行以下步骤:
S1:总线接收对设备的融合节点访问的指令,该指令包含匹配字、
初始地址及偏移量;
S2:根据匹配字匹配并激活融合驱动;
S3:所述融合驱动分别从总线上的指令中获取初始地址和偏移量;
S4:根据初始地址计算设备的第一总线的地址,并根据初始地址和偏移量计算设备的第二总线的地址;
S5:按第一总线的地址访问设备以获取第一信息,按第二总线的地址访问设备以获取第二信息。
在本发明的多总线设备融合访问的装置的一些实施例中,第一总线的地址是设备的I2C总线地址,第二总线的地址是设备的PMBUS总线地址。
在本发明的多总线设备融合访问的装置的一些实施例中,步骤S2根据匹配字匹配并激活融合驱动进一步包括:根据匹配字在总线的多个驱动中匹配融合驱动,并激活融合驱动的适配器使总线关联到第一总线和第二总线。
在本发明的多总线设备融合访问的装置的一些实施例中,步骤S3融合驱动分别从总线上的指令中获取初始地址和偏移量进一步包括:根据融合驱动中规定的结构体从总线上分别获取初始地址和偏移量;将获取到的初始地址和偏移量写入结构体的相应位置。
在本发明的多总线设备融合访问的装置的一些实施例中,步骤S4根据初始地址计算设备的第一总线的地址,并根据初始地址和偏移量计算设备的第二总线的地址进一步包括:将初始地址的值赋值给第一总线的地址;将初始地址加偏移量的值赋值给第二总线的地址。
本发明实施例公开所述的装置、设备等可为各种电子终端设备,例如手机、个人数字助理(PDA)、平板电脑(PAD)、智能电视等,也可以是大型终端设备,如服务器等,因此本发明实施例公开的保护范围不应限定为某种特定类型的装置、设备。本发明实施例公开所述的客户端可以是以电子硬件、计算机软件或两者的组合形式应用于上述任意一种电子终端设备中。
本文所述的计算机可读存储介质(例如存储器)可以是易失性存储器或非易失性存储器,或者可以包括易失性存储器和非易失性存储器两者。作为例子而非限制性的,非易失性存储器可以包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦写可编程ROM(EEPROM)或快闪存储器。易失性存储器可以包括随机存取存储器(RAM),该RAM可以充当外部高速缓存存储器。作为例子而非限制性的,RAM可以以多种形式获得,比如同步RAM(DRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据速率SDRAM(DDR SDRAM)、增强SDRAM(ESDRAM)、同步链路DRAM(SLDRAM)、以及直接Rambus RAM(DRRAM)。所公开的方面的存储设备意在包括但不限于这些和其它合适类型的存储器。
采用上述技术方案,本发明至少具有如下有益效果:利用初始地址和偏移量将VR芯片的I2C和PMBUS链路地址融合在一起,并通过相应开发的融合驱动实现了同一个设备在总线的设备树中只被看作一个设备,并且实现了通过对单一节点即总线的设备树中的单一设备的访问指令来分别从不同链路获得所需要的信息。
应当理解的是,在技术上可行的情况下,以上针对不同实施例所列举的技术特征可以相互组合,从而形成本发明范围内的另外实施例。此外,本文所述的特定示例和实施例是非限制性的,并且可以对以上所阐述的结构、步骤及顺序做出相应修改而不脱离本发明的保护范围。
在本申请中,反意连接词的使用旨在包括连接词。定或不定冠词的使用并不旨在指示基数。具体而言,对“该”对象或“一”和“一个”对象的引用旨在表示多个这样对象中可能的一个。然而,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。此外,可以使用连接词“或”来传达同时存在的特征,而不是互斥方案。换句话说,连接词“或”应理解为包括“和/或”。术语“包括”是包容性的并且具有与“包含”相同的范围。
上述实施例,特别是任何“优选”实施例是实施方式的可能示例,并且仅仅为了清楚理解本发明的原理而提出。在基本上不脱离本文描述的技术的精神和原理的情况下,可以对上述实施例做出许多变化和修改。所有修改旨在被包括在本公开的范围内。

Claims (10)

1.一种多总线设备融合访问的方法,其特征在于,所述方法包括以下步骤:
总线接收对设备的融合节点访问的指令,所述指令包含匹配字、初始地址及偏移量;
根据所述匹配字匹配并激活融合驱动;
所述融合驱动分别从所述总线上的所述指令中获取初始地址和偏移量;
根据所述初始地址计算所述设备的第一总线的地址,并根据所述初始地址和所述偏移量计算所述设备的第二总线的地址;
按所述第一总线的地址访问所述设备以获取第一信息,按所述第二总线的地址访问所述设备以获取第二信息。
2.根据权利要求1所述的方法,其特征在于,所述第一总线的地址是所述设备的I2C总线地址,所述第二总线的地址是所述设备的PMBUS总线地址。
3.根据权利要求1所述的方法,其特征在于,所述根据所述匹配字匹配并激活融合驱动进一步包括:
根据所述匹配字在总线的多个驱动中匹配所述融合驱动,并激活所述融合驱动的适配器使所述总线关联到第一总线和第二总线。
4.根据权利要求1所述的方法,其特征在于,所述融合驱动分别从所述总线上的所述指令中获取初始地址和偏移量进一步包括:
根据所述融合驱动中规定的结构体从所述总线上分别获取所述初始地址和所述偏移量;
将获取到的所述初始地址和所述偏移量写入所述结构体的相应位置。
5.根据权利要求1所述的方法,其特征在于,所述根据所述初始地址计算所述设备的第一总线的地址,并根据所述初始地址和所述偏移量计算所述设备的第二总线的地址进一步包括:
将所述初始地址的值赋值给所述第一总线的地址;
将所述初始地址加所述偏移量的值赋值给所述第二总线的地址。
6.一种多总线设备融合访问的装置,其特征在于,所述装置包括:
至少一个处理器;和
存储器,所述存储器存储有处理器可运行的程序指令,所述程序指令在被处理器运行时执行以下步骤:
总线接收对设备的融合节点访问的指令,所述指令包含匹配字、初始地址及偏移量;
根据所述匹配字匹配并激活融合驱动;
所述融合驱动分别从所述总线上的所述指令中获取初始地址和偏移量;
根据所述初始地址计算所述设备的第一总线的地址,并根据所述初始地址和所述偏移量计算所述设备的第二总线的地址;
按所述第一总线的地址访问所述设备以获取第一信息,按所述第二总线的地址访问所述设备以获取第二信息。
7.根据权利要求6所述的装置,其特征在于,所述第一总线的地址是所述设备的I2C总线地址,所述第二总线的地址是所述设备的PMBUS总线地址。
8.根据权利要求6所述的装置,其特征在于,所述根据所述匹配字匹配并激活融合驱动进一步包括:
根据所述匹配字在总线的多个驱动中匹配所述融合驱动,并激活所述融合驱动的适配器使所述总线关联到第一总线和第二总线。
9.根据权利要求6所述的装置,其特征在于,所述融合驱动分别从所述总线上的所述指令中获取初始地址和偏移量进一步包括:
根据所述融合驱动中规定的结构体从所述总线上分别获取所述初始地址和所述偏移量;
将获取到的所述初始地址和所述偏移量写入所述结构体的相应位置。
10.根据权利要求6所述的装置,其特征在于,所述根据所述初始地址计算所述设备的第一总线的地址,并根据所述初始地址和所述偏移量计算所述设备的第二总线的地址进一步包括:
将所述初始地址的值赋值给所述第一总线的地址;
将所述初始地址加所述偏移量的值赋值给所述第二总线的地址。
CN201911306659.9A 2019-12-18 2019-12-18 一种多总线设备融合访问的方法及装置 Active CN111177046B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201911306659.9A CN111177046B (zh) 2019-12-18 2019-12-18 一种多总线设备融合访问的方法及装置
US17/786,363 US11645220B2 (en) 2019-12-18 2020-08-26 Method and apparatus for multi-bus device fused access
PCT/CN2020/111233 WO2021120674A1 (zh) 2019-12-18 2020-08-26 一种多总线设备融合访问的方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911306659.9A CN111177046B (zh) 2019-12-18 2019-12-18 一种多总线设备融合访问的方法及装置

Publications (2)

Publication Number Publication Date
CN111177046A true CN111177046A (zh) 2020-05-19
CN111177046B CN111177046B (zh) 2022-03-01

Family

ID=70624646

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911306659.9A Active CN111177046B (zh) 2019-12-18 2019-12-18 一种多总线设备融合访问的方法及装置

Country Status (3)

Country Link
US (1) US11645220B2 (zh)
CN (1) CN111177046B (zh)
WO (1) WO2021120674A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112463662A (zh) * 2020-12-16 2021-03-09 福州创实讯联信息技术有限公司 一种用户态控制i2c设备的方法与终端
WO2021120674A1 (zh) * 2019-12-18 2021-06-24 苏州浪潮智能科技有限公司 一种多总线设备融合访问的方法及装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080168475A1 (en) * 2007-01-07 2008-07-10 De Cesare Joshua Method and Apparatus for Intercommunications Amongst Device Drivers
CN101252779A (zh) * 2008-03-19 2008-08-27 中兴通讯股份有限公司 策略执行点选择方法及设备
CN103325124A (zh) * 2012-03-21 2013-09-25 东北大学 一种基于fpga的背景差分法目标检测跟踪系统及方法
WO2015165232A1 (zh) * 2014-04-30 2015-11-05 华为技术有限公司 一种加载驱动程序的方法及嵌入式设备
CN106383569A (zh) * 2016-09-09 2017-02-08 郑州云海信息技术有限公司 一种通用服务器电源保护机制
CN108287804A (zh) * 2018-01-25 2018-07-17 郑州云海信息技术有限公司 一种i2c控制器驱动方法及系统
CN108829624A (zh) * 2018-06-25 2018-11-16 首都师范大学 一种cps节点属性数据与功能方法代码的存储组织方法
CN109542825A (zh) * 2018-11-22 2019-03-29 北京遥感设备研究所 一种高速串行计算机扩展总线标准接口传输方法
CN110365567A (zh) * 2019-07-23 2019-10-22 中电智能科技有限公司 一种面向多总线的统一模块配置策略

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9746392B2 (en) * 2012-08-07 2017-08-29 The Boeing Company Systems and methods to determine navigation states of a platform
US9915950B2 (en) 2013-12-31 2018-03-13 Polysync Technologies, Inc. Autonomous vehicle interface system
CN103944895A (zh) * 2014-04-15 2014-07-23 中国建筑股份有限公司 一种异构传感网络的数据融合装置
US10958688B2 (en) * 2017-03-29 2021-03-23 Zyx Integrated Technologies, Inc. Decentralized multi-channel discovery system through a plurality of data structures
US20190138308A1 (en) * 2017-09-15 2019-05-09 MIPS Tech, LLC Unaligned memory accesses
US20200226077A1 (en) * 2019-01-15 2020-07-16 Goke Us Research Laboratory Network interface device with non-volatile memoery expreess over fabrics (nvme-of) support over wide-area networks
CN111177046B (zh) 2019-12-18 2022-03-01 苏州浪潮智能科技有限公司 一种多总线设备融合访问的方法及装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080168475A1 (en) * 2007-01-07 2008-07-10 De Cesare Joshua Method and Apparatus for Intercommunications Amongst Device Drivers
CN101252779A (zh) * 2008-03-19 2008-08-27 中兴通讯股份有限公司 策略执行点选择方法及设备
CN103325124A (zh) * 2012-03-21 2013-09-25 东北大学 一种基于fpga的背景差分法目标检测跟踪系统及方法
WO2015165232A1 (zh) * 2014-04-30 2015-11-05 华为技术有限公司 一种加载驱动程序的方法及嵌入式设备
CN106383569A (zh) * 2016-09-09 2017-02-08 郑州云海信息技术有限公司 一种通用服务器电源保护机制
CN108287804A (zh) * 2018-01-25 2018-07-17 郑州云海信息技术有限公司 一种i2c控制器驱动方法及系统
CN108829624A (zh) * 2018-06-25 2018-11-16 首都师范大学 一种cps节点属性数据与功能方法代码的存储组织方法
CN109542825A (zh) * 2018-11-22 2019-03-29 北京遥感设备研究所 一种高速串行计算机扩展总线标准接口传输方法
CN110365567A (zh) * 2019-07-23 2019-10-22 中电智能科技有限公司 一种面向多总线的统一模块配置策略

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021120674A1 (zh) * 2019-12-18 2021-06-24 苏州浪潮智能科技有限公司 一种多总线设备融合访问的方法及装置
US11645220B2 (en) 2019-12-18 2023-05-09 Inspur Suzhou Intelligent Technology Co., Ltd. Method and apparatus for multi-bus device fused access
CN112463662A (zh) * 2020-12-16 2021-03-09 福州创实讯联信息技术有限公司 一种用户态控制i2c设备的方法与终端
CN112463662B (zh) * 2020-12-16 2024-04-05 福州创实讯联信息技术有限公司 一种用户态控制i2c设备的方法与终端

Also Published As

Publication number Publication date
US11645220B2 (en) 2023-05-09
WO2021120674A1 (zh) 2021-06-24
US20230020988A1 (en) 2023-01-19
CN111177046B (zh) 2022-03-01

Similar Documents

Publication Publication Date Title
US20230185759A1 (en) Techniques for command validation for access to a storage device by a remote client
US8001304B2 (en) Portable memory device with multiple I/O interfaces wherein each I/O interface has respective protocol and device parameters are requested from one I/O interface using only respective protocol
TWI541642B (zh) 在記憶體與主機系統之間交換錯誤校正碼元資料之技術
CN111177046B (zh) 一种多总线设备融合访问的方法及装置
CN104683133A (zh) 基本输入输出系统维护方法
US10235300B2 (en) Memory system including memory device and operation method thereof
US20060123168A1 (en) System and method for dynamically allocating addresses to devices coupled to an integrated circuit bus
CN108776587B (zh) 数据获取方法、装置、计算机设备以及存储介质
CN103077102A (zh) 计算机开机侦测系统
CN105335309A (zh) 一种数据传输方法及计算机
CN114174973A (zh) 串行存储器设备i/o模式选择
CN114594714B (zh) 一种设备控制方法、装置、设备及存储介质
US11144305B2 (en) Method for updating IC firmware
CN109445973A (zh) 定位应用程序崩溃的方法及装置
CN104636271A (zh) 访问命令/地址寄存器装置中存储的数据
JP2005158074A (ja) 共有eepromを有する周辺コントローラ
CN117077221A (zh) 一种硬盘丝印分配方法、装置、计算机设备及介质
US20200104053A1 (en) Audio playback device and operation method of the same
CN107562440B (zh) 一种eeprom版本更新方法及装置
CN111078604B (zh) 一种i2c总线设备读写的方法及装置
TWI556171B (zh) 主機板及開機的方法
US20180232331A1 (en) Server system, fabric card and method for allocating ip address
CN108694249B (zh) 数据处理方法、装置、计算机设备以及存储介质
CN114566195A (zh) 硬盘控制器的复位系统、方法、逻辑控制器及电压监控器
CN117270973A (zh) 智能穿戴设备的刷机方法、装置、设备、介质及程序产品

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant