CN111176550B - 电子装置及其操作方法 - Google Patents
电子装置及其操作方法 Download PDFInfo
- Publication number
- CN111176550B CN111176550B CN201910705813.3A CN201910705813A CN111176550B CN 111176550 B CN111176550 B CN 111176550B CN 201910705813 A CN201910705813 A CN 201910705813A CN 111176550 B CN111176550 B CN 111176550B
- Authority
- CN
- China
- Prior art keywords
- state
- status
- core
- information
- functional block
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 19
- 238000011017 operating method Methods 0.000 claims description 10
- 230000006870 function Effects 0.000 description 45
- 238000010586 diagram Methods 0.000 description 16
- 230000015654 memory Effects 0.000 description 12
- 101100446829 Candida glabrata (strain ATCC 2001 / CBS 138 / JCM 3761 / NBRC 0622 / NRRL Y-65) FLR2 gene Proteins 0.000 description 7
- 101100386054 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CYS3 gene Proteins 0.000 description 5
- 101150035983 str1 gene Proteins 0.000 description 5
- 102100037338 F-box/LRR-repeat protein 5 Human genes 0.000 description 4
- 101001026853 Homo sapiens F-box/LRR-repeat protein 5 Proteins 0.000 description 4
- 101100446830 Caenorhabditis elegans flr-4 gene Proteins 0.000 description 3
- 238000001514 detection method Methods 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- -1 FLR3 Proteins 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3275—Power saving in memory, e.g. RAM, cache
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0658—Controller construction arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3243—Power saving in microcontroller unit
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3246—Power saving characterised by the action undertaken by software initiated power-off
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/50—Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- Computing Systems (AREA)
- Debugging And Monitoring (AREA)
- Quality & Reliability (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
公开一种电子装置及其操作方法。一种包括核的电子装置的操作方法包括:从独立于所述核驱动的第一功能块的第一状态寄存器读取第一状态信息;从独立于所述核驱动的第二功能块的第二状态寄存器读取第二状态信息;从第一功能块的第一标志寄存器读取第一改变信息;从第二功能块的第二标志寄存器读取第二改变信息;基于读取的第一状态信息和第二状态信息以及读取的第一改变信息和第二改变信息,确定电子装置的操作状态是否是空闲状态和忙碌状态中的任何一种状态;以及在与确定的操作状态对应的操作模式下进行操作。
Description
本申请要求于2018年11月12日提交到韩国知识产权局的第10-2018-0138097号韩国专利申请的优先权,所述韩国专利申请的公开通过引用完整地包含于此。
技术领域
这里描述的本发明构思的示例性实施例涉及一种电子装置,更具体地讲,涉及一种电子装置及其操作方法。
背景技术
通常,计算系统(诸如,智能电话、计算机、笔记本电脑、数码相机、平板或包括在其中的各种电子装置)根据操作环境在各种操作模式下进行操作。
作为一个示例,广泛用作大容量存储介质的固态驱动器(SSD)包括各种电子装置(诸如,多个闪存、缓冲存储器和控制器)。SSD可根据电子装置的状态在各种操作模式下进行操作。对于在预期的操作模式下操作的SSD,确定各种电子装置的状态可能是重要的。然而,由于电子装置的功能多样化,可能难以在特定时序准确地确定电子装置的状态,因此,装置(诸如,SSD)可能无法在准确的操作模式下进行操作。
发明内容
根据本发明构思的示例性实施例,一种包括核的电子装置的操作方法包括:从独立于所述核驱动的第一功能块的第一状态寄存器读取第一状态信息;从独立于所述核驱动的第二功能块的第二状态寄存器读取第二状态信息;从第一功能块的第一标志寄存器读取第一改变信息;从第二功能块的第二标志寄存器读取第二改变信息;基于读取的第一状态信息和第二状态信息以及读取的第一改变信息和第二改变信息,确定电子装置的操作状态是否是空闲状态和忙碌状态中的任何一种状态;以及在与确定的操作状态对应的操作模式下进行操作。
根据本发明构思的示例性实施例,一种电子装置包括:核;以及多个功能块,独立于所述核进行操作。所述多个功能块中的每个包括:逻辑电路,执行预设的功能;状态机,检测逻辑电路的操作状态;状态寄存器,存储与逻辑电路的操作状态对应的状态信息;以及标志寄存器,存储与逻辑电路的操作状态的改变对应的改变信息。所述核基于所述多个功能块中的对应功能块的状态寄存器的状态信息和标志寄存器的改变信息,对所述多个功能块中的每个执行状态检查操作;在执行状态检查操作之后,基于所述多个功能块中的对应功能块的标志寄存器的改变信息,对所述多个功能块中的每个执行状态改变检查操作;基于状态检查操作和状态改变检查操作的结果,确定所述多个功能块的操作状态;以及在多个操作模式之中的与确定的操作状态对应的操作模式下进行操作。
根据本发明构思的示例性实施例,一种电子装置的操作方法,其中,电子装置包括核和被配置为独立于所述核驱动的多个功能块,所述操作方法包括:对所述多个功能块中的每个执行状态检查操作;当状态检查操作的结果指示所述多个功能块处于空闲状态时,对所述多个功能块中的每个执行状态改变检查操作;以及当状态改变检查操作的结果指示所述多个功能块的操作状态未改变时,将电子装置的操作状态确定为空闲状态,并在对应的操作模式下进行操作。
附图说明
通过参照附图详细描述本发明构思的示例性实施例,本发明构思的以上和其他目的和特征将变得清楚。
图1是示出根据本发明构思的示例性实施例的存储装置的框图。
图2是示出根据本发明构思的示例性实施例的图1的控制器的框图。
图3是示出根据本发明构思的示例性实施例的图2的控制器的操作的流程图。
图4A是用于描述根据相关技术的核与功能块之间的操作的示图。
图4B是用于描述根据本发明构思的示例性实施例的功能块的操作和状态确定器的操作的示图。
图5是示出根据本发明构思的示例性实施例的图4B的第一功能块的框图。
图6是示出根据本发明构思的示例性实施例的图5的第一功能块的操作的流程图。
图7A和图7B是示出根据本发明构思的示例性实施例的图2的状态确定器的操作的流程图。
图8A至图10B是用于描述根据本发明构思的示例性实施例的状态确定操作的示图。
图11是示出根据本发明构思的示例性实施例的图2的状态确定器的操作的流程图。
图12A至图12D是用于描述根据本发明构思的示例性实施例的图11的基于存储的值来确定装置的状态的操作的示图。
图13是示出根据本发明构思的示例性实施例的图2的状态确定器的操作的流程图。
图14是示出根据本发明构思的示例性实施例的电子装置的框图。
具体实施方式
本发明构思的示例性实施例提供一种通过准确地确定独立驱动的多个功能块的状态而具有改进的可靠性的电子装置。
下面,将参照附图详细描述本发明构思的示例性实施例。贯穿本申请,相同的参考标号可表示相同的元件。
图1是示出根据本发明构思的示例性实施例的存储装置的框图。下面,为了方便起见,将针对存储装置100描述本发明构思的示例性实施例,但是本发明构思不限于此。根据本发明构思的示例性实施例,软件、硬件或它们的组合可应用于各种电子系统、计算系统或电子装置(诸如,存储装置、计算机、智能电话或数码相机)。
参照图1,存储装置100可包括控制器110和存储器装置120。控制器110可被配置为控制存储器装置120。例如,控制器110可将数据存储在存储器装置120中,或者可读取存储在存储器装置120中的数据。
在控制器110的控制下,存储器装置120可存储数据或者可输出存储的数据。在本发明构思的示例性实施例中,存储器装置120可包括易失性存储器(诸如,静态随机存取存储器(SRAM)或动态RAM(DRAM))或者非易失性存储器(诸如,闪存、相变RAM(PRAM)、磁RAM(MRAM)、电阻式RAM(ReRAM)或铁电RAM(FRAM))。
根据本发明构思的示例性实施例的控制器110可提供各种功能(例如,管理映射表的功能、纠错功能、随机化功能或由处理器执行的各种操作)以控制存储器装置120。上述功能可由基于由控制器110提供的软件、硬件或它们的组合的功能块来执行。
控制器110可基于功能块的状态在各种操作模式下进行操作。例如,每个功能块可具有忙碌状态和空闲状态中的任何一个。忙碌状态可指示功能块执行特定功能或正在与任何其他功能块进行通信的状态。空闲状态可指示功能块不执行操作或通信的状态。控制器110可确定功能块的状态(例如,确定功能块是处于忙碌状态还是处于空闲状态)以在一种操作模式(诸如,断电模式、省电模式、复位模式或空闲模式)下进行操作。
根据本发明构思的示例性实施例的控制器110可包括状态确定器111。状态确定器111可被配置为确定控制器110中提供的各种功能块的状态。在本发明构思的示例性实施例中,状态确定器111可以以由控制器110的主核驱动的软件的形式提供,或者以单独提供的硬件的形式提供。将参照附图更充分地描述根据本发明构思的示例性实施例的状态确定器111的配置。
图2是示出根据本发明构思的示例性实施例的图1的控制器的框图。参照图2,控制器110可包括状态确定器111、核112、SRAM 113、ECC引擎114、DMA引擎115、主机接口116和存储器接口117。
核112可被配置为控制控制器110的整体操作。在本发明构思的示例性实施例中,将由核112执行的各种功能(例如,数据处理、搜索和添加)中的一些可由以单独的硬件的形式提供的功能块FB执行。换句话说,由于将由核112执行的一些功能由用单独的硬件实现的功能块FB执行,所以可减少核112的处理负担,并且可提高控制器110的整体性能。
在本发明构思的示例性实施例中,功能块FB可响应于来自核112的请求来执行特定功能,或者可在没有来自核112的请求的情况下独立地执行特定功能。在功能块FB在没有来自核112的请求的情况下独立地执行特定功能的情况下,核112可能无法识别功能块FB的状态(例如,忙碌状态和空闲状态)。
状态确定器111可被配置为确定功能块FB的状态。例如,状态确定器111可确定所有功能块FB在特定时间点是否处于空闲状态。下面将参照附图更充分地描述状态确定器111如何确定状态。
SRAM 113可用作控制器110的缓冲存储器、高速缓存存储器或主存储器。在本发明构思的示例性实施例中,状态确定器111可以以硬件、软件或它们的组合的形式来实现。以软件的形式实现的状态确定器111的程序代码或指令可存储在SRAM 113中,并且存储在SRAM 113中的信息可由核112执行。
ECC引擎114可被配置为执行检测并纠正从存储器装置120读取的数据的错误的操作。DMA引擎115可被配置为执行特定组件(例如,包括在控制器110、存储器装置120或外部装置(例如,主机)中的组件)之间的直接存储器访问(DMA)操作。
控制器110可被配置为通过主机接口116与外部装置通信。控制器110可通过存储器接口117与存储器装置120通信。
为了便于描述,下面将描述状态确定器111确定在没有核112的请求的情况下独立操作的功能块FB的状态的示例性实施例,但是本发明构思不限于此。例如,状态确定器111可被配置为确定被配置为在没有核112的请求或介入的情况下执行特定操作的组件(例如,SRAM 113、ECC引擎114、DMA引擎115、主机接口116或存储器接口117)的状态。
图3是示出根据本发明构思的示例性实施例的图2的控制器的操作的流程图。图4A是用于描述根据相关技术的核与功能块之间的操作的示图。图4B是用于描述根据本发明构思的示例性实施例的功能块的操作和状态确定器的操作的示图。
参照图2和图3,在操作S11中,控制器110可检查功能块的状态。例如,状态确定器111可检查包括在控制器110中的每个功能块FB的状态。
在操作S12中,控制器110可基于检查结果进入特定操作模式。例如,在所有功能块FB的状态在特定时间点处于空闲状态的情况下,控制器110可进入特定操作模式(诸如,断电模式、省电模式、复位模式或空闲模式)。
在这种情况下,检测所有功能块FB在特定时间点(例如,在同一时间点)是否处于空闲状态可能是重要的。如图4A中所示,在根据相关技术的配置中,第一功能块FBa至第四功能块FBd可被配置为执行核“C”的一些功能。在这种情况下,核“C”可直接控制第一功能块FBa至第四功能块FBd的操作。换句话说,核“C”可识别第一功能块FBa至第四功能块FBd中的每个的当前状态(例如,忙碌状态或空闲状态)。
然而,如图4B中所示,根据本发明构思的示例性实施例的第一功能块FB1至第四功能块FB4可被配置为在没有核112的请求或介入的情况下独立地执行特定功能,或者可被配置为彼此独立地通信。在这种情况下,核112可能无法检测第一功能块FB1至第四功能块FB4在特定时间点的状态。例如,为了检测第一功能块FB1至第四功能块FB4的状态,核112可对第一功能块FB1至第四功能块FB4顺序地执行检测状态的操作。在检测到第一功能块FB1的状态处于空闲状态之后,在执行检测第二功能块FB2的状态的操作的同时,第一功能块FB1的状态可能改变为忙碌状态。换句话说,由于第一功能块FB1至第四功能块FB4中的每个的状态在检测状态的顺序操作期间被改变,所以核112可能无法检测第一功能块FB1至第四功能块FB4在特定时间点(例如,在同一时间点)的所有状态。
根据本发明构思的示例性实施例的状态确定器111可执行能够确定所有第一功能块FB1至第四功能块FB4在特定时间点是否处于空闲状态的状态检测操作。下面将参照附图更充分地描述根据本发明构思的示例性实施例的状态确定器111的操作。
图5是示出根据本发明构思的示例性实施例的图4B的第一功能块的框图。图6是示出根据本发明构思的示例性实施例的图5的第一功能块的操作的流程图。将参照图5和图6描述第一功能块FB1,但是其他功能块可具有类似的结构或者可基于类似的方法进行操作。
参照图2、图5和图6,第一功能块FB1可包括逻辑电路L/C、状态机S/M、状态寄存器STR和标志寄存器FLR。逻辑电路L/C可以是被配置为执行将由核112执行的各种功能中的特定功能的硬件组件。
状态机S/M可确定逻辑电路L/C是否正在执行特定功能。在逻辑电路L/C正在执行特定功能的情况下,状态机S/M可确定第一功能块FB1处于忙碌状态;在逻辑电路L/C不执行特定功能的情况下,状态机S/M可确定第一功能块FB1处于空闲状态。
状态机S/M可基于确定的状态(例如,忙碌状态或空闲状态)来置位状态寄存器STR或标志寄存器FLR的值。例如,如图6中所示,在操作S101中,第一功能块FB1的状态机S/M可确定状态是否改变。
在第一功能块FB1的状态改变的情况下(例如,在状态从空闲状态改变为忙碌状态或者从忙碌状态改变为空闲状态的情况下),在操作S102中,状态机S/M可置位标志寄存器FLR。与“置位”状态对应的标志寄存器FLR的值可指示第一功能块FB1的状态被改变(例如,从空闲状态改变为忙碌状态或从忙碌状态改变为空闲状态)。
在操作S103中,状态机S/M可确定第一功能块FB1的状态。在确定的状态是忙碌状态的情况下,在操作S104中,状态机S/M可置位状态寄存器STR。在确定的状态是空闲状态的情况下,在操作S105中,状态机S/M可清零状态寄存器STR。换句话说,与“置位”状态对应的状态寄存器STR的值可指示第一功能块FB1处于忙碌状态,与“清零”状态对应的状态寄存器STR的值可指示第一功能块FB1处于空闲状态。
如上所述,可基于第一功能块FB1的状态是否改变和第一功能块FB1的当前状态来调整标志寄存器FLR和状态寄存器STR的值。在本发明构思的示例性实施例中,状态寄存器STR可具有指示第一功能块FB1的状态的状态信息,标志寄存器FLR可具有指示第一功能块FB1的状态是否改变的改变信息。
图7A和图7B是示出根据本发明构思的示例性实施例的图2的状态确定器的操作的流程图。为了便于描述,省略了对描述本发明构思的示例性实施例不必要的组件。下面,将基于状态确定器111的操作来描述本发明构思的示例性实施例,但是本发明构思不限于此。例如,本发明构思的示例性实施例可用单独的硬件组件实现,或者用被配置为驱动状态确定器111的核(例如,图2的核112)实现。
下面,将给出描述,其中,该描述假设状态确定器111直接控制包括在多个功能块中的每个中的状态寄存器STR和标志寄存器FLR(例如,状态确定器111控制直接读取或清零包括在功能块中的状态寄存器STR和标志寄存器FLR的操作),但是本发明构思不限于此。例如,状态确定器111可将用于控制状态寄存器STR和标志寄存器FLR的特定命令提供给多个功能块中的每个,并且包括在多个功能块中的每个中的状态机S/M可响应于接收到的特定命令,控制状态寄存器STR和标志寄存器FLR。
下面,为了便于说明,假设状态寄存器STR和标志寄存器FLR根据设置状态而具有“比特0”(在下文中简称为“0”)和“比特1”(在下文中简称为“1”)中的任意一个。例如,假设当状态寄存器STR和标志寄存器FLR为“置位”时,状态寄存器STR和标志寄存器FLR具有值“1”,并且当状态寄存器STR和标志寄存器FLR为“清零”时,状态寄存器STR和标志寄存器FLR具有值“0”。然而,本发明构思不限于此。例如,状态寄存器STR和标志寄存器FLR可根据设置状态具有各种比特值或各种比特码。
参照图2、图5、图7A和图7B,在操作S110中,变量“k”可被设置为“1”。变量“k”仅用于描述根据本发明构思的示例性实施例的迭代操作,而不意图限制本发明构思的范围和精神。
在操作S115中,状态确定器111可检查第k功能块的状态。例如,如图7B中所示,状态确定器111可执行操作S115a至操作S115d以检查第k功能块的状态。
在操作S115a中,状态确定器111可锁定第k功能块的状态寄存器STR和标志寄存器FLR。在操作S115b中,状态确定器111可读取第k功能块的状态寄存器STR的值。在操作S115c中,状态确定器111可“清零”标志寄存器FLR的值。在操作S115d中,状态确定器111可解锁第k功能块的状态寄存器STR和标志寄存器FLR。
在本发明构思的示例性实施例中,可执行“锁定”和“解锁”状态寄存器STR和标志寄存器FLR,以防止在状态确定器111检查第k功能块的状态的同时状态寄存器STR或标志寄存器FLR的值被任何其它组件(例如,状态机S/M)的值改变。换句话说,可执行“锁定”和“解锁”状态寄存器STR和标志寄存器FLR,以确保原子地执行状态确定器111的操作S115。原子地执行(atomically performed)或原子操作(atomic operation)意味着连续和顺序地执行特定操作,并且在特定操作之间不执行任何其它操作。
例如,在第k功能块的状态被检查的同时,第k功能块的状态可被改变(例如,从空闲状态改变为忙碌状态)。在状态寄存器STR和标志寄存器FLR未被锁定/解锁的情况下,状态确定器111的状态寄存器(STR)读取操作和标志寄存器(FLR)清零操作可能与状态机(S/M)的状态寄存器(STR)置位操作或标志寄存器(FLR)置位操作冲突。为了防止冲突,状态确定器111可锁定/解锁状态寄存器STR和标志寄存器FLR。
在本发明构思的示例性实施例中,在状态确定器111检查第k功能块的状态的同时第k功能块的状态被改变的情况下,第k功能块可在状态确定器111完全检查第k功能块的状态之后(例如,在操作S115之后或在操作S115d之后)将状态寄存器STR和标志寄存器FLR设置为相关值。
在操作S120中,状态确定器111可确定读取的状态寄存器STR的值是否是“0”。当状态寄存器STR的值不是“0”时(例如,状态寄存器STR的值是“1”的情况),第k功能块的状态是忙碌状态。在这种情况下,在操作S125中,状态确定器111确定装置(例如,控制器110)处于忙碌状态。
当状态寄存器STR的值是“0”时,第k功能块的状态是空闲状态。在这种情况下,在操作S130中,状态确定器111可确定变量“k”是否是最大值。换句话说,状态确定器111可确定是否检查了所有功能块的状态。
在变量“k”不是最大值的情况下(例如,在存在将被检查的功能块的情况下),在操作S135中,变量“k”可增加多达“1”,并且状态确定器111再次执行操作S115。
如上所述,状态确定器111可执行操作S115至操作S135以检查所有功能块是否处于空闲状态。
然后,在操作S145中,变量“k”被设置为“1”。在操作S150中,状态确定器111可读取第k功能块的标志寄存器FLR。
在操作S155中,状态确定器111可确定读取的标志寄存器FLR的值是否是“0”。由于在操作S115中执行的状态检查操作中标志寄存器FLR被清零,所以在操作S150中读取的标志寄存器FLR的值不是“0”(例如,是“1”)可指示第k功能块的状态被改变。换句话说,在操作S150中读取的标志寄存器FLR的值不是“0”(例如,是“1”)可指示在状态确定器111的状态检查操作之后,第k功能块的状态从空闲状态改变为忙碌状态。在这种情况下,在操作S125中,状态确定器111可确定装置处于忙碌状态。
在操作S150中读取的标志寄存器FLR的值是“0”可指示在状态确定器111的状态检查操作之后第k功能块的状态没有改变。换句话说,标志寄存器FLR的值是“0”可指示第k功能块在状态确定器111的状态检查操作之后维持空闲状态。在这种情况下,在操作S160中,确定变量“k”是否是最大值;当变量“k”不是最大值时,在操作S170中,变量“k”增加多达“1”。然后,流程返回到操作S150。状态确定器111可执行操作S150至操作S170,以对所有功能块执行状态改变检查操作。
当变量“k”是最大值时,在操作S175中,状态确定器111可确定装置处于空闲状态。例如,状态确定器111可执行操作S115至操作S135(例如,状态检查操作)以确定所有功能块的状态是空闲状态。然后,在对所有功能块执行状态检查操作之后,状态确定器111可执行操作S150至操作S170(例如,状态改变检查操作)以确定与状态改变相关联的历史不存在。
换句话说,状态确定器111可通过对所有功能块中的每个执行状态检查操作和状态改变检查操作,来确定所有功能块在特定时间点处于空闲状态。
图8A至图10B是用于描述根据本发明构思的示例性实施例的状态确定操作的示图。为了便于描述,将针对与第一功能块FB1至第四功能块FB4相关联的状态确定操作来描述本发明构思的示例性实施例。第一功能块FB1至第四功能块FB4可分别包括第一状态寄存器STR1至第四状态寄存器STR4以及第一标志寄存器FLR1至第四标志寄存器FLR4。
将参照图8A和图8B描述第三功能块FB3处于忙碌状态的示例性实施例,将参照图9A至图9C描述第一功能块FB1至第四功能块FB4处于空闲状态的示例性实施例,将参照图10A和图10B描述第二功能块FB2的状态被改变(例如,从空闲状态改变为忙碌状态)的示例性实施例。
首先,如图8A中所示,第一功能块FB1、第二功能块FB2和第四功能块FB4可处于空闲状态,而第三功能块FB3可处于忙碌状态。在这种情况下,如图8B中所示,第一功能块FB1的第一状态寄存器STR1、第二功能块FB2的第二状态寄存器STR2和第四功能块FB4的第四状态寄存器STR4可具有值“0”(例如,清零状态),第三功能块FB3的第三状态寄存器STR3可具有值“1”(例如,置位状态)。
状态确定器111可基于根据图7A和图7B的流程图的方法来确定第一功能块FB1至第四功能块FB4的状态。首先,在第一时间点t1,状态确定器111可对第一功能块FB1执行状态检查操作。例如,状态确定器111可读取第一功能块FB1的第一状态寄存器STR1的值,并且可清零第一标志寄存器FLR1的值。状态确定器111可基于与“0”对应的第一状态寄存器STR1的值来确定第一功能块FB1处于空闲状态。
然后,状态确定器111可在第二时间点t2对第二功能块FB2执行状态检查操作,并且可在第三时间点t3对第三功能块FB3执行状态检查操作。与第二功能块FB2和第三功能块FB3相关联的状态检查操作类似于与第一功能块FB1相关联的状态检查操作,因此,将省略附加描述以避免冗余。
如上所述,第三功能块FB3可处于忙碌状态,并且第三状态寄存器STR3的值可以是“1”。状态确定器111可通过验证第三状态寄存器STR3的值是“1”来确定第三功能块FB3处于忙碌状态。这样,状态确定器111可确定装置(例如,图1的控制器110或存储装置100)处于忙碌状态。
接下来,参照图9A至图9C,第一功能块FB1至第四功能块FB4都可处于空闲状态。在这种情况下,第一功能块FB1的第一状态寄存器STR1至第四功能块FB4的第四状态寄存器STR4可具有值“0”。
如图9B中所示,状态确定器111可在第一时间点t1、第二时间点t2、第三时间点t3和第四时间点t4分别对第一功能块FB1、第二功能块FB2、第三功能块FB3和第四功能块FB4执行状态检查操作。上面描述了与第一功能块FB1至第四功能块FB4相关联的状态检查操作,因此,将省略附加描述以避免冗余。
如图9C中所示,状态确定器111可在第五时间点t5、第六时间点t6、第七时间点t7和第八时间点t8分别对第一功能块FB1、第二功能块FB2、第三功能块FB3和第四功能块FB4执行状态改变检查操作。例如,在第五时间点t5,状态确定器111可读取第一功能块FB1的第一标志寄存器FLR1的值。由于第一功能块FB1维持空闲状态,所以第一标志寄存器FLR1的值可维持在“0”。状态确定器111可通过验证第一标志寄存器FLR1的值是“0”来识别第一功能块FB1在特定时间内维持空闲状态。同样地,状态确定器111可在第六时间点t6、第七时间点t7和第八时间点t8读取第二标志寄存器FLR2、第三标志寄存器FLR3和第四标志寄存器FLR4的值,并且可通过验证第二标志寄存器FLR2、第三标志寄存器FLR3和第四标志寄存器FLR4的值是“0”来识别第二功能块FB2、第三功能块FB3和第四功能块FB4在特定时间内维持空闲状态。
例如,通过图9B和图9C中所示的操作,状态确定器111可识别第一功能块FB1从第一时间点t1至第五时间点t5维持空闲状态,第二功能块FB2从第二时间点t2到第六时间点t6维持空闲状态,第三功能块FB3从第三时间点t3至第七时间点t7维持空闲状态,第四功能块FB4从第四时间点t4至第八时间点t8维持空闲状态。在这种情况下,可确保所有第一功能块FB1至第四功能块FB4在从第四时间点t4至第五时间点t5的时间期间处于空闲状态。
状态确定器111可经由图9B和图9C的操作,通过验证所有功能块在特定时间间隔期间处于空闲状态,来确定装置处于空闲状态。
参照图10A和图10B,如图10A中所示,第一功能块FB1至第四功能块FB4可处于空闲状态,第二功能块FB2可在第二时间点t2从空闲状态改变为忙碌状态。
状态确定器111可在第一时间点t1、第二时间点t2、第三时间点t3和第四时间点t4分别对第一功能块FB1、第二功能块FB2、第三功能块FB3和第四功能块FB4执行状态检查操作。与第一能块FB1至第四功能块FB4相关联的状态检查操作类似于参照图9B描述的状态检查操作,因此,将省略附加的描述以避免冗余。
在本发明构思的示例性实施例中,如图10A中所示,第二功能块FB2的状态可在第二时间点t2从空闲状态改变为忙碌状态。在这种情况下,第二功能块FB2可将第二状态寄存器STR2的值和第二标志寄存器FLR2的值改变(例如,置位)为“1”。在本发明构思的示例性实施例中,在状态确定器111在第二时间点t2对第二功能块FB2执行状态检查操作的情况下,可在与第二功能块FB2相关联的状态检查操作完成之后执行上述的改变第二标志寄存器FLR2的值的操作。参照图7B描述了这一点,因此,将省略附加描述以避免冗余。
如图10B中所示,状态确定器111可在第五时间点t5对第一功能块FB1执行状态改变检查操作,并且可在第六时间点t6对第二功能块FB2执行状态改变检查操作。如上所述,由于第二功能块FB2的状态被改变,所以第二标志寄存器FLR2的值可被改变为“1”。状态确定器111可通过验证第二标志寄存器FLR2的值是“1”来识别第二功能块FB2的状态被改变。换句话说,状态确定器111可通过验证第二标志寄存器FLR2的值是“1”来识别第二功能块FB2的状态从空闲状态改变为忙碌状态。这样,状态确定器111可确定装置的状态是忙碌状态。
如上所述,根据本发明构思的示例性实施例的状态确定器可通过对多个功能块中的每个执行状态检查操作和状态改变检查操作,来确定所有功能块在特定时间内处于空闲状态。因此,在多个功能块不需要任何其它控制器或核的介入的情况下彼此独立地操作的环境中,可准确地确定多个功能块的状态。因此,可提供具有改进的性能和改进的可靠性的电子装置。
图11是示出根据本发明构思的示例性实施例的图2的状态确定器的操作的流程图。参照图2、图5和图11,状态确定器111可执行操作S210和操作S215。操作S210和操作S215类似于图7A的操作S110和操作S115,因此,将省略附加描述以避免冗余。
在操作S220中,状态确定器111可存储读取的状态寄存器的值。然后,状态确定器111可执行操作S225和操作S230。状态确定器111可重复执行操作S215至操作S230以存储所有功能块的状态寄存器的值。
例如,在参照图7A和图7B描述的示例性实施例中,在读取的状态寄存器STR的值是“1”的情况下,状态确定器111确定装置的状态为忙碌状态,而不需要对剩余功能块执行状态检查操作。然而,在根据图11的示例性实施例中,无论读取的状态寄存器STR的值如何,状态确定器111都可对所有功能块中的每个执行状态检查操作,并且可存储读取的状态寄存器STR的值。
然后,状态确定器111可执行操作S235至操作S255。操作S235、操作S240、操作S250和操作S255类似于图7A的操作S145、操作S150、操作S160和操作S170。因此,这里将不重复其详细描述。
通过执行操作S235至操作S255,状态确定器111可读取多个功能块中的每个的标志寄存器FLR的值(在操作S240中),并且可存储读取的标志寄存器FLR的值(在操作S245中)。例如,在参照图7A描述的状态检查操作中,在标志寄存器FLR的值是“1”的情况下(例如,在功能块的状态被改变的情况下),状态确定器111确定装置的状态是忙碌状态,而不对剩余功能块执行状态改变检查操作。相比之下,根据图11的流程图,无论标志寄存器FLR的值如何,状态确定器111都可存储和管理所有功能块的标志寄存器FLR的值。
然后,在操作S260中,状态确定器111可基于存储的值最终确定装置的状态。例如,当与多个功能块相关联的状态检查操作确定多个功能块处于空闲状态,并且与多个功能块相关联的状态改变检查操作确定多个功能块的状态没有改变时,状态确定器111可确定装置处于空闲状态。
可选地,当与多个功能块相关联的状态检查操作确定多个功能块处于空闲状态,并且与多个功能块相关联的状态改变检查操作确定多个功能块中的至少一个的状态改变时,状态确定器111可确定装置处于忙碌状态。
可选地,当与多个功能块相关联的状态检查操作确定多个功能块中的一些处于空闲状态而剩余功能块处于忙碌状态,并且与多个功能块相关联的状态改变检查操作确定所述一些功能块的状态没有改变而所述剩余功能块的状态改变时,状态确定器111可确定装置处于空闲状态。
可选地,当与多个功能块相关联的状态检查操作确定多个功能块中的一些处于空闲状态而剩余功能块处于忙碌状态,并且与多个功能块相关联的状态改变检查操作确定所述一些功能块的状态改变或者所述剩余功能块的状态未改变时,状态确定器111可确定装置处于忙碌状态。
图12A至图12D是用于描述根据本发明构思的示例性实施例的图11的基于存储的值来确定装置的状态(操作S260)的操作的示图。将参照图12A描述所有第一功能块FB1至第四功能块FB4维持空闲状态的示例性实施例,将参照图12B描述第三功能块FB3维持忙碌状态的示例性实施例,将参照图12C描述第三功能块FB3的状态从忙碌状态改变为空闲状态的示例性实施例,将参照图12D描述第三功能块FB3的状态从空闲状态改变为忙碌状态的示例性实施例。
参照图2、图12A至图12D,状态确定器111可在第一时间点t1、第二时间点t2、第三时间点t3和第四时间点t4分别对第一功能块FB1、第二功能块FB2、第三功能块FB3和第四功能块FB4执行状态检查操作,并且可存储因此读取的状态寄存器STR的值。然后,状态确定器111可在第五时间点t5、第六时间点t6、第七时间点t7和第八时间点t8分别对第一功能块FB1、第二功能块FB2、第三功能块FB3和第四功能块FB4执行状态改变检查操作,并且可存储根据状态改变检查操作读取的标志寄存器FLR的值。
如图12A中所示,在所有第一功能块FB1至第四功能块FB4维持空闲状态的情况下,通过状态检查操作读取的状态寄存器STR的值和通过状态改变检查操作读取的标志寄存器FLR的值可以是“0”。在这种情况下,对于每个功能块,通过对状态寄存器STR的值和标志寄存器FLR的值执行运算(例如,异或(XOR)运算)而获得的值可以是“0”。在这种情况下,状态确定器111可确定装置的状态是空闲状态。
如图12B中所示,在第一功能块FB1、第二功能块FB2和第四功能块FB4维持空闲状态并且第三功能块FB3维持忙碌状态的情况下,通过与第一功能块FB1、第二功能块FB2和第四功能块FB4相关联的状态检查操作读取的状态寄存器STR的值可以是“0”,并且通过与第三功能块FB3相关联的状态检查操作读取的状态寄存器STR的值可以是“1”。由于第一功能块FB1至第四功能块FB4中的每个维持其自身的状态(空闲状态或忙碌状态),所以通过与第一功能块FB1至第四功能块FB4相关联的状态改变检查操作读取的标志寄存器FLR的值可以是“0”。在这种情况下,对于每个功能块,通过对状态寄存器STR的值和标志寄存器FLR的值执行运算(例如,XOR运算)而获得的值不会是“0”(例如,可包括至少一个“1”)。这样,状态确定器111可确定装置的状态是忙碌状态。
如图12C中所示,在第一功能块FB1、第二功能块FB2和第四功能块FB4维持空闲状态并且第三功能块FB3从忙碌状态改变为空闲状态的情况下,通过与第一功能块FB1、第二功能块FB2和第四功能块FB4相关联的状态检查操作读取的状态寄存器STR的值可以是“0”,并且通过与第三功能块FB3相关联的状态检查操作读取的状态寄存器STR的值可以是“1”。由于第一功能块FB1、第二功能块FB2和第四功能块FB4维持空闲状态,并且第三功能块FB3从忙碌状态改变为空闲状态,所以通过与第一功能块FB1、第二功能块FB2和第四功能块FB4相关联的状态改变检查操作读取的标志寄存器FLR的值可以是“0”,并且通过与第三功能块FB3相关联的状态改变检查操作读取的标志寄存器FLR的值可以是“1”。在这种情况下,对于每个功能块,通过对状态寄存器STR的值和标志寄存器FLR的值执行运算(例如,XOR运算)而获得的值可以是“0”。这样,状态确定器111可确定装置的状态是空闲状态。
如图12D中所示,在第一功能块FB1、第二功能块FB2和第四功能块FB4维持空闲状态并且第三功能块FB3从空闲状态改变为忙碌状态的情况下,通过与第一功能块FB1至第四功能块FB4相关联的状态检查操作读取的状态寄存器STR的值可以是“0”。由于第一功能块FB1、第二功能块FB2和第四功能块FB4维持空闲状态并且第三功能块FB3从空闲状态改变为忙碌状态,所以通过与第一功能块FB1、第二功能块FB2和第四功能块FB4相关联的状态改变检查操作读取的标志寄存器FLR的值可以是“0”,并且通过与第三功能块FB3相关联的状态改变检查操作读取的标志寄存器FLR的值可以是“1”。在这种情况下,对于每个功能块,通过对状态寄存器STR的值和标志寄存器FLR的值执行运算(例如,XOR运算)而获得的值不会都是“0”(例如,可包括至少一个“1”)。这样,状态确定器111可确定装置的状态是忙碌状态。
如上所述,根据本发明构思的示例性实施例的状态确定器111可对多个功能块中的每个执行状态检查操作和状态改变检查操作,并且可确定多个功能块是否在特定时间内处于空闲状态。因此,在多个功能块彼此独立地操作的环境中,由于多个功能块的状态被检查,所以装置的可靠性可提高。
图13是示出根据本发明构思的示例性实施例的图2的状态确定器的操作的流程图。参照图2和图13,状态确定器111可执行操作S310至操作S340。操作S310、操作S315、操作S320、操作S335和操作S340类似于图11的操作S210至操作S230,因此,将省略附加描述以避免冗余。
根据图13的流程图,在存储状态寄存器STR的值之后,在操作S325中,状态确定器111可确定忙碌状态的数量是否大于参考值,这里,忙碌状态的数量(在图13中,简称为“忙碌”)表示处于忙碌状态的功能块的数量。例如,在状态确定器111对第一功能块至第k功能块执行状态检查操作的情况下,状态确定器111可识别第一功能块至第k功能块的状态。在这种情况下,当第一功能块至第k功能块之中处于忙碌状态的功能块的数量大于参考值时,在操作S330中,状态确定器111可确定装置的状态是忙碌状态,而不对剩余功能块执行状态检查操作。在第一功能块至第k功能块之中处于忙碌状态的功能块的数量小于或等于参考值的情况下,状态确定器111可执行操作S335以检查剩余功能块的状态。
在完全检查多个功能块的状态之后,状态确定器111可执行操作S345至操作S370。操作S345、操作S350、操作S355、操作S365和操作S370类似于图11的操作S235至操作S255,因此,将省略附加描述以避免冗余。
在存储标志寄存器FLR的值之后(例如,在操作S355之后),在操作S360中,状态确定器111可确定是否存在忙碌状态。例如,状态确定器111可通过对多个功能块中的每个执行状态检查操作来识别多个功能块中的每个的状态,并且可通过对多个功能块中的每个执行状态改变检查操作来识别多个功能块中的每个的状态是否改变。在状态检查操作中被识别为处于空闲状态并且在状态改变检查操作中被识别为未改变的状态的功能块可最终被确定为处于空闲状态。可选地,在状态检查操作中被识别为处于空闲状态并且在状态改变检查操作中被识别为被改变的状态的功能块,或者在状态检查操作中被识别为处于忙碌状态并且在状态改变检查操作中被识别为未被改变的状态的功能块,可最终被确定为处于忙碌状态。换句话说,在状态改变检查操作期间,状态确定器111可确定最终被确定为处于忙碌状态的功能块是否存在。
当最终被确定为处于忙碌状态的功能块存在时,在操作S330中,状态确定器111可确定装置的状态为忙碌状态,而不对剩余功能块执行状态检查操作。
当最终被确定为处于忙碌状态的功能块不存在时(例如,当针对状态改变检查操作的所有功能块处于空闲状态时),状态确定器111可执行操作S365以检查剩余功能块的状态是否改变。
当对所有功能块完成状态改变检查操作时(或者当确定所有功能块处于空闲状态时),在操作S375中,状态确定器111可确定装置处于空闲状态。
图14是示出根据本发明构思的示例性实施例的电子装置的框图。参照图14,电子装置1000可包括主核1100、第一核1210至第四核1240以及多个功能块FB。多个功能块FB可被配置为独立地执行将由第一核1210至第四核1240执行的一些功能。
第一核1210至第四核1240中的每个可对多个功能块FB中的对应功能块执行状态检测操作(或空闲检查操作)。在本发明构思的示例性实施例中,第一核1210至第四核1240中的每个可通过基于参照图1至图13描述的方法,对对应的功能块FB执行状态检查操作和状态改变检查操作,来确定对应功能块FB是否在特定时间内维持空闲状态。
在本发明构思的示例性实施例中,第一核1210至第四核1240可独立于主核1100进行操作。换句话说,主核1100可需要用于验证第一核1210至第四核1240的状态的单独的装置。在本发明构思的示例性实施例中,主核1100可通过基于参照图1至图13描述的方法,对第一核1210至第四核1240中的每个执行状态检查操作和状态改变检查操作,来确定第一核1210至第四核1240中的每个是否在特定时间内维持空闲状态。
在本发明构思的示例性实施例中,为了确定对应功能块FB的状态,第一核1210至第四核1240中的每个可包括参照图1至图13描述的状态确定器111。可选地,为了确定第一核1210至第四核1240的状态,主核1100可包括参照图1至图13描述的状态确定器111。在这种情况下,第一核1210至第四核1240中的每个可包括指示每个核的状态的状态寄存器STR和指示状态是否改变的标志寄存器FLR。
根据本发明构思的示例性实施例,包括在电子装置中的状态确定器可确定彼此独立地驱动的所有功能块是否在特定时间内维持空闲状态。因此,可准确地检测电子装置的整体状态,因此,提供具有改进的可靠性的电子装置及其操作方法。
虽然已经参照本发明构思的示例性实施例示出和描述了本发明构思,但是本领域普通技术人员将清楚,在不脱离在所附权利要求中阐述的本发明构思的精神和范围的情况下,可在形式和细节上对本发明构思进行各种改变和修改。
Claims (20)
1.一种包括核的电子装置的操作方法,所述操作方法包括:
从独立于所述核驱动的第一功能块的第一状态寄存器读取第一状态信息;
从独立于所述核驱动的第二功能块的第二状态寄存器读取第二状态信息;
从第一功能块的第一标志寄存器读取第一改变信息;
从第二功能块的第二标志寄存器读取第二改变信息;
基于读取的第一状态信息和第二状态信息以及读取的第一改变信息和第二改变信息,确定电子装置的操作状态是否是空闲状态和忙碌状态中的任何一种状态;以及
在与确定的操作状态对应的操作模式下进行操作。
2.根据权利要求1所述的操作方法,还包括:
在读取第一状态信息之后,将存储在第一标志寄存器中的第一改变信息设置为第一值;以及
在读取第二状态信息之后,将存储在第二标志寄存器中的第二改变信息设置为第一值。
3.根据权利要求2所述的操作方法,其中,读取第一状态信息的步骤和将第一改变信息设置为第一值的步骤被原子地执行,
其中,读取第二状态信息的步骤和将第二改变信息设置为第一值的步骤被原子地执行。
4.根据权利要求2所述的操作方法,还包括:
在读取第一状态信息之前锁定第一状态寄存器和第一标志寄存器;
在将第一改变信息设置为第一值之后,解锁锁定的第一状态寄存器和锁定的第一标志寄存器;
在读取第二状态信息之前锁定第二状态寄存器和第二标志寄存器;以及
在将第二改变信息设置为第一值之后,解锁锁定的第二状态寄存器和锁定的第二标志寄存器。
5.根据权利要求2所述的操作方法,其中,当第一功能块被驱动时,第一状态寄存器的第一状态信息被设置为第二值,
其中,当第一功能块未被驱动时,第一状态寄存器的第一状态信息被设置为第一值,
其中,当第二功能块被驱动时,第二状态寄存器的第二状态信息被设置为第二值,
其中,当第二功能块未被驱动时,第二状态寄存器的第二状态信息被设置为第一值。
6.根据权利要求5所述的操作方法,其中,当第一功能块的操作状态改变时,第一标志寄存器的第一改变信息被设置为第二值,
其中,当第二功能块的操作状态改变时,第二标志寄存器的第二改变信息被设置为第二值。
7.根据权利要求6所述的操作方法,其中,当所有的读取的第一改变信息和第二改变信息以及读取的第一状态信息和第二状态信息是第一值时,所述电子装置的操作状态被确定为空闲状态。
8.根据权利要求6所述的操作方法,其中,当读取的第一状态信息和第二状态信息是第一值,并且读取的第一改变信息和第二改变信息中的至少一个是第二值时,所述电子装置的操作状态被确定为忙碌状态。
9.根据权利要求6所述的操作方法,其中,当读取的第一状态信息和第二状态信息中的至少一个是第二值时,读取第一改变信息的步骤和读取第二改变信息的步骤被省略,并且所述电子装置的操作状态被确定为忙碌状态。
10.根据权利要求1所述的操作方法,其中,所述电子装置是被配置为控制存储装置的控制器,
其中,当确定的操作状态是空闲状态时,控制器在断电模式、省电模式、复位模式和空闲模式中的任何一种模式下进行操作。
11.一种电子装置,包括:
核;以及
多个功能块,被配置为独立于所述核进行操作,
其中,所述多个功能块中的每个包括:
逻辑电路,被配置为执行预设的功能;
状态机,被配置为检测逻辑电路的操作状态;
状态寄存器,被配置为存储与逻辑电路的操作状态对应的状态信息;以及
标志寄存器,被配置为存储与逻辑电路的操作状态的改变对应的改变信息,
其中,所述核被配置为:
针对所述多个功能块中的任意一个功能块,基于所述任意一个功能块的状态寄存器的状态信息和标志寄存器的改变信息,对所述任意一个功能块执行状态检查操作;
在执行状态检查操作之后,针对所述多个功能块中的任意一个功能块,基于所述任意一个功能块的标志寄存器的改变信息,对所述任意一个功能块执行状态改变检查操作;
基于状态检查操作和状态改变检查操作的结果,确定所述多个功能块的操作状态;以及
在多个操作模式之中的与确定的操作状态对应的操作模式下进行操作。
12.根据权利要求11所述的电子装置,其中,所述核通过读取所述多个功能块中的任意一个功能块的状态寄存器的状态信息并清零所述任意一个功能块的标志寄存器的改变信息,对所述任意一个功能块执行状态检查操作,
其中,在执行状态检查操作之后,所述核通过读取所述多个功能块中的任意一个功能块的标志寄存器的改变信息,对所述任意一个功能块执行状态改变检查操作。
13.根据权利要求11所述的电子装置,其中,所述多个功能块中的第一功能块的状态机还被配置为:当在所述核对第一功能块执行状态检查操作的同时第一功能块的逻辑电路的操作状态改变时,在所述核对第一功能块完成状态检查操作之后改变第一功能块的状态寄存器的状态信息和第一功能块的标志寄存器的改变信息。
14.根据权利要求11所述的电子装置,还包括:
多个子核,被配置为独立于所述核被驱动,
其中,所述多个子核中的每个包括:
核状态寄存器,被配置为存储关于所述多个子核中的对应子核的操作状态的信息;以及
核标志寄存器,被配置为存储指示所述多个子核中的对应子核的操作状态被改变的信息。
15.根据权利要求14所述的电子装置,其中,所述核通过读取所述多个子核中的任意一个子核的核状态寄存器的信息并清零所述任意一个子核的核标志寄存器的信息,对所述任意一个子核执行核状态检查操作,
其中,在执行核状态检查操作之后,所述核通过读取所述多个子核中的任意一个子核的核标志寄存器的信息,对所述任意一个子核执行核状态改变检查操作,
其中,所述核基于核状态检查操作的结果和核状态改变检查操作的结果来确定所述多个子核中的每个的操作状态。
16.根据权利要求11所述的电子装置,其中,所述电子装置是被配置为控制存储装置的控制器,
其中,当所述多个功能块的确定的操作状态指示空闲状态时,所述核在断电模式、省电模式、复位模式和空闲模式中的任何一种模式下进行操作。
17.一种电子装置的操作方法,其中,所述电子装置包括核和被配置为独立于所述核驱动的多个功能块,所述操作方法包括:
对所述多个功能块中的每个执行状态检查操作;
当状态检查操作的结果指示所述多个功能块处于空闲状态时,对所述多个功能块中的每个执行状态改变检查操作;以及
当状态改变检查操作的结果指示所述多个功能块的操作状态未改变时,将电子装置的操作状态确定为空闲状态,并在对应的操作模式下进行操作。
18.根据权利要求17所述的操作方法,其中,通过读取包括在所述多个功能块中的每个中的状态寄存器并清零包括在所述多个功能块中的每个中的标志寄存器来执行状态检查操作,
其中,在执行状态检查操作之后,通过读取包括在所述多个功能块中的每个中的标志寄存器来执行状态改变检查操作。
19.根据权利要求18所述的操作方法,其中,原子地执行关于所述多个功能块的状态检查操作。
20.根据权利要求17所述的操作方法,其中,所述电子装置是被配置为控制存储装置的控制器,
其中,当确定的所述电子装置的操作状态指示空闲状态时,所述核在断电模式、省电模式、复位模式和空闲模式中的任何一种模式下进行操作。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2018-0138097 | 2018-11-12 | ||
KR1020180138097A KR102552666B1 (ko) | 2018-11-12 | 2018-11-12 | 전자 장치 및 그것의 동작 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111176550A CN111176550A (zh) | 2020-05-19 |
CN111176550B true CN111176550B (zh) | 2024-02-13 |
Family
ID=70550142
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910705813.3A Active CN111176550B (zh) | 2018-11-12 | 2019-08-01 | 电子装置及其操作方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10983584B2 (zh) |
KR (1) | KR102552666B1 (zh) |
CN (1) | CN111176550B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5202964A (en) * | 1990-10-26 | 1993-04-13 | Rolm Systems | Interface controller including messaging scanner accessing state action table |
JPH05298237A (ja) * | 1992-04-20 | 1993-11-12 | Hitachi Ltd | アクセス制御装置 |
CN107209544A (zh) * | 2015-01-26 | 2017-09-26 | 苹果公司 | 基于I/O操作特征的SoC空闲功率状态控制的系统和方法 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3181307B2 (ja) * | 1991-04-25 | 2001-07-03 | 株式会社東芝 | 命令処理装置 |
JP4230122B2 (ja) * | 2001-03-30 | 2009-02-25 | 株式会社ルネサステクノロジ | マイクロコンピュータ、書込み方法及び消去方法 |
JP4162863B2 (ja) * | 2001-03-30 | 2008-10-08 | 株式会社ルネサステクノロジ | マイクロコンピュータ |
KR100462177B1 (ko) * | 2002-08-26 | 2004-12-17 | 삼성전자주식회사 | 주변 장치의 동작 상태를 실시간으로 백업할 수 있는엠베디드 컨트롤러 |
US7337334B2 (en) | 2003-02-14 | 2008-02-26 | International Business Machines Corporation | Network processor power management |
JP4209219B2 (ja) * | 2003-02-21 | 2009-01-14 | 株式会社ルネサステクノロジ | 不揮発性半導体記憶装置および記憶装置並びに不良記憶素子検出修復方法 |
US8327158B2 (en) | 2006-11-01 | 2012-12-04 | Texas Instruments Incorporated | Hardware voting mechanism for arbitrating scaling of shared voltage domain, integrated circuits, processes and systems |
KR100833189B1 (ko) * | 2006-11-03 | 2008-05-28 | 삼성전자주식회사 | 불휘발성 메모리 장치 및 불휘발성 메모리 장치의환경설정정보 설정 방법 |
KR100863749B1 (ko) * | 2006-12-04 | 2008-10-16 | 한국전자통신연구원 | 디지털신호처리프로세서의 소비전력 관리 제어장치 및 그를이용한 소비전력 관리 시스템과 그 방법 |
EP2075696A3 (en) | 2007-05-10 | 2010-01-27 | Texas Instruments Incorporated | Interrupt- related circuits, systems and processes |
EP2058725A3 (en) | 2007-06-11 | 2015-07-22 | Mediatek Inc. | Method of and apparatus for reducing power consumption within an integrated circuit |
US8601288B2 (en) | 2010-08-31 | 2013-12-03 | Sonics, Inc. | Intelligent power controller |
CN103430605A (zh) | 2011-03-07 | 2013-12-04 | 英特尔公司 | 编组机器对机器通信 |
KR101873935B1 (ko) | 2011-09-06 | 2018-07-04 | 인텔 코포레이션 | 전력 효율적 프로세서 아키텍처 |
US8782293B1 (en) | 2013-06-14 | 2014-07-15 | Texas Instruments Incorporated | Intra-processor operation control |
US9760145B2 (en) * | 2015-05-19 | 2017-09-12 | Advanced Micro Devices, Inc. | Saving the architectural state of a computing device using sectors |
US9904563B2 (en) | 2015-12-18 | 2018-02-27 | Htc Corporation | Processor management |
KR102576707B1 (ko) * | 2016-12-26 | 2023-09-08 | 삼성전자주식회사 | 전자 시스템 및 그 동작 방법 |
-
2018
- 2018-11-12 KR KR1020180138097A patent/KR102552666B1/ko active IP Right Grant
-
2019
- 2019-06-12 US US16/439,159 patent/US10983584B2/en active Active
- 2019-08-01 CN CN201910705813.3A patent/CN111176550B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5202964A (en) * | 1990-10-26 | 1993-04-13 | Rolm Systems | Interface controller including messaging scanner accessing state action table |
JPH05298237A (ja) * | 1992-04-20 | 1993-11-12 | Hitachi Ltd | アクセス制御装置 |
CN107209544A (zh) * | 2015-01-26 | 2017-09-26 | 苹果公司 | 基于I/O操作特征的SoC空闲功率状态控制的系统和方法 |
Also Published As
Publication number | Publication date |
---|---|
CN111176550A (zh) | 2020-05-19 |
KR20200055193A (ko) | 2020-05-21 |
US10983584B2 (en) | 2021-04-20 |
KR102552666B1 (ko) | 2023-07-10 |
US20200150743A1 (en) | 2020-05-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9940045B2 (en) | Address mapping table recovery upon power failure | |
US20180101302A1 (en) | Data Storage Device and Data Writing Method Thereof | |
CN106855832B (zh) | 数据存储装置及其操作方法 | |
KR101543245B1 (ko) | 에러 교정 장치와 이를 포함하는 메모리 장치와 데이터 처리 시스템 | |
KR20070047336A (ko) | 전력 손실 회복 메커니즘용 방법, 장치 및 시스템 | |
US8856614B2 (en) | Semiconductor memory device detecting error | |
US10956290B2 (en) | Memory management | |
US11733885B2 (en) | Transferring computational operations to controllers of data storage devices | |
US10083114B2 (en) | Data storage device and operating method thereof | |
US9864547B2 (en) | Storage device and control method | |
US20180101303A1 (en) | Data Storage Device and Data Writing Method Thereof | |
CN113625973B (zh) | 数据写入方法、装置、电子设备及计算机可读存储介质 | |
CN108958643B (zh) | 数据存储装置及其操作方法 | |
CN111198780B (zh) | 执行存储器系统的恢复操作的设备和方法 | |
CN115509609A (zh) | 数据处理装置和方法 | |
US10324622B2 (en) | Data storage device and operating method thereof | |
CN110910249A (zh) | 一种数据处理方法、装置、节点设备及存储介质 | |
CN111176550B (zh) | 电子装置及其操作方法 | |
CN107153580B (zh) | 获取队列精确状态的装置及其方法 | |
US20160147458A1 (en) | Computing system with heterogeneous storage and method of operation thereof | |
TWI394047B (zh) | 快閃記憶裝置、快閃記憶裝置操作方法、以及資料儲存系統 | |
CN112508449B (zh) | 任务执行方法、装置、电子设备及计算机可读存储介质 | |
CN108664414B (zh) | Ddr内存配置空间访问方法及装置 | |
CN106407049B (zh) | 一种移动终端判定芯片设置被干扰的方法及系统 | |
CN101887395B (zh) | 存储器存取方法与应用其的存储器存取装置及中央处理器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |