CN111159090B - 一种信息处理方法、装置和电子设备 - Google Patents

一种信息处理方法、装置和电子设备 Download PDF

Info

Publication number
CN111159090B
CN111159090B CN201911416081.2A CN201911416081A CN111159090B CN 111159090 B CN111159090 B CN 111159090B CN 201911416081 A CN201911416081 A CN 201911416081A CN 111159090 B CN111159090 B CN 111159090B
Authority
CN
China
Prior art keywords
information
processor
bandwidth information
transmission channel
attribute information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911416081.2A
Other languages
English (en)
Other versions
CN111159090A (zh
Inventor
王波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Beijing Ltd
Original Assignee
Lenovo Beijing Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Beijing Ltd filed Critical Lenovo Beijing Ltd
Priority to CN201911416081.2A priority Critical patent/CN111159090B/zh
Publication of CN111159090A publication Critical patent/CN111159090A/zh
Application granted granted Critical
Publication of CN111159090B publication Critical patent/CN111159090B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Stored Programmes (AREA)

Abstract

本申请提供了一种信息处理方法,包括:获取第一处理器的传输通道的带宽信息以及表征目标设备的属性信息,其中,所述带宽信息是用于表征传输通道的分组信息,所述目标设备是通过分组的所述至少部分传输通道连接在所述第一处理器的设备;如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件。本方案中,在表征目标设备的属性信息与第一处理器的传输通道的带宽信息不匹配时,确定需要对于该传输通道的带宽信息进行更新,自动对于该带宽信息进行更新,以使得该带宽信息与该属性信息匹配,无需人工判断外接设备需要对应的配置信息。

Description

一种信息处理方法、装置和电子设备
技术领域
本申请涉及电子设备领域,更具体的说,是涉及一种信息处理方法、装置和电子设备。
背景技术
电子设备的处理器与外接设备之间通过数据通路连接,而该外接设备可以更换,不同的外接设备,其使用的数据通路带宽的分组形式可能不同,如可以是4x1,2x2等各种形式分组的带宽。
为了保证该数据通路正常使用,系统中配置的分组带宽情况需要与其当前连接外接设备的带宽一致,但是,该系统中分组带宽设置为静态的,为此,需要针对外接设备的带宽对于该数据通路的分组带宽进行更新。
如果更新数据通路的分组带宽的配置内容,是由用户来选择外接设备对应的配置内容以及控制更新配置的过程。但是,由于用户可能判断错误或者操作错误,导致外接设备不能正常使用。
发明内容
有鉴于此,本申请提供如下技术方案:
一种信息处理方法,包括:
获取第一处理器的传输通道的带宽信息以及表征目标设备的属性信息,其中,所述带宽信息是用于表征传输通道的分组信息,所述目标设备是通过分组的所述至少部分传输通道连接在所述第一处理器的设备,所述第一处理器是用于运行所述操作系统的处理器;
如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件。
优选的,上述的方法,所述获取第一处理器的传输通道的带宽信息,包括:
第一系统检测第二系统中存储的参数,所述参数表征所述传输通道的带宽信息,所述第一系统是独立于第二系统的系统。
优选的,上述的方法,第一系统检测第二系统中存储的参数,包括:
第一系统检测所述第二系统的预设固件中存储的参数,所述预设固件用于承载第一子系统。
优选的,上述的方法,如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息包括:
如果所述带宽信息和所述属性信息不满足匹配条件,第一系统从所述第二系统的存储器中获得与所述属性信息匹配的配置文件;
触发第二系统的第一子系统基于所述配置文件更新所述第一处理器的传输通道的带宽信息,第一子系统能用于引导所述第二系统的第二子系统启动,其中,所述第二子系统是电子设备的操作系统。
优选的,上述的方法,触发第二系统的第一子系统基于所述配置文件更新所述第一处理器的传输通道的带宽信息,包括:
向所述第一子系统发送重启请求,以使得所述第一子系统控制第二系统重启;
基于所述配置文件更新所述预设固件中存储的参数;
在所述第二系统启动过程中,基于更新后的所述固件中存储的参数配置所述第一处理器的传输通道。
优选的,上述的方法,获取表征目标设备的属性信息,包括:
第二处理器通过第三处理器获得目标设备提供的表征目标设备的属性信息,所述第二处理器与第一处理器不同。
一种信息处理装置,包括:
获取模块,用于获取第一处理器的传输通道的带宽信息以及表征目标设备的属性信息,其中,所述带宽信息是用于表征传输通道的分组信息,所述目标设备是通过分组的所述至少部分传输通道连接在所述第一处理器的设备,所述第一处理器是用于运行所述操作系统的处理器;
更新模块,用于如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件。
优选的,上述的装置,所述获取模块,包括:
第一获取单元,用于第一系统检测第二系统中存储的参数,所述参数表征所述传输通道的带宽信息,所述第一系统是独立于第二系统的系统,第一处理器和第二处理器不同。
优选的,上述的装置,所述更新模块具体用于:
如果所述带宽信息和所述属性信息不满足匹配条件,第一系统从所述第二系统的存储器中获得与所述属性信息匹配的配置文件;
触发第二系统的第一子系统基于所述配置文件更新所述第一处理器的传输通道的带宽信息,第一子系统能用于引导所述第二系统的第二子系统启动,其中,所述第二子系统是电子设备的操作系统。
一种电子设备,包括:
第一处理器,用于运行操作系统;
第二处理器,获取第一处理器的传输通道的带宽信息以及表征目标设备的属性信息,其中,所述带宽信息是用于表征传输通道的分组信息,所述目标设备是通过分组的所述至少部分传输通道连接在所述第一处理器的设备;如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件。
经由上述的技术方案可知,本申请提供了一种信息处理方法,包括:获取第一处理器的传输通道的带宽信息以及表征目标设备的属性信息,其中,所述带宽信息是用于表征传输通道的分组信息,所述目标设备是通过分组的所述至少部分传输通道连接在所述第一处理器的设备;如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件。本方案中,在表征目标设备的属性信息与第一处理器的传输通道的带宽信息不匹配时,确定需要对于该传输通道的带宽信息进行更新,自动对于该带宽信息进行更新,以使得该带宽信息与该属性信息匹配,无需人工判断外接设备需要对应的配置信息。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请提供的一种信息处理方法实施例1的流程图;
图2为本申请提供的一种信息处理方法实施例2的流程图;
图3为本申请提供的一种信息处理方法实施例3的流程图;
图4为本申请提供的一种信息处理方法实施例4的流程图;
图5为本申请提供的一种信息处理方法实施例5的流程图;
图6为本申请提供的一种信息处理方法应用场景中的原理框图;
图7为本申请提供的一种信息处理装置实施例的结构示意图;
图8为本申请提供的一种电子设备实施例的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
如图1所示的,为本申请提供的一种信息处理方法实施例1的流程图,应用于一电子设备,该方法包括以下步骤:
步骤S101:获取第一处理器的传输通道的带宽信息以及表征目标设备的属性信息;
其中,该带宽信息是用于表征传输通道的分组信息,是电子设备内针对该目标设备存储的传输通道的分组信息,该分组信息与通过传输通道连接到第一处理器的设备匹配。
其中,该目标设备是通过分组的所述至少部分传输通道连接在所述第一处理器的设备。
具体的,该目标设备是指通过该传输通道与该第一处理器连接的外部设备,该外部设备可以更换。
其中,所述第一处理器是用于运行所述操作系统的处理器;
具体的,该第一处理器具体是包含PCH(Platform Controller Hub,平台控制器枢纽,又称南桥)结构的CPU功能结构,该PCH是与CPU(central processing unit,中央处理器)相连的一个功能结构,其与CPU配合进行数据处理。
具体实施中,该PCH与CPU之间能够通过数据传输协议实现数据传输,如DMI(direct media interface,直接媒体接口)协议。
其中,该第一处理器的传输通道的带宽信息具体是该PCIe Lane的分组配置,如该分组为2个×2。
其中,获取表征该目标设备的属性信息,该属性信息中包含有与该目标设备的传输通道对应的分组信息等,如2个×2分组、1个×4分组、4个×1分组、或者2个×4分组等。
需要说明的是,具体实施中可以同时获取该传输通道的带宽信息以及该表征目标设备的属性信息,也可以先后获取,本实施例中不做限制。
步骤S102:如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件。
其中,对于该带宽信息和属性信息进行比对,如果二者不满足匹配条件,则该传输通道的带宽信息的分组与该目标设备的分组信息不匹配,需要更新该带宽信息,以使得该电子设备中带宽信息与该连接的目标设备的属性信息满足匹配条件。
例如,该目标设备的属性信息中,分组信息为1个×4分组,而带宽信息为2个×2分组,则更新该带宽信息后,使得该带宽信息也是1个×4分组,二者匹配,基于该传输通道,能够将连接的目标设备与该第一处理器之间进行数据交互。
需要说明的是,该PCH作为电子设备中的重要结构,其能够最多支持20个PCIe((peripheral component interconnect express,高速串行计算机扩展总线标准)Lane(数据通路)(0-19),其中每4个PCIe Lane(0-3,4-7,8-11,12-15,16-19)可以独立配置Bifurcation(分组)为4x1,2x2,1x2+2x1或1x4四种形式分组的带宽。该数据通路用于将外接设备的信息通过该PCH传递给处理器,以使得该处理器与该外接设备进行数据交互。
而,PCIe Lane的配置是经过主板初始化时,由SPS(Server Platform Services,伺服器平台服务)自动配置到PCH中,而SPS对PCH上的PCIe Root Port(接口)Bifurcation的设定是静态的,而该PCH通过PCIe Lane连接的PCIe Device(外接设备)是可变的,而不同的PCIe Device的配置分组的参数可以不同。在每次开机时,需要PCIe Lane的Bifurcation必须要与符合对应的PCIe外接设备。因此,本方案,在装置开机启动时,执行本方案,以实现对于该该分组设定进行更新,使得PCIe Lane的分组与PCIe外接设备对应。
需要说明的是,该PCIe数据通路的分组情况是基于该表征目标设备的属性信息传递的。
综上,本实施例提供的一种信息处理方法,包括:获取第一处理器的传输通道的带宽信息以及表征目标设备的属性信息,其中,所述带宽信息是用于表征传输通道的分组信息,所述目标设备是通过分组的所述至少部分传输通道连接在所述第一处理器的设备;如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件。本方案中,在表征目标设备的属性信息与第一处理器的传输通道的带宽信息不匹配时,确定需要对于该传输通道的带宽信息进行更新,自动对于该带宽信息进行更新,以使得该带宽信息与该属性信息匹配,无需人工判断外接设备需要对应的配置信息。
如图2所示的,为本申请提供的一种信息处理方法实施例2的流程图,该方法包括以下步骤:
步骤S201:获取表征目标设备的属性信息;
步骤S202:第一系统检测第二系统中存储的参数,所述参数表征所述传输通道的带宽信息;
其中,该第一系统是独立于第二系统的系统,其不受到第二系统的启动以及停止的影响。
具体实施中,该第一系统可以为电子设备中的BMC(Baseboard ManagementController,基板管理控制器),该BMC能够在设备未开机的状态下,对设备进行固件升级、查看设备等一些操作。
因此,本申请中采用该BMC实现本方案。
具体的,想本申请中,该第二系统是电子设备中除了该BMC其他结构及系统。
具体的,步骤S202的具体过程包括:
第一系统检测所述第二系统的预设固件中存储的参数,所述预设固件用于承载第一子系统。
其中,该第二系统是电子设备除了该第一系统的其他系统,该第二系统包括第一子系统和第二子系统。
其中,该第一子系统能够用于引导所述第二系统的第二子系统启动,其中,所述第二子系统是电子设备的操作系统。
具体实施中,该第一子系统可以是BIOS(Basic Input Output System,基本输入输出系统)。
具体的,该电子设备为服务器时,该第二系统是服务器系统,包括BIOS系统和操作系统。
需要说明的是,电子设备启动过程中,该第一子系统启动,初始化第二系统的固件,第一子系统启动完成后,操作系统启动,完成电子设备的启动过程。
需要说明的是,一固件用于承载该BIOS系统。
则BMC检测得到该固件中存储的参数,以实现得到表征传输通道的带宽信息。
具体实施中,BMC与PCH数据连接,二者之间的数据传输基于预设的eSPI(enhanceSerial Peripheral Interface,增强串行外设接口)传输协议,该PCH与该预设固件数据相连,二者之间的数据传输基于预设的SPI(Serial Peripheral Interface,串行外设接口)传输协议。
并且,在电子设备启动过程中,该BMC通过PCH向预设固件中获取该参数。
步骤S203:如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件。
其中,步骤S202与实施例1中的步骤S102一致,本实施例中不做赘述。
综上,本实施例提供的一种信息处理方法中,该获取第一处理器的传输通道的带宽信息,包括:第一系统检测第二系统中存储的参数,所述参数表征所述传输通道的带宽信息,所述第一系统是独立于第二系统的系统。本方案中,第一系统通过对与其独立的第二系统进行检测,得到该第二系统的预设固件中存储的参数,实现了获取该第一处理器的传输通道的带宽信息。
如图3所示的,为本申请提供的一种信息处理方法实施例3的流程图,该方法包括以下步骤:
步骤S301:第二处理器通过第三处理器获得目标设备提供的表征目标设备的属性信息;
其中,所述第二处理器与第一处理器不同。
其中,该第二处理器是用于承载该第一系统的处理器。
具体的,该第三处理器为一能够进行数据处理的结构,具体可以采用FPGA(Field-Programmable Gate Array,即现场可编程门阵列)/CPLD(Complex Programmable LogicDevice,复杂可编程逻辑器件)。
其中,该第三处理器能够通过预设的总线读取外接的目标设备的属性信息。
具体实施中,该总线可以是I2C(Inter-Integrated Circuit)总线。
具体的,该表征目标设备的属性信息,包括在位状态信息以及分组需求信息。
其中,在位状态(Presence Status)信息,可以表征在位或者不在位,在位表示有外接设备,即目标设备存在;不在位表示无外接设备。
其中,分组需求(Bifurcation demand)信息,表示该目标设备的分组需求信息,如2个×2分组、1个×4分组或者4个×1分组等。
具体实施中,该第三处理器能够与目标设备相连,且能够对于该目标设备的属性信息进行读取,并存储在该第三处理器中设置的一存储器(如block register)中,该第二处理器将该第三处理器中存储的信息进行读取,得到该表征目标设备的属性信息。
步骤S302:获取第一处理器的传输通道的带宽信息;
步骤S303:如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件。
其中,步骤S303与实施例1中的步骤S102一致,本实施例中不做赘述。
综上,本实施例提供的一种信息处理方法中,该获取表征目标设备的属性信息,包括:第二处理器通过第三处理器获得目标设备提供的表征目标设备的属性信息,所述第二处理器与第一处理器不同。本方案中,第三处理器能够对于目标设备的属性信息进行读取并缓存在本地,该第二处理器从该第三处理器中获得该属性信息,过程简单易行。
如图4所示的,为本申请提供的一种信息处理方法实施例4的流程图,该方法包括以下步骤:
步骤S401:获取表征目标设备的属性信息;
步骤S402:第一系统检测第二系统中存储的参数,所述参数表征所述传输通道的带宽信息;
其中,步骤S401-4002与实施例2中的步骤S201-2002一致,本实施例中不做赘述。
步骤S403:如果所述带宽信息和所述属性信息不满足匹配条件,第一系统从所述第二系统的存储器中获得与所述属性信息匹配的配置文件;
其中,第二系统中预设有一存储器,该存储器中预先存储有多个配置文件,该多个配置文件中有一个与该属性信息匹配。
具体实施中,该存储器可以采用EMMC(Embedded Multi Media Card,嵌入式多媒体存储器),如Nand-Flash。
其中,该第一系统从该存储器中获得与该属性信息匹配的配置文件,具体可以是基于该属性信息中的分组信息,从该存储器中存储的多个配置文件中,筛选得到相匹配的配置文件,其中,该相匹配的配置文件中相关分组信息,与该属性信息中的分组信息相同。
具体实施中,承载该第一系统的BMC能够与该EMMC直接相连,二者之间通过预设的传输协议SPI进行数据传输。
步骤S404:触发第二系统的第一子系统基于所述配置文件更新所述第一处理器的传输通道的带宽信息。
其中,第一子系统能用于引导所述第二系统的第二子系统启动,其中,所述第二子系统是电子设备的操作系统。
具体的,该第一系统获得配置文件后,需要将该配置文件更新至第二系统的预设固件中,以使得该固件中存储的第一处理器的传输通道的带宽信息与该配置文件中的分组信息一致。
需要说明的是,该固件中还承载有SPS,具体是对于SPS中的参数进行更新。
具体实施中,该固件可以分别用于承载SPS和BIOS,该SPS用于初始化该PCH芯片。
本方案中BIOS和PCH打包为一个FLASH芯片,是与PCH不同的芯片结构,如16位的芯片中,高8位是BIOS,低8位是SPS。
综上,本实施例提供的一种信息处理方法中,如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息包括:如果所述带宽信息和所述属性信息不满足匹配条件,第一系统从所述第二系统的存储器中获得与所述属性信息匹配的配置文件;触发第二系统的第一子系统基于所述配置文件更新所述第一处理器的传输通道的带宽信息,第一子系统能用于引导所述第二系统的第二子系统启动,其中,所述第二子系统是电子设备的操作系统。本方案中,第一系统从第二系统的存储器中获得匹配文件,并触发第二系统的第一子系统更新该第一处理器的传输通道的带宽信息,实现了自动更新该传输通道的带宽信息的目的,以使得该带宽信息与该属性信息匹配,无需人工判断外接设备需要对应的配置信息。
如图5所示的,为本申请提供的一种信息处理方法实施例5的流程图,该方法包括以下步骤:
步骤S501:获取表征目标设备的属性信息;
步骤S502:第一系统检测第二系统中存储的参数,所述参数表征所述传输通道的带宽信息;
步骤S503:如果所述带宽信息和所述属性信息不满足匹配条件,第一系统从所述第二系统的存储器中获得与所述属性信息匹配的配置文件;
其中,步骤S501-503与实施例4中的步骤S401-402一致,本实施例中不做赘述。
步骤S504:向所述第一子系统发送重启请求,以使得所述第一子系统控制第二系统重启;
其中,第一系统在获得了配置文件后,向第一子系统发送重启请求。
该第一子系统基于该重启请求,生成重启指令,以使得该电子设备的第二系统重启。
具体的,第一子系统(BISO)控制该电子设备的第二系统重启(system reset),是控制BIOS、PCH、CPU等结构功能掉电再重新上电。
具体实施中,第三处理器(FPGA)在第二系统重启时,也可以不掉电重启。
步骤S505:基于所述配置文件更新所述预设固件中存储的参数;
其中,在第二系统整体掉电之前,基于该配置文件更新该固件中存储的参数,具体是对于SPS的参数进行更新。
需要说明的是,由于本方案是在电子设备启动过程中实施,为了保证修改预设固件中存储的参数不影响启动过程,则通过更新的方式,改变该预设固件中存储的参数。
步骤S506:在所述第二系统启动过程中,基于更新后的所述固件中存储的参数配置所述第一处理器的传输通道。
在该第二系统掉电后,启动的过程中,基于该更新后的固件中存储的参数,配置该第一处理器的传输通道。
具体的,该固件中承载的SPS,基于该更新后的参数配置到PCH中,以使得该PCH连接的PCIe Lane分组(即传输通道的带宽信息)相应调整,最终使得该调整后的传输通道的带宽信息的分组与外接的目标设备的分组信息一致。
综上,本实施例提供的一种信息处理方法中,该触发第二系统的第一子系统基于所述配置文件更新所述第一处理器的传输通道的带宽信息,包括:向所述第一子系统发送重启请求,以使得所述第一子系统控制第二系统重启;基于所述配置文件更新所述预设固件中存储的参数;在所述第二系统启动过程中,基于更新后的所述固件中存储的参数配置所述第一处理器的传输通道。本方案中,在第二系统重启过程中,更新该预设固件中存储的参数,实现该基于所述配置文件更新所述第一处理器的传输通道的带宽信息的目的,在重启过程中更新该传输通道的带宽信息,保证了第二系统的启动过程不受到影响。
与上述本申请提供的一种信息处理方法实施例相对应的,本申请还提供了应用该信息处理方法的应用场景。
在该应用场景中,系统上电后,开始对于外接设备的分组信息进行读取,并基于该分组信息更新PCH的分组信息,使得二者匹配。
本场景中,如图6所示为该应用场景中的原理框图,该框图中包括:两个CPU、PCH、BMC、EMMC、FPGA、BIOS/SPS固件、PCIe Lane以及PCIe外接设备。其中,两个CPU之间通过约定的传输协议进行数据通信,CPU与PCH之间通过传输协议DMI进行数据通信,PCH与BIOS/SPS之间通过传输协议SPI进行数据通信,BMC与PCH、FPGA之间通过传输协议eSPI进行数据通信,BMC与EMMC之间通过传输协议SPI进行数据通信,FPGA通过I2C总线与PCIe外接设备相连。其中,本场景中涉及的CPU采用的是英特尔公司生产的CPU时,该两个CPU之间的传输协议可以采用UPI(ultra path interconnect,超通道连接)。
具体过程如下:
001:系统上电,FPGA通过I2C总线读取的属性信息,并保存在内部存储器;
其中,该属性信息包括在位状态信息以及分组需求信息。
002:系统上电,SPS执行初始化PCH;
该步骤002中,SPS执行初始化PCH,将其存储的PCIe Lane的分组信息(即当前的分组信息)上传给PCH。
其中,步骤001与002在系统上电后,同时开始执行。
003:BMC读取从FPGA的内部存储器中读取该属性信息;
004:如果该属性信息的在位状态表示为无外部设备,则BIOS控制系统正常开机,流程结束;
005:如果该属性信息的在位状态表示有外部设备,BMC分析该分组需求信息得到当前所需的分组信息;
006:BMC比对当前所需的分组信息以及PCIe Lane当前的分组信息;
007:如果该当前所需的分组信息与PCIe Lane当前的分组信息相同,则BIOS控制系统正常开机,流程结束;
008:如果该当前所需的分组信息与PCIe Lane当前的分组信息不同,BMC从EMM中读取与该所需分组信息匹配的配置文件;
009:BMC向BISO请求重启系统,并基于该配置文件更新固件中的SPS;
010:SPS更新后,系统上电,并返回执行步骤SPS基于更新后的分组信息配置PCH。
与上述本申请提供的一种信息处理方法实施例相对应的,本申请还提供了应用该信息处理方法的装置以及电子设备实施例。
如图7所示的为本申请提供的一种信息处理装置实施例的结构示意图,该装置包括以下结构:获取模块701和更新模块702;
其中,该获取模块701,用于获取第一处理器的传输通道的带宽信息以及表征目标设备的属性信息,其中,所述带宽信息是用于表征传输通道的分组信息,所述目标设备是通过分组的所述至少部分传输通道连接在所述第一处理器的设备,所述第一处理器是用于运行所述操作系统的处理器;
其中,该更新模块702,用于如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件。
所述获取模块,包括:
第一获取单元,用于第一系统检测第二系统中存储的参数,所述参数表征所述传输通道的带宽信息,所述第一系统是独立于第二系统的系统,第一处理器和第二处理器不同。
所述第一获取单元,具体用于:第一系统检测所述第二系统的预设固件中存储的参数,所述预设固件用于承载第一子系统。
所述获取模块,具体第二处理器通过第三处理器获得目标设备提供的表征目标设备的属性信息,所述第二处理器与第一处理器不同。
优选的,所述更新模块具体用于:
如果所述带宽信息和所述属性信息不满足匹配条件,第一系统从所述第二系统的存储器中获得与所述属性信息匹配的配置文件;
触发第二系统的第一子系统基于所述配置文件更新所述第一处理器的传输通道的带宽信息,第一子系统能用于引导所述第二系统的第二子系统启动,其中,所述第二子系统是电子设备的操作系统。
优选的,所述更新模块用于:
向所述第一子系统发送重启请求,以使得所述第一子系统控制第二系统重启;
基于所述配置文件更新所述预设固件中存储的参数;
在所述第二系统启动过程中,基于更新后的所述固件中存储的参数配置所述第一处理器的传输通道。
综上,本实施例提供的一种信息处理装置中,在表征目标设备的属性信息与处理器的传输通道的带宽信息不匹配时,确定需要对于该传输通道的带宽信息进行更新,自动对于该带宽信息进行更新,以使得该带宽信息与该属性信息匹配,无需人工判断外接设备需要对应的配置信息。
如图8所示的为本申请提供的一种电子设备实施例的结构示意图,包括以下结构:第一处理器801和第二处理器802;
其中,第一处理器801,用于运行操作系统,并且,该第一处理器通过传输通道与目标设备相连;
其中,第二处理器802,获取第一处理器的传输通道的带宽信息以及表征目标设备的属性信息,其中,所述带宽信息是用于表征传输通道的分组信息,所述目标设备是通过分组的所述至少部分传输通道连接在所述第一处理器的设备;如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件。
具体实施中,该第一处理器采用BMC结构,该第二处理器采用包含PCH和CPU的处理器,该CPU与PCH相连,该PCH通过PCIe Lane能够与目标设备相连。
优选的,获取第一处理器的传输通道的带宽信息,包括:
第一系统检测第二系统中存储的参数,所述参数表征所述传输通道的带宽信息,所述第一系统是独立于第二系统的系统。
该第一系统为第二处理器承载的系统。
优选的,第一系统检测第二系统中存储的参数,包括:
第一系统检测所述第二系统的预设固件中存储的参数,所述预设固件用于承载第一子系统。
优选的,如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息包括:
如果所述带宽信息和所述属性信息不满足匹配条件,第一系统从所述第二系统的存储器中获得与所述属性信息匹配的配置文件;
触发第二系统的第一子系统基于所述配置文件更新所述第一处理器的传输通道的带宽信息,第一子系统能用于引导所述第二系统的第二子系统启动,其中,所述第二子系统是电子设备的操作系统。
优选的,触发第二系统的第一子系统基于所述配置文件更新所述第一处理器的传输通道的带宽信息,包括:
向所述第一子系统发送重启请求,以使得所述第一子系统控制第二系统重启;
基于所述配置文件更新所述预设固件中存储的参数;
在所述第二系统启动过程中,基于更新后的所述固件中存储的参数配置所述第一处理器的传输通道。
优选的,获取表征目标设备的属性信息,包括:
第二处理器通过第三处理器获得目标设备提供的表征目标设备的属性信息,所述第二处理器与第一处理器不同。
综上,本实施例提供的一种电子设备中,在表征目标设备的属性信息与处理器的传输通道的带宽信息不匹配时,确定需要对于该传输通道的带宽信息进行更新,自动对于该带宽信息进行更新,以使得该带宽信息与该属性信息匹配,无需人工判断外接设备需要对应的配置信息。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例提供的装置而言,由于其与实施例提供的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
对所提供的实施例的上述说明,使本领域专业技术人员能够实现或使用本申请。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所提供的原理和新颖特点相一致的最宽的范围。

Claims (5)

1.一种信息处理方法,包括:
在电子设备开机启动时,获取第一处理器的传输通道的带宽信息以及表征目标设备的属性信息,其中,所述带宽信息是电子设备中记录的用于表征传输通道的分组信息,所述目标设备是通过分组的至少部分传输通道连接在所述第一处理器的设备,所述第一处理器是用于运行操作系统的处理器;
如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件;
其中,所述获取第一处理器的传输通道的带宽信息,包括:
第一系统检测第二系统中存储的参数,所述参数表征所述传输通道的带宽信息,所述第一系统是独立于第二系统的系统;
其中,如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息包括:
如果所述带宽信息和所述属性信息不满足匹配条件,表征传输通道的带宽信息的分组与该目标设备的分组信息不匹配,第一系统从所述第二系统的存储器中获得与所述属性信息匹配的配置文件;
向第一子系统发送重启请求,以使得所述第一子系统控制第二系统重启,第一子系统能用于引导所述第二系统的第二子系统启动,其中,所述第二子系统是电子设备的操作系统;
基于所述配置文件更新预设固件中存储的参数;
在所述第二系统启动过程中,基于更新后的所述固件中存储的参数配置所述第一处理器的传输通道。
2.根据权利要求1所述的方法,第一系统检测第二系统中存储的参数,包括:
第一系统检测所述第二系统的预设固件中存储的参数,所述预设固件用于承载第一子系统。
3.根据权利要求1所述的方法,获取表征目标设备的属性信息,包括:
第二处理器通过第三处理器获得目标设备提供的表征目标设备的属性信息,所述第二处理器与第一处理器不同。
4.一种信息处理装置,包括:
获取模块,用于获取第一处理器的传输通道的带宽信息以及表征目标设备的属性信息,其中,所述带宽信息是电子设备中记录的用于表征传输通道的分组信息,所述目标设备是通过分组的至少部分传输通道连接在所述第一处理器的设备,所述第一处理器是用于运行操作系统的处理器;
更新模块,用于如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件;
第一获取单元,用于第一系统检测第二系统中存储的参数,所述参数表征所述传输通道的带宽信息,所述第一系统是独立于第二系统的系统;
其中,所述更新模块具体用于:
如果所述带宽信息和所述属性信息不满足匹配条件,表征传输通道的带宽信息的分组与该目标设备的分组信息不匹配,第一系统从所述第二系统的存储器中获得与所述属性信息匹配的配置文件;
触发第二系统的第一子系统基于所述配置文件更新所述第一处理器的传输通道的带宽信息,第一子系统能用于引导所述第二系统的第二子系统启动,其中,所述第二子系统是电子设备的操作系统。
5.一种电子设备,包括:
第一处理器,用于运行操作系统;
第二处理器,获取第一处理器的传输通道的带宽信息以及表征目标设备的属性信息,其中,所述带宽信息是电子设备中记录的用于表征传输通道的分组信息,所述目标设备是通过分组的至少部分传输通道连接在所述第一处理器的设备;如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息,使得所述带宽信息和所述属性信息满足匹配条件;
其中,所述获取第一处理器的传输通道的带宽信息,包括:
第一系统检测第二系统中存储的参数,所述参数表征所述传输通道的带宽信息,所述第一系统是独立于第二系统的系统
其中,如果所述带宽信息和所述属性信息不满足匹配条件,更新所述带宽信息包括:
如果所述带宽信息和所述属性信息不满足匹配条件,表征传输通道的带宽信息的分组与该目标设备的分组信息不匹配,第一系统从所述第二系统的存储器中获得与所述属性信息匹配的配置文件;
向第一子系统发送重启请求,以使得所述第一子系统控制第二系统重启,第一子系统能用于引导所述第二系统的第二子系统启动,其中,所述第二子系统是电子设备的操作系统;
基于所述配置文件更新预设固件中存储的参数;
在所述第二系统启动过程中,基于更新后的所述固件中存储的参数配置所述第一处理器的传输通道。
CN201911416081.2A 2019-12-31 2019-12-31 一种信息处理方法、装置和电子设备 Active CN111159090B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911416081.2A CN111159090B (zh) 2019-12-31 2019-12-31 一种信息处理方法、装置和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911416081.2A CN111159090B (zh) 2019-12-31 2019-12-31 一种信息处理方法、装置和电子设备

Publications (2)

Publication Number Publication Date
CN111159090A CN111159090A (zh) 2020-05-15
CN111159090B true CN111159090B (zh) 2022-03-25

Family

ID=70560191

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911416081.2A Active CN111159090B (zh) 2019-12-31 2019-12-31 一种信息处理方法、装置和电子设备

Country Status (1)

Country Link
CN (1) CN111159090B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112306795B (zh) * 2020-10-19 2023-01-10 苏州浪潮智能科技有限公司 一种基于espi的增强服务器安全的方法及装置
CN113204457A (zh) * 2021-05-20 2021-08-03 山东英信计算机技术有限公司 一种高速串行总线带宽测试装置及方法
CN114218030B (zh) * 2021-12-24 2023-11-14 苏州浪潮智能科技有限公司 一种中央处理器测试方法及装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10002093B1 (en) * 2015-04-29 2018-06-19 Western Digital Technologies, Inc. Configuring multi-line serial computer expansion bus communication links using bifurcation settings
CN108959154A (zh) * 2018-09-20 2018-12-07 郑州云海信息技术有限公司 一种pcie扩展卡和pcie扩展系统
CN109902038A (zh) * 2019-02-21 2019-06-18 杭州迪普科技股份有限公司 一种PCIe总线地址空间分配方法及装置
US10394747B1 (en) * 2017-05-31 2019-08-27 Mellanox Technologies Ltd. Implementing hierarchical PCI express switch topology over coherent mesh interconnect
US10445279B1 (en) * 2018-07-19 2019-10-15 Mellanox Technologies, Ltd. Automatic PCIe operating mode configuration
US10474612B1 (en) * 2018-10-30 2019-11-12 Dell Products L.P. Lane reversal detection and bifurcation system

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7246190B2 (en) * 2004-04-21 2007-07-17 Hewlett-Packard Development Company, L.P. Method and apparatus for bringing bus lanes in a computer system using a jumper board
US10545901B2 (en) * 2015-01-29 2020-01-28 Hewlett-Packard Development Company, L.P. Memory card expansion
US10089275B2 (en) * 2015-06-22 2018-10-02 Qualcomm Incorporated Communicating transaction-specific attributes in a peripheral component interconnect express (PCIe) system
CN108762939A (zh) * 2018-06-29 2018-11-06 郑州云海信息技术有限公司 一种PCIe端口资源分配方法、系统及设备和存储介质

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10002093B1 (en) * 2015-04-29 2018-06-19 Western Digital Technologies, Inc. Configuring multi-line serial computer expansion bus communication links using bifurcation settings
US10394747B1 (en) * 2017-05-31 2019-08-27 Mellanox Technologies Ltd. Implementing hierarchical PCI express switch topology over coherent mesh interconnect
US10445279B1 (en) * 2018-07-19 2019-10-15 Mellanox Technologies, Ltd. Automatic PCIe operating mode configuration
CN108959154A (zh) * 2018-09-20 2018-12-07 郑州云海信息技术有限公司 一种pcie扩展卡和pcie扩展系统
US10474612B1 (en) * 2018-10-30 2019-11-12 Dell Products L.P. Lane reversal detection and bifurcation system
CN109902038A (zh) * 2019-02-21 2019-06-18 杭州迪普科技股份有限公司 一种PCIe总线地址空间分配方法及装置

Also Published As

Publication number Publication date
CN111159090A (zh) 2020-05-15

Similar Documents

Publication Publication Date Title
CN111159090B (zh) 一种信息处理方法、装置和电子设备
US10102170B2 (en) System and method for providing input/output functionality by an I/O complex switch
WO2016037503A1 (zh) PCIe拓扑的配置方法和装置
CN113688087B (zh) 一种pcie设备枚举方法、系统、存储介质及设备
US10162646B2 (en) System for programmably configuring a motherboard
US9298470B2 (en) Method and apparatus for selecting bios program for a processor
CN107980119B (zh) 一种服务器管理方法和服务器
EP4102359A1 (en) Systems, apparatus and methods for rapid peripheral component interconnect express (pcie) system boot
US10101764B2 (en) Automatic clock configuration system
WO2023138693A1 (zh) 数据处理系统、方法和存储介质
CN114817105A (zh) 设备枚举的方法、装置、计算机设备以及存储介质
US11144326B2 (en) System and method of initiating multiple adaptors in parallel
CN110556155A (zh) 无盘启动的ssd产品测试方法、装置及计算机设备
US9946552B2 (en) System and method for detecting redundant array of independent disks (RAID) controller state from baseboard management controller (BMC)
CN109725940B (zh) 用于计算系统启动的方法和计算系统
CN115629825A (zh) 一种服务器及其资产信息获取方法、提供方法和装置
CN115221092A (zh) Pci-e卡可分配的总线确定方法、装置、设备及存储介质
CN114253573A (zh) PCIe设备固件批量升级方法、系统、终端及存储介质
CN111694587A (zh) 服务器pnor固件升级方法、装置、设备及存储介质
CN106445571B (zh) 主机板及开机的方法
TWI556171B (zh) 主機板及開機的方法
CN114115955B (zh) 服务器资源盒子fpga固件升级方法、系统、终端及存储介质
CN114579198B (zh) 内存芯片的启动方法、装置、计算机设备及存储介质
CN118377513A (zh) 服务器的信息管理方法及装置
CN117421055A (zh) 启动控制装置、方法和计算机系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant