CN111159067A - 参数优化方法、装置、模组、处理器及计算机存储介质 - Google Patents

参数优化方法、装置、模组、处理器及计算机存储介质 Download PDF

Info

Publication number
CN111159067A
CN111159067A CN201911342357.7A CN201911342357A CN111159067A CN 111159067 A CN111159067 A CN 111159067A CN 201911342357 A CN201911342357 A CN 201911342357A CN 111159067 A CN111159067 A CN 111159067A
Authority
CN
China
Prior art keywords
value
current
data signal
parameter
standard value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911342357.7A
Other languages
English (en)
Other versions
CN111159067B (zh
Inventor
胡涛
廖祺
程鹏
袁飞
刘新春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Haiguang Information Technology Co Ltd
Original Assignee
Haiguang Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Haiguang Information Technology Co Ltd filed Critical Haiguang Information Technology Co Ltd
Priority to CN201911342357.7A priority Critical patent/CN111159067B/zh
Publication of CN111159067A publication Critical patent/CN111159067A/zh
Application granted granted Critical
Publication of CN111159067B publication Critical patent/CN111159067B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本发明涉及一种参数优化方法、装置、模组、处理器及计算机存储介质,属于电气数字信号领域。该方法包括:处理器生成数据信号,并由其包括的SATA接口根据当前的控制参数的值输出数据信号,然后通过读取安装在SATA接口上的SATA设备卡获取到与当前控制参数对应的数据信号的眼图质量参数,然后对眼图质量参数进行分析,判断眼图质量参数是否满足预设条件,当眼图质量参数不满足预设条件时,自动对当前的控制参数的值进行优化调整,相对于现有技术中通过人工对当前的控制参数的值进行调整的方案,可以节约操作时间,同时,由于在本申请实施例中,对控制参数的优化过程由处理器自动完成,因此,本申请实施例还可以节约人力成本。

Description

参数优化方法、装置、模组、处理器及计算机存储介质
技术领域
本申请属于电气数字信号领域,具体涉及一种参数优化方法、装置、模组、处理器及计算机存储介质。
背景技术
SATA(Serial Advanced Technology Attachment,串行总线)接口的控制参数可以对处理器输出的信号进行调制。一般而言,在SATA接口出厂时设置有默认的控制参数,然而,SATA接口在适应不同的主板时,其默认的控制参数可能无法匹配其所要适配的主板,进而无法保证输出信号的质量,导致后续出现数据丢失或者数据不识别的情况发生,因此,需要对SATA接口的控制参数进行优化。
现有方案在对SATA接口的控制参数进行优化时,由人工分析SATA链路终端输出的信号的眼图,再根据眼图质量确定SATA接口所需要的控制参数,并基于默认的控制参数进行调整,以便后续产生新的信号并得到新的眼图,然后再根据新的眼图进一步调整控制参数。经过多次反复地调整后,最终得到优化后的控制参数。
然而,在上述调整过程中,每个步骤都需要人工进行操作,造成对人工的需求量较大,优化的效率较低。
发明内容
有鉴于此,本申请的目的在于提供一种参数优化方法、装置、模组、处理器及计算机存储介质,提高控制参数优化的效率,节省人力成本。
本申请的实施例是这样实现的:
第一方面,本申请实施例提供一种参数优化方法,应用于处理器,所述方法包括:生成数据信号生成指令;响应所述数据信号生成指令,生成数据信号,并由所述处理器所包括的串行总线SATA接口根据所述SATA接口的当前的控制参数的值输出所述数据信号;读取安装在所述SATA接口上的SATA设备卡,获取与所述当前的控制参数的值对应的数据信号的眼图质量参数;在确定所述眼图质量参数不满足预设条件时,对所述当前的控制参数的值进行优化。
由于本申请实施例中的方案自动对当前的控制参数的值进行优化,因此,相对于现有技术中通过人工对当前的控制参数的值进行调整的方案可以节约操作时间,同时,由于在本申请实施例中,对控制参数的优化过程由处理器自动完成,因此,本申请实施例还可以节约人力成本。
结合第一方面实施例,在一种可能的实施方式中,所述眼图质量参数包括眼高值及眼宽值,所述方法还包括:在所述眼高值低于预设眼高值和/或所述眼宽值低于预设眼宽值时,确定所述眼图质量参数不满足预设条件。
结合第一方面实施例,在一种可能的实施方式中,所述控制参数包括主标及后标,在所述对所述当前的控制参数的值进行优化之前,所述方法还包括:获取默认的控制参数的值,所述默认的控制参数包括默认的主标值;相应的,所述对所述当前的控制参数的值进行优化,包括:比较当前的主标值与所述默认的主标值之间的大小关系;在确定所述当前的主标值小于或等于所述默认的主标值时,将所述当前的主标值减一,将当前的后标值加一;在确定将所述当前的主标值减一后得到的所述当前的主标值大于或等于第一阈值时,再次生成所述数据信号生成指令。
结合第一方面实施例,在一种可能的实施方式中,所述默认的控制参数还包括默认的后标值,在所述将所述当前的主标值减一,将当前的后标值加一之后,所述对所述当前的控制参数的值进行优化,还包括:在确定将所述当前的主标值减一后得到的所述当前的主标值小于所述第一阈值时,将所述默认的主标值加一后得到的值确定为当前的主标值,将所述默认的后标值减一后得到的值确定为当前的后标值;在确定所述当前的主标值小于或等于第二阈值时,再次生成所述数据信号生成指令。
结合第一方面实施例,在一种可能的实施方式中,在所述比较当前的主标值与所述默认的主标值之间的大小关系之后,所述对所述当前的控制参数的值进行优化,还包括:在确定所述当前的主标值大于所述默认的主标值时,将所述当前的主标值加一,将所述当前的后标值减一;在确定将所述当前的主标值加一后得到的所述当前的主标值小于或等于第二阈值时,再次生成所述数据信号生成指令。
结合第一方面实施例,在一种可能的实施方式中,所述方法还包括:在确定所述眼图质量参数满足所述预设条件时,保存所述当前的控制参数的值并停止优化。
第二方面,本申请实施例提供一种参数优化装置,应用于处理器,包括生成模块、响应模块、获取模块以及优化模块。生成模块,用于生成数据信号生成指令;响应模块,用于响应所述数据信号生成指令,生成数据信号,并由所述处理器所包括的串行总线SATA接口根据所述SATA接口的当前的控制参数的值输出所述数据信号;获取模块,用于读取安装在所述SATA接口上的SATA设备卡,获取与所述当前的控制参数的值对应的数据信号的眼图质量参数;优化模块,用于在确定所述眼图质量参数不满足预设条件时,对所述当前的控制参数的值进行优化。
结合第二方面实施例,在一种可能的实施方式中,所述眼图质量参数包括眼高值及眼宽值,所述装置还包括确定模块,用于在所述眼高值低于预设眼高值和/或所述眼宽值低于预设眼宽值时,确定所述眼图质量参数不满足所述预设条件。
结合第二方面实施例,在一种可能的实施方式中,所述控制参数包括主标值及后标值,所述获取模块,还用于获取默认的控制参数,所述默认的控制参数包括默认的主标值;所述优化模块,用于:比较当前的主标值与所述默认的主标值之间的大小关系;在确定所述当前的主标值小于或等于所述默认的主标值时,将所述当前的主标值减一,将当前的后标值加一;在确定将所述当前的主标值减一后得到的所述当前的主标值大于或等于第一阈值时,再次生成所述数据信号生成指令。
结合第二方面实施例,在一种可能的实施方式中,所述默认的控制参数还包括默认的后标值,在所述优化模块将所述当前的主标值减一,将当前的后标值加一之后,还用于:在确定将所述当前的主标值减一后得到的所述当前的主标值小于所述第一阈值时,将所述默认的主标值加一后得到的值确定为当前的主标值,将所述默认的后标值减一后得到的值确定为当前的后标值;在确定所述当前的主标值小于或等于第二阈值时,再次生成所述数据信号生成指令。
结合第二方面实施例,在一种可能的实施方式中,所述优化模块,还用于在确定所述当前的主标值大于所述默认的主标值时,将所述当前的主标值加一,将所述当前的后标值减一;在确定将所述当前的主标值加一后得到的所述当前的主标值小于或等于第二阈值时,再次生成所述数据信号生成指令。
结合第二方面实施例,在一种可能的实施方式中,所述装置还包括保存模块,用于在确定所述眼图质量参数满足所述预设条件时,保存所述当前的控制参数的值并停止优化。
第三方面,本申请实施例还提供一种处理器,包括:串行总线SATA接口;内核,所述内核与所述SATA接口连接,所述内核通过所述SATA接口访问SATA设备卡,所述内核用于生成数据信号生成指令;响应所述数据信号生成指令,生成数据信号,并基于所述SATA接口的当前的控制参数的值从所述SATA接口输出所述数据信号;读取所述SATA设备卡,获取与所述当前的控制参数的值对应的数据信号的眼图质量参数;还用于在确定所述眼图质量参数不满足预设条件时,对所述当前的控制参数的值进行优化。
第四方面,本申请实施例还提供一种参数优化模组,包括第三方面所述的处理器以及与所述处理器连接的SATA设备卡。
第五方面,本申请实施例还提供一种非易失性计算机可读取存储介质(以下简称计算机存储介质),其上存储有计算机程序,所述计算机程序被处理器运行时执行上述第一方面实施例和/或结合第一方面实施例的任一种可能的实施方式提供的方法。
本申请的其他特征和优点将在随后的说明书阐述,并且,部分地从说明书中变得显而易见,或者通过实施本申请实施例而了解。本申请的目的和其他优点可通过在所写的说明书以及附图中所特别指出的结构来实现和获得。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。通过附图所示,本申请的上述及其它目的、特征和优势将更加清晰。在全部附图中相同的附图标记指示相同的部分。并未刻意按实际尺寸等比例缩放绘制附图,重点在于示出本申请的主旨。
图1示出了本申请实施例提供的一种参数优化模组的结构示意图。
图2示出了本申请实施例提供的一种处理器的结构示意图。
图3示出了本申请实施例提供的一种参数优化方法的流程图。
图4示出了本申请实施例提供的一种参数优化装置的结构框图。
标号:100-参数优化模组;110-处理器;111-SATA接口;112-内核;120-SATA设备卡;400-参数优化装置;410-生成模块;420-响应模块;430-获取模块;440-优化模块。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行描述。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
再者,本申请中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。
此外,针对现有技术中的参数优化方案所存在的缺陷(对人工的需求量较大,优化的效率较低)是申请人在经过实践并仔细研究后得出的结果,因此,上述缺陷的发现过程以及在下文中本申请实施例针对上述缺陷所提出的解决方案,都应该是申请人在本申请过程中对本申请做出的贡献。
为了解决上述缺陷,本申请实施例提供一种参数优化方法、装置、模组、处理器及计算机存储介质,可以提高控制参数优化的效率,节省人力成本。该技术可采用相应的软件、硬件以及软硬结合的方式实现。以下对本申请实施例进行详细介绍。
首先,参照图1来描述用于实现本申请实施例的参数优化方法、装置的参数优化模组100。
参数优化模组100可以包括处理器110以及SATA设备卡120。
于本申请实施例中,SATA设备卡120具备信号眼图检测功能以及数据误码分析功能。SATA设备卡120用于与处理器110进行连接,例如如图1中所示的通过I2C总线以及SATA总线与处理器110进行连接。当SATA设备卡120与处理器110建立连接后,SATA设备卡120可以对处理器110经SATA接口111传输的数据信号进行检测,从而获取到对应的数据信号眼图的眼图质量参数,例如眼高、眼宽、上升时间、下降时间、过冲量(overshoot)、下冲量(undershoot)等参数数据。
可选的,处理器110可以是中央处理器(Central Processing Unit,CPU)、图形处理器(Graphics Processing Unit,GPU)、加速处理器(Accelerated Processing Unit)等,也还可以是其他类型的处理器,如网络处理器(Network Processor,NP)、应用处理器,当然在某些产品中,应用处理器就是CPU。
处理器110具备数据信号生成功能,可以在预先设置好的数据压力下产生数据信号。当处理器110与SATA设备卡120建立连接后,处理器110将数据信号传输至SATA设备卡120。
可选的,请参看图2,处理器110可以包括SATA接口111、内核112。
处理器110通过SATA接口111与SATA设备卡120进行连接。
在SATA接口111内设置有控制参数,该控制参数可以对处理器110内部产生的数据信号进行调制。
应当注意,图2所示的处理器110的组件和结构只是示例性的,而非限制性的,根据需要,处理器110也可以具有其他组件和结构。
SATA接口111、内核112以及其他可能出现于处理器110的组件相互之间直接或间接地电性连接,以实现数据的传输或交互。例如,SATA接口111、内核112以及其他可能出现的组件相互之间可通过一条或多条通讯总线或信号线实现电性连接。
其中,处理器110可以与一个存储器连接,在存储器内存储有程序,例如可以存储有后文出现的参数优化方法对应的程序或者后文出现的参数优化装置。可选的,存储器内存储有参数优化装置时,参数优化装置包括至少一个可以以软件或固件(firmware)的形式存储于存储器中的软件功能模块。
内核112可以加载并运行存储器中存储的可执行模块,例如参数优化装置包括的软件功能模块或计算机程序。当内核112运行计算机程序时,可以执行:生成数据信号生成指令;响应所述数据信号生成指令,生成数据信号,并由所述处理器所包括的串行总线SATA接口根据所述SATA接口的当前的控制参数的值输出所述数据信号;读取安装在所述SATA接口上的SATA设备卡,获取与所述当前的控制参数的值对应的数据信号的眼图质量参数;在确定所述眼图质量参数不满足预设条件时,对所述当前的控制参数的值进行优化。
当然,本申请任一实施例所揭示的方法都可以应用于内核112中,或者由内核112实现。
下面将针对本申请实施例所提供的参数优化方法进行介绍。
请参阅图3,本申请实施例提供一种应用于上述处理器110的参数优化方法,可以包括以下步骤。
步骤S110:生成并响应数据信号生成指令,生成数据信号,并由SATA接口根据SATA接口的当前的控制参数的值输出所述数据信号。
当保存在处理器110内的与参数优化方法对应的程序开始被执行时,处理器110生成数据信号生成指令。处理器110响应该数据信号生成指令后,在预先设置好的数据压力下生成数据信号并将通过设置有控制参数的SATA接口将数据信号传输至SATA设备卡120进行处理。SATA设备卡120获取到数据信号后,分析信号眼图,并将信号眼图的眼图质量参数进行存储。
步骤S120:读取安装在SATA接口上的SATA设备卡,获取与当前的控制参数的值对应的数据信号的眼图质量参数。
处理器110通过I2C低速总线访问SATA设备卡120的寄存器,读取SATA设备卡120所保存的眼图质量参数。
其中,处理器110所读取的眼图质量参数可以包括眼图的眼高值以及眼宽值。眼高值用于反映数据信号的信噪比,眼宽值用于反映数据信号的抖动。
步骤S130:判断眼图质量参数是否满足预设条件。
在本申请实施例中,可以预先设置预设眼高值以及预设眼宽值,以对处理器110所产生的数据信号的质量进行评估。
其中,预设眼高值以及预设眼宽值可以根据SATA接口协议来确定。在SATA接口协议中,定义数据信号的眼图的眼高值应该大于或等于240mv,眼宽值应该大于或等于89.64ps。
在一种可选的实施方式中,预设眼高值为240mv,预设眼宽值为89.64ps。
在另一种可选的实施方式中,为了使得处理器110传输的数据信号具备更高的质量要求,预设眼高值可以为(240×110%)mv,预设眼宽值可以为(89.64×110%)ps。
可选的,当处理器110从SATA设备卡120读取到眼高值以及眼宽值后,可以针对眼高值与预设眼高值进行大小比较,同时,还可以针对眼宽值与预设眼宽值进行大小比较。
在一种可选的实施方式中,当处理器110判断读取到的眼高值大于或等于预设眼高值,且读取到的眼宽值大于或等于预设眼宽值时,确定眼图质量参数满足预设条件,否则,确定眼图质量参数不满足预设条件。
其中,当眼图质量参数满足预设条件时,表征处理器110当前所传输的数据信号达到质量要求,与当前对应的控制参数的值不必进行优化。当眼图质量参数不满足预设条件时,表征处理器110当前所传输的数据信号的质量未达到质量要求,可能会导致出现数据丢失或者数据不识别的情况发生,因此,需要对当前的控制参数的值进行优化。
步骤S140:在不满足时,对所述当前的控制参数的值进行优化。
其中,当眼图质量参数包括眼高值以及眼宽值时,有以下三种情况属于眼图质量参数不满足预设条件的范畴:(1)眼高值低于预设眼高值,眼宽值大于或等于预设眼宽值;(2)眼高值大于或等于预设眼高值,眼宽值低于预设眼宽值;(3)眼高值低于预设眼高值,眼宽值低于预设眼宽值。
若处理器110确定眼图质量参数不满足预设条件,则根据预先保存的FFE(FeedForward Equalization,前向反馈均衡)规则对当前的控制参数的值进行反馈调节,以达到对当前的控制参数的值进行优化的目的。
其中,控制参数包括前标值(pre-cursor)、主标值(main-cursor)以及后标值(post-cursor)。下面将针对基于FFE规则对当前的控制参数的值进行反馈调节的过程进行介绍。
值得指出的是,SATA接口111在出厂时内置有默认的控制参数,默认的控制参数包括默认的主标值、默认前标值及默认后标值。处理器110在第一次生成数据信号并将数据信号通过SATA接口111进行传输时,将SATA接口111的默认的控制参数的值进行保存。后续,当处理器110确定眼图质量参数不满足预设条件时,先比较当前的主标值与默认的主标值之间的大小关系。比较的结果有以下两种情况:(1)当前的主标值小于或等于默认的主标值;(2)当前的主标值大于默认的主标值。下面将分别对这两种情况进行介绍。
(1)当处理器110在确定当前的主标值小于或等于默认的主标值时,处理器110将当前的主标值减一,将当前的后标值加一,并对当前的控制参数的值进行更新,期间,前标值不变。后续,处理器110判断进行减一操作后的当前的主标值与第一阈值之间的大小关系。
当进行减一操作后的当前的主标值大于或者等于第一阈值时,处理器110再次生成数据信号生成指令,使得处理器110再次响应数据信号生成指令,并基于更新后的当前的控制参数的值以及预先设置好的数据压力继续输出数据信号,然后继续执行步骤S120-步骤S130。
当进行减一操作后的当前的主标值小于第一阈值时,处理器110读取默认的主标值以及默认的后标值,然后将默认的主标值加一,将默认的后标值减一,并对当前的控制参数的值进行更新,期间,前标值不变。后续,处理器110判断将默认的主标值加一后得到的当前的主标值与第二阈值之间的大小关系。
当将默认的主标值加一后得到的当前的主标值小于或等于第二阈值时,处理器110再次生成数据信号生成指令,使得处理器110再次响应数据信号生成指令,并基于更新后的当前的控制参数的值以及预先设置好的数据压力继续输出数据信号,然后继续执行步骤S120-步骤S130。当然,当将默认的主标值加一后得到的当前的主标值大于第二阈值时,处理器110确定无法进行优化,退出优化流程。
(2)当处理器110在确定当前的主标值大于默认的主标值时,处理器110将当前的主标值加一,将当前的后标值减一,并对当前的控制参数的值进行更新,期间,前标值不变。后续,处理器110判断进行加一操作后的当前的主标值与第二阈值之间的大小关系。在确定进行加一操作后得到的当前的主标值小于第二阈值时,处理器110再次生成数据信号生成指令,使得处理器110再次响应数据信号生成指令,并基于更新后的当前的控制参数的值以及预先设置好的数据压力继续输出数据信号,然后继续执行步骤S120-步骤S130。当然,当进行加一操作后得到的当前的主标值大于第二阈值时,处理器110确定无法进行优化,退出优化流程。
其中,上述第一阈值与第二阈值可以由配置人员预先配置,例如在一种可选的实施方式中,第一阈值为26,第二阈值为39。
步骤S150:在满足时,保存当前的控制参数的值并停止优化。
若处理器110确定眼图质量参数满足预设条件,说明处理器110在当前的控制参数下生成的数据信号的质量达到质量要求。此时,处理器110将当前的控制参数的值进行保存,并停止对当前的控制参数的值的优化流程。
可以理解,在本申请实施例所提供的参数优化方法中,当处理器110执行一次控制参数优化的过程得到新的当前的控制参数的值后,处理器继续基于新的当前的控制参数的值以及预先设置好的数据压力继续输出数据信号,并传输至SATA设备卡120进行处理。SATA设备卡120获取到数据信号后,分析信号眼图,并将信号眼图的眼图质量参数进行存储,以便处理器110再次重复执行步骤S110-步骤S130。若处理器110基于新的当前的控制参数的值所输出的数据信号的眼图质量参数依旧不能满足预设条件,处理器110将继续执行步骤S140,直到上述方法执行到退出优化流程或者执行到步骤S150为止。
此外,在本申请实施例中,数据压力不会发生变化,即处理器110在同一种数据压力下生成数据信号。
本申请实施例所提供的一种参数优化方法,处理器通过读取安装在SATA接口上的SATA设备卡获取到与当前控制参数对应的数据信号的眼图质量参数,然后对眼图质量参数进行分析,判断眼图质量参数是否满足预设条件,当眼图质量参数不满足预设条件时,自动对当前的控制参数的值进行优化调整,相对于现有技术中通过人工对当前的控制参数的值进行调整的方案,可以节约操作时间,同时,由于在本申请实施例中,对控制参数的优化过程由处理器自动完成,因此,本申请实施例还可以节约人力成本。
如图4所示,本申请实施例还提供一种参数优化装置400,参数优化装置400可以包括:生成模块410、响应模块420、获取模块430、优化模块440。
生成模块410,用于生成数据信号生成指令;
响应模块420,用于响应所述数据信号生成指令,生成数据信号,并由所述处理器所包括的串行总线SATA接口根据所述SATA接口的当前的控制参数的值输出所述数据信号;
获取模块430,用于读取安装在所述SATA接口上的SATA设备卡,获取与当前的控制参数的值对应的数据信号的眼图质量参数;
优化模块440,用于在确定所述眼图质量参数不满足预设条件时,对所述当前的控制参数的值进行优化。
可选的,所述眼图质量参数包括眼高值及眼宽值,所述装置还包括确定模块,用于在所述眼高值低于预设眼高值和/或所述眼宽值低于预设眼宽值时,确定所述眼图质量参数不满足预设条件。
可选的,所述控制参数包括主标值及后标值,所述获取模块430,还用于获取默认的控制参数,所述默认的控制参数包括默认的主标值;所述优化模块440,用于:比较当前的主标值与所述默认的主标值之间的大小关系;在确定所述当前的主标值小于或等于所述默认的主标值时,将所述当前的主标值减一,将当前的后标值加一;在确定将所述当前的主标值减一后得到的所述当前的主标值大于或等于第一阈值时,再次生成所述数据信号生成指令。
可选的,所述默认的控制参数还包括默认的后标值,在所述优化模块440将所述当前的主标值减一,将当前的后标值加一之后,还用于:在确定将所述当前的主标值减一后得到的所述当前的主标值小于所述第一阈值时,将所述默认的主标值加一后得到的值确定为当前的主标值,将所述默认的后标值减一后得到的值确定为当前的后标值;在确定所述当前的主标值小于或等于第二阈值时,再次生成所述数据信号生成指令。
可选的,所述优化模块440,还用于在确定所述当前的主标值大于所述默认的主标值时,将所述当前的主标值加一,将所述当前的后标值减一;在确定将所述当前的主标值加一后得到的所述当前的主标值小于或等于第二阈值时,再次生成所述数据信号生成指令。
可选的,所述装置还包括保存模块,用于在确定所述眼图质量参数满足所述预设条件时,保存所述当前的控制参数的值并停止优化。
本申请实施例所提供的参数优化装置400,其实现原理及产生的技术效果和前述方法实施例相同,为简要描述,装置实施例部分未提及之处,可参考前述方法实施例中相应内容。
此外,本申请实施例还提供一种计算机存储介质,该计算机存储介质上存储有计算机程序,该计算机程序被处理器运行时,执行如上述的参数优化方法所包含的步骤。
综上所述,本发明实施例提出的参数优化方法、装置、模组、处理器及计算机存储介质,处理器通过响应数据信号生成指令,生成数据信号,并通过其包括的SATA接口根据SATA接口的当前的控制参数的值输出数据信号,然后通过读取安装在SATA接口上的SATA设备卡获取到与当前控制参数对应的数据信号的眼图质量参数,然后对眼图质量参数进行分析,判断眼图质量参数是否满足预设条件,当眼图质量参数不满足预设条件时,自动对当前的控制参数的值进行优化调整,相对于现有技术中通过人工对当前的控制参数的值进行调整的方案,可以节约操作时间,同时,由于在本申请实施例中,对控制参数的优化过程由处理器自动完成,因此,本申请实施例还可以节约人力成本。
需要说明的是,本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,也可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,附图中的流程图和框图显示了根据本申请的多个实施例的装置、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现方式中,方框中所标值注的功能也可以以不同于附图中所标值注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
另外,在本申请各个实施例中的各功能模块可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或两个以上模块集成形成一个独立的部分。
所述功能如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,笔记本电脑,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。

Claims (15)

1.一种参数优化方法,其特征在于,应用于处理器,所述方法包括:
生成数据信号生成指令;
响应所述数据信号生成指令,生成数据信号,并由所述处理器所包括的串行总线SATA接口根据所述SATA接口的当前的控制参数的值输出所述数据信号;
读取安装在所述SATA接口上的SATA设备卡,获取与所述当前的控制参数的值对应的数据信号的眼图质量参数;
在确定所述眼图质量参数不满足预设条件时,对所述当前的控制参数的值进行优化。
2.根据权利要求1所述的方法,其特征在于,所述眼图质量参数包括眼高值及眼宽值,所述方法还包括:
在所述眼高值低于预设眼高值和/或所述眼宽值低于预设眼宽值时,确定所述眼图质量参数不满足所述预设条件。
3.根据权利要求1所述的方法,其特征在于,所述控制参数包括主标及后标,在所述对所述当前的控制参数的值进行优化之前,所述方法还包括:
获取默认的控制参数的值,所述默认的控制参数包括默认的主标值;
相应的,所述对所述当前的控制参数的值进行优化,包括:
比较当前的主标值与所述默认的主标值之间的大小关系;
在确定所述当前的主标值小于或等于所述默认的主标值时,将所述当前的主标值减一,将当前的后标值加一;
在确定将所述当前的主标值减一后得到的所述当前的主标值大于或等于第一阈值时,再次生成所述数据信号生成指令。
4.根据权利要求3所述的方法,其特征在于,所述默认的控制参数还包括默认的后标值,在所述将所述当前的主标值减一,将当前的后标值加一之后,所述对所述当前的控制参数的值进行优化,还包括:
在确定将所述当前的主标值减一后得到的所述当前的主标值小于所述第一阈值时,将所述默认的主标值加一后得到的值确定为当前的主标值,将所述默认的后标值减一后得到的值确定为当前的后标值;
在确定所述当前的主标值小于或等于第二阈值时,再次生成所述数据信号生成指令。
5.根据权利要求3所述的方法,其特征在于,在所述比较当前的主标值与所述默认的主标值之间的大小关系之后,所述对所述当前的控制参数的值进行优化,还包括:
在确定所述当前的主标值大于所述默认的主标值时,将所述当前的主标值加一,将所述当前的后标值减一;
在确定将所述当前的主标值加一后得到的所述当前的主标值小于或等于第二阈值时,再次生成所述数据信号生成指令。
6.根据权利要求1所述的方法,其特征在于,所述方法还包括:
在确定所述眼图质量参数满足所述预设条件时,保存所述当前的控制参数的值并停止优化。
7.一种参数优化装置,其特征在于,应用于处理器,所述装置包括:
生成模块,用于生成数据信号生成指令;
响应模块,用于响应所述数据信号生成指令,生成数据信号,并由所述处理器所包括的串行总线SATA接口根据所述SATA接口的当前的控制参数的值输出所述数据信号;
获取模块,用于读取安装在所述SATA接口上的SATA设备卡,获取与所述当前的控制参数的值对应的数据信号的眼图质量参数;
优化模块,用于在确定所述眼图质量参数不满足预设条件时,对所述当前的控制参数的值进行优化。
8.根据权利要求7所述的装置,其特征在于,所述眼图质量参数包括眼高值及眼宽值,所述装置还包括确定模块,用于在所述眼高值低于预设眼高值和/或所述眼宽值低于预设眼宽值时,确定所述眼图质量参数不满足所述预设条件。
9.根据权利要求7所述的装置,其特征在于,所述控制参数包括主标值及后标值,所述获取模块,还用于获取默认的控制参数,所述默认的控制参数包括默认的主标值;
所述优化模块,用于:
比较当前的主标值与所述默认的主标值之间的大小关系;在确定所述当前的主标值小于或等于所述默认的主标值时,将所述当前的主标值减一,将当前的后标值加一;在确定将所述当前的主标值减一后得到的所述当前的主标值大于或等于第一阈值时,再次生成所述数据信号生成指令。
10.根据权利要求9所述的装置,其特征在于,所述默认的控制参数还包括默认的后标值,在所述优化模块将所述当前的主标值减一,将当前的后标值加一之后,还用于:
在确定将所述当前的主标值减一后得到的所述当前的主标值小于所述第一阈值时,将所述默认的主标值加一后得到的值确定为当前的主标值,将所述默认的后标值减一后得到的值确定为当前的后标值;在确定所述当前的主标值小于或等于第二阈值时,再次生成所述数据信号生成指令。
11.根据权利要求9所述的装置,其特征在于,所述优化模块,还用于在确定所述当前的主标值大于所述默认的主标值时,将所述当前的主标值加一,将所述当前的后标值减一;在确定将所述当前的主标值加一后得到的所述当前的主标值小于或等于第二阈值时,再次生成所述数据信号生成指令。
12.根据权利要求7所述的装置,其特征在于,所述装置还包括保存模块,用于在确定所述眼图质量参数满足所述预设条件时,保存所述当前的控制参数的值并停止优化。
13.一种处理器,其特征在于,包括:
串行总线SATA接口;
内核,所述内核与所述SATA接口连接,所述内核通过所述SATA接口访问SATA设备卡,所述内核用于生成数据信号生成指令;响应所述数据信号生成指令,生成数据信号,并基于所述SATA接口的当前的控制参数的值从所述SATA接口输出所述数据信号;读取所述SATA设备卡,获取与所述当前的控制参数的值对应的数据信号的眼图质量参数;还用于在确定所述眼图质量参数不满足预设条件时,对所述当前的控制参数的值进行优化。
14.一种参数优化模组,其特征在于,包括权利要求13所述的处理器以及与所述处理器连接的SATA设备卡。
15.一种计算机存储介质,其特征在于,其上存储有计算机程序,所述计算机程序被处理器运行时执行如权利要求1-6中任一项所述的方法。
CN201911342357.7A 2019-12-26 2019-12-26 参数优化方法、装置、模组、处理器及计算机存储介质 Active CN111159067B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911342357.7A CN111159067B (zh) 2019-12-26 2019-12-26 参数优化方法、装置、模组、处理器及计算机存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911342357.7A CN111159067B (zh) 2019-12-26 2019-12-26 参数优化方法、装置、模组、处理器及计算机存储介质

Publications (2)

Publication Number Publication Date
CN111159067A true CN111159067A (zh) 2020-05-15
CN111159067B CN111159067B (zh) 2021-06-22

Family

ID=70558180

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911342357.7A Active CN111159067B (zh) 2019-12-26 2019-12-26 参数优化方法、装置、模组、处理器及计算机存储介质

Country Status (1)

Country Link
CN (1) CN111159067B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113722255A (zh) * 2021-09-01 2021-11-30 浙江大华技术股份有限公司 一种信号质量处理方法、装置及系统
CN116302041A (zh) * 2023-04-06 2023-06-23 北京拙河科技有限公司 一种光场相机接口模块优化方法及装置
WO2023184936A1 (zh) * 2022-04-01 2023-10-05 普源精电科技股份有限公司 一种异常波形捕获方法、装置、电子设备及存储介质
CN117312086A (zh) * 2023-10-10 2023-12-29 上海合芯数字科技有限公司 一种服务器usb接口的调节方法、装置、设备及介质

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8611406B2 (en) * 2009-06-30 2013-12-17 Lsi Corporation System optimization using soft receiver masking technique
CN105323009A (zh) * 2014-07-30 2016-02-10 英特尔公司 用于信号边沿提升的方法和装置
CN108737037A (zh) * 2017-04-18 2018-11-02 鸿富锦精密工业(武汉)有限公司 Sata眼图分析系统及方法
CN109165046A (zh) * 2018-08-24 2019-01-08 郑州云海信息技术有限公司 一种板载sata参数优化方法及装置
CN109388811A (zh) * 2017-08-02 2019-02-26 鸿富锦精密工业(武汉)有限公司 信号眼图分析设备及方法
CN109542503A (zh) * 2018-11-06 2019-03-29 郑州云海信息技术有限公司 一种优化存储链路兼容性的方法及系统
CN109739698A (zh) * 2018-09-20 2019-05-10 郑州云海信息技术有限公司 一种针对sata信号质量的参数调整方法与系统
US10326622B2 (en) * 2017-10-13 2019-06-18 Phison Electronics Corp. Equalizer tuning method, signal receiving circuit and a memory storage device

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8611406B2 (en) * 2009-06-30 2013-12-17 Lsi Corporation System optimization using soft receiver masking technique
CN105323009A (zh) * 2014-07-30 2016-02-10 英特尔公司 用于信号边沿提升的方法和装置
CN108737037A (zh) * 2017-04-18 2018-11-02 鸿富锦精密工业(武汉)有限公司 Sata眼图分析系统及方法
CN109388811A (zh) * 2017-08-02 2019-02-26 鸿富锦精密工业(武汉)有限公司 信号眼图分析设备及方法
US10326622B2 (en) * 2017-10-13 2019-06-18 Phison Electronics Corp. Equalizer tuning method, signal receiving circuit and a memory storage device
CN109165046A (zh) * 2018-08-24 2019-01-08 郑州云海信息技术有限公司 一种板载sata参数优化方法及装置
CN109739698A (zh) * 2018-09-20 2019-05-10 郑州云海信息技术有限公司 一种针对sata信号质量的参数调整方法与系统
CN109542503A (zh) * 2018-11-06 2019-03-29 郑州云海信息技术有限公司 一种优化存储链路兼容性的方法及系统

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113722255A (zh) * 2021-09-01 2021-11-30 浙江大华技术股份有限公司 一种信号质量处理方法、装置及系统
WO2023184936A1 (zh) * 2022-04-01 2023-10-05 普源精电科技股份有限公司 一种异常波形捕获方法、装置、电子设备及存储介质
CN116302041A (zh) * 2023-04-06 2023-06-23 北京拙河科技有限公司 一种光场相机接口模块优化方法及装置
CN116302041B (zh) * 2023-04-06 2023-11-21 北京拙河科技有限公司 一种光场相机接口模块优化方法及装置
CN117312086A (zh) * 2023-10-10 2023-12-29 上海合芯数字科技有限公司 一种服务器usb接口的调节方法、装置、设备及介质

Also Published As

Publication number Publication date
CN111159067B (zh) 2021-06-22

Similar Documents

Publication Publication Date Title
CN111159067B (zh) 参数优化方法、装置、模组、处理器及计算机存储介质
CN101116310B (zh) 用于连接保持激活的自主调整的装置和方法
US11768736B2 (en) Storage system boot method and apparatus, and computer-readable storage medium
US20200065471A1 (en) Security verification method and relevant device
CN111211937A (zh) 服务器链路信号稳定性的测试方法、测试装置及测试系统
CN112100070A (zh) 版本缺陷的检测方法、装置、服务器及存储介质
JP6691079B2 (ja) 検知装置、検知方法および検知プログラム
CN115396411B (zh) 一种获取目标服务器的方法、装置、系统及介质
CN105338289A (zh) 静电干扰的处理方法及装置
CN113628192B (zh) 图像模糊检测方法、装置、设备、存储介质及程序产品
CN111158965A (zh) 一种评估bps内存模式的方法
CN116691175A (zh) 一种打印头温度补偿方法、装置、打印机及存储介质
CN117215509A (zh) 一种图像打印方法、装置、打印机及存储介质
CN104579825A (zh) 应用的服务端实时监测方法、装置以及计算机设备
KR102718364B1 (ko) 마크업 언어 기반의 통합 장비 점검 방법 및 그를 위한 장치
CN112991418B (zh) 图像深度预测和神经网络训练方法和装置、介质、设备
CN116721643A (zh) 分辨率自适应方法、装置、显示系统及存储介质
CN116513130A (zh) 一种emb车型的车轮制动力控制方法、装置、设备及介质
CN107229487B (zh) 代码处理方法及装置
CN113934444A (zh) 灰度发布方法、装置、计算机存储介质和电子设备
CN112131149A (zh) 一种选通硬盘的方法和设备
CN114676085B (zh) 一种ccix总线控制方法、装置、介质
CN113643257B (zh) 图像噪点检测方法、装置、设备、存储介质及程序产品
CN104284184A (zh) 一种自动校验图像或视频效果的方法
EP4141811B1 (en) Image processing method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: Industrial incubation-3-8, North 2-204, No. 18, Haitai West Road, Tianjin Huayuan Industrial Zone, Binhai New Area, Tianjin

Applicant after: Haiguang Information Technology Co., Ltd

Address before: Industrial incubation-3-8, North 2-204, No. 18, Haitai West Road, Tianjin Huayuan Industrial Zone, Binhai New Area, Tianjin

Applicant before: HAIGUANG INFORMATION TECHNOLOGY Co.,Ltd.

GR01 Patent grant
GR01 Patent grant