CN111124789A - 一种芯片仿真调试系统及调试方法 - Google Patents
一种芯片仿真调试系统及调试方法 Download PDFInfo
- Publication number
- CN111124789A CN111124789A CN201911134566.2A CN201911134566A CN111124789A CN 111124789 A CN111124789 A CN 111124789A CN 201911134566 A CN201911134566 A CN 201911134566A CN 111124789 A CN111124789 A CN 111124789A
- Authority
- CN
- China
- Prior art keywords
- slave
- equipment
- bus
- data
- monitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
- G06F11/261—Functional testing by simulating additional hardware, e.g. fault simulation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
- G06F11/273—Tester hardware, i.e. output processing circuits
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P90/00—Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
- Y02P90/02—Total factory control, e.g. smart factories, flexible manufacturing systems [FMS] or integrated manufacturing systems [IMS]
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Abstract
本发明揭示了一种芯片仿真调试系统及调试方法,所述芯片仿真调试系统包括至少一主设备监测器或从设备监测器,以及监测信息采集器;各主设备监测器用以监测对应主设备对总线的操作;各从设备监测器用以监测总线对对应从设备的操作;监测信息采集器分别连接各主设备监测器及各从设备监测器,用以采集来自主设备监测器输出的主设备对总线的操作信息以及从设备监测器输出的总线对从设备的操作信息,并保存到运行状态文件中。本发明提出的芯片仿真调试系统及调试方法,可增加调试断点在仿真过程中满足某些特定条件暂停仿真进行调试的功能。
Description
技术领域
本发明属于电子设计自动化技术(EDA,Electronics Design Automation)领域,尤其涉及一种芯片仿真调试系统及调试方法。
背景技术
芯片功能仿真是芯片设计过程中必要的步骤。在芯片设计过程中通过功能仿真可以模拟芯片的工作状态并输出仿真结果,通过仿真结果可以判断芯片设计是否满足功能要求。仿真过程中遇到功能故障的情况下进行功能调试,定位故障源头、修改设计缺陷是保证芯片设计正确性的必要步骤。
现有的EDA(电子设计自动化,Electronics Design Automation)工具只能够提供基于芯片设计代码、仿真环境代码设置调试断点的手段,也即只能在设计代码、仿真环境代码所处具体文件的具体代码行设置断点并进行系统调试。这种调试系统缺乏无法在设计代码、仿真环境代码中确定断点位置的情况下精确设置断点并进行调试的方法。例如,SoC(System On Chip)系统仿真时无法在CPU对某个特定地址写入特定数据的情况下设置断点并进行调试。
使用基于芯片设计代码、仿真环境代码设置调试断点的方法,无法从芯片功能的角度灵活设置断点,给系统功能调试、分析带来了一定困难,不利于在出现设计故障的情况下根据芯片功能定义快速定位故障源头、修改设计缺陷。
有鉴于此,如今迫切需要设计一种仿真调试方式,以便克服现有调试方式存在的上述缺陷。
发明内容
本发明提供一种芯片仿真调试系统及调试方法,可增加调试断点在仿真过程中满足某些特定条件暂停仿真进行调试的功能。
为解决上述技术问题,根据本发明的一个方面,采用如下技术方案:
一种芯片仿真调试系统,所述芯片仿真调试系统包括:至少一主设备监测器或从设备监测器,以及监测信息采集器;
所述主设备监测器连接对应的主设备,用以监测对应主设备对总线的操作;用以在总线操作开始后记录主设备ID,根据操作地址获取从设备ID,根据操作过程是读操作还是写操作获取操作符,根据操作过程的数据获取操作数据和操作数据数量,根据操作开始或者操作结束信号获取操作时间,操作结束后等待下一次总线操作;
所述从设备监测器连接对应的从设备,用以监测总线对对应从设备的操作;用以在总线操作开始后,根据当前操作对应的从设备获取从设备ID,根据操作过程是读操作还是写操作获取操作符,根据操作过程的数据获取操作数据和操作数据数量,根据操作开始或者操作结束信号获取操作时间,操作结束后等待下一次总线操作;
所述监测信息采集器分别连接各主设备监测器及各从设备监测器,用以采集来自主设备监测器输出的主设备对总线的操作信息以及从设备监测器输出的总线对从设备的操作信息,并保存到运行状态文件中。
作为本发明的一种实施方式,所述主设备监测器、从设备监测器输出的一次读操作的信息包括读操作符、读地址、读返回数据、读返回数据数量以及读操作时间;
所述主设备监测器、从设备监测器输出的一次写操作的信息包括写操作符、写地址、写数据、写数据数量以及写操作时间。
作为本发明的一种实施方式,所述系统包括设备ID分配模块,用以为每个主设备、从设备分配一个设备ID,并保证每个设备ID均不相同;每个从设备均有各自的操作地址区间并且相互没有重叠的地址区域;
各主设备及各从设备分别连接总线;主设备对总线的读操作或写操作以及总线对从设备的一次读操作或写操作被认为是一次操作;
每个主设备发出的对总线的操作均接入各自主设备监测器,来自总线对从设备的操作接入从设备监测器。
作为本发明的一种实施方式,在运行状态文件中,操作编号由监测信息采集器维护,对来自主设备监测器、从设备监测器每一次操作分配一个操作编号,并保证每次操作编号具备唯一性。
作为本发明的一种实施方式,主设备对总线进行操作的过程,操作地址由主设备发出,根据操作地址所处的操作地址区间确定从设备的设备ID,根据发出当前操作的主设备确定主设备ID,总线对从设备进行操作的过程,从设备ID设置为当前从设备对应的ID,操作符、操作地址、操作数据、操作数据数量、操作时间均来自主设备监测器、从设备监测器的输出信息。
作为本发明的一种实施方式,仿真结束并生成运行状态文件后,用户能对该文件进行分析,根据调试需求生成用户断点配置文件。
作为本发明的一种实施方式,断点编号由用户维护,保证每个断点编号的唯一性,主设备ID及从设备ID设置任意一个或多个设备的ID或任意ID或不存在,操作标记设置为读操作符或写操作符或任意操作符,将操作地址设置为某个特定地址或任意地址或满足设定规律的地址,将操作数据设置为某个特定数据或任意数据或满足设定规律的数据,将操作数据数量设置为某个特定值或任意值或满足设定规律的数据数量,将操作时间设置为某个特定时间或任意时间或满足设定规律的时间;
用户配置文件经过断点生成器分析处理后生成断点配置文件,断点配置文件格式按照仿真工具提供的用于设置断点的用户接口格式要求生成。
根据本发明的另一个方面,采用如下技术方案:一种芯片仿真调试方法,所述芯片仿真调试方法包括:
步骤S1、根据主设备ID的信息选择在对应的主设备监测器中检查主设备总线操作的功能代码处设置断点;当主设备ID为任意值的情况下,则在所有主设备监测器均设置断点;当主设备ID为某一个或若干个值的情况下,在该ID对应的主设备监测器中设置断点;没有主设备ID的情况下,则主设备监测器不设置断点;
步骤S2、根据从设备ID的信息选择在对应的从设备监测器中检查来自总线操作的功能代码处设置断点;当从设备ID为任意值的情况下,则在所有从设备监测器均设置断点;当从设备ID为某一个或若干个值的情况下,在该ID对应的从设备监测器中设置断点;没有从设备ID的情况下,则从设备监测器不设置断点;
步骤S3、根据操作符、操作地址、操作数据、操作数据数量、操作时间设置断点触发条件,所有条件同时成立则断点被触发;操作符触发条件为操作符是读操作或写操作或任意操作,操作地址触发条件为操作地址是某个特定地址或任意地址或满足设定规律的地址,操作数据触发条件为操作数据是某个特定数据或任意数据或满足设定规律的数据,操作数据数量触发条件为操作数据数量是某个特定值或任意值或满足设定规律的数据数量,操作时间触发条件为操作时间是某个特定时间或者任意时间或者满足设定规律的时间。
根据本发明的又一个方面,采用如下技术方案:一种芯片仿真调试方法,所述芯片仿真调试方法包括:
监测对应主设备对总线的操作;在总线操作开始后记录主设备ID,根据操作地址获取从设备ID,根据操作过程是读操作还是写操作获取操作符,根据操作过程的数据获取操作数据和操作数据数量,根据操作开始或者操作结束信号获取操作时间,操作结束后等待下一次总线操作;
监测总线对对应从设备的操作;在总线操作开始后,根据当前操作对应的从设备获取从设备ID,主设备ID设置为不关注状态,根据操作过程是读操作还是写操作获取操作符,根据操作过程的数据获取操作数据和操作数据数量,根据操作开始或者操作结束信号获取操作时间,操作结束后等待下一次总线操作;
监测信息采集器采集来自主设备监测器输出的主设备对总线的操作信息以及从设备监测器输出的总线对从设备的操作信息,并保存到运行状态文件中。
作为本发明的一种实施方式,所述芯片仿真调试方法还包括:仿真结束并生成运行状态文件后,用户能对该文件进行分析,根据调试需求生成用户断点配置文件。
本发明的有益效果在于:本发明提出的芯片仿真调试系统及调试方法,在芯片设计代码、仿真环境代码中根据调试需求不便于设置代码断点定位某些具体的仿真行为的情况下,通过对主设备、从设备监测器具体功能代码处设置断点和断点触发条件,增加了调试断点在仿真过程中满足某些特定条件暂停仿真进行调试的功能。
附图说明
图1为本发明一实施例中芯片仿真调试系统的组成示意图。
图2为本发明一实施例中运行状态文件格式图。
图3为本发明一实施例中用户断点配置文件格式图。
图4为本发明一实施例中断点设置过程图。
具体实施方式
下面结合附图详细说明本发明的优选实施例。
为了进一步理解本发明,下面结合实施例对本发明优选实施方案进行描述,但是应当理解,这些描述只是为进一步说明本发明的特征和优点,而不是对本发明权利要求的限制。
该部分的描述只针对几个典型的实施例,本发明并不仅局限于实施例描述的范围。相同或相近的现有技术手段与实施例中的一些技术特征进行相互替换也在本发明描述和保护的范围内。
本发明揭示了一种芯片仿真调试系统,图1为本发明一实施例中芯片仿真调试系统的组成示意图;请参阅图1,在本发明的一实施例中,所述芯片仿真调试系统包括:至少一主设备监测器1或从设备监测器3,以及监测信息采集器5。各主设备监测器1连接对应的主设备7,用以监测对应主设备7对总线的操作;各从设备监测器3连接对应的从设备9,用以监测总线对对应从设备9的操作。监测信息采集器5分别连接各主设备监测器1及各从设备监测器3,用以采集来自主设备监测器1输出的主设备对总线的操作信息以及从设备监测器3输出的总线对从设备的操作信息,并保存到运行状态文件中。在一实施例中,本发明仿为芯片仿真调试系统(如可以是SoC仿真调试系统)。
在本发明的一实施例中,所述主设备监测器用以在总线操作开始后记录主设备ID,根据操作地址获取从设备ID,根据操作过程是读操作还是写操作获取操作符,根据操作过程的数据获取操作数据和操作数据数量,根据操作开始或者操作结束信号获取操作时间,操作结束后等待下一次总线操作。在本发明的一实施例中,所述从设备监测器用以在总线操作开始后,根据当前操作对应的从设备获取从设备ID,主设备ID设置为不关注状态,根据操作过程是读操作还是写操作获取操作符,根据操作过程的数据获取操作数据和操作数据数量,根据操作开始或者操作结束信号获取操作时间,操作结束后等待下一次总线操作。
图2为本发明一实施例中运行状态文件格式图;请参阅图2,在本发明的一实施例中,运行状态文件的格式可如图2所示,当然也可以根据需要进行调整。
在本发明的一实施例中,所述主设备监测器、从设备监测器输出的一次读操作的信息包括读操作符、读地址、读返回数据、读返回数据数量以及读操作时间;所述主设备监测器、从设备监测器输出的一次写操作的信息包括写操作符、写地址、写数据、写数据数量以及写操作时间。
在本发明的一实施例中,所述系统包括设备ID分配模块,用以为每个主设备、从设备分配一个设备ID,并保证每个设备ID均不相同;每个从设备均有各自的操作地址区间并且相互没有重叠的地址区域。各主设备及各从设备分别连接总线;主设备对总线的一次读操作或写操作以及总线对从设备的一次读操作或写操作被认为是一次操作。每个主设备发出的对总线的操作均接入各自主设备监测器,来自总线对从设备的操作接入从设备监测器。
在本发明的一实施例中,在运行状态文件中,操作编号由监测信息采集器维护,对来自主设备监测器、从设备监测器每一次操作分配一个操作编号,并保证每次操作编号具备唯一性。
在本发明的一实施例中,主设备对总线进行操作的过程,操作地址由主设备发出,根据操作地址所处的操作地址区间确定从设备的设备ID,根据发出当前操作的主设备确定主设备ID,总线对从设备进行操作的过程,从设备ID设置为当前从设备对应的ID,主设备ID设置为不关注状态,操作符、操作地址、操作数据、操作数据数量、操作时间均来自主设备监测器、从设备监测器的输出信息。
在本发明的一实施例中,仿真结束并生成运行状态文件后,用户能对该文件进行分析,根据调试需求生成用户断点配置文件。
图3为本发明一实施例中用户断点配置文件格式图,图4为本发明一实施例中断点设置过程图;请参阅图3、图4,在一实施例中,断点编号由用户维护,保证每个断点编号的唯一性,将设备ID设置任意一个或多个从设备的ID或任意ID或不存在,将操作标记设置为读操作符或写操作符,将操作地址设置为满足某种特定规律的地址(在本发明的一实施例中,操作地址可以设置为一个具体的地址或者任意地址或某个地址区间内任意地址;也可以是其他满足某种特定规律的操作地址),将操作数据设置为满足某种特定规律的数据(在本发明的一实施例中,可以将操作数据可以设置为一个具体的操作数据或者任意数据或某个区间内任意数据;也可以是其他满足某种特定规律的操作数据),将操作数据数量设置为符合某种特定规律的数据数量(在本发明的一实施例中,可以将操作数据数量设置为一个具体的操作数据的数量或任意数量数据或某个区间内任意数量数据;也可以是其他满足某种特定规律的操作数据数量),将操作时间设置为满足某种特定规律的时间(在本发明的一实施例中,可以将操作时间设置为一个具体的操作时间或任意时间或某个区间内的任意时间,也可以是其他满足某种特定规律的时间)。用户配置文件经过断点生成器分析处理后生成断点配置文件,断点配置文件格式按照仿真工具提供的用于设置断点的用户接口格式要求生成。
本发明揭示一种芯片仿真调试方法,所述芯片仿真调试方法包括:
监测对应主设备对总线的操作;在总线操作开始后记录主设备ID,根据操作地址获取从设备ID,根据操作过程是读操作还是写操作获取操作符,根据操作过程的数据获取操作数据和操作数据数量,根据操作开始或者操作结束信号获取操作时间,操作结束后等待下一次总线操作;
监测总线对对应从设备的操作;在总线操作开始后,根据当前操作对应的从设备获取从设备ID(只获取从设备ID,主设备ID不关注,总线操作开始后记录从设备ID即可),根据操作过程是读操作还是写操作获取操作符,根据操作过程的数据获取操作数据和操作数据数量,根据操作开始或者操作结束信号获取操作时间,操作结束后等待下一次总线操作;
监测信息采集器采集来自主设备监测器输出的主设备对总线的操作信息以及从设备监测器输出的总线对从设备的操作信息,并保存到运行状态文件中。
在本发明的一实施例中,所述芯片仿真调试方法还包括:仿真结束并生成运行状态文件后,用户能对该文件进行分析,根据调试需求生成用户断点配置文件。
在本发明的一实施例中,所述芯片仿真调试方法包括:
步骤S1、根据主设备ID的信息选择在对应的主设备监测器中检查主设备总线操作的功能代码处设置断点;当主设备ID为任意值的情况下,则在所有主设备监测器均设置断点;当主设备ID为某一个或若干个值的情况下,在该ID对应的主设备监测器中设置断点;没有主设备ID的情况下,则主设备监测器不设置断点;
步骤S2、根据从设备ID的信息选择在对应的从设备监测器中检查来自总线操作的功能代码处设置断点;当从设备ID为任意值的情况下,则在所有从设备监测器均设置断点;当从设备ID为某一个或若干个值的情况下,在该ID对应的从设备监测器中设置断点;没有从设备ID的情况下,则从设备监测器不设置断点;
步骤S3、根据操作符、操作地址、操作数据、操作数据数量、操作时间设置断点触发条件,所有条件同时成立则断点被触发;操作符触发条件为操作符是读操作或写操作或任意操作,操作地址触发条件为操作地址是某个特定地址或任意地址或满足某种特定规律的地址,操作数据触发条件为操作数据为某个特定数据或任意数据或满足某种特定规律的数据,操作数据数量触发条件为操作数据数量为某个特定值或任意值或满足某种特定规律的数据数量,操作时间触发条件为操作时间为某个特定时间或者任意时间或者满足某种特定规律的时间。
综上所述,本发明提出的仿真调试系统及调试方法,在芯片(如SoC等)设计代码、仿真环境代码中根据调试需求不便于设置代码断点定位某些具体的仿真行为的情况下,通过对主设备、从设备监测器具体功能代码处设置断点和断点触发条件,增加了调试断点在仿真过程中满足某些特定条件暂停仿真进行调试的功能。
这里本发明的描述和应用是说明性的,并非想将本发明的范围限制在上述实施例中。这里所披露的实施例的变形和改变是可能的,对于那些本领域的普通技术人员来说实施例的替换和等效的各种部件是公知的。本领域技术人员应该清楚的是,在不脱离本发明的精神或本质特征的情况下,本发明可以以其它形式、结构、布置、比例,以及用其它组件、材料和部件来实现。在不脱离本发明范围和精神的情况下,可以对这里所披露的实施例进行其它变形和改变。
Claims (10)
1.一种芯片仿真调试系统,其特征在于,所述芯片仿真调试系统包括:至少一主设备监测器或至少一从设备监测器,以及监测信息采集器;
所述主设备监测器连接对应的主设备,用以监测对应主设备对总线的操作;在总线操作开始后记录主设备ID,根据操作地址获取从设备ID,根据操作过程是读操作还是写操作获取操作符,根据操作过程的数据获取操作数据和操作数据数量,根据操作开始或者操作结束信号获取操作时间,操作结束后等待下一次总线操作;
所述从设备监测器连接对应的从设备,用以监测总线对对应从设备的操作;在总线操作开始后,根据当前操作对应的从设备获取从设备ID,根据操作过程是读操作还是写操作获取操作符,根据操作过程的数据获取操作数据和操作数据数量,根据操作开始或者操作结束信号获取操作时间,操作结束后等待下一次总线操作;
所述监测信息采集器分别连接各主设备监测器及各从设备监测器,用以采集来自主设备监测器输出的主设备对总线的操作信息以及从设备监测器输出的总线对从设备的操作信息,并保存到运行状态文件中。
2.根据权利要求1所述的芯片仿真调试系统,其特征在于:
所述主设备监测器、从设备监测器输出的一次读操作的信息包括读操作符、读地址、读返回数据、读返回数据数量以及读操作时间;
所述主设备监测器、从设备监测器输出的一次写操作的信息包括写操作符、写地址、写数据、写数据数量以及写操作时间。
3.根据权利要求1所述的芯片仿真调试系统,其特征在于:
所述系统包括设备ID分配模块,用以为每个主设备、从设备分配一个设备ID,并保证每个设备ID均不相同;每个从设备均有各自的操作地址区间并且相互没有重叠的地址区域;
各主设备及各从设备分别连接总线;主设备对总线的一次读操作或写操作以及总线对从设备的一次读操作或写操作被认为是一次操作;
每个主设备发出的对总线的操作均接入各自主设备监测器,来自总线对从设备的操作接入从设备监测器。
4.根据权利要求1所述的芯片仿真调试系统,其特征在于:
在运行状态文件中,操作编号由监测信息采集器维护,对来自主设备监测器、从设备监测器每一次操作分配一个操作编号,并保证每次操作编号具备唯一性。
5.根据权利要求1所述的芯片仿真调试系统,其特征在于:
主设备对总线进行操作的过程,所用的操作地址由主设备发出,根据操作地址所处的操作地址区间确定从设备的设备ID,根据发出当前操作的主设备确定主设备ID,总线对从设备进行操作的过程,从设备ID设置为当前从设备对应的ID,操作符、操作地址、操作数据、操作数据数量、操作时间均来自主设备监测器、从设备监测器的输出信息。
6.根据权利要求1所述的芯片仿真调试系统,其特征在于:
仿真结束并生成运行状态文件后,用户能对该文件进行分析,根据调试需求生成用户断点配置文件。
7.根据权利要求6所述的芯片仿真调试系统,其特征在于:
断点编号由用户维护,保证每个断点编号的唯一性,主设备ID及从设备ID分别设置任意一个或多个设备的ID或任意ID或不存在,将操作标记设置为读操作符或写操作符或任意操作符,将操作地址设置为某个特定地址或任意地址或满足设定规律的地址,将操作数据设置为某个特定数据或任意数据或满足设定规律的数据,将操作数据数量设置为某个特定值或任意值或满足设定规律的数据数量,将操作时间设置为某个特定时间或任意时间或满足设定规律的时间;
用户配置文件经过断点生成器分析处理后生成断点配置文件,断点配置文件格式按照仿真工具提供的用于设置断点的用户接口格式要求生成。
8.一种芯片仿真调试方法,其特征在于,所述芯片仿真调试方法包括:
步骤S1、根据主设备ID的信息选择在对应的主设备监测器中检查主设备总线操作的功能代码处设置断点;当主设备ID为任意值的情况下,则在所有主设备监测器均设置断点;当主设备ID为某一个或若干个值的情况下,在该ID对应的主设备监测器中设置断点;没有主设备ID的情况下,则主设备监测器不设置断点;
步骤S2、根据从设备ID的信息选择在对应的从设备监测器中检查来自总线操作的功能代码处设置断点;当从设备ID为任意值的情况下,则在所有从设备监测器均设置断点;当从设备ID为某一个或若干个值的情况下,在该ID对应的从设备监测器中设置断点;没有从设备ID的情况下,则从设备监测器不设置断点;
步骤S3、根据操作符、操作地址、操作数据、操作数据数量、操作时间设置断点触发条件,所有条件同时成立则断点被触发;操作符触发条件为操作符是读操作或写操作或任意操作,操作地址触发条件为操作地址是某个特定地址或任意地址或满足设定规律的地址,操作数据触发条件为操作数据是某个特定数据或任意数据或满足设定规律的数据,操作数据数量触发条件为操作数据数量是某个特定值或任意值或满足设定规律的数据数量,操作时间触发条件为操作时间是某个特定时间或者任意时间或者满足设定规律的时间。
9.一种芯片仿真调试方法,其特征在于,所述芯片仿真调试方法包括:
监测对应主设备对总线的操作;在总线操作开始后记录主设备ID,根据操作地址获取从设备ID,根据操作过程是读操作还是写操作获取操作符,根据操作过程的数据获取操作数据和操作数据数量,根据操作开始或者操作结束信号获取操作时间,操作结束后等待下一次总线操作;
监测总线对对应从设备的操作;在总线操作开始后记录从设备ID,记录主设备ID为不关注状态,根据操作过程是读操作还是写操作获取操作符,根据操作过程的数据获取操作数据和操作数据数量,根据操作开始或者操作结束信号获取操作时间,操作结束后等待下一次总线操作;
监测信息采集器采集来自主设备监测器输出的主设备对总线的操作信息以及从设备监测器输出的总线对从设备的操作信息,并保存到运行状态文件中。
10.根据权利要求9所述的芯片仿真调试方法,其特征在于:
所述仿真调试方法还包括:仿真结束并生成运行状态文件后,用户能对该文件进行分析,根据调试需求生成用户断点配置文件。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911134566.2A CN111124789B (zh) | 2019-11-19 | 2019-11-19 | 一种芯片仿真调试系统及调试方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911134566.2A CN111124789B (zh) | 2019-11-19 | 2019-11-19 | 一种芯片仿真调试系统及调试方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111124789A true CN111124789A (zh) | 2020-05-08 |
CN111124789B CN111124789B (zh) | 2023-07-14 |
Family
ID=70495776
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911134566.2A Active CN111124789B (zh) | 2019-11-19 | 2019-11-19 | 一种芯片仿真调试系统及调试方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111124789B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111914410A (zh) * | 2020-07-16 | 2020-11-10 | 博流智能科技(南京)有限公司 | SoC软硬件协同仿真加速系统及方法 |
CN112181739A (zh) * | 2020-09-03 | 2021-01-05 | 博流智能科技(南京)有限公司 | 系统总线测试系统及方法 |
CN112269708A (zh) * | 2020-12-22 | 2021-01-26 | 湖北芯擎科技有限公司 | 一种调试信息获取方法、装置、电子设备及存储介质 |
CN115291958A (zh) * | 2022-10-10 | 2022-11-04 | 广州市保伦电子有限公司 | 一种主控与外围芯片的更换方法及装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101458652A (zh) * | 2007-12-14 | 2009-06-17 | 上海海尔集成电路有限公司 | 微控制器嵌入式在线仿真调试系统 |
US7827510B1 (en) * | 2002-06-07 | 2010-11-02 | Synopsys, Inc. | Enhanced hardware debugging with embedded FPGAS in a hardware description language |
CN101968759A (zh) * | 2009-07-27 | 2011-02-09 | 上海华虹集成电路有限责任公司 | 具有断点功能的处理器芯片仿真器 |
-
2019
- 2019-11-19 CN CN201911134566.2A patent/CN111124789B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7827510B1 (en) * | 2002-06-07 | 2010-11-02 | Synopsys, Inc. | Enhanced hardware debugging with embedded FPGAS in a hardware description language |
CN101458652A (zh) * | 2007-12-14 | 2009-06-17 | 上海海尔集成电路有限公司 | 微控制器嵌入式在线仿真调试系统 |
CN101968759A (zh) * | 2009-07-27 | 2011-02-09 | 上海华虹集成电路有限责任公司 | 具有断点功能的处理器芯片仿真器 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111914410A (zh) * | 2020-07-16 | 2020-11-10 | 博流智能科技(南京)有限公司 | SoC软硬件协同仿真加速系统及方法 |
CN111914410B (zh) * | 2020-07-16 | 2024-06-14 | 博流智能科技(南京)有限公司 | SoC软硬件协同仿真加速系统及方法 |
CN112181739A (zh) * | 2020-09-03 | 2021-01-05 | 博流智能科技(南京)有限公司 | 系统总线测试系统及方法 |
CN112181739B (zh) * | 2020-09-03 | 2023-08-08 | 博流智能科技(南京)有限公司 | 系统总线测试系统及方法 |
CN112269708A (zh) * | 2020-12-22 | 2021-01-26 | 湖北芯擎科技有限公司 | 一种调试信息获取方法、装置、电子设备及存储介质 |
CN112269708B (zh) * | 2020-12-22 | 2021-03-16 | 湖北芯擎科技有限公司 | 一种调试信息获取方法、装置、电子设备及存储介质 |
CN115291958A (zh) * | 2022-10-10 | 2022-11-04 | 广州市保伦电子有限公司 | 一种主控与外围芯片的更换方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
CN111124789B (zh) | 2023-07-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111124789B (zh) | 一种芯片仿真调试系统及调试方法 | |
CN106874187B (zh) | 代码覆盖率收集方法和装置 | |
US7200776B2 (en) | System and method for generating trace data in a computing system | |
CN107066390B (zh) | 一种动态内存泄漏检测方法及系统 | |
CN102143008A (zh) | 用于数据中心的诊断故障事件的方法及装置 | |
CN113138929A (zh) | 分布式接口测试方法、装置、电子设备及存储介质 | |
CN112463631A (zh) | 一种芯片驱动程序测试方法、装置、设备及可读存储介质 | |
CN1987820A (zh) | 用于跟踪现场可编程门阵列中的程序执行的方法和系统 | |
CN104809063A (zh) | 分布式系统的测试方法及装置 | |
CN116521468B (zh) | 一种fpga在线调试方法及支持在线调试的fpga | |
US7665066B2 (en) | Method for determining and recording system information and function in distributed parallel component based software systems | |
CN116909934B (zh) | 电子自动化设计软件的命令测试方法、装置、设备及介质 | |
CN110988662B (zh) | 一种基于fpga原型验证开发板的信号调试系统及方法 | |
CN111124828B (zh) | 一种数据处理方法、装置、设备及存储介质 | |
EP3121728B1 (en) | System and method for remotely debugging a device | |
CN101398781A (zh) | 一种快速诊断系统软件缺陷的系统及方法 | |
CN117131545A (zh) | 数据处理方法及装置、存储介质、终端 | |
CN112148537A (zh) | 总线监控装置及方法、存储介质、电子装置 | |
CN109669829A (zh) | 一种基于bmc的诊断调试方法、装置及服务器 | |
CN112162954B (zh) | 用户操作日志生成、路径的定位方法、装置、设备及介质 | |
CN115145870A (zh) | 失败任务原因定位方法、装置、电子设备及存储介质 | |
CN114691494A (zh) | 测试用例的执行方法、系统及测试设备 | |
CN110866492B (zh) | 一种基线分支的识别方法、装置及计算机系统 | |
CN113760696A (zh) | 一种程序问题定位方法、装置、电子设备和存储介质 | |
JP2613297B2 (ja) | プリント基板のテスト方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |