CN111122277A - 一种暴露半导体多晶层的方法 - Google Patents

一种暴露半导体多晶层的方法 Download PDF

Info

Publication number
CN111122277A
CN111122277A CN201911349353.1A CN201911349353A CN111122277A CN 111122277 A CN111122277 A CN 111122277A CN 201911349353 A CN201911349353 A CN 201911349353A CN 111122277 A CN111122277 A CN 111122277A
Authority
CN
China
Prior art keywords
semiconductor
layer
polycrystalline layer
polycrystalline
semiconductor substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN201911349353.1A
Other languages
English (en)
Inventor
周炳
付国振
赵承杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZHANGJIAGANG EVER POWER SEMICONDUCTOR CO Ltd
Original Assignee
ZHANGJIAGANG EVER POWER SEMICONDUCTOR CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZHANGJIAGANG EVER POWER SEMICONDUCTOR CO Ltd filed Critical ZHANGJIAGANG EVER POWER SEMICONDUCTOR CO Ltd
Priority to CN201911349353.1A priority Critical patent/CN111122277A/zh
Publication of CN111122277A publication Critical patent/CN111122277A/zh
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01NINVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
    • G01N1/00Sampling; Preparing specimens for investigation
    • G01N1/28Preparing specimens for investigation including physical details of (bio-)chemical methods covered elsewhere, e.g. G01N33/50, C12Q
    • G01N1/32Polishing; Etching

Landscapes

  • Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Chemical & Material Sciences (AREA)
  • Analytical Chemistry (AREA)
  • Biochemistry (AREA)
  • General Health & Medical Sciences (AREA)
  • General Physics & Mathematics (AREA)
  • Immunology (AREA)
  • Pathology (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Sampling And Sample Adjustment (AREA)

Abstract

本发明涉及一种暴露半导体多晶层的方法,该方法包括:提供半导体样品,所述半导体样品从下至上依次包括半导体衬底、氧化层和半导体多晶层;用化学溶液去除所述半导体衬底和半导体多晶层之间的氧化层;用超声波振荡去除所述半导体衬底,暴露出所述半导体多晶层。本发明可避免损伤半导体多晶层。

Description

一种暴露半导体多晶层的方法
技术领域
本发明涉及半导体领域,特别是涉及一种暴露半导体多晶层的方法。
背景技术
对半导体装置进行失效分析,通常是先逐层剥除(De-layer)要进行缺陷分析的目标层上方的其他层,以暴露出整个目标层,然后再用扫描电子显微镜(SEM)、透射电子显微镜(TEM)或光学显微镜(OM)等观察目标层,并进行缺陷分析。例如,美国专利US5935870公开了一种失效分析方法,用化学机械研磨法(CMP)、蚀刻法等逐层剥除栅氧化层上的其他层,以暴露出整个栅氧化层。
对于因半导体衬底的缺陷(例如,衬底本身材料的缺陷或在工艺过程中对衬底造成的缺陷)导致的半导体装置失效,就需要剥除半导体衬底上方所有层。现有的一种暴露半导体衬底的方法包括:先用反应离子蚀刻法(RIE)或CMP逐层剥除半导体样品的金属层和介质层,暴露出多晶硅(Poly Si)层。
然而,上述方法只是暴露出了多晶硅的上层,且容易损伤多晶层,且其未暴露出多晶层下层,无法准确对多晶层进行缺陷分析。
发明内容
基于此,有必要提供一种暴露半导体多晶层的方法,避免损伤半导体多晶层。
一种暴露半导体多晶层的方法,该方法包括:
提供半导体样品,所述半导体样品从下至上依次包括半导体衬底、氧化层和半导体多晶层;
用化学溶液去除所述半导体衬底和半导体多晶层之间的氧化层;
用超声波振荡去除所述半导体衬底,暴露出所述半导体多晶层。
优选的,所述半导体衬底为硅衬底,所述氧化层为二氧化硅层,所述半导体多晶层为多晶硅层。
优选的,所述半导体样品为电容元件或电阻元件。
优选的,所述用化学溶液去除所述半导体衬底和半导体多晶层之间的氧化层包括:将所述半导体样品在所述化学溶液中浸泡8~20小时。
本发明中,上述技术方案先用不会与上下两层的半导体材料反应的化学溶液去除中间的氧化层,再去掉半导体衬底,从而使多晶层的两面都可以暴露出来,提升对多晶层缺陷分析的准确性;同时,化学溶液去除中间的氧化层,也不会对多晶层造成损伤。
附图说明
图1为一实施例的暴露半导体多晶层的方法的流程图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
图1为一实施例的暴露半导体多晶层的方法的流程图,如图1所示,该方法包括步骤120至步骤160。
一种暴露半导体多晶层的方法,该方法包括:
步骤120,提供半导体样品,所述半导体样品从下至上依次包括半导体衬底、氧化层和半导体多晶层;
对经过失效测试后得到的半导体失效样品的硅衬底进行缺陷分析,首先可以用RIE或CMP逐层剥除失效样品的多晶硅层上的多层金属层和介质层,以获得半导体样品,整个多晶硅层被暴露出来。
步骤140,用化学溶液去除所述半导体衬底和半导体多晶层之间的氧化层;
用BOE浸泡半导体样品,去除二氧化硅层。BOE是HF和NH4F按一定比例配成的蚀刻性水溶液,本实施例中,HF和NH4F的比例为10∶1,在其他实施例中,HF和NH4F的比例也可以为5∶1、6∶1、20∶1、50∶1、100∶1等。二氧化硅与BOE中的氟离子反应,因而溶解于BOE中;而硅不会溶解于BOE,因此BOE不会侵蚀或损伤硅衬底和多晶硅层。
步骤160,用超声波振荡去除所述半导体衬底,暴露出所述半导体多晶层。
本发明中,上述技术方案先用不会与上下两层的半导体材料反应的化学溶液去除中间的氧化层,再去掉半导体衬底,从而使多晶层的两面都可以暴露出来,提升对多晶层缺陷分析的准确性;同时,化学溶液去除中间的氧化层,也不会对多晶层造成损伤。
本实施例中,所述半导体衬底为硅衬底,所述氧化层为二氧化硅层,所述半导体多晶层为多晶硅层。
本实施例中,所述半导体样品为电容元件或电阻元件。
本实施例中,所述用化学溶液去除所述半导体衬底和半导体多晶层之间的氧化层包括:将所述半导体样品在所述化学溶液中浸泡8~20小时。
本实施例中,二氧化硅层很薄,不超过200埃,通常只有几十埃,BOE会慢慢侵蚀二氧化硅层,因此,需要将半导体样品浸泡一段时间后,才能去除二氧化硅层,浸泡时间根据BOE的配比浓度和二氧化硅层的厚度而确定。本实施例BOE的配比浓度为HF和NH4F的比例为10∶1,浸泡时间如下所述,而对于其他配比浓度的BOE,浸泡时间可相应地增加或缩短。
本实施例先去除氧化层,再去掉多晶层,不会损伤半导体衬底。
本实施例中,硅衬底可以浸泡在盛有DI水的烧杯中,并将烧杯浸在盛有水的超声波装置中;硅衬底也可以直接浸泡在盛有DI水的超声波装置中。超声波振荡的时间可以为10~20秒。通过超声波振荡,可以去掉半导体衬底,且不会影响半导体多晶层。同时,本实施例可以暴露出多晶层的上下两个层,方便进行缺陷分析。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (4)

1.一种暴露半导体多晶层的方法,其特征在于,该方法包括:
提供半导体样品,所述半导体样品从下至上依次包括半导体衬底、氧化层和半导体多晶层;
用化学溶液去除所述半导体衬底和半导体多晶层之间的氧化层;
用超声波振荡去除所述半导体衬底,暴露出所述半导体多晶层。
2.根据权利要求1所述的方法,其特征在于,所述半导体衬底为硅衬底,所述氧化层为二氧化硅层,所述半导体多晶层为多晶硅层。
3.根据权利要求1所述的方法,其特征在于,所述半导体样品为电容元件或电阻元件。
4.根据权利要求1所述的方法,其特征在于,所述用化学溶液去除所述半导体衬底和半导体多晶层之间的氧化层包括:将所述半导体样品在所述化学溶液中浸泡8~20小时。
CN201911349353.1A 2019-12-24 2019-12-24 一种暴露半导体多晶层的方法 Withdrawn CN111122277A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911349353.1A CN111122277A (zh) 2019-12-24 2019-12-24 一种暴露半导体多晶层的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911349353.1A CN111122277A (zh) 2019-12-24 2019-12-24 一种暴露半导体多晶层的方法

Publications (1)

Publication Number Publication Date
CN111122277A true CN111122277A (zh) 2020-05-08

Family

ID=70500074

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911349353.1A Withdrawn CN111122277A (zh) 2019-12-24 2019-12-24 一种暴露半导体多晶层的方法

Country Status (1)

Country Link
CN (1) CN111122277A (zh)

Similar Documents

Publication Publication Date Title
KR101242246B1 (ko) 웨이퍼 오염 측정장치 및 웨이퍼의 오염 측정 방법
US8038798B2 (en) Method of and apparatus for cleaning substrate
CN101996880A (zh) 暴露半导体衬底的方法和失效分析方法
US5926688A (en) Method of removing thin film layers of a semiconductor component
JP2011124354A (ja) Soiウェーハの検査方法
JP3679216B2 (ja) 半導体基板の洗浄液及びこれを使用する洗浄方法
JP2004179638A (ja) 半導体ウェーハの処理方法、半導体ウェーハの検査方法、半導体装置の開発方法、および半導体ウェーハ処理装置
TWI244130B (en) Method of reclaiming silicon wafers
US7745236B2 (en) Floating gate process methodology
CN111122277A (zh) 一种暴露半导体多晶层的方法
US8236580B2 (en) Copper contamination detection method and system for monitoring copper contamination
CN110987577A (zh) 一种暴露半导体衬底的方法
CN114813808B (zh) 一种半导体芯片截面结构的检测方法
US8334209B2 (en) Method of reducing electron beam damage on post W-CMP wafers
CN111024473A (zh) 一种暴露半导体氧化层的方法
US7132368B2 (en) Method for repairing plasma damage after spacer formation for integrated circuit devices
US6689698B2 (en) Method for etching a silicided poly using fluorine-based reactive ion etching and sodium hydroxide based solution immersion
KR100664797B1 (ko) 반도체 소자의 게이트 산화막 결함 검사 방법
KR100969190B1 (ko) 접합 웨이퍼의 평가 방법
KR100588890B1 (ko) 반도체 소자의 다결정실리콘 제거를 위한 화학용액
US7957917B2 (en) Copper contamination detection method and system for monitoring copper contamination
CN109003901B (zh) 半导体器件的制造方法
JP4612659B2 (ja) 半導体ウェーハの検査方法、半導体装置の開発方法、および半導体ウェーハ処理装置
Gong et al. Failure Analysis of Single-Bit Charge Loss after Stress and Studies on Silicon Dopant Profile
KR100749641B1 (ko) 반도체 장치 제조 공정 검사 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication
WW01 Invention patent application withdrawn after publication

Application publication date: 20200508