CN110930958A - 关机残影消除电路、阵列基板、显示装置 - Google Patents

关机残影消除电路、阵列基板、显示装置 Download PDF

Info

Publication number
CN110930958A
CN110930958A CN201911174902.6A CN201911174902A CN110930958A CN 110930958 A CN110930958 A CN 110930958A CN 201911174902 A CN201911174902 A CN 201911174902A CN 110930958 A CN110930958 A CN 110930958A
Authority
CN
China
Prior art keywords
capacitor
circuit
reference voltage
diode
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911174902.6A
Other languages
English (en)
Inventor
金锦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
TCL Huaxing Photoelectric Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL Huaxing Photoelectric Technology Co Ltd filed Critical TCL Huaxing Photoelectric Technology Co Ltd
Priority to CN201911174902.6A priority Critical patent/CN110930958A/zh
Publication of CN110930958A publication Critical patent/CN110930958A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种关机残影消除电路,包括第一电容和与其电性连接的二极管,其中所述消除电路接入有参考电压端,其中所述消除电路具有第一工作状态和第二工作状态;当所述消除电路在所述第一工作状态时,所述第一电容与所述二极管间处于导通状态,这时所述参考电压端与所述第一电容相同,且所述参考电压端的电压数值为第一数值,而当所述消除电路处于所述第二工作状态时,所述二极管处于截止状态,这时所述第一电容与所述参考电压端隔开,所述参考电压的电压数值转换为第二数值。所述第二数值为外部偏置电压VGH的数值,从而将所有像素中的TFT开启,进而对每一像素中积累的电荷进行泄放,因此不会出现关机残影的问题。

Description

关机残影消除电路、阵列基板、显示装置
技术领域
本发明涉及显示术领域,特别涉及一种关机残影消除电路、阵列基板、显示装置。
背景技术
液晶显示器(Liquid Crystal Display,LCD)已经应用于包括电脑、手机以及电视等电子设备中。液晶显示器一般包括相对设置的阵列基板与彩膜基板,以及设置于阵列基板与彩膜基板之间的液晶层。在LCD进行显示时,通过分别对阵列基板上的像素电极与彩膜基板上的公共电极施加电压,以控制液晶分子偏转。然而,在LCD关机时,LCD中存储的电荷得不到有效释放,会留下残留图像,导致关机残影问题。
在TFT-LCD(Thin-film transistor Liquid Crystal Display,薄膜晶体管液晶显示)装置中,XAO(Output ALL-0N Control,即XDON或XON)是扫描驱动器(Gate Driver)的一种控制信号,该信号为特定电平时可以将参考电压VSS拉高为外部偏置电压VGH(为扫描信号提供高电平电压,即为每一行像素中的薄膜晶体管TFT提供开启电压)。利用XAO信号,可以在关闭显示装置时将所有像素中的TFT开启,从而对每一像素中积累的电荷进行泄放,以防止关机残影的出现。
参考电压VSS由电路的关断电压通过三极管产生,一般为-6V,驱动能力不足,故一般面板的电路会加电容对参考电压VSS进行进行滤波稳压。但是在关机XAO信号启动后,由于电容的存在,无法将参考电压VSS拉高为外部偏置电压VGH,会被电容滤掉,故参考电压VSS无法拉高为外部偏置电压VGH,放电功能也起不到作用,从而会出现关机残影。
因此,确有必要来开发一种新型的关机残影消除电路,以克服现有技术的缺陷。
发明内容
本发明的一个目的是提供一种的关机残影消除电路,其能够解决现有技术中由于电容的存在,无法将参考电压VSS拉高为外部偏置电压VGH,从而导致的出现关机残影的问题。
为实现上述目的,本发明提供一种关机残影消除电路,包括第一电容和与所述第一电容并联的第二电容以及与所述第一电容串联的二极管,其中所述消除电路接入有其所在显示装置的面板电路的参考电压端,所述消除电路还接入有接地电压端,所述接地电压端提供接地电压。
进一步的,在其他实施方式中,其中其中所述消除电路具有第一工作状态和第二工作状态;当所述消除电路在所述第一工作状态时,所述第一电容与所述二极管间处于导通状态,这时所述参考电压端与所述第一电容相同,且所述参考电压端的电压数值为第一数值,而当所述消除电路处于所述第二工作状态时,所述二极管处于截止状态,这时所述第一电容与所述参考电压端隔开,所述参考电压的电压数值被所述面板电路拉高到第二数值。
进一步的,在其他实施方式中,其中所述二极管的阴极端耦接所述参考电压端,其阳极端耦接所述第一电容的负极端。
进一步的,在其他实施方式中,其中所述第一电容阳极耦接所述接地电压端。
进一步的,在其他实施方式中,其中所述二极管的阳极端耦接所述接地电压端,其阴极端耦接所述第一电容的正极端。
进一步的,在其他实施方式中,其中所述第一电容阴极耦接所述参考电压端。
进一步的,在其他实施方式中,其中所述第一数值的范围为-5V~-7V。
进一步的,在其他实施方式中,其中所述第二数值为外部偏置电压的数值。
本发明的另一目的是提供一种阵列基板,包括本体,所述本体上设置有本发明涉及的所述关机残影消除电路。
本发明的另一目的是提供一种阵列基板,包括本体,所述本体上设置有本发明涉及的所述阵列基板。
相对于现有技术,本发明的有益效果在于提供一种关机残影消除电路、阵列基板、显示装置,在参考电压VSS下地电容的支路上串联一个二极管,正常工作时,第一电容会对参考电压VSS进行滤波稳压,再提供稳定的电压致使二极管顺向导通;当关机时,XAO信号控制将参考电压VSS拉高为外部偏置电压VGH,二极管截止,第一电容和参考电压VSS隔开,从而将所有像素中的TFT开启,进而对每一像素中积累的电荷进行泄放,因此不会出现关机残影的问题。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例1提供的关机残影消除电路图;
图2为本发明实施例2提供的关机残影消除电路图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
这里所公开的具体结构和功能细节仅仅是代表性的,并且是用于描述本发明的示例性实施例的目的。但是本发明可以通过许多替换形式来具体实现,并且不应当被解释成仅仅受限于这里所阐述的实施例。
在本发明的描述中,需要理解的是,术语“中心”、“横向”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,属于“第一”“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定由“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。另外,术语“包括”及其任何变形,意图在于覆盖不排他的包含。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
这里所使用的术语仅仅是为了描述具体实施例而不意图限制示例性实施例。除非上下文明确地另有所指,否则这里所使用的单数形式“一个”、“一项”还意图包括复数。还应当理解的是,这里所使用的术语“包括”和/或“包含”规定所述的特征、整数、步骤、操作、单元和/或组件的存在,而不排除存在或添加一个或更多其他特征、整数、步骤、操作、单元、组件和/或其组合。
实施例1
请参见图1,图1所示为本实施例提供的关机残影消除电路图,该电路包括:第一电容1、第二电容2、二极管3,其中该消除电路还接有其所在显示装置的面板电路的参考电压VSS和接地电压。其中,第一电容1和第二电容2并联连接,二极管3的阴极端耦接参考电压VSS,其阳极端分别耦接第一电容1的负极端及第二电容2的负极端,接地电压分别耦接第一电容1的正极端和第二电容2的正极端。
在本实施例中,参考电压VSS为-6V,正常工作时,第一电容1和第二电容2会对参考电压VSS进行滤波稳压,再提供稳定的电压致使二极管3顺向导通;当关机时,XAO信号控制将参考电压VSS拉高为外部偏置电压VGH,二极管3截止,第一电容以及第二电容和参考电压VSS隔开,从而将所有像素中的TFT开启,进而对每一像素中积累的电荷进行泄放,因此不会出现关机残影的问题。
实施例2
参见图2,图2所示为本实施例提供的关机残影消除电路图,本实施例中的关机残影消除电路与实施例1中的对应结构大致相同,其相同的结构可参照实施例1中的对应描述,此处不再赘述。其中两者的主要不同之处在于,本实施例中的关机残影消除电路中,二极管3的阳极端耦接接地电压端,其阴极端分别耦接第一电容1的正极端及第二电容2的正极端,第一电容1和第二电容2的阴极耦接参考电压VSS。
其中,本实施例的电路相较于实施例1中的消除电路优点在于可以滤负纹波。
实施例3
本发明的又一目的是提供一种阵列基板,其包括本体,所述本体上设置有本发明涉及的关机残影消除电路。
实施例4
基于同一发明构思,本发明还提供一种显示装置,其包括本体,所述本体上设置有本发明涉及的阵列基板。
本发明的有益效果在于提供一种关机残影消除电路、阵列基板、显示装置,在参考电压VSS下地电容的支路上串联一个二极管,正常工作时,第一电容会对参考电压VSS进行滤波稳压,再提供稳定的电压致使二极管顺向导通;当关机时,XAO信号控制将参考电压VSS拉高为外部偏置电压VGH,二极管截止,第一电容和参考电压VSS隔开,从而将所有像素中的TFT开启,进而对每一像素中积累的电荷进行泄放,因此不会出现关机残影的问题。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种关机残影消除电路,其特征在于,包括第一电容和与所述第一电容并联的第二电容以及与所述第一电容串联的二极管,其中所述消除电路接入有其所在显示装置的面板电路的参考电压端,所述消除电路还接入有接地电压端,所述接地电压端提供接地电压。
2.根据权利要求1所述的关机残影消除电路,其特征在于,其中所述消除电路具有第一工作状态和第二工作状态;当所述消除电路在所述第一工作状态时,所述第一电容与所述二极管间处于导通状态,这时所述参考电压端与所述第一电容相同,且所述参考电压端的电压数值为第一数值,而当所述消除电路处于所述第二工作状态时,所述二极管处于截止状态,这时所述第一电容与所述参考电压端隔开,所述参考电压的电压数值被所述面板电路拉高到第二数值。
3.根据权利要求1所述的关机残影消除电路,其特征在于,所述二极管的阴极端耦接所述参考电压端,其阳极端耦接所述第一电容的负极端。
4.根据权利要求3所述的关机残影消除电路,其特征在于,所述第一电容阳极耦接所述接地电压端。
5.根据权利要求1所述的关机残影消除电路,其特征在于,所述二极管的阳极端耦接所述接地电压端,其阴极端耦接所述第一电容的正极端。
6.根据权利要求5所述的关机残影消除电路,其特征在于,所述第一电容阴极耦接所述参考电压端。
7.根据权利要求2所述的关机残影消除电路,其特征在于,所述第一数值的范围为-5V~-7V。
8.根据权利要求1所述的关机残影消除电路,其特征在于,所述第二数值为外部偏置电压的数值。
9.一种阵列基板,其特征在于,包括如权利要求1至8任意一项所述的关机残影消除电路。
10.一种显示装置,其特征在于,包括如权利要求9所述的阵列基板。
CN201911174902.6A 2019-11-26 2019-11-26 关机残影消除电路、阵列基板、显示装置 Pending CN110930958A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911174902.6A CN110930958A (zh) 2019-11-26 2019-11-26 关机残影消除电路、阵列基板、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911174902.6A CN110930958A (zh) 2019-11-26 2019-11-26 关机残影消除电路、阵列基板、显示装置

Publications (1)

Publication Number Publication Date
CN110930958A true CN110930958A (zh) 2020-03-27

Family

ID=69851080

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911174902.6A Pending CN110930958A (zh) 2019-11-26 2019-11-26 关机残影消除电路、阵列基板、显示装置

Country Status (1)

Country Link
CN (1) CN110930958A (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050285829A1 (en) * 2001-10-10 2005-12-29 Hitachi, Ltd. Image display device
CN101582640A (zh) * 2009-06-19 2009-11-18 广州金升阳科技有限公司 一种高效率低电磁干扰电源变换器
CN107516503A (zh) * 2017-10-12 2017-12-26 深圳市华星光电技术有限公司 液晶面板驱动电路及液晶面板驱动方法
CN107993618A (zh) * 2017-11-01 2018-05-04 昆山龙腾光电有限公司 显示装置的电平产生电路
CN108474987A (zh) * 2017-04-21 2018-08-31 深圳市柔宇科技有限公司 Tft阵列基板、显示面板及显示装置
CN109671413A (zh) * 2019-02-26 2019-04-23 合肥京东方显示技术有限公司 升压电路和关机电路及它们的驱动方法以及显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050285829A1 (en) * 2001-10-10 2005-12-29 Hitachi, Ltd. Image display device
CN101582640A (zh) * 2009-06-19 2009-11-18 广州金升阳科技有限公司 一种高效率低电磁干扰电源变换器
CN108474987A (zh) * 2017-04-21 2018-08-31 深圳市柔宇科技有限公司 Tft阵列基板、显示面板及显示装置
CN107516503A (zh) * 2017-10-12 2017-12-26 深圳市华星光电技术有限公司 液晶面板驱动电路及液晶面板驱动方法
CN107993618A (zh) * 2017-11-01 2018-05-04 昆山龙腾光电有限公司 显示装置的电平产生电路
CN109671413A (zh) * 2019-02-26 2019-04-23 合肥京东方显示技术有限公司 升压电路和关机电路及它们的驱动方法以及显示装置

Similar Documents

Publication Publication Date Title
US9305512B2 (en) Array substrate, display device and method for controlling refresh rate
US20090046216A1 (en) Liquid crystal display having electrically floating thin film transistor within sub pixel unit
US20030016310A1 (en) Liquid crystal display device
US10438557B2 (en) Voltage compensation circuit and voltage compensation method thereof, display panel, and display apparatus
US6982775B2 (en) Liquid crystal display having reduced flicker
US20050219193A1 (en) Liquid crystal display
US20180231851A1 (en) Array Substrate and Display Device
CN113160768B (zh) 显示面板及其控制方法、存储介质
US20180210276A1 (en) Liquid Crystal Display Panel and Display Device
US7697083B2 (en) Liquid crystal display (LCD) device having an electrostatic discharge protection circuit and a high voltage supply circuit
EP2741333B1 (en) Array substrate, driving method thereof and display device
JP4905635B2 (ja) 表示駆動装置
CN210005815U (zh) 显示面板及显示设备
US20240192534A1 (en) Display Device
US11217138B2 (en) Electronic device
JP2009251016A (ja) 表示装置
TW201301238A (zh) 顯示裝置、液晶顯示裝置及驅動方法
US9953607B2 (en) Array substrate and method for driving the same, and liquid crystal display panel
CN103336397B (zh) 一种阵列基板、显示面板和显示装置
KR102248577B1 (ko) Lcd 어레이 기판, lcd 패널 및 lcd 화소 회로
CN110930958A (zh) 关机残影消除电路、阵列基板、显示装置
CN107479289B (zh) 画素结构及阵列基板
CN107945764B (zh) 显示面板的驱动电路、显示装置及显示面板的驱动方法
CN111028807A (zh) 液晶显示面板的驱动电路及驱动方法
EP4286932A1 (en) Array substrate, display panel, and display

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20200327