CN110928824A - 高频离线驱动器 - Google Patents
高频离线驱动器 Download PDFInfo
- Publication number
- CN110928824A CN110928824A CN201911178688.1A CN201911178688A CN110928824A CN 110928824 A CN110928824 A CN 110928824A CN 201911178688 A CN201911178688 A CN 201911178688A CN 110928824 A CN110928824 A CN 110928824A
- Authority
- CN
- China
- Prior art keywords
- signal
- circuit
- trigger
- control signal
- emphasis
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4072—Drivers or receivers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/017509—Interface arrangements
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
Abstract
本发明公开了一种高频离线驱动器,所述高频离线驱动器包括主驱动电路和去加重驱动电路,还包括第一处理电路、信号产生电路以及第二处理电路;所述第一处理电路用于对输入信号进行反相延迟处理,获得反相延迟信号;所述信号产生电路用于产生开关控制信号;所述第二处理电路用于对所述反相延迟信号和所述开关控制信号进行逻辑处理,获得去加重控制信号,所述去加重控制信号控制所述去加重驱动电路在数据无效阶段停止驱动,所述去加重控制信号控制所述去加重驱动电路在数据有效阶段进行驱动。本发明提供的高频离线驱动器,可以减小漏电通路产生的电路功耗。
Description
技术领域
本发明涉及数据通信技术领域,具体涉及一种高频离线驱动器。
背景技术
离线驱动器(OCD,Off-Chip Driver)的主要作用在于调整I/O接口端的电压,来补偿上拉电阻值和下拉电阻值,从而保证输出信号的摆幅、抖动、摆率、延迟以及占空比等指标的质量。在高频情况下,信号传输通路会对信号的高频部分造成严重的衰减,影响信号质量。因此,为了可以提供高质量的信号驱动能力,会在离线驱动器中加入去加重(de-emphasis)来补偿信号传输通路对高频信号造成的衰减。
所谓去加重是将输出级分为主驱动电路和去加重驱动电路两个部分。如图1所示,主驱动电路11由输入信号din直接驱动,去加重驱动电路12由去加重控制信号de驱动,所述主驱动电路11的输出端连接所述去加重驱动电路12的输出端以输出数据dout。如图2所示,所述去加重控制信号de的上升沿与所述输入信号din的上升沿同时产生,所述输入信号din的下降沿滞后于所述去加重控制信号de的下降沿,即所述去加重控制信号de的高电平信号持续时间Td小于所述输入信号din的数据周期Tck的二分之一。通过采用所述去加重控制信号de驱动所述去加重驱动电路12,可以减弱信号的低频分量,降低反射和噪声,提高高频信号的性能。
在信号频率越来越高的工作环境中,产生所述去加重控制信号de已经变得十分困难,甚至于不可能。如图3所示,现有技术中采用了一种更简单的方式来产生去加重控制信号de,即对所述输入信号din进行反相处理,并对反相后的信号进行延迟处理,延迟处理后获得的信号作为所述去加重控制信号de,利用所述去加重控制信号de和所述输入信号din重叠的高电平信号部分,实现去加重的功能。然而,在所述输入信号din为低电平信号、所述去加重控制信号de为高电平信号期间,会在所述去加重驱动电路12中会产生一个漏电通路,造成功耗损失。
发明内容
本发明所要解决的是去加重驱动电路存在漏电通路造成功耗损失的问题。
本发明通过下述技术方案实现:
一种高频离线驱动器,包括主驱动电路和去加重驱动电路,还包括第一处理电路、信号产生电路以及第二处理电路;
所述第一处理电路用于对输入信号进行反相延迟处理,获得反相延迟信号;
所述信号产生电路用于产生开关控制信号,所述开关控制信号在所述输入信号的数据有效阶段为第一电平信号,所述开关控制信号在所述输入信号的数据无效阶段为第二电平信号,所述第一电平信号和所述第二电平信号互为反相信号;
所述第二处理电路用于对所述反相延迟信号和所述开关控制信号进行逻辑处理,获得去加重控制信号,所述去加重控制信号控制所述去加重驱动电路在所述输入信号的数据无效阶段停止驱动,所述去加重控制信号控制所述去加重驱动电路在所述输入信号的数据有效阶段进行驱动。
可选的,所述第一电平信号为高电平信号,所述第二电平信号为低电平信号。
可选的,所述第二处理电路为与门电路;
所述与门电路的一个输入端用于接收所述反相延迟信号,所述与门电路的另一个输入端用于接收所述开关控制信号,所述与门电路的输出端用于输出所述去加重控制信号。
可选的,所述信号产生电路包括计数器和第一RS触发器;
所述计数器用于对驱动启动信号进行计数,以在所述数据无效阶段结束时产生第一触发信号,在所述数据有效阶段结束时产生第二触发信号;
所述第一RS触发器的置位端用于接收所述第一触发信号,并在接收到所述第一触发信号时进行置位;
所述第一RS触发器的复位端用于接收所述第二触发信号,并在接收到所述第二触发信号时进行复位;
所述第一RS触发器的输出端用于输出所述开关控制信号。
可选的,所述第一RS触发器的触发信号为高电平信号有效,所述第一触发信号和所述第二触发信号为高电平信号。
可选的,所述第一RS触发器的触发信号为低电平信号有效,所述第一触发信号和所述第二触发信号为低电平信号。
可选的,所述信号产生电路包括或门电路、移位计数器以及N个D触发器,N为不小于2的整数;
每个D触发器的时钟端用于接收时钟信号,第n个D触发器的输出端连接第n+1个D触发器的数据端和所述或门电路的第n个输入端,第1个D触发器的数据端用于接收驱动启动信号,第N个D触发器的输出端连接所述或门电路的第N个输入端,1≤n<N;
所述移位计数器用于对所述或门电路的输出信号进行计数并移位,获得所述开关控制信号。
可选的,N的取值根据所述数据有效阶段的时长确定,所述移位计数器的移位长度根据所述数据无效阶段的时长确定。
可选的,所述信号产生电路包括第一延迟电路、第二延迟电路、第三延迟电路、第一异或门电路、第二异或门电路以及第二RS触发器;
所述第一延迟电路的输入端连接所述第一异或门电路的一个输入端并用于接收所述输入信号的第一个数据信号,所述第一延迟电路的输出端连接所述第一异或门电路的另一个输入端;
所述第二延迟电路的输入端连接所述第二异或门电路的一个输入端并用于接收所述输入信号的最后一个数据信号,所述第二延迟电路的输出端连接所述第二异或门电路的另一个输入端;
所述第一异或门电路的输出端连接所述第二RS触发器的置位端,所述第二异或门电路的输出端连接所述第三延迟电路的输入端,所述第三延迟电路的输出端连接所述第二RS触发器的复位端,所述第二RS触发器的输出端用于输出所述开关控制信号。
可选的,所述信号产生电路包括第三RS触发器;
所述第三RS触发器的置位端用于接收第一脉冲信号,所述第三RS触发器的复位端用于接收第二脉冲信号,所述RS第三触发器的输出端用于输出所述开关控制信号,其中,所述第一脉冲信号为产生所述输入信号的第一个数据对应的脉冲信号,所述第二脉冲信号为产生所述输入信号的最后一个数据对应的脉冲信号。
可选的,所述第一处理电路包括第一反相器和第四延迟电路;
所述第一反相器的输入端作为所述第一处理电路的输入端,所述第一反相器的输出端连接所述第四延迟电路的输入端,所述第四延迟电路的输出端作为所述第一处理电路的输出端。
可选的,所述第四延迟电路的延迟时间不大于一个数据的宽度。
可选的,所述第一处理电路包括第二反相器和第五延迟电路;
所述第五延迟电路的输入端作为所述第一处理电路的输入端,所述第五延迟电路的输出端连接所述第二反相器的输入端,所述第二反相器的输出端作为所述第一处理电路的输出端。
可选的,所述第五延迟电路的延迟时间不大于一个数据的宽度。
可选的,所述主驱动电路的输入端用于接收所述输入信号,所述去加重驱动电路的输入端用于接收所述去加重控制信号。
本发明与现有技术相比,具有如下的优点和有益效果:
本发明提供的高频离线驱动器,通过设置第一处理电路对输入信号进行反相延迟处理获得反相延迟信号,通过设置信号产生电路产生开关控制信号,并通过设置第二处理电路对所述反相延迟信号和所述开关控制信号进行逻辑处理,从而获得去加重控制信号,由所述去加重控制信号控制所述去加重驱动电路在所述输入信号的数据无效阶段停止驱动,由所述去加重控制信号控制所述去加重驱动电路在所述输入信号的数据有效阶段进行驱动。一方面,由于所述去加重驱动电路在所述输入信号的数据有效阶段进行驱动,因而所述高频离线驱动器可以工作在高频情况下并实现去加重功能,以提高信号传输质量;另一方面,由于所述去加重驱动电路在所述输入信号的数据无效阶段停止驱动,因而所述去加重驱动电路在所述输入信号的数据无效阶段不会产生漏电通路,可以降低所述高频离线驱动器的电路功耗。
附图说明
此处所说明的附图用来提供对本发明实施例的进一步理解,构成本申请的一部分,并不构成对本发明实施例的限定。在附图中:
图1为在高频离线驱动器中设置去加重驱动电路的结构示意图;
图2为设置有去加重驱动电路的高频离线驱动器的一种输入信号和去加重控制信号的时序图;
图3为设置有去加重驱动电路的高频离线驱动器的另一种输入信号和去加重控制信号的时序图;
图4为本发明实施例的高频离线驱动器的电路结构示意图;
图5为本发明实施例的高频离线驱动器的开关控制信号和输入信号的时序图;
图6为本发明一种实施例的信号产生电路的电路结构示意图;
图7为本发明实施例的高频离线驱动器的时钟信号、驱动启动信号、计数脉冲以及开关控制信号的时序图;
图8为本发明另一种实施例的信号产生电路的电路结构示意图;
图9为本发明又一种实施例的信号产生电路的电路结构示意图;
图10为本发明实施例的高频离线驱动器的第一个数据信号、第二个数据信号以及开关控制信号的时序图;
图11为本发明再一种实施例的信号产生电路的电路结构示意图;
图12为本发明一种实施例的第一处理电路的电路结构示意图;
图13为本发明另一种实施例的第一处理电路的电路结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,下面结合实施例和附图,对本发明作进一步的详细说明,本发明的示意性实施方式及其说明仅用于解释本发明,并不作为对本发明的限定。
实施例
本实施例提供一种高频离线驱动器,图4是所述高频离线驱动器的电路结构示意图,所述高频离线驱动器包括主驱动电路41、去加重驱动电路42、第一处理电路43、信号产生电路44以及第二处理电路45。
具体地,所述主驱动电路41的输入端用于接收输入信号din,所述去加重驱动电路42的输入端用于接收去加重控制信号de,所述主驱动电路41的输出端连接所述去加重驱动电路42的输出端以输出数据dout。由于所述主驱动电路41和所述去加重驱动电路42并非本实施例的改进之处,所述主驱动电路41和所述去加重驱动电路42可以采用现有的电路结构,因而本实施例不再对所述主驱动电路41和所述去加重驱动电路42的具体电路结构进行详细说明。
所述第一处理电路43用于对所述输入信号din进行反相延迟处理,获得反相延迟信号dm。所述信号产生电路44用于产生开关控制信号emp,所述开关控制信号emp在所述输入信号din的数据有效阶段为第一电平信号,所述开关控制信号emp在所述输入信号din的数据无效阶段为第二电平信号,所述第一电平信号和所述第二电平信号互为反相信号。所述第二处理电路45用于对所述反相延迟信号dm和所述开关控制信号emp进行逻辑处理,获得所述去加重控制信号de,所述去加重控制信号de控制所述去加重驱动电路42在所述输入信号din的数据无效阶段停止驱动,所述去加重控制信号de控制所述去加重驱动电路42在所述输入信号din的数据有效阶段进行驱动。
在一种可选实现方式中,所述第一电平信号可以为高电平信号,所述第二电平信号可以为低电平信号。相应地,所述第二处理电路45可以为与门电路,所述与门电路的一个输入端用于接收所述反相延迟信号dm,所述与门电路的另一个输入端用于接收所述开关控制信号emp,所述与门电路的输出端用于输出所述去加重控制信号de。当然,所述第二处理电路45并不限于与门电路,也可以为其他可以实现与逻辑的逻辑电路,本说明书实施例对此不进行限定。进一步,在其他一些实现方式中,所述第一电平信号也可以为低电平信号,所述第二电平信号有也可以为高电平信号。当所述第一电平信号为低电平信号、所述第二电平信号为高电平信号时,所述第二处理电路45进行相应变换即可。
以所述第一电平信号为高电平信号、所述第二电平信号为低电平信号为例,图5是所述开关控制信号emp和所述输入信号din的时序图。参考图5,在所述输入信号din为低电平信号时,对所述输入信号din进行反相延迟处理获得的是高电平信号,因此,如果直接采用对所述输入信号din进行反相延迟处理获得的信号作为所述去加重控制信号de,会在所述去加重驱动电路42中产生漏电通路,造成功耗损失。本实施例通过对所述反相延迟信号dm和所述开关控制信号emp进行逻辑处理去获得所述去加重控制信号de,一方面,由于所述去加重控制信号de在所述数据有效阶段对应为所述反相延迟信号dm,因而所述高频离线驱动器可以工作在高频情况下并实现去加重功能,以提高信号传输质量;另一方面,由于所述输入信号din在所述数据有效阶段和所述数据无效阶段均存在低电平信号,若直接采用所述反相延迟信号dm驱动所述去加重驱动电路42,所述去加重驱动电路42在所述数据有效阶段和所述数据无效阶段均会产生漏电通路,因此,通过使所述去加重控制信号de在所述数据无效阶段为低电平信号,可以避免所述去加重驱动电路42在所述数据无效阶段产生漏电通路,从而可以降低所述高频离线驱动器的电路功耗。
以所述第一电平信号为高电平信号、所述第二电平信号为低电平信号为例,图6是本实施例提供的所述信号产生电路44的一种电路结构示意图,所述信号产生电路44包括计数器61和第一RS触发器62。
具体地,所述计数器61用于对驱动启动信号cmd进行计数,以在所述数据无效阶段结束时产生第一触发信号,在所述数据有效阶段结束时产生第二触发信号。所述第一RS触发器62的置位端用于接收所述第一触发信号,并在接收到所述第一触发信号时进行置位;所述第一RS触发器62的复位端用于接收所述第二触发信号,并在接收到所述第二触发信号时进行复位;所述第一RS触发器62的输出端用于输出所述开关控制信号emp。
图7是时钟信号clk、所述驱动启动信号cmd、计数脉冲cnt以及所述开关控制信号emp的时序图。参考图7,所述信号产生电路44采用所述时钟信号clk和所述计数器61对所述驱动启动信号cmd进行计数,并通过所述第一RS触发器62获得所述开关控制信号emp。所述计数器61用于计算从所述驱动启动信号cmd开始到OCD驱动输出的延时以及OCD驱动的时长(即所述开关控制信号emp的宽度),以产生所述第一触发信号和所述第二触发信号。所述第一触发信号作为所述第一RS触发器62的置位信号,决定所述开关控制信号emp的上升沿;所述第二触发信号作为所述第一RS触发器62的复位信号,决定所述开关控制信号emp的下降沿。
需要说明的是,所述第一RS触发器62的触发信号可以为高电平信号有效,也可以为低电平信号有效。当所述第一RS触发器62的触发信号为高电平信号有效时,所述第一触发信号和所述第二触发信号相应为高电平信号;当所述第一RS触发器62的触发信号为低电平信号有效时,所述第一触发信号和所述第二触发信号相应为低电平信号,本实施例对此不进行限定。
以所述第一电平信号为高电平信号、所述第二电平信号为低电平信号为例,图8是本实施例提供的所述信号产生电路44的另一种电路结构示意图,所述信号产生电路44包括或门电路81、移位计数器82以及N个D触发器83,N为不小于2的整数。
具体地,每个D触发器83的时钟端用于接收时钟信号clk,第n个D触发器83的输出端连接第n+1个D触发器83的数据端和所述或门电路81的第n个输入端,第1个D触发器83的数据端用于接收驱动启动信号cmd,第N个D触发器83的输出端连接所述或门电路81的第N个输入端,1≤n<N;所述移位计数器82用于对所述或门电路81的输出信号进行计数并移位,获得所述开关控制信号emp。
所述信号产生电路44使用N个所述D触发器83对所述驱动启动信号cmd进行延时和展宽,并利用所述移位计数器82对展宽后的信号进行计数并移位。需要说明的是,所述D触发器83的数量,即N的取值决定了延时的周期数和展宽的范围,移位的长短由所述驱动启动信号cmd开始到OCD驱动输出的延时决定。也就是说,N的取值根据所述数据有效阶段的时长确定,所述移位计数器82的移位长度根据所述数据无效阶段的时长确定。
以所述第一电平信号为高电平信号、所述第二电平信号为低电平信号为例,图9是本实施例提供的所述信号产生电路44的又一种电路结构示意图,所述信号产生电路44包括第一延迟电路91、第二延迟电路92、第三延迟电路93、第一异或门电路94、第二异或门电路95以及第二RS触发器96。
具体地,所述第一延迟电路91的输入端连接所述第一异或门电路94的一个输入端并用于接收所述输入信号din的第一个数据信号dat1,所述第一延迟电路91的输出端连接所述第一异或门电路94的另一个输入端;所述第二延迟电路92的输入端连接所述第二异或门电路95的一个输入端并用于接收所述输入信号din的最后一个数据信号dat2,所述第二延迟电路92的输出端连接所述第二异或门电路95的另一个输入端;所述第一异或门电路94的输出端连接所述第二RS触发器96的置位端,所述第二异或门电路95的输出端连接所述第三延迟电路93的输入端,所述第三延迟电路93的输出端连接所述第二RS触发器96的复位端,所述第二RS触发器96的输出端用于输出所述开关控制信号emp。
图10为所述第一个数据信号dat1、所述第二个数据信号dat2以及所述开关控制信号emp的时序图。参考图10,所述信号产生电路44使用所述第一个数据信号dat1和所述第二个数据信号dat2作为标示位,使用三个延迟电路和两个异或门电路产生脉冲,通过配合所述第二RS触发器96得到所述开关控制信号emp。在本实施例中,所述第二RS触发器96的触发信号为高电平信号有效。
以所述第一电平信号为高电平信号、所述第二电平信号为低电平信号为例,图11是本实施例提供的所述信号产生电路44的再一种电路结构示意图,所述信号产生电路44包括第三RS触发器111。
具体地,所述第三RS触发器111的置位端用于接收第一脉冲信号pulse1,所述第三RS触发器111的复位端用于接收第二脉冲信号pulse2,所述RS第三触发器111的输出端用于输出所述开关控制信号emp,其中,所述第一脉冲信号pulse1为产生所述输入信号din的第一个数据对应的脉冲信号,所述第二脉冲信号pulse2为产生所述输入信号din的最后一个数据对应的脉冲信号。所述信号产生电路44使用所述第一脉冲信号pulse1和所述第二脉冲信号pulse2作为标示位,通过所述第三RS触发器111得到所述开关控制信号emp。在本实施例中,所述第三RS触发器111的触发信号为高电平信号有效。
图12是本实施例提供的所述第一处理电路43的一种电路结构示意图,所述第一处理电路43包括第一反相器121和第四延迟电路122。
具体地,所述第一反相器121的输入端作为所述第一处理电路43的输入端,所述第一反相器121的输出端连接所述第四延迟电路122的输入端,所述第四延迟电路122的输出端作为所述第一处理电路43的输出端。所述第四延迟电路122的延迟时间决定了所述去加重控制信号de的高电平信号持续时间,即图2中的Td。所述第四延迟电路122的延迟时间可根据实际需求进行设置,在本实施例中,所述第四延迟电路122的延迟时间不大于一个数据的宽度。
图13是本实施例提供的所述第一处理电路43的另一种电路结构示意图,所述第一处理电路43包括第二反相器132和第五延迟电路131。
具体地,所述第五延迟电路131的输入端作为所述第一处理电路43的输入端,所述第五延迟电路131的输出端连接所述第二反相器132的输入端,所述第二反相器132的输出端作为所述第一处理电路43的输出端。所述第五延迟电路131的延迟时间决定了所述去加重控制信号de的高电平信号持续时间,即图2中的Td。所述第五延迟电路131的延迟时间可根据实际需求进行设置,在本实施例中,所述第五延迟电路131的延迟时间不大于一个数据的宽度。
综上所述,本发明实施例提供的高频离线驱动器,通过设置所述第一处理电路43对所述输入信号din进行反相延迟处理获得所述反相延迟信号dm,通过设置所述信号产生电路44产生所述开关控制信号emp,并通过设置所述第二处理电路45对所述反相延迟信号dm和所述开关控制信号emp进行逻辑处理,从而获得所述去加重控制信号de,由所述去加重控制信号de驱动所述去加重驱动电路42。由于所述去加重控制信号de控制所述去加重驱动电路42在所述数据无效阶段停止驱动,所述去加重控制信号de控制所述去加重驱动电路42在所述数据有效阶段进行驱动,因而可以避免所述去加重驱动电路42在所述数据无效阶段产生漏电通路,因而可以降低所述高频离线驱动器的电路功耗。
以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种高频离线驱动器,包括主驱动电路和去加重驱动电路,其特征在于,还包括第一处理电路、信号产生电路以及第二处理电路;
所述第一处理电路用于对输入信号进行反相延迟处理,获得反相延迟信号;
所述信号产生电路用于产生开关控制信号,所述开关控制信号在所述输入信号的数据有效阶段为第一电平信号,所述开关控制信号在所述输入信号的数据无效阶段为第二电平信号,所述第一电平信号和所述第二电平信号互为反相信号;
所述第二处理电路用于对所述反相延迟信号和所述开关控制信号进行逻辑处理,获得去加重控制信号,所述去加重控制信号控制所述去加重驱动电路在所述输入信号的数据无效阶段停止驱动,所述去加重控制信号控制所述去加重驱动电路在所述输入信号的数据有效阶段进行驱动。
2.根据权利要求1所述的高频离线驱动器,其特征在于,所述第一电平信号为高电平信号,所述第二电平信号为低电平信号。
3.根据权利要求2所述的高频离线驱动器,其特征在于,所述第二处理电路为与门电路;
所述与门电路的一个输入端用于接收所述反相延迟信号,所述与门电路的另一个输入端用于接收所述开关控制信号,所述与门电路的输出端用于输出所述去加重控制信号。
4.根据权利要求2所述的高频离线驱动器,其特征在于,所述信号产生电路包括计数器和第一RS触发器;
所述计数器用于对驱动启动信号进行计数,以在所述数据无效阶段结束时产生第一触发信号,在所述数据有效阶段结束时产生第二触发信号;
所述第一RS触发器的置位端用于接收所述第一触发信号,并在接收到所述第一触发信号时进行置位;
所述第一RS触发器的复位端用于接收所述第二触发信号,并在接收到所述第二触发信号时进行复位;
所述第一RS触发器的输出端用于输出所述开关控制信号。
5.根据权利要求4所述的高频离线驱动器,其特征在于,所述第一RS触发器的触发信号为高电平信号有效,所述第一触发信号和所述第二触发信号为高电平信号。
6.根据权利要求4所述的高频离线驱动器,其特征在于,所述第一RS触发器的触发信号为低电平信号有效,所述第一触发信号和所述第二触发信号为低电平信号。
7.根据权利要求2所述的高频离线驱动器,其特征在于,所述信号产生电路包括或门电路、移位计数器以及N个D触发器,N为不小于2的整数;
每个D触发器的时钟端用于接收时钟信号,第n个D触发器的输出端连接第n+1个D触发器的数据端和所述或门电路的第n个输入端,第1个D触发器的数据端用于接收驱动启动信号,第N个D触发器的输出端连接所述或门电路的第N个输入端,1≤n<N;
所述移位计数器用于对所述或门电路的输出信号进行计数并移位,获得所述开关控制信号。
8.根据权利要求7所述的高频离线驱动器,其特征在于,N的取值根据所述数据有效阶段的时长确定,所述移位计数器的移位长度根据所述数据无效阶段的时长确定。
9.根据权利要求2所述的高频离线驱动器,其特征在于,所述信号产生电路包括第一延迟电路、第二延迟电路、第三延迟电路、第一异或门电路、第二异或门电路以及第二RS触发器;
所述第一延迟电路的输入端连接所述第一异或门电路的一个输入端并用于接收所述输入信号的第一个数据信号,所述第一延迟电路的输出端连接所述第一异或门电路的另一个输入端;
所述第二延迟电路的输入端连接所述第二异或门电路的一个输入端并用于接收所述输入信号的最后一个数据信号,所述第二延迟电路的输出端连接所述第二异或门电路的另一个输入端;
所述第一异或门电路的输出端连接所述第二RS触发器的置位端,所述第二异或门电路的输出端连接所述第三延迟电路的输入端,所述第三延迟电路的输出端连接所述第二RS触发器的复位端,所述第二RS触发器的输出端用于输出所述开关控制信号。
10.根据权利要求2所述的高频离线驱动器,其特征在于,所述信号产生电路包括第三RS触发器;
所述第三RS触发器的置位端用于接收第一脉冲信号,所述第三RS触发器的复位端用于接收第二脉冲信号,所述RS第三触发器的输出端用于输出所述开关控制信号,其中,所述第一脉冲信号为产生所述输入信号的第一个数据对应的脉冲信号,所述第二脉冲信号为产生所述输入信号的最后一个数据对应的脉冲信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911178688.1A CN110928824B (zh) | 2019-11-27 | 2019-11-27 | 高频离线驱动器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911178688.1A CN110928824B (zh) | 2019-11-27 | 2019-11-27 | 高频离线驱动器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110928824A true CN110928824A (zh) | 2020-03-27 |
CN110928824B CN110928824B (zh) | 2021-06-15 |
Family
ID=69851186
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911178688.1A Active CN110928824B (zh) | 2019-11-27 | 2019-11-27 | 高频离线驱动器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110928824B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117220650A (zh) * | 2023-11-07 | 2023-12-12 | 合肥奎芯集成电路设计有限公司 | 一种具有去加重功能的预冲处理电路 |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1821908A (zh) * | 2006-01-19 | 2006-08-23 | 中国水利水电科学研究院 | 一种通信收发开关控制器及其控制方法 |
CN102467950A (zh) * | 2010-11-09 | 2012-05-23 | 三星电子株式会社 | 伪开漏型输出驱动器、半导体存储器装置及其控制方法 |
CN103023477A (zh) * | 2011-09-27 | 2013-04-03 | 海力士半导体有限公司 | 半导体器件 |
CN103684437A (zh) * | 2013-02-04 | 2014-03-26 | 中国科学院电子学研究所 | 延时链控制码自适应的快速延时锁定环路 |
CN104124945A (zh) * | 2014-07-23 | 2014-10-29 | 上海华虹宏力半导体制造有限公司 | 占空比校准电路 |
CN105978540A (zh) * | 2016-05-26 | 2016-09-28 | 英特格灵芯片(天津)有限公司 | 一种连续时间信号的去加重处理电路及其方法 |
CN106100621A (zh) * | 2016-07-22 | 2016-11-09 | 天津大学 | 一种用于时钟切换过程的自动复位结构 |
US20180089125A1 (en) * | 2016-09-26 | 2018-03-29 | Dell Products, Lp | System Level Crosstalk Mitigation |
CN109783421A (zh) * | 2019-01-17 | 2019-05-21 | 上海兆芯集成电路有限公司 | 高速信号驱动装置 |
CN110431630A (zh) * | 2017-03-20 | 2019-11-08 | 美光科技公司 | 用于部分位去加重的设备及方法 |
US20190349226A1 (en) * | 2018-05-10 | 2019-11-14 | Euhan Chong | Voltage-mode transmitter driver |
-
2019
- 2019-11-27 CN CN201911178688.1A patent/CN110928824B/zh active Active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1821908A (zh) * | 2006-01-19 | 2006-08-23 | 中国水利水电科学研究院 | 一种通信收发开关控制器及其控制方法 |
CN102467950A (zh) * | 2010-11-09 | 2012-05-23 | 三星电子株式会社 | 伪开漏型输出驱动器、半导体存储器装置及其控制方法 |
CN103023477A (zh) * | 2011-09-27 | 2013-04-03 | 海力士半导体有限公司 | 半导体器件 |
CN103684437A (zh) * | 2013-02-04 | 2014-03-26 | 中国科学院电子学研究所 | 延时链控制码自适应的快速延时锁定环路 |
CN104124945A (zh) * | 2014-07-23 | 2014-10-29 | 上海华虹宏力半导体制造有限公司 | 占空比校准电路 |
CN105978540A (zh) * | 2016-05-26 | 2016-09-28 | 英特格灵芯片(天津)有限公司 | 一种连续时间信号的去加重处理电路及其方法 |
CN106100621A (zh) * | 2016-07-22 | 2016-11-09 | 天津大学 | 一种用于时钟切换过程的自动复位结构 |
US20180089125A1 (en) * | 2016-09-26 | 2018-03-29 | Dell Products, Lp | System Level Crosstalk Mitigation |
CN110431630A (zh) * | 2017-03-20 | 2019-11-08 | 美光科技公司 | 用于部分位去加重的设备及方法 |
US20190349226A1 (en) * | 2018-05-10 | 2019-11-14 | Euhan Chong | Voltage-mode transmitter driver |
CN109783421A (zh) * | 2019-01-17 | 2019-05-21 | 上海兆芯集成电路有限公司 | 高速信号驱动装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117220650A (zh) * | 2023-11-07 | 2023-12-12 | 合肥奎芯集成电路设计有限公司 | 一种具有去加重功能的预冲处理电路 |
Also Published As
Publication number | Publication date |
---|---|
CN110928824B (zh) | 2021-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7855575B1 (en) | Wide voltage range level shifter with symmetrical switching | |
US20210297080A1 (en) | Low-jitter frequency division clock clock circuit | |
US20050040855A1 (en) | Clock signal selector circuit with reduced probability of erroneous output due to metastability | |
CA2874459C (en) | Differential clock signal generator | |
CN110928824B (zh) | 高频离线驱动器 | |
CN113300987A (zh) | 用于判决反馈均衡器的动态电流模比较器 | |
CN103490749B (zh) | 一种高速极窄脉冲数字合成装置 | |
US6362694B1 (en) | Method and apparatus for providing a ring oscillator | |
CN109246037B (zh) | 用于高速串行数据传输的驱动器以及高速串行接口发射机 | |
CN110752843A (zh) | 电平转换电路 | |
CN102447471B (zh) | 分频器和具有该分频器的混合器电路 | |
US8054103B1 (en) | Synchronous clock multiplexing and output-enable | |
US20230051554A1 (en) | Clock multiplexer circuitry with glitch reduction | |
US11750184B1 (en) | Glitch removal circuit | |
CN107592099B (zh) | D触发器 | |
KR20180043380A (ko) | 고속 프로그래밍 가능 클록 분할기 | |
JP2023052304A (ja) | 信号伝達装置 | |
US8542048B2 (en) | Double edge triggered flip flop | |
CN113972904A (zh) | 发射器电路 | |
US7521972B2 (en) | Fifty percent duty cycle clock divider circuit and method | |
US20220086020A1 (en) | Bidirectional Communication Circuit and a Method for Operating a Bidirectional Communication Circuit | |
KR102674627B1 (ko) | 레벨 쉬프터 | |
US20120169382A1 (en) | Dividing method and dividing apparatus for generating noise-reduced frequency divided signal by utilizing noise reducing circuit | |
CA2572462A1 (en) | Dynamic-to-static logic converter | |
JP5698624B2 (ja) | 小振幅差動パルス送信回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |