CN110890937B9 - 信息调制解调方法与装置 - Google Patents

信息调制解调方法与装置 Download PDF

Info

Publication number
CN110890937B9
CN110890937B9 CN201811058027.0A CN201811058027A CN110890937B9 CN 110890937 B9 CN110890937 B9 CN 110890937B9 CN 201811058027 A CN201811058027 A CN 201811058027A CN 110890937 B9 CN110890937 B9 CN 110890937B9
Authority
CN
China
Prior art keywords
information
bit
bit information
sequence
encoded code
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811058027.0A
Other languages
English (en)
Other versions
CN110890937B (zh
CN110890937A (zh
Inventor
牛凯
周德坤
董超
于天航
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201811058027.0A priority Critical patent/CN110890937B9/zh
Priority to PCT/CN2019/102826 priority patent/WO2020052431A1/zh
Publication of CN110890937A publication Critical patent/CN110890937A/zh
Application granted granted Critical
Publication of CN110890937B publication Critical patent/CN110890937B/zh
Publication of CN110890937B9 publication Critical patent/CN110890937B9/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0006Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format
    • H04L1/0007Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format by modifying the frame length
    • H04L1/0008Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format by modifying the frame length by supplementing frame payload, e.g. with padding bits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Error Detection And Correction (AREA)

Abstract

本申请实施例提供一种信息调制解调方法与装置,本申请实施例方法包括:发送设备调制第一目标比特流,以得到第一目标符号,第一目标符号包括第一M比特信息,第一M比特信息包括第一比特流的第一比特信息,以及至少一个填充比特信息;发送设备调制第二目标比特流,以得到第二目标符号,第二目标符号包括第二M比特信息,第二M比特信息至少包括第二比特流的第二比特信息,以及第三比特流的第三比特信息;发送设备向接收设备发送第一目标符号和第二目标符号,第一比特信息的软信息和第二比特信息的软信息包含于第一编码码块的软信息序列,第一编码码块的软信息序列用于译码得到第一信息比特序列,第一信息比特序列用于解调第三比特信息的软信息。

Description

信息调制解调方法与装置
技术领域
本申请实施例涉及通信领域,尤其涉及一种信息调制解调方法与装置。
背景技术
极化码(Polar Codes)是一种可达二进制输入离散无记忆信道容量的可构造性信道 编码方式,在极化码编码中,通过采用信道合并和分割操作,所得子信道均为无噪或者 全噪信道。
目前极化编码调制框架主要是比特交织极化编码调制(bit interleaver polar coded modulation,BIPCM),比特交织极化编码调制中,发送设备通过引入比特交织器消除比 特之间的相关性,再将编码器与调制器简单级联,然后将同一编码码块的比特流附和在 同一个发送符号向接收设备发送,接收设备从发送设备获取到接收符号之后,采用并行 解调相同编码码块的比特流,然后将解调后的比特流送入极化码译码器进行译码,得到 译码结果。
在接收设备对同一编码码块的比特流采用并行解调,然后将解调后的比特流送入极化 码译码器进行译码,得到译码结果,其中,对同一编码码块的比特流进行并行解调会造成 比特流之间的互信息损失,从而造成系统性能的下降。
发明内容
本申请实施例提供了一种信息调制解调方法与装置,用于接收设备使用已译码的码字 序列对未解调的比特信息进行串行解调,减小比特流之间互信息的损失,提升通信系统的 性能。
本申请实施例第一方面提供一种信息调制方法,包括:
发送设备调制第一目标比特流,以得到第一目标符号,所述第一目标符号包括第一M 比特信息,所述第一目标比特流包括第一编码码块的第一比特流,所述第一M比特信息包 括所述第一比特流的第一比特信息,以及至少一个填充比特信息,所述填充比特信息为已 知比特信息,所述M为大于1的整数;所述发送设备调制第二目标比特流,以得到第二目 标符号,所述第二目标符号包括第二M比特信息,所述第二目标比特流包括所述第一编码 码块的第二比特流以及第二编码码块的第三比特流,所述第二M比特信息至少包括所述第 二比特流的第二比特信息,以及所述第三比特流的第三比特信息;所述发送设备在第一时 刻向接收设备发送所述第一目标符号以及在第二时刻发送所述第二目标符号,所述第一时 刻在所述第二时刻之前。由第一方面可见,第二目标符号至少包括两个来自不同编码码块 的比特信息,从而可以使得接收设备使用已译码的比特信息对应的信息比特序列解调未译 码的比特信息的软信息,减小比特信息之间的互信息的损失。
基于本申请实施例第一方面,本申请实施例第一方面的第一种实现方式中,所述发送 设备调制第一目标比特流之前,所述方法包括:所述发送设备将所述第一编码码块对应的 码字序列进行相同长度的分割,以得到第一分割流,所述第一分割流包括所述第一比特流 以及所述第二比特流。所述发送设备将所述第二编码码块对应的码字序列进行相同长度的 分割,以得到第二分割流,所述第二分割流包括所述第三比特流。
基于本申请实施例第一方面以及第一方面的第一种实现方式,本申请实施例第一方面 的第二种实现方式中,所述第二M比特信息包括所述填充比特信息。由第一方面的第二种 实现方式可见,本申请实施例中,第二M比特信息中还可以包括填充比特信息,可以基于 填充比特信息解调第一编码码块的比特信息的软信息,提高了解调比特信息的软信息的准 确性。
基于本申请实施例第一方面以及第一方面的第一种实现方式至第一方面的第二种实 现方式中的任一项,本申请实施例第一方面的第三种实现方式中,所述第一M比特信息还 包括第四比特信息,所述第四比特信息对应所述第二编码码块的第四比特流。由第一方面 的第三种实现方式,本申请实施例中,第一M比特信息还包括第四比特信息,可以基于已 译码的第一码字序列解调第四比特信息的软信息,减小比特信息之间的互信息的损失。
基于本申请实施例第一方面以及第一方面的第一种实现方式至第一方面的第三种实 现方式中的任一项,本申请实施例第一方面的第四种实现方式中,所述第一M比特信息和 所述第二M比特信息分别对应M个编码码块;或者,所述第一M比特信息和所述第二M比 特信息分别对应M/2个编码码块,当所述第一M比特信息和所述第二M比特信息分别对应 M/2个编码码块时,所述M为偶数。由第一方面的第四种实现方式可见,本申请实施例中, 所述第一M比特信息和所述第二M比特信息分别对应M个编码码块,或者分别对应M/2个 编码码块,提高了解调比特信息的软信息的准确性。
本申请实施例第二方面提供一种信息解调方法,包括:
接收设备在第一时刻接收发送设备发送的第一目标符号,所述第一目标符号包括第一 M比特信息,所述第一M比特信息包括第一编码码块的第一比特流的第一比特信息,以及 至少一个填充比特信息,所述填充比特信息为已知比特信息,所述M为大于1的整数;所 述接收设备基于所述至少一个填充比特信息解调所述第一比特信息的软信息,所述第一比 特信息的软信息包含于所述第一编码码块的软信息序列;所述接收设备在第二时刻接收所 述发送设备发送的第二目标符号,所述第二目标符号包括第二M比特信息,所述第二M比 特信息至少包括所述第一编码码块的第二比特流的第二比特信息,以及第二编码码块的第 三比特流的第三比特信息;所述接收设备解调所述第二比特信息的软信息,所述第二比特 信息的软信息包含于所述第一编码码块的软信息序列;所述接收设备对所述第一编码码块 的软信息序列进行译码,以得到第一信息比特序列,所述第一信息比特序列用于解调所述 第三比特信息的软信息。由第二方面可见,接收设备使用已译码的比特信息对应的信息比 特序列解调未译码的比特信息的软信息,减小比特信息之间互信息的损失。
基于本申请实施例第二方面,本申请实施例第二方面的第一种实现方式中,所述方法 还包括:所述接收设备对所述第一信息比特序列进行极化码编码,以得到第一码字序列; 所述接收设备基于所述第一码字序列解调所述第三比特信息的软信息,所述第三比特信息 的软信息包含于所述第二编码码块的软信息序列。由第二方面的第一种实现方式可见,本 申请实施例中,可以基于已译码的第一编码码块解调未译码第三比特信息的软信息,减小 了比特信息之间互信息的损失。
基于本申请实施例第二方面以及第二方面的第一种实现方式,本申请实施例第二方面 的第二种实现方式中,所述第二M比特信息包括所述填充比特信息,所述接收设备基于所 述第一码字序列解调所述第三比特信息的软信息包括:所述接收设备基于所述填充比特信 息以及所述第一码字序列解调所述第三比特信息的软信息。由第二方面的第二种实现方式 可见,本申请实施例中,可以基于填充比特信息以及已译码的码字序列解调未译码第三比 特信息的软信息,减小了比特信息之间互信息的损失。
基于本申请实施例第二方面以及第二方面的第一种实现方式至第二方面的第二种实 现方式中的任一项,本申请实施例第二方面的第三种实现方式中,所述第一M比特信息还 包括第四比特信息,所述方法还包括:所述接收设备基于所述填充比特信息以及所述第一 码字序列解调所述第四比特信息的软信息,所述第四比特信息包含于所述第二编码码块的 第四比特流。由第二方面的第三种实现方式可见,本申请实施例中,可以基于填充比特信 息以及已译码的码字序列解调未译码的第三比特信息的软信息,减小了比特信息之间互信 息的损失。
基于本申请实施例第二方面以及第二方面的第一种实现方式至第二方面的第三种实 现方式中的任一项,本申请实施例第二方面的第四种实现方式中,所述第二M比特信息包 括第五比特信息,所述第五比特信息对应第三编码码块,所述方法还包括:所述接收设备 基于所述第一码字序列和第二码字序列解调所述第五比特信息的软信息,所述第五比特信 息与所述第二比特信息在各自所属的比特流中的位置序号相同,所述第二码字序列为第二 信息比特序列极化码编码得到的码字序列,所述第二信息比特序列为所述第二编码码块对 应的信息比特序列。由第二方面的第四种实现方式可见,本申请实施例中,可以基于已译 码的码字序列解调后续需要译码的比特信息的软信息,减小了比特信息之间互信息的损 失。
基于本申请实施例第二方面以及第二方面的第一种实现方式至第二方面的第四种实 现方式中的任一项,本申请实施例第二方面的第五种实现方式中,所述第二M比特信息包 括填充比特信息,所述接收设备基于所述第一码字序列和第二码字序列解调所述第五比特 信息的软信息包括:所述接收设备基于所述第一码字序列、所述第二码字序列以及所述填 充比特信息解调所述第五比特信息的软信息。由第二方面的第五种实现方式可见,本申请 实施例中,可以基于填充比特信息以及已译码的码字序列解调后续需要译码的比特信息的 软信息,减小了比特信息之间互信息的损失。
基于本申请实施例第二方面以及第二方面的第一种实现方式至第二方面的第五种实 现方式中的任一项,本申请实施例第二方面的第六种实现方式中,所述接收设备基于所述 第一码字序列和第二码字序列解调所述第五比特信息的软信息之前,所述方法还包括:所 述接收设备对所述第二编码码块的软信息序列进行译码,以得到所述第二信息比特序列; 所述接收设备对所述第二信息比特序列进行极化码编码,以得到所述第二码字序列。
基于本申请实施例第二方面以及第二方面的第一种实现方式至第二方面的第六种实 现方式中的任一项,本申请实施例第二方面的第七种实现方式中,所述接收设备对所述第 一编码码块的软信息序列进行译码,以得到第一信息比特序列包括:所述接收设备使用序 列连续删除算法SCL或者循环冗余校验辅助序列连续删除算法CA-SCL对所述第一编码码 块的软信息序列进行译码,以得到所述第一信息比特序列。
基于本申请实施例第二方面以及第二方面的第一种实现方式至第二方面的第七种实 现方式中的任一项,本申请实施例第二方面的第八种实现方式中,所述第一M比特信息和 所述第二M比特信息分别对应M个编码码块;或者,所述第一M比特信息和所述第二M比 特信息分别对应M/2个编码码块,当所述第一M比特信息和所述第二M比特信息分别对应 M/2个编码码块时,所述M为偶数。由第一方面的第四种实现方式可见,本申请实施例中, 所述第一M比特信息和所述第二M比特信息分别对应M个编码码块,或者分别对应M/2个 编码码块,提高了解调比特信息的软信息的准确性。
本申请实施例第三方面提供一种发送设备,所述发送设备包括:存储器、收发器和至 少一个处理器,所述存储器中存储有指令;所述存储器、所述收发器和所述至少一个处理 器通过线路连接;
所述至少一个处理器调用所述指令,执行第一方面在所述发送设备侧进行的消息处理 或控制操作。
本申请实施例第四方面提供一种接收设备,所述接收设备包括:存储器、收发器和至 少一个处理器,所述存储器中存储有指令;所述存储器、所述收发器和所述至少一个处理 器通过线路连接;
所述至少一个处理器调用所述指令,执行第二方面在所述接收设备侧进行的消息处理 或控制操作。
本申请实施例第五方面提供一种计算机可读存储介质,其特征在于,包括指令,当所 述指令在计算机上运行时,使得计算机执行第一方面或第一方面任一可能实现方式的方 法。
本申请实施例第六方面提供一种计算机可读存储介质,其特征在于,包括指令,当所 述指令在计算机上运行时,使得计算机执行第二方面或第二方面任一可能实现方式的方 法。
本申请实施例第七方面提供一种包含指令的计算机程序产品,其特征在于,当其在 计算机上运行时,使得所述计算机执行第一方面或第一方面任一可能实现方式的方法。
本申请实施例第八方面提供一种包含指令的计算机程序产品,其特征在于,当其在 计算机上运行时,使得所述计算机执行第二方面或第二方面任一可能实现方式的方法。
从以上技术方案可以看出,本申请实施例具有以下优点:
本申请实施例中,发送设备分别调制第一目标比特流以及第二目标比特流,分别得到 第一M比特信息和第二M比特信息,其中第一M比特信息包括第一比特流的第一比特信息, 以及至少一个填充比特信息,第二M比特信息至少包括第二比特流的第二比特信息,以及 第三比特流的第三比特信息,接收设备对第一比特信息对应的第一编码码块的软信息进行 译码以得到第一信息比特序列,然后基于第一信息比特序列解调第二编码码块的第三比特 信息的软信息。因此,本申请实施例中,第二目标符号至少包括两个来自不同编码码块的 比特信息,从而可以使用已译码的比特信息对应的信息比特序列解调未译码的比特信息的 软信息,减小比特信息之间的互信息的损失。
附图说明
图1为本申请实施例提供的一种应用场景示意图;
图2为本申请实施例提供的一个系统框架图;
图3为本申请实施例提供的信息调制解调方法的一个实施例示意图;
图4为本申请实施例提供的一个实施例示意图;
图5为本实施例提供的另一个实施例示意图;
图6为本申请实施例提供的信息调制解调方法的另一个实施例示意图;
图7为本申请实施例提供的另一个实施例示意图;
图8为本申请实施例提供的发送设备的一个示意性框图;
图9为本申请实施例提供的接收设备的一个示意性框图;
图10为本申请实施例提供的发送设备的一个硬件结构示意图;
图11为本申请实施例提供的接收设备的一个硬件结构示意图。
具体实施方式
下面结合附图,对本申请的实施例进行描述,显然,所描述的实施例仅仅是本申请一 部分的实施例,而不是全部的实施例。本领域普通技术人员可知,随着新技术的出现,本 申请实施例提供的技术方案对于类似的技术问题,同样适用。
本申请实施例提供了一种信息调制解调方法与装置,用于接收设备使用已译码的码字 序列对未解调的比特信息进行串行解调,减小比特流之间互信息的损失,提升通信系统的 性能。
请参考图1,图1为本申请实施例提供的一种应用场景示意图,如图1所示,该应用 场景示意图可以包括接终端设备101以及网络设备102。
其中,本申请实施例提供的终端设备101可以包括各种具有无线通信功能的手持设备、 车载设备、可穿戴设备、计算设备或连接到无线调制解调器的其它处理设备。所述终端设 备101可以是移动站(mobile station,MS)、用户单元(subscriber unit)、蜂窝电话 (cellular phone)、智能电话(smart phone)、无线数据卡、个人数字助理(personal digital assistant,简称:PDA)电脑、平板型电脑、无线调制解调器(modem)、手持设 备(handset)、膝上型电脑(laptop computer)、机器类型通信(machine type communication, MTC)终端等。
本申请实施例提供的网络设备102可以是一种部署在无线接入网中为终端设备101提 供无线通信功能的装置。其中,网络设备102可以包括各种形式的宏基站,微基站(也称 为小站),中继站,接入点等。在采用不同的无线接入技术的系统中,具备基站功能的设 备的名称可能会有所不同,例如,在LTE系统中,称为演进的节点B(evolved NodeB,eNB 或者eNodeB),在第三代(3rd Generation,3G)系统中,称为节点B(Node B),在第 五代(3rd Generation,5G)系统中成为无线网络接入设备等。
本申请实施例中,终端设备101可以作为发送设备向网络设备102发送信息,对应地, 网络设备102可以作为接收设备接收终端设备101发送的信息;需要说明的是,网络设备102 也可以作为发送设备向终端设备101发送信息,对应地,终端设备101也可以作为接收设备 接收网络设备102发送的信息。
本申请实施例仅以终端设备101作为发送设备,网络设备102作为接收设备为例对本申 请实施例所涉及的发送设备以及网络设备进行描述。
上面对本实施例中提供的应用场景示意图进行了描述,下面从发送设备以及接收设 备的角度对本实施例进行描述。
请参考图2,图2为本申请实施例提供的一个系统框架图,该系统框架图包括发送设 备以及接收设备。
其中,发送设备包括极化编码器、串并转化器、交织器、比特延时器以及调制器等设 备。其中,极化编码器可以是将信源比特流或数据进行极化编码的设备;串并转化器可 以是将码字序列转换为多个并行比特流的设备;交织器可以是用于对比特流进行交织的 设备;比特延时器可以将比特流进行延时,分别将延时后的比特流发送至调制器;调制 器可以比特流中的比特信息进行调制,然后通过信道发送至接收设备。
接收设备包括解调器、逆比特延时器、解交织器、并串转换器以及极化译码器等设 备。其中,解调器可以对比特流中的比特信息进行解调;逆延时器可以将解调的比特流 软信息序列进行逆延时;解交织器可以对比特流软信息序列进行解交织;并串转化器可 以将多个并行的比特流软信息序列转换为可以进行译码的一个比特流软信息序列;极化 译码器可以是将比特流或数据进行译码的设备。
下面结合图2,对本申请实施例提供的信息调制解调方法进行描述。
请参考图3,图3为本申请实施例提供的信息调制解调方法的一个实施例示意图,如 图3所示本申请实施例提供的信息调制解调方法可以包括以下步骤:
301、极化编码器对信源比特序列进行极化码编码。
极化编码器从信源设备中获取M个信源比特序列,其中,M为大于1的整数。需要说 明的是,本实施例中该M个信源比特序列可以为不同的信源比特序列。
极化编码器对该M个信源比特序列分别进行极化码编码,得到M个编码码块;比如, 极化编码器对M个信源比特序列的第一信源比特序列u1:N,1进行极化码编码,得到第一编码 码块,其中,第一编码码块的码字序列为b1:N,1。需要说明的是,该M个编码码块的每个编 码码块的码长为N,信息位长度为Q,对应地,每个编码码块的码率为R=N/Q。
其中,b1:N1=u1:N1GN,GN为极化码编码矩阵,
Figure BDA0001796314500000061
BN表示比特置换矩 阵,
Figure BDA0001796314500000062
表示为F2的n次克罗内克积,
Figure BDA0001796314500000063
本实施例中第二编码码块的码字序列b1:N,2至第M编码码块对应的码字序列b1:N,M与前 述码字序列b1:N,1类似,此处不再赘述。其中,第二编码码块对应M个信源比特序列的第二 信源比特序列u1:N,2,第M编码码块对应M个信源比特序列的第M信源比特序列u1:N,M
302、串并转化器将M个编码码块进行分割并将分割得到的比特流发送至交织器。
串并转换器从极化编码器编码获取M个编码码块分别对应的M个码字序列,串并转换 器分别将M个码字序列的每个码字序列进行长度相同的分割。具体地,串并转换器分别将 M个码字序列的每个码字序列分割成m个长度为N/m的比特流
Figure BDA0001796314500000064
其中,i为比特 流的序号,i=1,2,...,m。
下面以第一编码码块的码字序列b1:N,1为例对本实施例的编码码块的分割进行说明:
具体地,串并转换器将第一编码码块的码字序列b1:N1分割为M个长度相同的比特流
Figure BDA0001796314500000065
i=1,2,...,m。例如,串并转换器将第一编码码块的码字序列b1:N,1分割为4个长 度相同的比特流
Figure BDA0001796314500000071
i=1,2,3,4,对应得到的4个比特流可如表3-1所示。
表3-1.第一编码码块的比特流
Figure BDA0001796314500000072
Figure BDA0001796314500000073
本实施例中,串并转换器将第一编码码块的码字序列b1:NT分割为4个长度相同的比特 流
Figure BDA0001796314500000074
i=1,2,3,4,对应得到的4个比特流还可以如表3-2所示。
表3-2.第一编码码块的比特流
Figure BDA0001796314500000075
Figure BDA0001796314500000076
需要说明的是,本实施例中第一编码码块的码字序列b1:N,1还可以其他方式进行分割, 此处不再赘述。
本实施例中,第二编码码块的码字序列b1:N,2至第M编码码块的码字序列b1:N,M的分割 方式与第一编码码块的码字序列b1:N,1的分割方式类似,此处不再赘述。
串并转换器将每个编码码块对应的比特序列分别分割为m个长度为N/m的比特流 后,将分割得到的比特流发送至交织器。
具体地,串并转换器从分割后的比特流确定每个编码码块的第i个比特流
Figure BDA0001796314500000077
并将第i个比特流
Figure BDA0001796314500000078
发送至第i个交织器。例如,将第一编码码块的比特流
Figure BDA0001796314500000079
发送至第1个交织器,以及将第二编码码块的比特流
Figure BDA00017963145000000710
发送至第1个交织器,依次 类推。
需要说明的是,本申请实施例中,串并转换器还可以将同一个编码码块的m个比特 流发送至同一交织器中,此处不做限定。本实施例以及后续实施例仅以将每个编码码块 的第i个比特流传输至对应的第i个交织器为例进行说明。
303、交织器对比特流进行交织。
交织器从串并转换器中获取分割后的比特流;具体地,第i个交织器获取每个编码码 块的第i个比特流,第i个交织器将每个编码码块的第i个比特流分别进行交织,输出每 个编码码块交织后的比特流。
下面以第1个交织器以及第2个交织器对比特流的交织进行举例说明,具体地,第1 个交织器将第一编码码块的第1个比特流
Figure BDA00017963145000000711
进行交织,输出交织后的比特流
Figure BDA00017963145000000712
第1个交织器将第二编码码块的第1个比特流
Figure BDA00017963145000000713
进行交织,输出交织后的比特流
Figure BDA00017963145000000714
依次类推。
第2个交织器将第一编码码块的第2个比特流
Figure BDA0001796314500000081
进行交织,输出交织后的比特 流
Figure BDA0001796314500000082
第2个交织器将第二编码码块的第2个比特流
Figure BDA0001796314500000083
进行交织,输出交织后的 比特流
Figure BDA0001796314500000084
依次类推。
304、比特延时器对比特流进行延时。
比特延时器将从交织器中获取的比特流进行延时,其中,每个编码码块的第i个比特 流的延时相同,将延时后的比特流分别以不同的时刻向调制器发送。
其中,比特延时器在第一时刻向调制器发送第一目标比特流,第一目标比特流至少 包括第一编码码块的第一比特流,其中第一比特流可以是第一编码码块的m个比特流中的 任意一个。
比特延时器在第二时刻向调制器发送第二目标比特流,第二目标比特流包括所述第 一编码码块的第二比特流以及第二编码码块的第三比特流,其中第二比特流为第一编码码 块的m个比特流中的任意一个,第三比特流为第二编码码块的m个比特流中的任意一个。
需要说明的是,本实施例可以先执行步骤303,再执行步骤304,也可以先执行步骤 304,再执行步骤303,此处不做限定。
305、调制器调制第一目标比特流以及第二目标比特流。
调制器获取比特延时器发送的第一目标比特流以及第二目标比特流,并将第一目标比 特流和第二目标比特流分别进行调制。
具体地,调制器调制第一目标比特流得到第一目标符号,其中第一目标符号包括第一 M比特信息,第一M比特信息包括第一比特流的第一比特信息,以及至少一个填充比特信 息,需要说明的是,填充比特信息为已知比特信息。
调制器调制第二目标比特流得到第二目标符号,其中第二目标符号包括第二M比特信 息,第二M比特信息至少包括第二比特流的第二比特信息,以及第三比特流的第三比特信 息,也就是说第二M比特信息至少包括两个比特信息,其中该两个比特信息分别对应不同 的编码码块。
下面以16正交振幅调制(quadrature amplitude modulation,QAM)、4个编码码块 以及每个编码码块的码长为N对本实施涉及的调制比特流进行描述。其中,4个编码码块 分别为A编码码块、B编码码块、C编码码块以及D编码码块。
请参考图4,图4为本申请实施例提供的一个实施例示意图,如图4所示,调制器在 第一时刻获取比特延时器发送的第一目标比特流,其中第一目标比特流包括的第一比特 流可以是(A1 A 2…AN/4),调制器对(A1 A2…AN/4)和填充比特信息(X X X…X)进行调 制,得到N/4个第一目标符号,其中每个第一目标符号包括第一M比特信息。具体地,调 制器将第一比特流(A1 A 2…AN/4)以及每个填充比特信息中序号为j比特信息组成二进制 比特序列,例如,调制器将(A1 A 2…AN/4)中序号为1的比特信息A1和每个填充比特信息 中序号为1的X调制成一个第一目标符号,该第一目标符号的第一M比特信息为(X X X A1), X为填充比特信息。以及将序号为2的比特信息A2和每个填充比特信息中序号为2的X调 制成另一个第二目标符号,该第二目标符号的第一M比特信息为(X X X A2),依次类推, 可得到N/4个第一目标符号,每个第一目标符号包括第一M比特信息。
调制器在第二时刻获取比特延时器发送的第二目标比特流,其中第二目标比特流包 括的第二比特流可以是(AN/4+1 AN/4+2…AN/2),第三比特流可以是(B1 B 2…BN/4)。调制器 对(AN/4+1 AN/4+2…AN/2)、(B1 B 2…BN/4)以及(X X X…X)进行调制,得到N/4个第二目标 符号,其中第二目标符号包括第二M比特信息。具体地,调制器将第二比特流(AN/4+1 AN/4+2…AN/2)和第三比特流(B1 B 2…BN/4)以及每个填充比特信息中序号为j的比特信息 组成二进制比特序列。例如,调制器将(AN/4+1 AN/4+2…AN/2)、(B1 B 2…BN/4)和每个填充比 特信息(X X X…X)中序号为1的AN/4+1、B1和X调制为一个第二目标符号,该第二目标符 号包括第二M比特信息为(X X AN/4+1B1),以及将序号为2的AN/4+2、B2和X调制为另一个 第二目标符号,该第二目标符号为(X X AN/4+2B2),依次类推,可得到N/4个第二目标符 号,每个第二目标符号包括第二M比特信息。
可以理解的是,图4对应第三时刻、第四时刻以及后续时刻获取的目标符号的调制方 式与前述图4的第一时刻对应的第一目标比特流的调制方式类似,此处不再赘述。
可选地,请参考图5,图5为本实施例提供的另一个实施例示意图,如图5所示,第 一目标比特流还可以包括第四比特流(B3N/4+1 B3N/4+2…BN),其中,第四比特流对应第二编 码码块。需要说明的是,第四比特流还可以对应其他编码码块。调制器对第一比特流(A1 A2…AN/4)、第四比特流(B3N/4+1 B3N/4+2…BN)以及每个填充比特信息(X X X…X)进行调制, 得到其中一个第一目标符号,该第一目标符号的第一M比特信息为(X X A1B3N/4+1),另一 个第一目标符号的第一M比特信息(X X A2B3N/4+2),依次类推,可得到N/4个第一目标符 号,每个第一目标符号包括第一M比特信息。
第二目标比特流还包括第五比特流(C3N/4+1 C3N/4+2…CN),其中第五比特流对应第三编 码码块。其中,调制器对第二比特流(AN/4+1 AN/4+2…AN/2)、第三比特流(B1B2…BN/4)、第 五比特流进行调制(C3N/4+1 C3N/4+2…CN)以及填充比特信息(X X X…X)进行调制,得到其 中一个第二目标符号,该第二目标符号为第二M比特信息(X AN/4+1 B1 C3N/4+1),另一个第 二M比特信息(X AN/4+2 B2 C3N/4+2),依次类推,可得到N/4个第二目标符号,每个第二目 标符号包括第二M比特信息。
可以理解的是,图5第三时刻、第四时刻以及后续时刻获取的目标符号的调制方式与 前述图5第一时刻对应的第一目标比特流的调制方式类似,此处不再赘述。
306、发送设备发送第一目标符号和第二目标符号。
发送设备分别在第一时刻发送N/m个第一目标符号和在第二时刻发送N/m个第二目标 符号。
需要说明的是,本实施例中发送设备可以通过无线信道分别发送第一目标符号以及第 二目标符号。
需要说明的是,本实施例的步骤301至步骤306由发送设备执行。
307、接收设备接收发送设备发送的第一目标符号和第二目标符号。
接收设备在第一时刻分别接收发送设备发送N/m个第一目标符号,其中,每个第一目 标符号分别包括第一M比特信息,第一M比特信息包括第一编码码块的第一比特流的第一 比特信息,以及至少一个填充比特信息。
以及接收设备在第二时刻分别接收发送设备发送的N/m个第二目标符号,其中,每个 第二目标符号分别包括第二M比特信息,第二M比特信息包括第一编码码块的第二比特信 息以及第二编码码块的第三比特信息,也就是说每个第二M比特信息包括两个比特信息, 该两个比特信息分别对应不同的编码码块。
需要说明的是,接收设备可以通过无线信道接收发送设备分别发送的第一目标符号以 及第二目标符号。
308、解调器解调第一比特信息的软信息。
解调器接收待解调的第一目标符号以及第二目标符号。
解调器获取第一M比特信息,解调器基于第一M比特信息中的填充比特信息解调第一 比特信息的软信息。比如,解调器获取到的第一M比特信息为(X X X A1)时,解调器基 于填充比特信息(X X X)解调第一比特信息A1的软信息,以及第一M比特信息为(X X X A2)时,解调器基于填充比特信息(X X X)解调A2的软信息,依次类推。解调器分别解调 (A1至AN/4),从而得到比特序列(A1 A 2…AN/4)的软信息。
解调器获取第二M比特信息后,解调器解调第二M比特信息的第二比特信息的软信 息。比如,解调器获取到的第二M比特信息为(X X AN/4+1 B1)时,解调器基于填充比特信 息(X X)解调第二比特信息AN/4+1的软信息。以及第二M比特信息为(X X AN/4+2 B2)时, 解调器基于填充比特信息(X X)解调AN/4+2的软信息,依次类推,从而得到比特序列(AN/4+1 AN/4+2…AN/2)的软信息。
可以理解的是,解调器可以从第一M比特信息以及第二M比特信息中解调得到第一编 码码块的第1个比特流的比特序列(A1 A 2…AN/4)的软信息以及第2个比特流的比特序列 (AN/4+1 AN/4+2…AN/2)的软信息。解调器还可以从第三M比特信息中解调得到第一编码码块的 第3个比特流的比特序列(AN/2+1 AN/2+2…A3N/4)的软信息,依次类推,从而可以解调得到第 一编码码块的m个比特流分别对应的比特序列的软信息,即可以解调得到(A1 A 2…AN/4)、 (AN/4+1 AN/4+2…AN/2)、(AN/2+1 AN/2+2…A3N/4)以及(A3N/4+1 A3N/4+2…AN)分别对应的软信息。
可选地,本实施例中,当第一M比特信息还包括第四比特信息以及第二M比特信息还 包括第五比特信息时,比如第一M比特信息为(X X A1B3N/4+1),第二M比特信息为(X AN/4+1 B1 C3N/4+1)时,解调器基于填充比特信息(X X)解调第一比特信息A1的软信息,依次类推。 解调器分别解调(A1至AN/4)的软信息,从而得到比特序列(A1 A 2…AN/4)的软信息。解 调器基于填充比特信息(X)解调第一比特信息AN/4+1的软信息,依次类推。解调器分别解 调(AN/4+1至AN/2)的软信息,从而得到比特序列(AN/4+1 AN/4+2…AN/2)的软信息。同样可以解 调得到第一编码码块的(A1 A2…AN/4)、(AN/4+1 AN/4+2…AN/2)、(AN/2+1 AN/2+2…A3N/4)以及(A3N/4+1 A3N/4+2…AN)分别对应的软信息。
309、逆比特延时器对第一编码码块的比特序列的软信息进行逆延时。
逆比特延时器从解调器中获取到第一编码码块的m个比特流分别对应的比特序列的 软信息。然后分别将第一编码码块第i个比特流对应的比特序列的软信息进行逆延时之 后,分别发送至解交织器。比如,逆比特延时器将第1个比特流对应的比特序列(A1 A 2… AN/4)的软信息发送至第1个解交织器,将第2个比特流对应的比特序列(AN/4+1 AN/4+2…AN/2) 的软信息发送至第2个解交织器,依次类推。
310、解交织器对第一编码码块的比特序列的软信息进行解交织。
解交织器从逆比特延时器中获取第一编码码块的每个比特流分别对应的比特序列的 软信息之后。分别对每个比特序列的软信息进行解交织,分别得到第一编码码块的m个 比特流的软信息。比如,第1个解交织器对第1个比特序列的软信息解交织,得到第1个 比特流的软信息,第2个解交织器对第2个比特序列的软信息解交织,得到第2个比特流 的软信息,依次类推。
对应地,本实施例可以先执行步骤309,再执行步骤310,也可以先执行步骤310,再 执行步骤309,此处不做限定。
311、并串变换器对第一编码码块的软信息进行串行变换。
并串变换器分别从解交织器中获取第一编码码块的m个比特流的软信息,然后将该 m个比特流的软信息变换为串行软信息序列,即变换得到第一编码码块的软信息序列。
312、极化译码器对第一编码码块的软信息序列进行译码。
极化译码器从并串变换器中获取第一编码码块的软信息序列,并对第一编码码块的 软信息序列进行译码,从而得到第一信源比特序列。
本实施例中,极化译码器可以使用序列连续删除算法(successive cancellation list,SCL)或者循环冗余校验辅助序列连续删除算法(cyclic redundancy check aided-SCL,CA-SCL)对第一编码码块的软信息序列译码,以得到第一信息比特序列,需 要说明的是,极化译码器还可以使用其他算法对第一编码码块的软信息序列进行译码,此 处不做限定。
313、极化编码器对第一信息比特序列进行极化码编码。
极化编码器重新对第一信息比特序列进行极化码编码,得到第一码字序列。比如该 第一码字序列可以为(A1 A 2…AN)。
314、解调器解调第三比特信息的软信息。
解调器基于已经译码的第一码字序列解调第三比特信息的软信息。
具体地,解调器从第二目标符号中确定第二编码码块的第三比特信息,并基于第一码 字序列以及填充比特信息解调第三比特信息的软信息。例如,当第二M比特信息为(X X AN/4+1 B1)时,解调器基于第一码字序列中的AN/4+1以及填充比特信息X解调第三比特信息B1 的软信息,即基于(X X AN/4+1)解调B1的软信息。另外,另一个第二M比特信息为(X X AN/4+2 B2)时,解调器基于第一码字序列中的AN/4+2以及填充比特信息X解调B2的软信息,依次类 推,从而分别解调得到(B1 B2…BN/4)的软信息。当第二M比特信息为(X AN/2+1 BN/4+1 C1), 解调器基于(X AN/2+1)解调BN/4+1的软信息,依次类推,从而分别得到(BN/4+1 BN/4+2…BN/2)的 软信息。当第二M比特信息为(A3N/4+1 BN/2+1 CN/4+1 D1),解调器同样基于(A3N/4+1)解调(BN/2+1) 的软信息,从而得到(BN/2+1 BN/2+2…B3N/4)的软信息。因此,解调器可以基于已经进行译码 的第一编码码块的第一码字序列以及填充比特信息解调得到第二编码码块对应的软信息 序列,即基于已经进行译码的第一编码码块的第一码字序列解调得到第二编码码块的(B1 B2…BN/4)、(BN/4+1 BN/4+2…BN/2)、(BN/2+1 BN/2+2…B3N/4)以及(B3N/4+1 B3N/4+2…BN)分别对应的 软信息。需要说明的是,本实施例中比特序列(B3N/4+1 B3N/4+2…BN)中的每个比特信息可以 通过并行解调得到。
可选地,当第一M比特信息还包括第四比特信息时,解调器还可以基于第一码字序列 以及填充比特信息解调第四比特信息的软信息,比如一个第一M比特信息为(X X A1B3N/4+1) 时,第四比特信息为B3N/4+1,解调器还可以基于(X X A1)解调B3N/4+1的软信息,以及另一第 一M比特信息为(X X A2B3N/4+2)时,解调器还可以基于(X X A2)解调B3N/4+2的软信息。从 而可以得到(B3N/4+1 B3N/4+2…BN)的软信息。其中解调(B1 B2…BN/4)、(BN/4+1 BN/4+2…BN/2)以 及(BN/2+1 BN/2+2…B3N/4)分别对应的软信息与前述类似,此处不再赘述。
可以理解的是,本实施例中,解调器可以基于已经译码的第一编码码块的第一码字 序列解调第二编码码块对应的比特信息的软信息,从而得到第二编码码块的每个比特流 的比特序列的软信息。
315、逆比特延时器对第二编码码块的比特序列的软信息进行逆延时。
316、解交织器对第二编码码块的比特序列的软信息进行解交织。
317、并串变换器对第二编码码块的软信息进行串行变换。
318、极化译码器对第二编码码块的软信息序列进行译码。
本实施例中,步骤315至步骤318与前述步骤319至步骤312类似,此处不再赘述。
319、极化编码器对第二信息比特序列进行极化码编码。
极化编码器重新对第二编码码块的第二信息比特序列进行极化码编码,得到第二码 字序列。比如该第二码字序列可以为(B1 B 2…BN)。需要说明的是,第二信息比特序列由 第二编码码块的软信息序列译码得到。
320、解调器解调第五比特信息的软信息。
解调器基于已经译码的第一码字序列以及第二码字序列解调第五比特信息的软信息。
具体地,第二M比特信息还可以包括第三编码码块的第五比特信息,其中,第五比特 信息与第二比特信息在各自所属的比特流中的位置序号相同。比如,当一个第二M比特信 息为(X AN/4+1 B1 C3N/4+1)时,其中C3N/4+1为第五比特信息,解调器基于第一码字序列的AN/4+1、 第二码字序列B1以及填充比特信息X解调第五比特信息C3N/4+1的软信息,即基于(X AN/4+1 B1) 解调C3N/4+1的软信息。当另一个第二M比特信息为(X AN/4+2 B2 C3N/4+2)时,解调器基于(X AN/4+2 B2)解调C3N/4+2的软信息,依次类推,从而可以解调得到第三编码码块的其中一个比特流 的比特序列(C3N/4+1 C3N/4+2 C3N/4+3…CN)的软信息。可以理解的是,第三编码码块的其他比特 信息的软信息同样可以基于已经译码的第一编码码块的第一码字序列以及第二编码码块 的第二码字序列解调得到,从而可以得到第三编码码块每个比特流分别对应的比特序列 的软信息。
可以理解的是,本实施例中,解调器可以基于已经译码的编码码块对应的码字序列 解调当前需要译码的编码码块的比特信息的软信息,从而得到M个编码码块中的每个编码 码块的软信息序列。
需要说明的是,本实施例的步骤307至步骤320由接收设备执行。
本实施例中,发送设备分别对不同的信息比特流进行编码生成不同的编码码块,将 每个编码码块分割成数个比特流并分别经过相应的延时,然后将不同编码码块中经过相 同延时的比特流调制于目标符号,从而使得目标符号包括来自于至少两个不同编码码块 的比特信息。接收设备在接收到目标符号之后,根据已译码完成的码字序列以及填充比 特信息,对当前要译码的比特信息进行串行解调。因此,本实施例中,使用已经译码的 码字序列解调当前需要译码的编码码块的比特信息的软信息,可以减小比特信息之间互 信息的损失。
上面描述了本申请实施例提供的一个实施例,下面对本申请实施例提供的另一个实 施例进行描述。
请参考图6,图6为本申请实施例提供的信息调制解调方法的另一个实施例示意图, 如图6所示本申请实施例提供的信息调制解调方法可以包括以下步骤:
601、极化编码器对信源比特序列进行极化码编码。
极化编码器从信源设备中获取K个信源比特序列,其中,K为M/2。
需要说明的是,本实施例中极化编码器对K个信源比特序列分别进行极化码编码与前 述图3步骤301所描述的极化编码器对该M个信源比特序列分别进行极化码编码类似,此 处不再赘述。
需要说明的是,K还可以是M/3,或者其他此处不做限定,本实施例仅以K为M/2作 为例子进行说明。
602、串并转化器将K个编码码块进行分割并将分割得到的比特流发送至交织器。
串并转换器从极化编码器编码获取K个编码码块分别对应的K个码字序列,串并转换 器分别将K个码字序列的每个码字序列进行长度相同的分割。具体地,串并转换器分别将 K个码字序列的每个码字序列分割成m个长度为N/m的比特流
Figure BDA0001796314500000131
其中i为比特流 的序号,i=1,2,...,m。
需要说明的是,串并转换器分别将K个码字序列的每个码字序列分割成m个长度为 N/m的比特流
Figure BDA0001796314500000132
与前述图3步骤302所描述的串并转换器分别将M码字序列的每个 码字序列分割成m个长度为N/m的比特流
Figure BDA0001796314500000133
类似,此处不再赘述。
需要说明的是,串并转换器将分割得到的比特流发送至交织器前述图3步骤302所描 述的类似,此处不再赘述。
603、交织器对比特流进行交织。
604、比特延时器对比特流进行延时。
本实施例中,步骤603至步骤604与前述图3对应的步骤303至步骤304类似,此处 不再赘述。
需要说明的是,本实施例可以先执行步骤603,再执行步骤604,也可以先执行步骤 604,再执行步骤603,此处不做限定。
605、调制器调制第一目标比特流以及第二目标比特流。
调制器获取比特延时器发送的第一目标比特流以及第二目标比特流,并将第一目标比 特流和第二目标比特流进行调制。
具体地,调制器调制第一目标比特流得到第一目标符号,其中第一目标符号包括第一 M比特信息,第一M比特信息包括第一比特流的第一比特信息,以及至少一个填充比特信 息。
调制器调制第二目标比特流得到第二目标符号,其中第二目标符号包括第二M比特信 息,第二M比特信息至少包括第二比特流的第二比特信息,以及第三比特流的第三比特信 息,也就是说第二M比特信息至少包括两个比特信息,其中该两个比特信息分别对应不同 的编码码块。
下面以16QAM、2个编码码块以及每个编码码块的码长为N对本实施涉及的调制比特 流进行描述。其中,该2个编码码块分别为A编码码块、B编码码块。
请参考图7,图7为本申请实施例提供的另一个实施例示意图,如图7所示,调制器 在第一时刻获取比特延时器发送的第一目标比特流,其中第一目标比特流包括第一编码 码块的比特流(A1 A 2…AN/4)和(AN/4+1 AN/4+2…AN/2)。调制器对(A1 A 2…AN/4)、(AN/4+1 AN/4+2…AN/2) 以及填充比特信息(X X X…X)进行调制,得到N/4个第一目标符号,其中每个第一目标 符号包括第一M比特信息。具体地,调制器将(A1 A 2…AN/4)、(AN/4+1 AN/4+2…AN/2)和每个 填充比特信息中序号为j的比特信息组成二进制比特序列。例如,调制器将比特流(A1 A2… AN/4)、(AN/4+1 AN/4+2…AN/2)以及(X X X…X)中序号为1的A1、AN/4+1和X调制为一个第一目 标符号,该第一目标符号包括的第一M比特信息为(X X A1AN/4+1),以及将序号为2的A2、 AN/4+2和X调制为另一个第一目标符号,该第一目标符号包括的第一M比特信息为(X X A2AN/4+2), 依次类推,可得到N/4个第一目标符号,每个第一目标符号包括第一M比特信息。
调制器在第二时刻获取到第二目标比特流,其中,第二目标比特流包括第一编码码 块的第二比特流(AN/2+1 AN/2+2…A3N/4)和(A3N/4+1 A3N/4+2…AN),以及第二编码码块的第三比特 流(B1 B 2…BN/4)和(BN/4+1 BN/4+2…BN/2)。调制器对(AN/2+1 AN/2+2…A3N/4)、(A3N/4+1 A3N/4+2…AN)、 (B1 B 2…BN/4)和(BN/4+1 BN/4+2…BN/2)进行调制,得到N/4个第二目标符号,其中第二目 标符号包括第二M比特信息。具体地,调制器将(AN/2+1 AN/2+2…A3N/4)、(A3N/4+1 A3N/4+2…AN)、 (B1 B 2…BN/4)和(BN/4+1 BN/4+2…BN/2)中序号为j的比特信息组成二进制比特序列。例如, 调制器将(AN/2+1 AN/2+2…A3N/4)、(A3N/4+1 A3N/4+2…AN)、(B1 B 2…BN/4)和(BN/4+1 BN/4+2…BN/2)中 序号为1的AN/2+1、A3N/4+1、B1和BN/4+1调制为一个第二目标符号,其中第二目标符号包括第二 M比特信息(AN/2+1 A3N/4+1 B1 BN/4+1),以及将序号为2的AN/2+2 A3N/4+2 B2和BN/4+2调制为另一个 第二目标符号,其中第二目标符号包括第二M比特信息(AN/2+2 A3N/4+2 B2 BN/4+2),依次类推, 可得到N/4个第二目标符号,其中第二目标符号包括第二M比特信息。
需要说明的是,本实施例中调制器在第三时刻还可以从比特延时器获取第三目标比 特流以及在其他时刻从比特延时器获取的目标比特流与前述调制第一目标比特流的方法 类似,此处不再赘述。
需要说明的是,如图7所示,第三时刻从比特延时器中获取到比特流(BN/2+1 BN/2+2…B3N/4)、 (B3N/4+1 B3N/4+2…BN)外,还包括其他编码码块的比特流或者终止填充比特。
606、发送设备向接收设备发送第一目标符号和第二目标符号。
需要说明的是,本实施例的步骤601至步骤606由发送设备执行。
607、接收设备接收发送设备发送的第一目标符号以及第二目标符号。
本实施例中,步骤606至步骤607与前述图3对应的步骤306至步骤307类似,此处 不再赘述。
608、解调器解调第一比特信息的软信息。
解调器接收待解调的第一目标符号以及第二目标符号。
解调器获取第一M比特信息,解调器基于第一M比特信息中的填充比特信息解调第一 比特信息的软信息。比如,解调器获取到的第一M比特信息为(X X A1 AN/4+1)时,解调器 基于填充比特信息(X X)解调第一比特信息A1的软信息,以及基于填充比特信息(X X) 解调第一比特信息AN/4+1的软信息。当第一M比特信息为(X X A2 AN/4+2),解调器基于填充 比特信息(X X)解调A2的软信息,以及基于填充比特信息(X X)解调AN/4+2的软信息,依 次类推,解调器分别解调(A1至AN/4)的软信息,从而得到比特序列(A1 A 2…AN/4)和(AN/4+1 AN/4+2…AN/2)分别对应的软信息。
解调器获取第二M比特信息后,解调器解调第二M比特信息的第二比特信息的软信 息。解调器可以基于并行解调算法解调第二M比特信息中属于第一编码码块的比特信息的 软信息,从而得到比特序列(AN/2+1 AN/2+2…A3N/4)和(A3N/4+1 A3N/4+2…AN)分别对应的软信息。
609、逆比特延时器对第一编码码块的比特序列的软信息进行逆延时。
610、解交织器对第一编码码块的比特序列的软信息进行解交织。
对应地,本实施例可以先执行步骤609,再执行步骤610,也可以先执行步骤610,再 执行步骤609,此处不做限定。
611、并串变换器对第一编码码块的软信息进行串行变换。
612、极化译码器对第一编码码块的软信息序列进行译码。
613、极化编码器对第一信息比特序列进行极化码编码。
本实施例中,步骤609至步骤613与前述图3对应的步骤309至步骤313类似,此处 不再赘述。
614、解调器解调第三比特信息的软信息。
解调器基于已经译码的第一码字序列解调第三比特信息的软信息。
解调器基于第一码字序列解调第二编码码块的第三比特信息的软信息。例如,当第 二M比特信息为(AN/2+1 A3N/4+1 B1 BN/4+1),解调器基于第一码字序列中的AN/2+1和A3N/4+1解调第 三比特信息B1的软信息以及BN/4+1的软信息。即基于(AN/2+1 A3N/4+1)解调B1的软信息,以及 基于(AN/2+1 A3N/4+1)解调BN/4+1的软信息。当第二M比特信息为(AN/2+2 A3N/4+2 B2 BN/4+2)时,解 调器基于第一码字序列AN/2+2和A3N/4+2解调第三比特信息B2和BN/4+2,即基于(AN/2+1 A3N/4+1)解 调B2的软信息,以及基于(AN/2+1 A3N/4+1)解调BN/4+2的软信息。依次类推,从而可以解调得 到比特序列(B1 B2…BN/4)以及(BN/4+1 BN/4+2…BN/2)分别对应的软信息。可以理解的是,本 实施例中(BN/2+1 BN/2+2…B3N/4)以及(B3N/4+1 B3N/4+2…BN)分别对应的软信息可以进行并行解调。 即基于已经进行译码的第一编码码块的比特序列解调得到第二编码码块的(B1 B2…BN/4)、 (BN/4+1 BN/4+2…BN/2)、(BN/2+1 BN/2+2…B3N/4)以及(B3N/4+1 B3N/4+2…BN)分别对应的软信息。
可以理解的是,本实施例中,解调器可以基于已经译码的编码码块对应的码字序列 对当前需要译码的编码码块的比特信息进行串行解调,从而得到M个编码码块中的每个编 码码块的软信息序列。
需要说明的是,本实施例的步骤607至步骤614由接收设备执行。
本实施例中,发送设备分别对不同的信息比特流进行编码生成不同的编码码块,将 每个编码码块分割成数个比特流并分别经过相应的延时,然后将不同编码码块中经过相 同延时的比特流调制于目标符号,从而使得目标符号包括来自于至少两个不同编码码块 的比特信息。接收设备在接收到目标符号之后,根据已译码完成的码字序列以及填充比 特信息,对当前要译码的比特信息进行串行解调。因此,本实施例中,使用已经译码的 码字序列解调当前需要译码的编码码块的比特信息的软信息,可以减小比特信息之间互 信息的损失。
上面对本申请实施例提供的信息调制解调方法进行描述,下面对本申请实施例挺提供 的装置进行描述。
请参考图8,图8为本申请实施例提供的发送设备的一个示意性框图,该发送设备包 括:
调制单元801,用于调制第一目标比特流,以得到第一目标符号,所述第一目标符号 包括第一M比特信息,所述第一目标比特流包括第一编码码块的第一比特流,所述第一M 比特信息包括所述第一比特流的第一比特信息,以及至少一个填充比特信息,所述填充比 特信息为已知比特信息,所述M为大于1的整数;
所述调制单元801还用于调制第二目标比特流,以得到第二目标符号,所述第二目标 符号包括第二M比特信息,所述第二目标比特流包括所述第一编码码块的第二比特流以及 第二编码码块的第三比特流,所述第二M比特信息至少包括所述第二比特流的第二比特信 息,以及所述第三比特流的第三比特信息;
发送单元802,用于在第一时刻向接收设备发送所述第一目标符号以及在第二时刻发 送所述第二目标符号,所述第一时刻在所述第二时刻之前。
可选地,本实施例中,所述发送设备还包括:
分割单元803,用于将所述第一编码码块对应的码字序列进行相同长度的分割,以得 到第一分割流,所述第一分割流包括所述第一比特流以及所述第二比特流。
所述分割单元803还用于将所述第二编码码块对应的码字序列进行相同长度的分割, 以得到第二分割流,所述第二分割流包括所述第三比特流。
可选地,本实施例中,所述第二M比特信息包括所述填充比特信息。
可选地,本实施例中,所述第一M比特信息还包括第四比特信息,所述第四比特信息 对应所述第二编码码块的第四比特流。
可选地,本实施例中,所述第一M比特信息和所述第二M比特信息分别对应M个编码 码块;或者,
所述第一M比特信息和所述第二M比特信息分别对应M/2个编码码块,当所述第一M 比特信息和所述第二M比特信息分别对应M/2个编码码块时,所述M为偶数。
本申请实施例中,调制单元801分别调制第一目标比特流以及第二目标比特流,分别 得到第一M比特信息和第二M比特信息,其中第一M比特信息包括第一比特流的第一比特 信息,以及至少一个填充比特信息,第二M比特信息至少包括第二比特流的第二比特信 息,以及第三比特流的第三比特信息,其中,第二目标符号至少包括两个来自不同编码码 块的比特信息,使得接收设备对第一比特信息对应的第一编码码块的软信息进行译码以得 到第一信息比特序列,然后基于第一信息比特序列解调第二编码码块的第三比特信息的软 信息。从而可以使用已译码的比特信息对应的信息比特序列解调未译码的比特信息的软信 息,减小比特信息之间的互信息的损失。
上面对本申请实施例提供的发送设备进行了描述,下面对本申请实施例提供的接收设 备进行描述。
请参考图9,图9为本申请实施例提供的接收设备的一个示意性框图,该接收设备包 括:
接收单元901,用于在第一时刻接收发送设备发送的第一目标符号,所述第一目标符 号包括第一M比特信息,所述第一M比特信息包括第一编码码块的第一比特流的第一比特 信息,以及至少一个填充比特信息,所述填充比特信息为已知比特信息,所述M为大于1 的整数;
解调单元902,用于基于所述至少一个填充比特信息解调所述第一比特信息的软信息, 所述第一比特信息的软信息包含于所述第一编码码块的软信息序列;
所述接收单元901还用于在第二时刻接收所述发送设备发送的第二目标符号,所述第 二目标符号包括第二M比特信息,所述第二M比特信息至少包括所述第一编码码块的第二 比特流的第二比特信息,以及第二编码码块的第三比特流的第三比特信息;
所述解调单元902还用于解调所述第二比特信息的软信息,所述第二比特信息的软信 息包含于所述第一编码码块的软信息序列;
译码单元903,用于对所述第一编码码块的软信息序列进行译码,以得到第一信息比 特序列,所述第一信息比特序列用于解调所述第三比特信息的软信息。
可选地,本实施例中,所述接收设备还包括:
编码单元904,用于对所述第一信息比特序列进行极化码编码,以得到第一码字序列;
所述解调单元902还用于基于所述第一码字序列解调所述第三比特信息的软信息,所 述第三比特信息的软信息包含于所述第二编码码块的软信息序列。
可选地,本实施例中,第二M比特信息包括所述填充比特信息,所述解调单元902具 体用于基于所述填充比特信息以及所述第一码字序列解调所述第三比特信息的软信息。
可选地,本实施例中,所述第一M比特信息还包括第四比特信息,所述解调单元902 具体用于基于所述填充比特信息以及所述第一码字序列解调所述第四比特信息的软信息, 所述第四比特信息包含于所述第二编码码块的第四比特流。
可选地,本实施例中,所述第二M比特信息包括第五比特信息,所述第五比特信息对 应第三编码码块,所述解调单元902还用于基于所述第一码字序列和第二码字序列解调所 述第五比特信息的软信息,所述第五比特信息与所述第二比特信息在各自所属的比特流中 的位置序号相同,所述第二码字序列为第二信息比特序列极化码编码得到的码字序列,所 述第二信息比特序列为所述第二编码码块对应的信息比特序列。
可选地,本实施例中,所述第二M比特信息包括填充比特信息,所述解调单元902具 体用于基于所述第一码字序列、所述第二码字序列以及所述填充比特信息解调所述第五比 特信息的软信息。
可选地,本实施例中,所述译码单元903还用于对所述第二编码码块的软信息序列进 行译码,以得到所述第二信息比特序列;
所述编码单元904还用于对所述第二信息比特序列进行极化码编码,以得到所述第二 码字序列。
所述译码单元903具体用于使用序列连续删除算法SCL或者循环冗余校验辅助序列连 续删除算法CA-SCL对所述第一编码码块的软信息序列进行译码,以得到所述第一信息比 特序列。
可选地,本实施例中,所述第一M比特信息和所述第二M比特信息分别对应M个编码 码块;或者,所述第一M比特信息和所述第二M比特信息分别对应M/2个编码码块,当所 述第一M比特信息和所述第二M比特信息分别对应M/2个编码码块时,所述M为偶数。
本申请实施例中,接收单元901分别接收第一目标符号以及第二目标符号,第一目标 符号包括第一M比特信息,第二目标符号包括第二M比特信息,其中第一M比特信息包括 第一比特流的第一比特信息,以及至少一个填充比特信息,第二M比特信息至少包括第二 比特流的第二比特信息,以及第三比特流的第三比特信息,译码单元903对第一比特信息 对应的第一编码码块的软信息进行译码以得到第一信息比特序列,编码单元904对第一信 息比特序列进行极化码编码得到第一码字序列。因此,本申请实施例中,解调单元902可 以使用已译码的比特信息对应的第一码字序列解调未译码的比特信息的软信息,减小比特 信息之间的互信息的损失。
请参考图10,图10为本申请实施例提供的发送设备的一个硬件结构示意图,该发送 设备包括:
至少一个处理器1010、存储器1050和收发器1030。该收发器可包括接收机和发射 机,该存储器1050可以包括只读存储器和/或随机存取存储器,并向处理器1010提供操 作指令和数据。存储器1050的一部分还可以包括非易失性随机存取存储器(NVRAM)。存 储器与处理器可以是各自独立通过总线或者接口连接,也可以集成在一起。
在一些实施方式中,存储器1050存储了如下的元素,可执行模块或者数据结构,或者 他们的子集,或者他们的扩展集。
在本申请实施例中,通过调用存储器1050存储的操作指令(该操作指令可存储在操作 系统中),执行相应的操作。处理器1010控制发送设备的操作,处理器1010还可以称为CPU (Central Processing Unit,中央处理单元)。存储器1050可以包括只读存储器和随机存 取存储器,并向处理器1010提供指令和数据。存储器1050的一部分还可以包括非易失性随 机存取存储器(NVRAM)。具体的应用中发送设备的各个组件通过总线系统1020耦合在一起, 其中总线系统1020除包括数据总线之外,还可以包括电源总线、控制总线和状态信号总线 等。但是为了清楚说明起见,在图中将各种总线都标为总线系统1020。
上述本申请实施例揭示的方法可以应用于处理器1010中,或者由处理器1010实现。处 理器1010可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各 步骤可以通过处理器1010中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理 器1010可以是通用处理器、数字信号处理器(DSP)、专用集成电路(ASIC)、现成可编程 门阵列(FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。 可以实现或者执行本申请实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是 微处理器或者该处理器也可以是任何常规的处理器等。结合本申请实施例所公开的方法的 步骤可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组 合执行完成。软件模块可以位于随机存储器,闪存、只读存储器,可编程只读存储器或者 电可擦写可编程存储器、寄存器等本领域成熟的存储介质中。该存储介质位于存储器1050, 该存储器1050可以是物理上独立的单元,也可以是与处理器1010集成在一起的,处理器 1010读取存储器1050中的信息,结合其硬件完成上述方法的步骤。
本实施例中,收发器1030可以分别用于执行图3对应的实施例以及图6对应的实施例发 送设备侧涉及到接收和发送的操作步骤。或用于执行其他可选实施例中的发送设备侧的数 据发送以及接收的步骤。
处理器1010可以分别用于执行图3对应的实施例以及图6对应的实施例发送设备侧数 据处理的步骤。或用于执行其他可选实施例中发送设备侧数据处理的步骤。
请参考图11,图11为本申请实施例提供的接收设备的一个硬件结构示意图,该接收 设备包括:至少一个处理器1110、存储器1150和收发器1130。该收发器可包括接收机和 发射机,该存储器1150可以包括只读存储器和/或随机存取存储器,并向处理器1110提 供操作指令和数据。存储器1150的一部分还可以包括非易失性随机存取存储器(NVRAM)。 存储器与处理器可以是各自独立通过总线或者接口连接,也可以集成在一起。
本实施例中,至少一个处理器1110、存储器1150和收发器1130分别对应功能结构与前 述图10对应实施例所描述的类似,此处不再赘述。
其中,收发器1130可以分别用于执行图3对应的实施例以及图6对应的实施例接收设备 侧涉及到接收和发送的操作步骤。或用于执行其他可选实施例中的接收设备侧的数据发送 以及接收的步骤。
处理器1110可以分别用于执行图3对应的实施例以及图6对应的实施例接收设备侧 数据处理的步骤。或用于执行其他可选实施例中接收设备侧数据处理的步骤。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统, 装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以 通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单 元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单 元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一 点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置 或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示 的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个 网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的 目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是 各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单 元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时, 可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上 或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式 体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算 机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法 的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM, read-only memory)、随机存取存储器(RAM,random access memory)、磁碟或者光盘 等各种可以存储程序代码的介质。
以上所述,以上实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前 述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对 前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而 这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和 范围。

Claims (33)

1.一种信息调制方法,其特征在于,包括:
发送设备调制第一目标比特流,以得到第一目标符号,所述第一目标符号包括第一M 比特信息,所述第一目标比特流包括第一编码码块的第一比特流,所述第一M比特信息包 括所述第一比特流的第一比特信息,以及至少一个填充比特信息,所述填充比特信息为已 知比特信息,所述M为大于1的整数;
所述发送设备调制第二目标比特流,以得到第二目标符号,所述第二目标符号包括第 二M比特信息,所述第二目标比特流包括所述第一编码码块的第二比特流以及第二编码码 块的第三比特流,所述第二M比特信息至少包括所述第二比特流的第二比特信息,以及所 述第三比特流的第三比特信息;
所述发送设备在第一时刻发送所述第一目标符号以及在第二时刻发送所述第二目标 符号,所述第一时刻在所述第二时刻之前。
2.根据权利要求1所述的方法,其特征在于,所述发送设备调制第一目标比特流之 前,所述方法包括:
所述发送设备将所述第一编码码块对应的码字序列进行相同长度的分割,以得到第一 分割流,所述第一分割流包括所述第一比特流以及所述第二比特流;
所述发送设备将所述第二编码码块对应的码字序列进行相同长度的分割,以得到第二 分割流,所述第二分割流包括所述第三比特流。
3.根据权利要求1或2所述的方法,其特征在于,所述第二M比特信息包括所述填 充比特信息。
4.根据权利要求3所述的方法,其特征在于,所述第一M比特信息还包括第四比特 信息,所述第四比特信息对应所述第二编码码块的第四比特流。
5.根据权利要求4所述的方法,其特征在于,所述第一M比特信息和所述第二M比 特信息分别对应M个编码码块;或者,
所述第一M比特信息和所述第二M比特信息分别对应M/2个编码码块,当所述第一M 比特信息和所述第二M比特信息分别对应M/2个编码码块时,所述M为偶数。
6.一种信息解调方法,其特征在于,包括:
接收设备在第一时刻接收发送设备发送的第一目标符号,所述第一目标符号包括第一 M比特信息,所述第一M比特信息包括第一编码码块的第一比特流的第一比特信息,以及 至少一个填充比特信息,所述填充比特信息为已知比特信息,所述M为大于1的整数;
所述接收设备基于所述至少一个填充比特信息解调所述第一比特信息的软信息,所述 第一比特信息的软信息包含于所述第一编码码块的软信息序列;
所述接收设备在第二时刻接收所述发送设备发送的第二目标符号,所述第二目标符号 包括第二M比特信息,所述第二M比特信息至少包括所述第一编码码块的第二比特流的第 二比特信息,以及第二编码码块的第三比特流的第三比特信息;
所述接收设备解调所述第二比特信息的软信息,所述第二比特信息的软信息包含于所 述第一编码码块的软信息序列;
所述接收设备对所述第一编码码块的软信息序列进行译码,以得到第一信息比特序 列,所述第一信息比特序列用于解调所述第三比特信息的软信息。
7.根据权利要求6所述的方法,其特征在于,所述方法还包括:
所述接收设备对所述第一信息比特序列进行极化码编码,以得到第一码字序列;
所述接收设备基于所述第一码字序列解调所述第三比特信息的软信息,所述第三比特 信息的软信息包含于所述第二编码码块的软信息序列。
8.根据权利要求7所述的方法,其特征在于,第二M比特信息包括所述填充比特信 息,所述接收设备基于所述第一码字序列解调所述第三比特信息的软信息包括:
所述接收设备基于所述填充比特信息以及所述第一码字序列解调所述第三比特信息 的软信息。
9.根据权利要求8所述的方法,其特征在于,所述第一M比特信息还包括第四比特 信息,所述方法还包括:
所述接收设备基于所述填充比特信息以及所述第一码字序列解调所述第四比特信息 的软信息,所述第四比特信息包含于所述第二编码码块的第四比特流。
10.根据权利要求9所述的方法,其特征在于,所述第二M比特信息包括第五比特信 息,所述第五比特信息对应第三编码码块,所述方法还包括:
所述接收设备基于第一码字序列和第二码字序列解调所述第五比特信息的软信息,所 述第五比特信息与所述第二比特信息在各自所属的比特流中的位置序号相同,所述第二码 字序列为第二信息比特序列极化码编码得到的码字序列,所述第二信息比特序列为所述第 二编码码块对应的信息比特序列。
11.根据权利要求10所述的方法,其特征在于,所述第二M比特信息包括填充比特 信息,所述接收设备基于所述第一码字序列和第二码字序列解调所述第五比特信息的软信 息包括:
所述接收设备基于所述第一码字序列、所述第二码字序列以及所述填充比特信息解调 所述第五比特信息的软信息。
12.根据权利要求10所述的方法,其特征在于,所述接收设备基于所述第一码字序 列和第二码字序列解调所述第五比特信息的软信息之前,所述方法还包括:
所述接收设备对所述第二编码码块的软信息序列进行译码,以得到所述第二信息比特 序列;
所述接收设备对所述第二信息比特序列进行极化码编码,以得到所述第二码字序列。
13.根据权利要求6所述的方法,其特征在于,所述接收设备对所述第一编码码块的 软信息序列进行译码,以得到第一信息比特序列包括:
所述接收设备使用序列连续删除算法SCL或者循环冗余校验辅助序列连续删除算法 CA-SCL对所述第一编码码块的软信息序列进行译码,以得到所述第一信息比特序列。
14.根据权利要求6至13任一项所述的方法,其特征在于,所述第一M比特信息和 所述第二M比特信息分别对应M个编码码块;或者,
所述第一M比特信息和所述第二M比特信息分别对应M/2个编码码块,当所述第一M 比特信息和所述第二M比特信息分别对应M/2个编码码块时,所述M为偶数。
15.一种发送设备,其特征在于,包括:
调制单元,用于调制第一目标比特流,以得到第一目标符号,所述第一目标符号包括 第一M比特信息,所述第一目标比特流包括第一编码码块的第一比特流,所述第一M比特 信息包括所述第一比特流的第一比特信息,以及至少一个填充比特信息,所述填充比特信 息为已知比特信息,所述M为大于1的整数;
所述调制单元还用于调制第二目标比特流,以得到第二目标符号,所述第二目标符号 包括第二M比特信息,所述第二目标比特流包括所述第一编码码块的第二比特流以及第二 编码码块的第三比特流,所述第二M比特信息至少包括所述第二比特流的第二比特信息, 以及所述第三比特流的第三比特信息;
发送单元,用于在第一时刻发送所述第一目标符号以及在第二时刻发送所述第二目标 符号,所述第一时刻在所述第二时刻之前。
16.根据权利要求15所述的发送设备,其特征在于,所述发送设备还包括:
分割单元,用于将所述第一编码码块对应的码字序列进行相同长度的分割,以得到第 一分割流,所述第一分割流包括所述第一比特流以及所述第二比特流;
所述分割单元还用于将所述第二编码码块对应的码字序列进行相同长度的分割,以得 到第二分割流,所述第二分割流包括所述第三比特流。
17.根据权利要求15或16所述的发送设备,其特征在于,所述第二M比特信息包括 所述填充比特信息。
18.根据权利要求17所述的发送设备,其特征在于,所述第一M比特信息还包括第 四比特信息,所述第四比特信息对应所述第二编码码块的第四比特流。
19.根据权利要求18所述的发送设备,其特征在于,所述第一M比特信息和所述第 二M比特信息分别对应M个编码码块;或者,
所述第一M比特信息和所述第二M比特信息分别对应M/2个编码码块,当所述第一M 比特信息和所述第二M比特信息分别对应M/2个编码码块时,所述M为偶数。
20.一种接收设备,其特征在于,包括:
接收单元,用于在第一时刻接收发送设备发送的第一目标符号,所述第一目标符号包 括第一M比特信息,所述第一M比特信息包括第一编码码块的第一比特流的第一比特信息, 以及至少一个填充比特信息,所述填充比特信息为已知比特信息,所述M为大于1的整数;
解调单元,用于基于所述至少一个填充比特信息解调所述第一比特信息的软信息,所 述第一比特信息的软信息包含于所述第一编码码块的软信息序列;
所述接收单元还用于在第二时刻接收所述发送设备发送的第二目标符号,所述第二目 标符号包括第二M比特信息,所述第二M比特信息至少包括所述第一编码码块的第二比特 流的第二比特信息,以及第二编码码块的第三比特流的第三比特信息;
所述解调单元还用于解调所述第二比特信息的软信息,所述第二比特信息的软信息包 含于所述第一编码码块的软信息序列;
译码单元,用于对所述第一编码码块的软信息序列进行译码,以得到第一信息比特序 列,所述第一信息比特序列用于解调所述第三比特信息的软信息。
21.根据权利要求20所述的接收设备,其特征在于,所述接收设备还包括:
编码单元,用于对所述第一信息比特序列进行极化码编码,以得到第一码字序列;
所述解调单元还用于基于所述第一码字序列解调所述第三比特信息的软信息,所述第 三比特信息的软信息包含于所述第二编码码块的软信息序列。
22.根据权利要求21所述的接收设备,其特征在于,第二M比特信息包括所述填充 比特信息,所述解调单元具体用于基于所述填充比特信息以及所述第一码字序列解调所述 第三比特信息的软信息。
23.根据权利要求22所述的接收设备,其特征在于,所述第一M比特信息还包括第 四比特信息,所述解调单元具体用于基于所述填充比特信息以及所述第一码字序列解调所 述第四比特信息的软信息,所述第四比特信息包含于所述第二编码码块的第四比特流。
24.根据权利要求23所述的接收设备,其特征在于,所述第二M比特信息包括第五 比特信息,所述第五比特信息对应第三编码码块,所述解调单元还用于基于第一码字序列 和第二码字序列解调所述第五比特信息的软信息,所述第五比特信息与所述第二比特信息 在各自所属的比特流中的位置序号相同,所述第二码字序列为第二信息比特序列极化码编 码得到的码字序列,所述第二信息比特序列为所述第二编码码块对应的信息比特序列。
25.根据权利要求24所述的接收设备,其特征在于,所述第二M比特信息包括填充 比特信息,所述解调单元具体用于基于所述第一码字序列、所述第二码字序列以及所述填 充比特信息解调所述第五比特信息的软信息。
26.根据权利要求24所述的接收设备,其特征在于,所述译码单元还用于对所述第 二编码码块的软信息序列进行译码,以得到所述第二信息比特序列;
编码单元还用于对所述第二信息比特序列进行极化码编码,以得到所述第二码字序 列。
27.根据权利要求20所述的接收设备,其特征在于,所述译码单元具体用于使用序 列连续删除算法SCL或者循环冗余校验辅助序列连续删除算法CA-SCL对所述第一编码码 块的软信息序列进行译码,以得到所述第一信息比特序列。
28.根据权利要求20至27任一项所述的接收设备,其特征在于,所述第一M比特信 息和所述第二M比特信息分别对应M个编码码块;或者,
所述第一M比特信息和所述第二M比特信息分别对应M/2个编码码块,当所述第一M 比特信息和所述第二M比特信息分别对应M/2个编码码块时,所述M为偶数。
29.一种发送设备,其特征在于,所述发送设备包括处理器和收发器,所述处理器用 于执行如权利要求1至5中任一项所述的信息调制方法;所述收发器用于在第一时刻发送 所述第一目标符号以及在第二时刻发送所述第二目标符号,所述第一时刻在所述第二时 刻之前。
30.根据权利要求29所述的发送设备,其特征在于,所述发送设备还包括存储器, 所述存储器用于存储指令,所述处理器在执行所述指令时执行权利要求1至5中任一项所 述的方法。
31.一种接收设备,其特征在于,所述接收设备包括处理器和收发器,所述处理器用 于执行如权利要求6至14中任一项所述的信息解调方法,所述收发器用于在第一时刻接 收发送设备发送的第一目标符号以及在第二时刻接收所述发送设备发送的第二目标符 号,所述第一时刻在所述第二时刻之前。
32.根据权利要求31所述的接收设备,其特征在于,所述接收设备还包括存储器, 所述存储器用于存储指令,所述处理器在执行所述指令时执行权利要求6至14中任一项 所述的方法。
33.一种计算机可读存储介质,其特征在于,包括指令,当所述指令在计算机上运行 时,使得计算机执行权利要求1至14中任一项所述的方法。
CN201811058027.0A 2018-09-11 2018-09-11 信息调制解调方法与装置 Active CN110890937B9 (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201811058027.0A CN110890937B9 (zh) 2018-09-11 2018-09-11 信息调制解调方法与装置
PCT/CN2019/102826 WO2020052431A1 (zh) 2018-09-11 2019-08-27 信息调制解调方法与装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811058027.0A CN110890937B9 (zh) 2018-09-11 2018-09-11 信息调制解调方法与装置

Publications (3)

Publication Number Publication Date
CN110890937A CN110890937A (zh) 2020-03-17
CN110890937B CN110890937B (zh) 2021-02-23
CN110890937B9 true CN110890937B9 (zh) 2021-04-02

Family

ID=69745609

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811058027.0A Active CN110890937B9 (zh) 2018-09-11 2018-09-11 信息调制解调方法与装置

Country Status (2)

Country Link
CN (1) CN110890937B9 (zh)
WO (1) WO2020052431A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112910469B (zh) * 2021-01-15 2023-06-06 普联技术有限公司 一种无线信号的译码方法及译码装置
CN116667861A (zh) * 2022-02-17 2023-08-29 华为技术有限公司 基于极化码的编码方法和编码装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103152125A (zh) * 2011-12-07 2013-06-12 京信通信系统(中国)有限公司 Lte系统中控制信息的盲检测方法及装置
CN103326754A (zh) * 2002-10-25 2013-09-25 高通股份有限公司 通讯系统中代码组合的方法和系统
EP3148106A1 (en) * 2010-02-23 2017-03-29 LG Electronics Inc. Broadcasting signal receiver and method thereof
CN107222293A (zh) * 2017-05-16 2017-09-29 北京邮电大学 一种信息传输方法、装置、电子设备和存储介质
CN107959519A (zh) * 2016-10-17 2018-04-24 北京三星通信技术研究有限公司 一种差分空间调制传输方法、发射机和接收机

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3119087A4 (en) * 2014-04-01 2017-03-22 Huawei Technologies Co., Ltd. Adaptive coding and modulation method, apparatus and system
CN107733557A (zh) * 2016-08-12 2018-02-23 中兴通讯股份有限公司 一种数据发送的方法及装置、通信设备
CN108270515A (zh) * 2017-01-04 2018-07-10 中兴通讯股份有限公司 编码方法及装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103326754A (zh) * 2002-10-25 2013-09-25 高通股份有限公司 通讯系统中代码组合的方法和系统
EP3148106A1 (en) * 2010-02-23 2017-03-29 LG Electronics Inc. Broadcasting signal receiver and method thereof
CN103152125A (zh) * 2011-12-07 2013-06-12 京信通信系统(中国)有限公司 Lte系统中控制信息的盲检测方法及装置
CN107959519A (zh) * 2016-10-17 2018-04-24 北京三星通信技术研究有限公司 一种差分空间调制传输方法、发射机和接收机
CN107222293A (zh) * 2017-05-16 2017-09-29 北京邮电大学 一种信息传输方法、装置、电子设备和存储介质

Also Published As

Publication number Publication date
CN110890937B (zh) 2021-02-23
WO2020052431A1 (zh) 2020-03-19
CN110890937A (zh) 2020-03-17

Similar Documents

Publication Publication Date Title
AU2017352158B2 (en) Encoding and decoding method and device
RU2309538C2 (ru) Устройство и способ для формирования и декодирования кодов с прямым исправлением ошибок, имеющих переменную скорость передачи в высокоскоростной беспроводной системе передачи данных
JP4890641B2 (ja) 信号送信方法及び装置
EP3576478B1 (en) Data sending method, receiving method and related equipment
US20100146363A1 (en) Method and system of single carrier block transmission with parallel encoding and decoding
RU2514088C2 (ru) Способ сверточного турбокодирования и устройство для реализации способа кодирования
CN108737021B (zh) Polar码传输方法及装置
US10868636B2 (en) MCS for long LDPC codes
CN109690987B (zh) 传输数据的方法、接收端设备和发送端设备
CN110476357B (zh) 极化码传输方法和装置
CN110890937B (zh) 信息调制解调方法与装置
CN111247743A (zh) 在crc制码之前对包括已知位的nr pbch有效载荷进行交织以增强极化码性能
US8904265B2 (en) Optimal period rate matching for turbo coding
US20080063105A1 (en) System and method for implementing preamble channel in wireless communication system
CN108737020B (zh) 一种信息承载方法及装置
CN108631977B (zh) 一种广播信息指示的发送方法和发送设备
US7852962B2 (en) Systems and methods for implementing a data control channel in a wireless communication system
JP2007306469A (ja) 無線通信装置および変調信号生成方法
CN108574562B (zh) 数据传输方法及装置
CN111224742B (zh) 发送信息的方法和装置
CN111213346B (zh) 用于促进多用户检测的方法和计算设备
CN114124292A (zh) 一种重传方法及装置
CN107852641B (zh) 一种传输标识符的方法和站点
CN117240401A (zh) 编码传输方法、解码方法和通信装置
WO2009119057A1 (ja) 無線通信装置および誤り訂正符号化方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CI03 Correction of invention patent
CI03 Correction of invention patent

Correction item: Claims

Correct: Claims submitted on February 4, 2021

False: Claims submitted on October 30, 2020

Number: 09-01

Page: ??

Volume: 37