CN110739228A - 一种快速贴装bga芯片的方法 - Google Patents

一种快速贴装bga芯片的方法 Download PDF

Info

Publication number
CN110739228A
CN110739228A CN201911021625.5A CN201911021625A CN110739228A CN 110739228 A CN110739228 A CN 110739228A CN 201911021625 A CN201911021625 A CN 201911021625A CN 110739228 A CN110739228 A CN 110739228A
Authority
CN
China
Prior art keywords
bga
bga chip
tool
printing
mounting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911021625.5A
Other languages
English (en)
Other versions
CN110739228B (zh
Inventor
周思远
尤贵
杨阳
魏露露
金以琴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yangzhou Wanfang Technology Co.,Ltd.
Original Assignee
Yangzhou Wanfang Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yangzhou Wanfang Electronic Technology Co Ltd filed Critical Yangzhou Wanfang Electronic Technology Co Ltd
Priority to CN201911021625.5A priority Critical patent/CN110739228B/zh
Publication of CN110739228A publication Critical patent/CN110739228A/zh
Application granted granted Critical
Publication of CN110739228B publication Critical patent/CN110739228B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4821Flat leads, e.g. lead frames with or without insulating supports
    • H01L21/4825Connection or disconnection of other leads to or from flat leads, e.g. wires, bumps, other flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

一种快速贴装BGA芯片的方法。涉及涉及BGA封装芯片焊接及返修技术领域,尤其涉及一种BGA封装芯片焊接及返修时的快速贴装的方法。提供了一种在无贴片机、BGA返修台情况下,使用小型台式回流焊炉或热风焊台,进行BGA芯片工作的快速贴装BGA芯片的方法。所述钢网的对角线设有两个穿孔,所述钢网的中间设有与BGA芯片封装体上的焊盘一一对应的印刷通孔,所述钢网位于框体一的底部,所述定位柱穿过穿孔并将钢网固定在框体一上,印刷时连接定位孔。本发明简化了BGA芯片焊接、返修工序,无需贴片机或专用BGA返修台,而且满足不同BGA芯片对焊接、返修的需求,降低焊接、返修成本,提高生产效率。

Description

一种快速贴装BGA芯片的方法
技术领域
本发明涉及涉及BGA封装芯片焊接及返修技术领域,尤其涉及一种BGA封装芯片焊接及返修时的快速贴装的方法。
背景技术
随着人们对电子产品小型化、多功能、可靠性的要求越来越高,芯片体积越来越小,芯片引脚越来越多,BGA(BallGridArray球栅阵列封装器件)形式的表面贴装器件的使用也越来越多。由于芯片引脚不是分布在芯片的周围而是在封装的底面,实际是将封装外壳基板原四面引出的引脚变成以面阵布局的Pb/Sn凸球引脚,这就可以容纳更多的I/O数。
因为与相同引出端的QFP(QuadFlatPackage方形扁平封装器件)器件相比,BGA占用的面积要小,而引出端之间的间距更大,便于设计布线和贴装焊接,疵点率明显降低,提高了产品质量,更好地满足了消费者的需求。
但我们同时也注意到,对单个或特定的BGA芯片焊接、返修时,采用贴片机、BGA返修台操作复杂,时间较长,无法快速响应。
发明内容
本发明针对以上问题,提供了一种在无贴片机、BGA返修台情况下,使用小型台式回流焊炉或热风焊台,进行BGA芯片工作的快速贴装BGA芯片的方法。
本发明的技术方案为:包括以下步骤:
1)、在PCB板上位于BGA芯片封装体的对角线开设两个定位孔;
2)、将锡膏印刷工装连接在两个定位孔内,并印刷锡膏,取出印刷工装;
3)、将贴装工装连接在两个定位孔内,将BGA芯片贴放至贴装工装内,下压使得BGA芯片的锡球与锡膏接触;
4)、用热风枪对BGA芯片进行加热直至锡球与锡膏完全熔融,停止加热,待BGA芯片冷却至常温;
5)、取出贴装工装;
6)、将高度限制工装从BGA芯片的上方滑过,用于检测BGA芯片焊接质量;若高度限制工装无上下移动,则产品合格;若高度限制工装有上下移动,则产品不合格;
7)完成。
所述印刷工装包括矩形框体一和钢网,所述框体一的对角线设有两个定位柱一,
所述钢网的对角线设有两个穿孔,所述钢网的中间设有与BGA芯片封装体上的焊盘一一对应的印刷通孔,
所述钢网位于框体一的底部,所述定位柱穿过穿孔并将钢网固定在框体一上,印刷时连接定位孔。
所述贴装工装包括矩形框体二,所述框体二的对角线设有两个定位柱二,所述定位柱二一一对应设在定位孔内;
所述框体二的内壁四周分别设有导向块,所述导向块的内侧上部为斜面、下部为垂直面,所述BGA芯片的四周贴合导向块的垂直面;
所述导向块的下部伸出框体二。
所述高度限制工装包括立板,所述立板的底部中间设有矩形滑槽。
步骤2)中,在取出印刷工装后,观察封装体内的锡膏是否存在缺陷;其中,缺陷包括漏刷或粘连,通过人工进行调整,使得锡膏完整。
本发明在工作中,在BGA芯片封装体的对角线开设两个定位孔,利用两个定位孔可方便固定锡膏印刷工装印刷锡膏,方便固定贴装工装贴放BGA芯片,使得BGA芯片上的焊球与PCB板上封装体的焊盘得到可靠对准,再通过热风枪的喷嘴加热焊接安装BGA芯片,并由高度限制工装快速对所焊接的BGA芯片进行检测,节省了成本,生产响应速度快。
本发明简化了BGA芯片焊接、返修工序,无需贴片机或专用BGA返修台,而且满足不同BGA芯片对焊接、返修的需求,降低焊接、返修成本,提高生产效率。
附图说明
图1是本发明中PCB板的结构示意图,
图2是印刷工装的结构示意图,
图3是图2的左视图,
图4是图3的立体结构示意图,
图5是钢网的结构示意图,
图6是PCB板和贴装工装的连接结构示意图,
图7是图6的俯视图,
图8是贴装工装的结构示意图,
图9是图8的立体结构示意图,
图10是BGA芯片的结构示意图,
图11是高度限制工装的结构示意图;
图中1是PCB板,2是BGA芯片封装体,20是焊盘,3是定位孔,
4是印刷工装,41是框体一,42是钢网,43是定位柱一,44是穿孔,45是印刷通孔,
5是贴装工装,51是框体二,52是定位柱二,53是导向块,531是斜面,532是垂直面,54是间隙一,55是间隙二,
6是BGA芯片,60是锡球,
7是立板,70是矩形滑槽。
具体实施方式
本发明如图1-11所示,包括以下步骤:
1)、在PCB板1上位于BGA芯片封装体2(即BGA芯片的封装区域,封装区域内设置若干焊盘20)的对角线开设两个定位孔3;
2)、将锡膏印刷工装4连接在两个定位孔内,并印刷锡膏,取出印刷工装;
3)、将贴装工装5连接在两个定位孔内,将BGA芯片贴放至贴装工装内,下压使得BGA芯片的锡球与锡膏接触;贴装工装方便对BGA芯片进行定位;
4)、用热风枪对BGA芯片进行加热直至锡球与锡膏完全熔融,发现BGA芯片四周沉降后,停止加热,待BGA芯片冷却至常温;
5)、取出贴装工装;
6)、将高度限制工装从BGA芯片的上方滑过,用于检测BGA芯片焊接质量;若高度限制工装无上下移动,则产品合格;若高度限制工装有上下移动,则产品不合格;
7)完成。
本发明在工作中,在BGA芯片封装体的对角线开设两个定位孔,利用两个定位孔可方便固定锡膏印刷工装印刷锡膏,方便固定贴装工装贴放BGA芯片,使得BGA芯片上的焊球与PCB板上封装体的焊盘得到可靠对准,再通过热风枪的喷嘴加热焊接安装BGA芯片,并由高度限制工装快速对所焊接的BGA芯片进行检测,节省了成本,生产响应速度快。
本发明简化了BGA芯片焊接、返修工序,无需贴片机或专用BGA返修台,而且满足不同BGA芯片对焊接、返修的需求,降低焊接、返修成本,提高生产效率。
所述印刷工装4包括矩形框体一41和钢网42,所述框体一的对角线设有两个定位柱一43,
所述钢网的对角线设有两个穿孔44,所述钢网的中间设有与BGA芯片封装体上的焊盘一一对应的印刷通孔45,焊盘即PCB板上的凹槽,用于放置锡球。
所述钢网位于框体一的底部,所述定位柱穿过穿孔并将钢网固定在框体一上,印刷时连接定位孔。
通过设置矩形框体一和钢网,便于两者定位连接在PCB上;同时,钢网上的印刷通孔与BGA芯片封装体上的焊盘相对应,便于后续印刷锡膏,方便操作。
所述贴装工装5包括矩形框体二51,所述框体二的对角线设有两个定位柱二52,所述定位柱二一一对应设在定位孔内;
所述框体二的内壁四周分别设有导向块53,所述导向块的内侧上部为斜面531、下部为垂直面532,所述BGA芯片的四周贴合导向块的垂直面;
所述导向块的下部伸出框体二。
设置矩形框体二连接在PCB板上,将BGA芯片通过导向块的斜面导向,使其沿导向块的垂直面滑落,从而实现BGA芯片的锡球接触锡膏。
其中,框体二的内壁四周两两导向块之间具有空隙一54,以及导向块的下部伸出框体二,使得框体二的底面与PCB板的顶面之间具有空隙二55,空隙一和空隙二连通;
这样,在后续热风枪对芯片加热时,便于芯片整体受热均匀,缩短焊接时间,避免BGA芯片局部温度过高。
所述高度限制工装包括立板7,所述立板的底部中间设有矩形滑槽70。
通过立板移动,将BGA芯片从矩形滑槽内穿过,观察立板是否上下移动,从而判断BGA芯片的焊接质量。
步骤2)中,在取出印刷工装后,观察封装体内的锡膏是否存在缺陷;其中,缺陷包括漏刷或粘连,通过人工进行调整,使得锡膏完整。
这样,可以保证后续焊接的可靠性,提高产品质量。
对于本案所公开的内容,还有以下几点需要说明:
(1)、本案所公开的实施例附图只涉及到与本案所公开实施例所涉及到的结构,其他结构可参考通常设计;
(2)、在不冲突的情况下,本案所公开的实施例及实施例中的特征可以相互组合以得到新的实施例;
以上,仅为本案所公开的具体实施方式,但本公开的保护范围并不局限于此,本案所公开的保护范围应以权利要求的保护范围为准。

Claims (5)

1.一种快速贴装BGA芯片的方法,其特征在于,包括以下步骤:
1)、在PCB板上位于BGA芯片封装体的对角线开设两个定位孔;
2)、将锡膏印刷工装连接在两个定位孔内,并印刷锡膏,取出印刷工装;
3)、将贴装工装连接在两个定位孔内,将BGA芯片贴放至贴装工装内,下压使得BGA芯片的锡球与锡膏接触;
4)、用热风枪对BGA芯片进行加热直至锡球与锡膏完全熔融,停止加热,待BGA芯片冷却至常温;
5)、取出贴装工装;
6)、将高度限制工装从BGA芯片的上方滑过,用于检测BGA芯片焊接质量;若高度限制工装无上下移动,则产品合格;若高度限制工装有上下移动,则产品不合格;
7)完成。
2.根据权利要求1所述的一种快速贴装BGA芯片的方法,其特征在于,所述印刷工装包括矩形框体一和钢网,所述框体一的对角线设有两个定位柱一,
所述钢网的对角线设有两个穿孔,所述钢网的中间设有与BGA芯片封装体上的焊盘一一对应的印刷通孔,
所述钢网位于框体一的底部,所述定位柱穿过穿孔并将钢网固定在框体一上,印刷时连接定位孔。
3.根据权利要求1所述的一种快速贴装BGA芯片的方法,其特征在于,所述贴装工装包括矩形框体二,所述框体二的对角线设有两个定位柱二,所述定位柱二一一对应设在定位孔内;
所述框体二的内壁四周分别设有导向块,所述导向块的内侧上部为斜面、下部为垂直面,所述BGA芯片的四周贴合导向块的垂直面;
所述导向块的下部伸出框体二。
4.根据权利要求1所述的一种快速贴装BGA芯片的方法,其特征在于,所述高度限制工装包括立板,所述立板的底部中间设有矩形滑槽。
5.根据权利要求1所述的一种快速贴装BGA芯片的方法,其特征在于,步骤2)中,在取出印刷工装后,观察封装体内的锡膏是否存在缺陷;其中,缺陷包括漏刷或粘连,通过人工进行调整,使得锡膏完整。
CN201911021625.5A 2019-10-25 2019-10-25 一种快速贴装bga芯片的方法 Active CN110739228B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911021625.5A CN110739228B (zh) 2019-10-25 2019-10-25 一种快速贴装bga芯片的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911021625.5A CN110739228B (zh) 2019-10-25 2019-10-25 一种快速贴装bga芯片的方法

Publications (2)

Publication Number Publication Date
CN110739228A true CN110739228A (zh) 2020-01-31
CN110739228B CN110739228B (zh) 2021-03-26

Family

ID=69271282

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911021625.5A Active CN110739228B (zh) 2019-10-25 2019-10-25 一种快速贴装bga芯片的方法

Country Status (1)

Country Link
CN (1) CN110739228B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112839504A (zh) * 2021-02-04 2021-05-25 深圳信息职业技术学院 一种电路板定位装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1705089A (zh) * 2004-05-26 2005-12-07 华为技术有限公司 一种无引脚封装类器件的返修方法
US20060246695A1 (en) * 2005-04-19 2006-11-02 Young-Jae Kim Flip chip method
CN204315569U (zh) * 2015-01-15 2015-05-06 苏州市易德龙电器有限公司 倒装芯片及晶圆级芯片贴装用治具组
CN106793559A (zh) * 2015-11-25 2017-05-31 深南电路股份有限公司 一种bga植球方法
CN109285785A (zh) * 2018-08-17 2019-01-29 国营芜湖机械厂 一种基于红外与热风混合加热技术的bga植球方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1705089A (zh) * 2004-05-26 2005-12-07 华为技术有限公司 一种无引脚封装类器件的返修方法
US20060246695A1 (en) * 2005-04-19 2006-11-02 Young-Jae Kim Flip chip method
CN204315569U (zh) * 2015-01-15 2015-05-06 苏州市易德龙电器有限公司 倒装芯片及晶圆级芯片贴装用治具组
CN106793559A (zh) * 2015-11-25 2017-05-31 深南电路股份有限公司 一种bga植球方法
CN109285785A (zh) * 2018-08-17 2019-01-29 国营芜湖机械厂 一种基于红外与热风混合加热技术的bga植球方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112839504A (zh) * 2021-02-04 2021-05-25 深圳信息职业技术学院 一种电路板定位装置

Also Published As

Publication number Publication date
CN110739228B (zh) 2021-03-26

Similar Documents

Publication Publication Date Title
US4012832A (en) Method for non-destructive removal of semiconductor devices
US5477419A (en) Method and apparatus for electrically connecting an electronic part to a circuit board
US5859407A (en) Connecting board for connection between base plate and mounting board
KR100985084B1 (ko) 반도체 장치의 제조 방법
US20100143656A1 (en) Method and Structure for Adapting Solder Column to Warped Substrate
US7497911B2 (en) Flip chip die assembly using thin flexible substrates
CN102136436B (zh) 用于集成电路封装的焊柱焊接方法
US5975409A (en) Ceramic ball grid array using in-situ solder stretch
CN102151927A (zh) 一种封装集成电路的焊柱焊接方法
CN102163591A (zh) 一种球型光栅阵列ic芯片封装件及其生产方法
CN111148427B (zh) 垛形/i形预置焊料端子连接器的返修工艺
CN110739228B (zh) 一种快速贴装bga芯片的方法
CN113613407B (zh) 一种cpga器件自动贴装焊接方法
US20060163330A1 (en) Site flattening tool and method for circuit board repair
CN104600047B (zh) 功率模块及其封装方法
CN110289218B (zh) 一种集成电路板生产方法及集成电路板
CN112820652A (zh) 一种用于qfn封装器件l形焊接端子除金搪锡的方法
JP2011258749A (ja) 電子部品の実装方法、電子部品の取り外し方法及び配線板
CN217389142U (zh) 一种适用于封装模块的回流焊治具
CN213718311U (zh) 印制电路板、芯片和电子设备
CN113115521B (zh) 一种微波组件粘接工艺集成器件的返工返修装置及方法
US20240234364A9 (en) Semiconductor package and manufacturing method therefor
JPH10223687A (ja) フリップチップ実装モジュール及び製造方法、製造装置
JPH09213742A (ja) 半導体装置の製造方法および製造装置
US20070148950A1 (en) Object and bonding method thereof

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: No.96 Anlin Road, Yangzhou City, Jiangsu Province 225006

Patentee after: Yangzhou Wanfang Technology Co.,Ltd.

Address before: No.96 Anlin Road, Yangzhou City, Jiangsu Province 225006

Patentee before: YANGZHOU WANFANG ELECTRONIC TECHNOLOGY LLC