CN110610681A - 减少噪声或抖动影响的显示驱动器电路 - Google Patents

减少噪声或抖动影响的显示驱动器电路 Download PDF

Info

Publication number
CN110610681A
CN110610681A CN201910461781.7A CN201910461781A CN110610681A CN 110610681 A CN110610681 A CN 110610681A CN 201910461781 A CN201910461781 A CN 201910461781A CN 110610681 A CN110610681 A CN 110610681A
Authority
CN
China
Prior art keywords
image data
encoding mode
conditions
encoding
condition
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910461781.7A
Other languages
English (en)
Other versions
CN110610681B (zh
Inventor
郑豪埈
权洪基
金泰佑
朴真龙
李在烈
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN110610681A publication Critical patent/CN110610681A/zh
Application granted granted Critical
Publication of CN110610681B publication Critical patent/CN110610681B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/176Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a block, e.g. a macroblock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/182Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being a pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/02Handling of images in compressed format, e.g. JPEG, MPEG
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/06Colour space transformation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Noise Elimination (AREA)
  • Dc Digital Transmission (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

显示驱动器电路包括编码模式确定电路和编码器。编码模式确定电路配置为基于分别对应于第一组编码模式的第一组条件来选择用于编码第一图像数据的第一编码模式。编码器配置为以第一编码模式对第一图像数据进行编码。编码模式确定电路还配置为:选择用于编码第二图像数据的第二编码模式,第二图像数据是在接收到第一图像数据之后第(n‑1)个接收到的图像数据;以及,基于分别对应于第一组编码模式的第二组条件,选择用于编码第三图像数据的第三编码模式,第三图像数据是在接收到第一图像数据之后第n个接收到的图像数据。第二组条件中的对应于第二编码模式的第二条件包括比第一组条件中的对应于第二编码模式的第一条件更宽范围的值。

Description

减少噪声或抖动影响的显示驱动器电路
相关申请的交叉引用
本申请要求于2018年6月15日在韩国知识产权局提交的韩国专利申请No.10-2018-0069241的优先权,其公开内容通过引用整体地并入本文。
技术领域
本发明构思的示例实施例涉及电子电路,并且更具体地,涉及显示驱动器电路和驱动显示面板的方法。
背景技术
关于显示装置,对诸如高清晰度(HD)图像和超高清晰度(UHD)图像的高清晰度图像的需求正在增加。随着显示面板的分辨率从高清晰度(HD)级别增加到超高清晰度(UHD)级别,包括要在显示面板上显示的图像的信息的图像数据的量增加。
随着图像数据的量增加,存储图像数据的存储器的尺寸急剧增加。期望减小存储器的尺寸以确保关于包括存储器的芯片的尺寸的竞争力。因此,在通过使用图像数据在显示面板上显示图像的图像处理过程中,可以对图像数据进行编码以减少图像数据的量。
在图像处理过程中发生的噪声或抖动(dither)可能导致其中包括在图像数据中的信息经历意外改变的错误。由图像数据引起的错误可在编码图像数据的过程中放大。放大的错误可能导致显示在显示面板上的图像的细微抖动和闪动(blinking)。这种现象被称为“闪烁(flicker)”。闪烁可使用户的眼睛疲劳或用户的注意力低,使用户感到头晕。
发明内容
本发明构思的实施例提供了用于减少由于噪声或抖动引起的闪烁的显示驱动器电路和方法。
根据一些实施例,显示驱动器电路包括编码模式确定电路和编码器。编码模式确定电路配置为基于分别对应于第一组编码模式的第一组条件来选择用于编码第一图像数据的第一编码模式。编码器配置为以第一编码模式对第一图像数据进行编码。编码模式确定电路还配置为:选择用于编码第二图像数据的第二编码模式,第二图像数据是在接收到第一图像数据之后第(n-1)个接收到的图像数据;以及,基于分别对应于第一组编码模式的第二组条件,选择用于编码第三图像数据的第三编码模式,第三图像数据是在接收到第一图像数据之后第n个接收到的图像数据。第二组条件中的对应于第二编码模式的第二条件包括比第一组条件中的对应于第二编码模式的第一条件更宽范围的值。
根据可包括前述实施例的一些实施例,显示驱动器电路包括编码模式确定电路和编码器。编码模式确定电路配置为:顺序地且连续地接收第一图像数据、第二图像数据和第三图像数据;在多个编码模式中选择用于编码第一图像数据的第一编码模式;基于分别对应于所述多个编码模式的第一组条件,在所述多个编码模式中选择用于编码第二图像数据的第二编码模式,第一组条件包括对应于第二编码模式的第一条件;以及,基于分别对应于所述多个编码模式的第二组条件,在所述多个编码模式中选择用于编码第三图像数据的第三编码模式。第二组条件包括对应于第三编码模式的第二条件。编码器配置为以所选择的第一编码模式对第一图像数据进行编码,并且以所选择的第二编码模式对第二图像数据进行编码。第二编码模式不同于第一编码模式,对应于第二条件的第二范围是比对应于第一条件的第一范围更宽的范围。
根据一些实施例,显示驱动器电路包括编码模式确定电路和编码器。编码模式确定电路配置为:基于对应于编码模式的第一组条件确定用于编码第一图像数据的第一编码模式,第一组条件包括第一条件;以及,基于对应于编码模式的第二组条件确定用于编码紧跟着第一图像数据而接收到的第二图像数据的第二编码模式,第二组条件包括第二条件。编码器配置为以第一编码模式对第一图像数据进行编码。第一组条件中的第一条件包括第一范围或第一组标准,并且第二组条件中的第二条件包括第二范围或第二组标准,其中第二范围比第一范围更宽并且包括第一范围,或者第二组标准包括第一组标准。
附图说明
通过参考附图详细描述本发明构思的示例性实施例,本发明构思的上述和其他目的和特征将变得显而易见。
图1是示出包括根据本发明构思的实施例的显示驱动器电路的电子装置的示例性配置的框图。
图2是示出与图1的显示驱动器电路相关联的示例性配置的框图。
图3是示出图2的显示驱动器电路的示例性配置的框图。
图4是示出图3的编码模式确定电路的示例性配置的框图。
图5是用于描述图3的显示驱动器电路的示例性操作的时序图。
图6是用于描述图4的确定电路的示例性操作的时序图。
图7是用于描述图4的确定电路的示例性操作的时序图。
图8是用于描述图4的确定电路的示例性操作的时序图。
图9是用于描述图8的第一组条件与第二组条件之间的差异的概念图。
图10是说明图8的第一组条件和第二组条件的实施例的表格。
图11是说明从图像数据获得的转换值的实施例的表格。
图12是用于描述显示驱动器电路的从接收到图5的第一图像数据的时间到确定第二图像数据的编码模式的时间的示例性操作的流程图。
图13是用于描述编码模式确定电路的在接收到图5的第一图像数据之后直到确定第二图像数据的编码模式的操作的流程图。
图14是用于描述调整电路的在接收到图5的第二图像数据之后直到确定第三图像数据的编码模式的操作的流程图。
具体实施方式
图1是示出包括根据本发明构思的实施例的显示驱动器电路的电子装置的示例性配置的框图。例如,电子装置1000可以用各种类型的电子装置之一来实现,例如电视、智能电话、平板个人计算机(PC)、膝上型PC、电子书阅读器、MP3播放器、可穿戴装置等。
电子装置1000可以包括各种电子电路。例如,电子装置1000的电子电路可以包括显示驱动器电路100、显示面板1800、图像处理块1100、通信块1200、音频处理块1300、缓冲存储器1400、非易失性存储器1500、用户接口1600和主处理器1700。
显示驱动器电路100可以从主处理器1700接收图像数据。显示驱动器电路100可以基于接收到的图像数据在显示面板1800上显示图像。将参照图2描述主处理器1700、显示驱动器电路100和显示面板1800的示例性配置和示例性操作。
如本发明构思的领域中的传统,在功能块方面描述并且在附图中示出了实施例。本领域技术人员将理解,这些块通过电子(或光学)电路(例如逻辑电路、分立组件、微处理器、硬连线电路、存储器元件、布线连接等)物理地实现,其可以使用基于半导体的制造技术或其他制造技术形成。在通过微处理器等实现块的情况下,可使用软件(例如,微代码)编程块以执行本文所讨论的各种功能并且可选地可以通过固件和/或软件驱动块。替代性地,每个块可以通过专用硬件来实现,或者可以实现为执行一些功能的专用硬件和执行其他功能的处理器(例如,一个或多个编程过的微处理器和相关电路)的组合。此外,实施例的每个块可以物理地分离成两个或更多个互动的分立块,而不脱离本发明构思的范围。此外,实施例的各个块可以物理地组合为更复杂的块,而不脱离本发明构思的范围。
图像处理块1100可以通过透镜1110接收光。包括在图像处理块1100中的图像传感器1120和图像信号处理器1130可以基于接收到的光而生成与外部对象相关联的图像数据。
通信块1200可以通过天线1210与电子装置1000外部的外部装置/系统交换信号。通信块1200的收发器1220和MODEM(调制器/解调器)1230可以根据各种无线通信协议处理与外部装置/系统交换的信号。
音频处理块1300可以通过使用音频信号处理器1310处理声音信息,由此播放和输出音频。音频处理块1300可以通过麦克风1320接收音频输入。音频处理块1300可以通过扬声器1330输出所播放的音频。
缓冲存储器1400可以存储用于电子装置1000的操作的数据。例如,缓冲存储器1400可以临时存储由主处理器1700处理或将要处理的数据。例如,缓冲存储器1400可以包括易失性存储器(例如静态随机存取存储器(SRAM)、动态RAM(DRAM)或同步DRAM(SDRAM))和/或非易失性存储器(例如相变RAM(PRAM)、磁阻RAM(MRAM)、电阻RAM(ReRAM)或铁电RAM(FRAM))。
非易失性存储器1500可以与电源无关地存储数据。例如,非易失性存储器1500可以包括诸如闪速存储器、PRAM、MRAM、ReRAM和FRAM之类的各种非易失性存储器中的至少一种。例如,非易失性存储器1500可以包括诸如安全数字(SD)卡之类的可移动存储器和/或诸如嵌入式多媒体卡(eMMC)之类的嵌入式存储器。
用户接口1600可以仲裁用户与电子装置1000之间的通信。例如,用户接口1600可以包括诸如键盘、按钮、触摸屏、触摸板、陀螺仪传感器、振动传感器和加速度传感器之类的输入接口。例如,用户接口1600可以包括诸如马达和发光二极管(LED)灯泡之类的输出接口。
主处理器1700可以控制电子装置1000的组件的整体操作。主处理器1700可以处理各种操作,以便操作电子装置1000。例如,主处理器1700可以用包括一个或多个处理器核的操作处理装置/电路(例如通用处理器、专用处理器、应用处理器、或微处理器)来实现。
例如,主处理器1700可以将图像数据发送至显示驱动器电路100。显示驱动器电路100可以基于图像数据驱动显示面板1800,以便在显示面板1800上显示图像。要在显示面板1800上显示的图像可以随着在显示驱动器电路100处对图像数据进行编码的编码模式而变化。
例如,图像数据可以预先存储到非易失性存储器1500,并且主处理器1700可以将存储在非易失性存储器1500中的图像数据发送到显示驱动器电路100。作为另一示例,可以通过通信块1200实时接收图像数据,可以将接收到的图像数据存储到缓冲存储器1400,并且主处理器1700可以将存储在缓冲存储器1400中的图像数据发送到显示驱动器电路100。
然而,提供图1中示出的示例性组件是为了更好地理解,而不是为了限制本发明构思。电子装置1000可以不包括图1中示出的组件中的一个或多个,或者还可以包括图1中未示出的至少一个组件。
图2是示出与图1的显示驱动器电路相关联的示例性配置的框图。
主处理器1700可以将图像数据发送至显示驱动器电路100。例如,主处理器1700可以根据电子装置1000支持的接口协议(例如,移动工业处理器接口(MIPI)联盟的显示串行接口(DSI)协议)与显示驱动器电路100通信。
显示驱动器电路100可以基于从主处理器1700接收到的图像数据在显示面板1800上显示图像。随着图像数据的大小变大,功耗可在处理图像数据时增大,以便在显示面板1800上显示图像。此外,随着图像数据的大小变大,存储图像数据的存储器的尺寸可能增加。因此,显示驱动器电路100可以编码和使用接收到的图像数据。
显示驱动器电路100可以确定用于编码接收到的图像数据的编码模式。显示驱动器电路100可以使用所确定的编码模式对接收到的图像数据进行编码。
显示面板1800可以显示基于从显示驱动器电路100接收到的图像数据的图像。例如,显示面板1800可以用各种形式的面板(例如液晶显示(LCD)面板、发光二极管(LED)显示面板、有机LED(OLED)显示面板和有源矩阵OLED(AMOLED)显示面板)来实现。
显示面板1800可以包括像素阵列,该像素阵列包括多个像素。像素阵列可对应于用作显示图像的屏幕的区域。像素阵列中的每个像素可由显示驱动器电路100独立地驱动。显示驱动器电路100可基于驱动信号驱动显示面板1800。
要在显示面板1800上显示的图像可由各自包括一个或多个像素的一个或多个块图像组成。从显示驱动器电路100接收到的图像数据可包括关于一个或多个块图像的信息。
在图像或者一个或多个块图像中表达的颜色可以随着由显示驱动器电路100确定的编码模式而变化。可以根据应用于图像数据的颜色空间来确定在图像或者一个或多个块图像中表达的颜色。颜色空间可以包括GRAY(灰度模型)、RGB(红绿蓝颜色模型)、RGBW(红绿蓝白颜色模型)和YUV(YUV颜色图像流水线)。各颜色空间可以分别对应于各编码模式。例如,在确定的编码模式对应于GRAY颜色空间的情况下,要在图像中表达的颜色可以是黑色和白色的组合。又例如,在确定的编码模式对应于RGB颜色空间的情况下,要在图像中表达的颜色可以是红色(R)、绿色(G)和蓝色(B)的组合。
显示驱动器电路100可以从主处理器1700顺序地接收图像数据。显示面板1800可以按照接收图像数据的顺序,基于接收到的图像数据显示图像。例如,显示驱动器电路100可以从主处理器1700接收第一图像数据并且可以随后从主处理器1700接收第二图像数据。显示面板1800可以基于第一图像数据显示第一图像并且可以随后基于第二图像数据显示第二图像。
在以下描述中,第一图像数据和第二图像数据是顺序地且连续地接收到的多个图像数据中的任意两个图像数据。顺序地且连续地接收第一图像数据和第二图像数据。第一图像数据是这两个图像数据中首先接收到的图像数据。第二图像数据是紧跟着第一图像数据而接收到的图像数据。然而,注意,除非上下文另有说明,否则诸如“第一”、“第二”等术语可以在说明书或权利要求中作为命名约定仅用于命名某些对象或步骤,并且因此不必然意味着它们描述项目的顺序或位置。
可以在显示驱动器电路100处不同地确定第一图像数据的编码模式和第二图像数据的编码模式。例如,第一图像数据的编码模式可以是第一编码模式,并且第二图像数据的编码模式可以是与第一编码模式不同的第二编码模式。然而,在某些情况下,第一编码模式和第二编码模式可以指在不同时间应用的相同模式。因此,将使用不同编码方案的两种编码模式描述为不同的编码模式,并且将使用相同编码方案的两种编码模式描述为相同的编码模式。
在第一图像数据的编码模式和第二图像数据的编码模式不同的情况下,要在第一图像中表达的颜色和要在第二图像中表达的颜色可以不同。在顺序地且连续地显示的在两个图像中表达的颜色彼此不同的情况下,可出现闪烁。闪烁是其中在显示面板上显示的图像细微地闪动或抖动的现象。闪烁可使用户的眼睛疲劳或用户的注意力低,由此使用户感到头晕。
从主处理器1700顺序地且连续地发送的多个图像数据可包括相同或类似的信息。例如,根据示例性实施例,从主处理器1700顺序地且连续地发送的多个图像数据可包括相同或相似的像素值。在这种情况下,可以确定多个图像数据的编码模式彼此相同。例如,在多个图像数据包括相同信息的情况下,显示面板1800可以显示静止图像。
然而,即使从主处理器1700发送包括相同信息的多个图像数据,噪声或抖动也可导致其中包括在图像数据中的信息经历意外改变的错误。在图像处理过程中可发生噪声或抖动。此外,在从主处理器1700接收图像数据到显示驱动器电路100的过程中可发生噪声或抖动。
由图像数据引起的错误可在编码图像数据的过程中放大。例如,在包括在第二图像数据中的信息具有意外改变的情况下,即使第二图像数据包括与第一图像数据相同的信息,也可以关于第一图像数据和第二图像数据不同地确定编码模式。在基于两个连续接收到的图像数据要连续显示的两个图像中分别表达的颜色彼此不同的情况下,可发生闪烁。
根据本发明构思的实施例的显示驱动器电路100可以基于可变条件确定多个图像数据中的每一个的编码模式。因此,可以防止由于噪声或抖动而不同地确定连续接收到的多个图像数据的编码模式。结果,可减少由噪声或抖动引起的闪烁。将参照图3至图14描述显示驱动器电路100的配置和操作。
图3是示出图2的显示驱动器电路的示例性配置的框图。
显示驱动器电路100可以包括接口110、编码模式确定电路120、编码器130、存储器140、解码器150、图像处理电路160和源极驱动器170。但是,图3仅示出了显示驱动器电路100的示例性配置,并且显示驱动器电路100还可以包括图3中未示出的组件。替代性地,显示驱动器电路100可以不包括图3中示出的组件中的一个或多个。
接口110可以从主处理器1700接收图像数据。接收到的图像数据可以包括关于要在显示面板1800上显示的图像的信息。接口110可以将接收到的图像数据发送至显示驱动器电路100的其它组件。
编码模式确定电路120可以从接口110接收图像数据。编码模式确定电路120可以确定用于编码接收到的图像数据的编码模式。作为示例,要在显示面板1800上显示的图像中表达的颜色可随着所确定的编码模式而变化。
编码模式确定电路120可以生成信号s1。信号s1可以包括关于所确定的编码模式的信息。
编码器130可以从接口110接收图像数据。编码器130可以从编码模式确定电路120接收信号s1。编码器130可以基于信号s1,以由编码模式确定电路120确定的编码模式对图像数据进行编码。
存储器140可以接收由编码器130编码的图像数据。存储器140可以存储编码的图像数据。存储器140可以包括易失性存储器和/或非易失性存储器。例如,存储器140可以包括易失性存储器(DRAM、SRAM、或SDRAM)和非易失性存储器(PROM、EPROM、闪速ROM、或闪速存储器)中的至少一个。
解码器150接收存储器140中存储的图像数据。解码器150可以解码从存储器140接收到的图像数据。在显示驱动器电路100包括用于编码图像数据的编码器的情况下,显示驱动器电路100可以包括与编码器130的编码格式相对应的解码器150。
图像处理电路160接收由解码器150解码的图像数据。图像处理电路160可以处理解码的图像数据,由此改善图像数据的质量。
源极驱动器170接收由图像处理电路160处理的图像数据。源极驱动器170基于处理的图像数据输出驱动信号。源极驱动器170驱动与显示面板1800的像素连接的数据线。源极驱动器170可以基于驱动信号驱动数据线,使得在显示面板1800上显示图像。因此,源极驱动器170可以驱动显示面板1800。
接口110可以从主处理器1700顺序地接收图像数据。接口110可以将接收到的图像数据以接收图像数据的顺序发送至显示驱动器电路100的其它组件。例如,在从主处理器1700顺序地且连续地接收第一图像数据和第二图像数据的情况下,接口110可以将第一图像数据发送至编码模式确定电路120和编码器130,并且可以随后顺序地将第二图像数据发送至编码模式确定电路120和编码器130。
编码模式确定电路120可以顺序地从接口110接收图像数据。编码模式确定电路120可以以接收图像数据的顺序确定图像数据的编码模式。例如,在从接口110顺序地且连续地接收第一图像数据和第二图像数据的情况下,编码模式确定电路120可以首先确定第一图像数据的编码模式并且可以随后确定第二图像数据的编码模式。
编码器130可以以所确定的第一图像数据的编码模式对第一图像数据进行编码。存储器140可以存储由编码器130编码的第一图像数据。解码器150可以解码存储在存储器140中的第一图像数据。编码模式确定电路120可以接收存储在存储器140中的第一图像数据或接收在解码器150中解码的第一图像数据。编码模式确定电路120可以基于由此接收到的第一图像数据识别第一图像数据的编码模式。编码模式确定电路120可以基于识别出的第一图像数据的编码模式确定第二图像数据的编码模式。
图4是示出图3的编码模式确定电路的示例性配置的框图。
将参照图4描述其中编码模式确定电路120基于第一图像数据的编码模式确定第二图像数据的编码模式的操作。如参照图3所述,编码模式确定电路120可以接收存储在存储器140中的第一图像数据或接收解码的第一图像数据。参照图3描述了其中第一图像数据在从接口110被发送之后由解码器150解码的操作,并且因此,将省略额外描述以避免冗余。
编码模式确定电路120可以包括生成电路121、调整电路122和确定电路123。
生成电路121可以从接口110接收第二图像数据。生成电路121可以生成基于第二图像数据的转换值。可以基于包括在第二图像数据中的像素值生成转换值,但是本发明构思不限于此。第二图像数据可以包括与要在显示面板1800上显示的图像中表达的颜色相关联的像素值。例如,第二图像数据可以包括红色(R)像素值、绿色(G)像素值和蓝色(B)像素值。然而,本发明构思不限于此,并且第二图像数据可以包括各种分量的像素值。例如,第二图像数据可以包括红色(R)像素值、绿色(G)像素值、蓝色(B)像素值和白色(W)像素值。又例如,第二图像数据可以包括Y通道的像素值、U通道的像素值和V通道的像素值。
可以基于包括在第二图像数据中的像素值之间的差值生成转换值。例如,像素值可以代表像素的亮度或强度。转换值可以是包括在第二图像数据中的像素值之间的差值中的最大值。例如,在包括在第二图像数据中的R像素值、G像素值和B像素值分别为“10”、“15”和“30”的情况下,转换值可以为“20”(=30-10)。然而,本发明构思不限于此,并且可以基于包括在第二图像数据中的像素值以各种方法生成转换值。例如,可以基于第二图像数据的像素值的除最低有效位(LSB)之外的剩余像素值来生成转换值。又例如,转换值可以为第二图像数据的像素值的平均值。生成电路121可以生成信号s2。信号s2可以包括关于转换值的信息。
调整电路122可以接收存储在存储器140中的第一图像数据或接收解码的第一图像数据。调整电路122可以基于接收到的第一图像数据识别第一图像数据的编码模式。例如,接收到的第一图像数据的报头可以包括关于第一图像数据的编码模式的信息。调整电路122可以基于包括在接收到的第一图像数据的报头中的信息,识别编码第一图像数据的编码模式。
调整电路122可以包括关于第一组条件的信息。第一组条件中的各条件可分别对应于各编码模式。第一组条件中的各条件可以周期性地或随机地更新。在周期性地接收到第二图像数据的情况下或者在显示驱动器电路100复位的情况下,可使用第一组条件来确定第二图像数据的编码模式。第一组条件可以是包括多个条件的默认组,每个条件对应于编码模式。
调整电路122可以包括关于第二组条件的信息。第二组条件中的各条件可分别对应于各编码模式。与第一组条件相比,第二组条件可以是经调整的条件组,其包括与第一组条件中的对应条件不同的多个经调整的条件,每个经调整的条件对应于编码模式。
调整电路122可以基于第一图像数据的编码模式和第一组条件来生成第二组条件中的条件,并且因此可以使用与第一组条件相比经调整的条件组。例如,第二组条件中的与第一图像数据的编码模式对应的第一条件可不同于第一组条件中的与第一图像数据的编码模式对应的第一条件。然而,不同条件可在某些方面重叠。例如,如果第一组条件中的第一条件包括对应于特定编码模式的第一范围的值,则第二组条件中的第一条件可包括更宽范围的值,其包括第一范围的值以对应于相同的特定编码模式。又例如,第二组条件中的与第一图像数据的特定编码模式对应的第一条件的第一范围可具有比第一组条件中的与第一图像数据的该特定编码模式对应的第一条件的第一范围更低的下限值和更高的上限值。将参照图6至图8进一步描述第一组条件和第二组条件。调整电路122在本文中可以被称作条件组选择电路或条件组设置电路,这是因为其可以选择或确定要使用的条件组(例如,其可以为调整先前条件组的结果)。
调整电路122可以生成信号s3。信号s3可以包括关于第一组条件的信息或者关于第二组条件的信息。例如,周期性地或者在显示驱动器电路100复位的情况下,信号s3可以包括指定第一(默认)组条件的信息。
确定电路123(也描述为模式选择电路)可以接收信号s2和信号s3。信号s2可以包括关于从第二图像数据获得的转换值的信息(例如,其可以包括确定的转换值)。信号s3可以包括关于第一组条件或第二组条件的信息(例如,其可以包括第一组条件或第二组条件)。
确定电路123可以基于转换值和包括在信号s3中的关于条件的信息来确定(或选择)第二图像数据的编码模式。例如,在用于第二图像数据的转换值满足对应于第一编码模式的第一条件(其可基于第一组条件或第二组条件)的情况下,第二图像数据的编码模式可以确定为编码模式中的第一编码模式。
确定电路123可以生成信号s1,信号s1包括关于第二图像数据的编码模式的信息(例如,指示要针对第二图像数据使用哪个编码模式的指针)。
编码器130可以接收信号s1。编码器130可以从接口110接收第二图像数据。编码器130可以基于信号s1,以由确定电路123确定的编码模式对第二图像数据进行编码。
图5是用于描述图3的显示驱动器电路的操作的时序图。为了更好地理解,将一起参照图3和图5。
然而,本发明构思不限于将参照图5描述的显示驱动器电路的操作,并且根据本发明构思的实施例的显示驱动器电路可以在时间间隔期间操作。
将参照图5描述在接收到先前图像数据之后且在接收到第一图像数据之前,在显示驱动器电路100复位的情况下显示驱动器电路100确定第一图像数据的编码模式的操作。此外,将参照图5描述显示驱动器电路100基于由解码器150解码的第一图像数据来确定第二图像数据的编码模式的操作。然而,本发明构思不限于此,并且显示驱动器电路100可以基于存储在存储器140中的第一图像数据来确定第二图像数据的编码模式。
在时间点t1,接口110从主处理器1700接收图像数据(这里描述为“先前图像数据”)。
在时间点t2,编码模式确定电路120从接口110接收先前图像数据。可以在编码模式确定电路120确定先前图像数据的编码模式之前复位显示驱动器电路100。在显示驱动器电路100复位的情况下,显示驱动器电路100可以停止与接收到的先前图像数据相关联的操作。在这种情况下,编码模式确定电路120可能无法确定先前图像数据的编码模式。
在时间点t3,接口110从主处理器1700接收第一图像数据。
在时间点t4,编码模式确定电路120从接口110接收第一图像数据。第一图像数据可以为在显示驱动器电路100复位之后首先接收到的图像数据。编码模式确定电路120确定第一图像数据的编码模式。编码模式确定电路120可以使用第一组条件(例如,默认组条件)以便确定第一图像数据的编码模式。当从第一图像数据获得的转换值满足第一组条件中的第一条件时,编码模式确定电路120将第一图像数据的编码模式确定(或选择)为与第一组条件中的第一条件对应的第一编码模式。然而,本发明构思不限于此,并且可以周期性地而不仅是在复位之后,使用第一组条件(例如,默认组条件)来确定从主处理器1700接收到的图像数据的编码模式。
在时间点t5,编码器130以所确定的编码模式对第一图像数据进行编码。
在时间点t6,存储器140存储编码的第一图像数据。
在时间点t7,解码器150解码存储在存储器140中的第一图像数据。此外,在时间点t7,接口110从主处理器1700接收第二图像数据。在以下描述中,第二图像数据是紧跟着第一图像数据而接收到的数据,并且可以关于第一图像数据描述为下一图像数据或连续的图像数据。
在时间点t8,显示面板1800基于第一图像数据显示图像。
此外,在时间点t8,编码模式确定电路120从接口110接收第二图像数据。编码模式确定电路120还可以在时间点t8接收解码的第一图像数据。编码模式确定电路120可以基于解码的第一图像数据识别第一图像数据的编码模式。在一个实施例中,编码模式确定电路120可以基于第一图像数据的编码模式来选择或生成第二组条件。例如,可以基于第一图像数据的编码模式和第一组条件来选择或生成第二组条件。第二组条件中的条件可以是通过调整第一组条件而获得的条件。
例如,在基于第一组条件中的与第一范围或第一组标准对应的第一条件而将第一图像数据的编码模式确定为第一编码模式的情况下,第二组条件中的与第一编码模式对应的第一条件可包括整个第一范围或第一组标准以及额外的范围值或标准,该额外的范围值或标准扩展了第一组条件中的与第一编码模式对应的第一条件中包括的第一范围或第一组标准。又例如,第二组条件中的第一条件的范围可具有比第一组条件中的第一条件具有的范围更低的下限值和更高的上限值。
编码模式确定电路120可以使用第二组条件,以便确定第二图像数据的编码模式。作为示例,在从第二图像数据获得的转换值满足第二组条件中的第一条件的情况下,编码模式确定电路120将第二图像数据的编码模式确定为与第二组条件中的第一条件对应的第一编码模式。
在时间点t9与时间点t12之间,显示驱动器电路100可以提供与从时间点t5到时间点t8的操作对应的操作。因此,将省略额外的描述以避免冗余。
在时间点t11,接口110可从主处理器1700接收第三图像数据。在以下描述中,第三图像数据是紧跟着第二图像数据而接收到的数据。
在时间点t12,编码模式确定电路120从接口110接收第三图像数据。此外,在时间点t12,编码模式确定电路120接收解码的第二图像数据。编码模式确定电路120可以基于解码的第二图像数据识别第二图像数据的编码模式。
在一些情况中,编码模式确定电路120可以基于第二图像数据的编码模式来调整第二组条件。
在第二图像数据的编码模式与第一图像数据的编码模式相同的情况下,编码模式确定电路120可以保持第二组条件。在这种情况下,编码模式确定电路120可以基于第二组条件确定第三图像数据的编码模式。
在第二图像数据的编码模式不同于第一图像数据的编码模式的情况下,编码模式确定电路120可以调整第二组条件,并且因此,可以改变第二组条件并且可以选择并使用不同的一组条件(例如,第三组条件,其可不同于第一组条件和第二组条件,或者其可以与第一组条件相同)。例如,在这种情况中,第三组条件可以恢复为第一(默认)组条件。如在基于第一图像数据的编码模式选择或生成并因此使用第二组条件的情况中那样,在上述情况下可以基于第二图像数据的编码模式来调整第二组条件以形成第三组条件。此外,如在基于第一图像数据的编码模式选择或生成并因此使用第二组条件的情况中那样,在上述情况下可以基于第二图像数据的编码模式选择或生成并因此使用第三组条件。编码模式确定电路120可以基于由此调整和/或选择的第三组条件来确定第三图像数据的编码模式。将参照图6和图7描述调整第二组条件的操作。
此外,在第三图像数据是在显示驱动器电路100复位之后首先接收到的图像数据的情况下,编码模式确定电路120可以使用第一组条件(例如,默认组条件)以便确定第三图像数据的编码模式。
此外,在时间点t12,显示面板1800可以基于第二图像数据显示图像。可以在显示面板1800上显示基于第一图像数据的图像之后显示基于第二图像数据的图像。
图6是用于描述图4的确定电路的时序图。为了更好地理解,将与图6一起参照图4和图5。
将参照图6描述在第一图像数据的编码模式和第二图像数据的编码模式不同的情况下,编码模式确定电路120确定第一图像数据、第二图像数据和第三图像数据的编码模式的操作。
在时间点t4,编码模式确定电路120确定第一图像数据的编码模式。生成电路121可以生成基于第一图像数据的转换值cv0。调整电路122可以包括关于第一组条件c01、c02、c03、c04和c05(下文统称为“c0”)的信息。例如,第一组条件c0可以对应于编码模式m1、m2、m3、m4和m5(下文统称为“m0”)。第一组条件可以为默认组条件,并且可以存储在调整电路122中。
确定电路123基于关于转换值cv0和第一组条件c0的信息来确定第一图像数据的编码模式。例如,在转换值cv0满足第一组条件中的对应于编码模式m2的条件c02的情况下,确定电路123将第一图像数据的编码模式确定为编码模式m2。
在时间点t8,编码模式确定电路120确定第二图像数据的编码模式。生成电路121可以生成基于第二图像数据的转换值cv1。调整电路122接收存储在存储器140中的第一图像数据或接收解码的第一图像数据。调整电路122基于接收到的第一图像数据识别第一图像数据的编码模式m2。
调整电路122可以基于第一图像数据的编码模式m2和第一组条件c0来选择或生成第二组条件c11、c12、c13、c14和c15(下文统称为“c1”)。第二组条件c1可分别对应于编码模式m0。例如,第二组条件c1可以预先存储在调整电路122中,或者可以根据转换值cv1,基于预先存储的调整方案来生成。例如,如果转换值cv1在距与第一图像数据的编码模式m2对应的范围(例如,与条件c02相关联的范围)的特定距离以内,则可以选择或生成特定的第二组条件。
与第二图像数据的编码模式m2对应的条件c12可以生成为与和第一图像数据的编码模式m2对应的条件c02相关。例如,包括在条件c12中的范围也可以包括在条件c02中。又例如,包括在条件c12中的范围的一部分可以超出包括在条件c02中的范围。
可以基于条件c02与条件c12之间的关系以及条件c01、c03、c04和c05生成其余的条件c11、c13、c14和c15。例如,可以通过调整条件c01、c03、c04和c05使得条件c12与条件c01、c03、c04和c05彼此不重叠来获得其余的条件c11、c13、c14和c15。
作为一个示例,可以基于错误值和条件c02来确定条件c12。错误值可以为与图像处理过程中出现的噪声和抖动对应的值。可以周期性地或随机地更新错误值。可以基于噪声或抖动的改变来更新错误值。可以基于错误值和条件c01、c03、c04和c05来生成其余的条件c11、c13、c14和c15。将参照图8和图9描述第一组条件c0、第二组条件c1和错误值之间的关系。
确定电路123可以基于关于转换值cv1和第二组条件c1的信息来确定第二图像数据的编码模式。例如,在转换值cv1满足对应于编码模式m1的条件c11的情况下,确定电路123将第二图像数据的编码模式确定为编码模式m1。
在时间点t12,编码模式确定电路120确定第三图像数据的编码模式。生成电路121可以生成基于第三图像数据的转换值cv2。调整电路122可以基于第二图像数据的编码模式m1调整第二组条件c1中的条件。
调整电路122可以识别第二图像数据的编码模式m1。调整电路122可以基于第二图像数据的编码模式m1和第一组条件c0调整第二组条件c1中的条件。调整电路122可以以类似于在时间点t8生成第二组条件c1的方法的方法来调整第二组条件c1中的条件。
第二组条件c1可以改变为第三组条件c21、c22、c23、c24和c25(下文统称为“c2”)。第三组条件c2中的各条件可分别对应于编码模式m0。
可以基于与第一图像数据的编码模式m1对应的条件c01生成与第三图像数据的编码模式m1对应的条件c21。例如,条件c21的范围可以包括条件c01的范围。又例如,条件c21的范围可以至少部分地超出条件c01的范围。可以基于条件c01与条件c21之间的关系以及条件c02、c03、c04和c05来生成其余的条件c22、c23、c24和c25。
图7是用于描述图4的确定电路的示例性操作的时序图。为了更好地理解,将与图7一起参照图4和图5。
将参照图7描述在第二图像数据的编码模式和第一图像数据的编码模式相同的情况下,编码模式确定电路120确定第三图像数据的编码模式的操作。
编码模式确定电路120可以提供与参照图4描述的操作相对应或相同的操作。因此,将省略额外描述以避免冗余。
确定电路123可以将第二图像数据的编码模式确定为与第一图像数据的编码模式相同的编码模式m2。
在第二图像数据的编码模式与第一图像数据的编码模式相同的情况下,编码模式确定电路120可以保持第二组条件c1。因此,编码模式确定电路120可以基于第二组条件c1而不是图6中示出的经调整的第二组条件c2(例如,第三组条件)来确定第三图像数据的编码模式。
图8是用于描述图4的确定电路的示例性操作的时序图。为了更好地理解,将与图8一起参照图6。
将参照图8描述图6中示出的第一组条件c0、第二组条件c1和经调整的第二组条件c2之间的示例性关系。参照图8要描述的编码模式确定电路120的操作可以对应于参照图6所描述的编码模式确定电路120的操作。因此,将省略额外描述以避免冗余。
在时间点t4,确定电路123可以基于关于转换值cv0和第一组条件c0的信息来确定第一图像数据的编码模式。第一组条件c0可对应于如下情况:转换值cv0位于第一组条件c0的各下边界值b01、b02、b03、b05和b06与第一组条件c0的各上边界值b02、b03、b04、b06和b07之间。例如,第一组条件c0中的条件c02可对应于转换值cv0位于下边界值b02与相应的上边界值b03之间的情况。在转换值cv0位于下边界值b02与相应的上边界值b03之间的情况下,确定电路123可以将第一图像数据的编码模式确定为编码模式m2。该示例中描述的边界值例如可以对应于具有例如在0与70之间(或者在另一最小值与最大值之间)的数值的转换值。其它边界值和其它类型的条件可以用于第一组条件。
调整电路122可以包括关于第一组条件c0的信息。例如,包括在调整电路122中的信息可以为第一组条件c0的边界值b01、b02、b03、b04、b05、b06和b07。
在时间点t8,调整电路122可以基于错误值e0、第一图像数据的编码模式m2和第一组条件c0来确定第二组条件c1。错误值e0可以对应于第一图像数据的编码模式m2。错误值可以分别对应于编码模式m0。错误值可彼此相同或不同。
可以基于错误值e0和第一组条件c0中的与第一图像数据的编码模式m2对应的条件c02来生成第二组条件c1中的与第二图像数据的编码模式m2对应的条件c12。例如,第二组条件c1中的条件c12的下边界值可以为通过从第一组条件c0中的条件c02的下边界值b02减去错误值e0而获得的值。第二组条件c1中的条件c12的上边界值可以为通过将错误值e0和第一组条件c0中的条件c02的上边界值b03相加而获得的值。因此,第二组条件c1中的条件c12中的值的范围可以包括第一组条件c0中的条件c02的值的范围中的所有值。上述错误值可以与由于抖动或噪声引起的非预期错误相关,并且可以基于设计要求或偏好而选择。可以基于显示驱动器电路中发生的噪声的改变或者抖动的改变来更新错误值,使得建立新的范围。
第一组条件c0中的条件c02的范围可以从下边界值b02至相应的上边界值b03。第二组条件c1中的条件c12的范围可以从下边界值(b02-e0)至上边界值(b03+e0)。因此,第二组条件c1中的条件c12的范围可以比第一组条件c0中的条件c02的范围更宽。
可以基于条件c02与条件c12之间的关系以及第一组条件c0中的条件c01、c03、c04和c05来生成第二组条件c1中的其余的条件c11、c13、c14和c15。例如,条件c02和条件c12的下边界值之差可以为错误值e0。
例如,第二组条件c1中的条件c13、c14和c15的下边界值可以为通过将错误值e0和第一组条件c0中的条件c03、c04和c05的对应下边界值b03、b05和b05相加而获得的值。第二组条件c1中的条件c13和c14的上边界值可以为通过将错误值e0和第一组条件c0中的条件c03和c04的对应上边界值b04和b06相加而获得的值。第二组条件c1中的条件c11的上边界值可以为通过从第一组条件c0中的条件c01的上边界值b02减去错误值e0而获得的值。可以基于设计要求或偏好选择不同的范围,并且结果,可以基于取决于作为可变因素的预先选择的条件和范围的预定公式来自动地生成或选择不同组的条件。
第一组条件c0的整个范围b07至b01可以与第二组条件c1的整个范围b07至b01相同。例如,第一组条件c0的边界值中的最小边界值b01可以与第二组条件c1的边界值中的最小边界值b01相同。第一组条件c0的边界值中的最大边界值b07可以与第二组条件c1的边界值中的最大边界值b07相同。
本发明构思不限于上述示例,并且可以基于错误值e0和第一组条件c0,以各种方法生成第二组条件c1。例如,条件c01和条件c11的下边界值之差可以与错误值e0成比例。
调整电路122可以包括关于第二组条件c1的信息。例如,包括在调整电路122中的信息可以为第二组条件c1的各边界值。因此,可以在调整电路122中存储包括第二组范围的第二组条件。
在时间点t8,确定电路123基于关于转换值cv1和第二组条件c1的信息来确定第二图像数据的编码模式。例如,在转换值cv1位于第二组条件c1中的条件c11的下边界值b01与第二组条件c1中的条件c11的上边界值(b02-e0)之间的情况下,确定电路123将第二图像数据的编码模式确定为编码模式m1。
在时间点t12,调整电路122选择并使用第三组条件c2,该第三组条件c2可基于错误值e1、第二图像数据的编码模式m1和第一组条件c0。错误值中的错误值e1可以对应于第二图像数据的编码模式m1。错误值e0可与错误值e1相同或不同。
基于错误值e1、第二图像数据的编码模式m1和第一组条件c0而调整并确定的第三组条件c2的边界值可以对应于基于错误值e0、第一图像数据的编码模式m2和第一组条件c0而生成的第二组条件c1的边界值。因此,将省略额外描述以避免冗余。
图9是用于描述图8的第一组条件与第二组条件之间的差异的概念图。为了更好地理解,将与图9一起参照图8。
参照图9,从第一图像数据获得的转换值cv0可满足第一组条件c0中的对应于编码模式m2的条件c02。因此,可以将第一图像数据的编码模式确定为编码模式m2。
如参照图5所描述的,接口110可以从主处理器1700顺序地且连续地接收第一图像数据和第二图像数据。从主处理器1700顺序地且连续地发送的多个图像数据可以包括相同或相似的信息。从主处理器1700顺序地且连续地发送的第一图像数据和第二图像数据可包括相同或相似的像素值。因此,在噪声或抖动不在图像处理过程中出现的情况下,从紧跟着接收到第一图像数据之后而接收到的第二图像数据获得的转换值cv11可满足第一组条件c0中的条件c02。
然而,在噪声或抖动在图像处理过程中出现的情况下,可改变包括在第二图像数据中的像素值。在这种情况下,可生成转换值cv1而不是转换值cv11。
参照图9,从第二图像数据获得的转换值cv1可不满足第一组条件c0中的对应于编码模式m2的条件c02。因此,在编码模式确定电路120基于第一组条件c0而固定地确定第二图像数据的编码模式的情况下,可以将第二图像数据的编码模式确定为编码模式m1。因此,在基于固定条件确定编码模式的情况下,可关于包括相同或相似信息的图像数据不同地确定编码模式。在这种情况下,可能发生闪烁。
根据本发明构思的实施例的编码模式确定电路120可以基于可变条件来确定多个图像数据中的每一个的编码模式。例如,编码模式确定电路120可以分别基于第一组条件c0和第二组条件c1来确定第一图像数据的编码模式和第二图像数据的编码模式。基于第二组条件c1,可以将第二图像数据的编码模式确定为编码模式m2。
参照图9,第二组条件c1中的与第二图像数据的编码模式m2对应的条件c12的范围可不同于(例如,可宽于)第一组条件c0中的与第一图像数据的编码模式m2对应的条件c02的范围。例如,第二组条件c1中的条件c12的上边界值(b03+e0)可以比第一组条件c0中的条件c02的上边界值b03高出错误值e0。在一个实施例中,错误值e0可以对应于转换值cv11与可由于噪声或抖动而发生的转换值cv1之间的最大差值。该差值可例如基于测试而预先确定,并且可以基于设计要求和偏好来选择第二组条件c1中的条件c12的上边界值(b03+e0)从第一组条件c0中的条件c02的上边界值b03改变的量。因此,本发明构思可以防止顺序地且连续地接收到的多个图像数据中的包括相同或相似信息的多个图像数据的编码模式中的每一个由于噪声或抖动而不同地确定。结果,可以减少闪烁。
图10是说明图8的第一组条件和第二组条件的示例实施例的表格。为了更好地理解,将与图10一起参照图8。
图10中示出的第一组条件的边界值可以由整数表示。图10中示出的第二组条件的边界值可以由整数表示。例如,第一组条件c0中的与编码模式m2对应的条件c02的下边界值b02和上边界值b03可以分别为“10”和“20”。
错误值e0可以为“5”。因此,第二组条件c1中的与第二图像数据的编码模式m2对应的条件c12的下边界值(b02-e0)和上边界值(b03+e0)可以分别为“5”和“25”。因此,第二组条件c1中的条件c12的范围可以比第一组条件c0中的条件c02的范围更宽。第二组条件c1中的条件c12中所包括的范围可以包括第一组条件c0中的条件c02中所包括的范围。
图11是说明从图像数据获得的转换值的实施例的表格。为了更好地理解,将与图11一起参照图10。
生成电路121可以接收图像数据。生成电路121可以基于接收到的图像数据生成转换值。可以基于图像数据中所包括的像素值之间的差值来生成转换值。图像数据可以包括红色(R)像素值、绿色(G)像素值和蓝色(B)像素值。转换值可以是图像数据中所包括的像素值之间的差值中的最大值。
例如,包括在第(N-1)图像数据中的R像素值、G像素值和B像素值可以分别为“90”、“100”和“102”。从第(N-1)图像数据获得的转换值cv0可以为“12”。由于转换值cv0位于“10”和“20”之间,按照图10中示出的第一组条件c0,可以将第(N-1)图像数据的编码模式确定为编码模式m2。
在不发生噪声或抖动的情况下,包括在第N图像数据中的信息可与包括在第(N-1)图像数据中的信息实质上相同。包括在第N图像数据中的R像素值、G像素值和B像素值可以分别为“90”、“100”和“101”。从第N图像数据获得的转换值cv11可以为“11”。由于转换值cv11位于“10”和“20”之间,按照图10中示出的第一组条件c0,可以将第N图像数据的编码模式确定为编码模式m2。
然而,由于噪声或抖动,可改变包括在第N图像数据中的像素值。包括在第N图像数据中的R像素值、G像素值和B像素值可以分别改变为“90”、“100”和“98”。第N图像数据改变为第N’图像数据。从第N'图像数据获得的转换值cv1可以为“8”。由于转换值cv1不在“10”和“20”之间,在编码模式确定电路120基于第一组条件c0而固定地确定第N'图像数据的编码模式的情况下,按照图10中示出的第一组条件c0,可以将第N'图像数据的编码模式确定为编码模式m1,这是因为转换值cv1(“8”)位于“0”和“10”之间。
根据本发明构思的实施例的编码模式确定电路120可以基于第二组条件c1来确定第N'图像数据的编码模式。由于转换值cv1(“8”)位于“5”和“25”之间,按照图10中示出的第二组条件c1,可以将第N'图像数据的编码模式确定为编码模式m2。
图12是用于描述显示驱动器电路的从接收到图5的第一图像数据的时间到确定第二图像数据的编码模式的时间的操作的流程图。为了更好地理解,将与图12一起参照图5。
在操作S110,接口110从主处理器1700接收第一图像数据。
在操作S120,编码模式确定电路120从接口110接收第一图像数据。编码模式确定电路120基于第一组条件确定第一图像数据的编码模式。
在操作S130,编码器130以所确定的编码模式对第一图像数据进行编码。
在操作S140,存储器140存储编码的第一图像数据。
在操作S150,解码器150解码存储在存储器140中的第一图像数据。
在操作S160,接口110从主处理器1700接收第二图像数据。
在操作S170,编码模式确定电路120接收解码的第一图像数据。编码模式确定电路120可以基于解码的第一图像数据识别第一图像数据的编码模式。随后,编码模式确定电路120可以基于第一图像数据的编码模式和第一组条件来选择或生成第二组条件。
在操作S180,编码模式确定电路120从接口110接收第二图像数据。编码模式确定电路120基于第二组条件确定第二图像数据的编码模式。
图13是用于描述编码模式确定电路的在接收到图5的第一图像数据之后直到确定第二图像数据的编码模式的操作的流程图。为了更好地理解,将与图13一起参照图5和图6。
在操作S210,生成电路121从接口110接收第一图像数据。
在操作S220,生成电路121根据第一图像数据生成转换值cv0。
在操作S225、操作S230和操作S235,确定电路123基于转换值cv0和第一组条件c0来确定第一图像数据的编码模式。确定电路123可以从第一组条件c0中确定转换值cv0满足的条件。确定电路123可以首先检查转换值cv0是否满足第一组条件c0中的对应于编码模式m1的条件c01。在转换值cv0不满足第一组条件c0中的条件c01的情况下,确定电路123可以检查转换值cv0是否满足第一组条件c0中的对应于下一个编码模式m2的条件c02,并且可以重复该过程直到找出转换值cv0满足的条件。然而,本发明构思不限于此,并且可以任意设置检查第一组条件c0中的条件的顺序。
在操作S240,确定电路123生成包括关于第一图像数据的所确定的编码模式的信息的信号s1。确定电路123将信号s1发送至编码器130。
在操作S250,生成电路121从接口110接收第二图像数据。
在操作S260,生成电路121根据第二图像数据生成转换值。
在操作S270,调整电路122接收解码的第一图像数据。调整电路122可以基于解码的第一图像数据识别第一图像数据的编码模式。
在操作S280,调整电路122基于第一图像数据的编码模式和第一组条件c0来生成(例如,选择)第二组条件c1。以这种方式,可以将经调整的条件组用作第二组条件c1。
在操作S285、操作S290和操作S295,确定电路123可以基于转换值cv1和第二组条件c1来确定第二图像数据的编码模式。确定电路123可以从第二组条件c1中确定转换值cv1满足的条件。确定电路123可以首先检查转换值cv1是否满足第二组条件c1中的对应于编码模式m1的条件c11。在转换值cv1不满足第二组条件c1中的条件c11的情况下,确定电路123可以检查转换值cv1是否满足第二组条件c1中的对应于下一个编码模式m2的条件c12,并且可以重复该过程直到找出转换值cv1满足的条件。然而,本发明构思不限于此,并且可以任意设置检查第二组条件c1中的条件的顺序。
在操作S297,确定电路123生成包括关于第二图像数据的所确定的编码模式的信息的信号s1。确定电路123可将信号s1发送至编码器130。
图14是用于描述调整电路的在接收到图5的第二图像数据之后直到确定第三图像数据的编码模式的操作的流程图。为了更好地理解,将与图14一起参照图5。
在操作S310,调整电路122将信号s3输出至确定电路123。信号s3可以包括关于第一组条件c0的信息(例如,其可以包括第一组条件c0)。确定电路123可以基于第一组条件c0确定第一图像数据的编码模式。
在操作S320,调整电路122接收解码的第一图像数据。调整电路122可以基于解码的第一图像数据识别第一图像数据的编码模式。
在操作S330,调整电路122基于第一图像数据的编码模式和第一组条件c0来生成或选择第二组条件c1。由此,可以将经调整的条件组用作第二组条件c1。
在操作S340,调整电路122将信号s3发送至确定电路123。信号s3可以包括关于第二组条件c1的信息(例如,其可以包括第二组条件c1)。确定电路123可以基于第二组条件c1确定第三图像数据的编码模式。
在操作S350,调整电路122接收解码的第二图像数据。调整电路122可以基于解码的第二图像数据识别第二图像数据的编码模式。
在操作S360,调整电路122检查第一图像数据的编码模式和第二图像数据的编码模式是否彼此相同。
在第二图像数据的编码模式与第一图像数据的编码模式彼此相同的情况下,在操作S370,调整电路122保持第二组条件c1。
在第二图像数据的编码模式与第一图像数据的编码模式不同的情况下,在操作S375,调整电路122将第二组条件c1改变为第三组条件c2。
在操作S380,调整电路122将信号s3发送至确定电路123。信号s3包括关于第二组条件c1的信息(例如,其可以包括第二组条件c1)。确定电路123基于第二组条件c1确定第三图像数据的编码模式。
在操作S385,调整电路122将信号s3发送至确定电路123。信号s3包括关于第三组条件c2的信息(例如,其可以包括第三组条件c2)。确定电路123基于第三组条件c2确定第三图像数据的编码模式。
在一些实施例中,编码模式确定电路120可以以配置为执行上述操作的硬件电路(例如,模拟电路或数字/逻辑电路)来实现。在实施例中,编码模式确定电路120的硬件电路可以设计为基于给定的输入值或信号来输出预期的输出值或信号。
在一些实施例中,编码模式确定电路120的上述操作可以以软件/固件的程序代码来实现,并且编码模式确定电路120可以包括可执行程序代码的指令集的处理器核。在实施例中,可以编写程序代码以包括关于各种数值的信息并且提供对应于给定输入值的输出值。
在一些实施例中,编码模式确定电路120可以以硬件和软件混合的形式来实现。在实施例中,编码模式确定电路120的部分操作可以在硬件电路上实现,并且其余操作可以在处理器核上实现。例如,硬件电路和处理器核可以包括专用电路,例如现场可编程门阵列(FPGA)或专用集成电路(ASIC)。
在一些实施例中,与编码模式和条件相关联的信息可以存储在存储器元件(例如,寄存器或查找表)中。存储器元件可以包括在编码模式确定电路120中,或者可以设置在编码模式确定电路120的外部。在一些实施例中,与编码模式和条件相关联的信息可以插入到程序代码中,并且程序代码的数据可以存储在存储器元件中。
根据本发明构思的实施例,显示驱动器电路可以鉴于图像数据中发生的错误来确定用于编码图像数据的编码模式。根据本发明构思的实施例,显示驱动器电路可以防止顺序地且连续地接收到的多个图像数据中的每一个的编码模式由于噪声或抖动而不同地确定。结果,可减少由噪声或抖动引起的闪烁。
虽然已经参照本发明构思的示例性实施例描述了本发明构思,但是对于本领域普通技术人员显而易见的是,可以在不脱离如随附权利要求中所阐述的本发明的精神和范围的情况下做出各种改变和修改。

Claims (20)

1.一种显示驱动器电路,包括:
编码模式确定电路,其配置为基于分别对应于第一组编码模式的第一组条件来选择用于编码第一图像数据的第一编码模式;以及
编码器,其配置为以所述第一编码模式对所述第一图像数据进行编码,
其中,所述编码模式确定电路还配置为:
选择用于编码第二图像数据的第二编码模式,所述第二图像数据是在接收到所述第一图像数据之后第(n-1)个接收到的图像数据;以及
基于分别对应于所述第一组编码模式的第二组条件,选择用于编码第三图像数据的第三编码模式,所述第三图像数据是在接收所述第一图像数据之后第n个接收到的图像数据,
其中,n是大于1的整数,并且
其中,所述第二组条件中的对应于所述第二编码模式的第二条件包括比所述第一组条件中的对应于所述第二编码模式的第一条件更宽范围的值。
2.根据权利要求1所述的显示驱动器电路,所述显示驱动器电路配置为使得用于选择所述第一编码模式的所述第一组条件周期性地或随机地更新。
3.根据权利要求1所述的显示驱动器电路,其中,所述第一图像数据是在所述显示驱动器电路复位之后首先接收到的图像数据。
4.根据权利要求1所述的显示驱动器电路,其中,所述编码模式确定电路还配置为:
在所述第三图像数据是在所述显示驱动器电路复位之后首先接收到的情况下,基于所述第一组条件来选择所述第三编码模式。
5.根据权利要求1所述的显示驱动器电路,其中,所述编码模式确定电路还配置为:
基于所述第二编码模式和所述第一组条件中的条件,生成所述第二组条件中的条件。
6.根据权利要求1所述的显示驱动器电路,其中,所述编码模式确定电路还配置为:
在从所述第三图像数据获得的转换值满足所述第二条件的情况下,将所述第三编码模式确定为与所述第二编码模式相同的编码模式。
7.根据权利要求6所述的显示驱动器电路,其中,所述编码模式确定电路还配置为:
在所述转换值满足所述第二条件的情况下,保持所述第二组条件中的条件并且将所述第二组条件中的条件用作第四组条件,所述第四组条件用于选择用于编码第四图像数据的第四编码模式,所述第四图像数据紧跟着所述第三图像数据而接收到。
8.根据权利要求6所述的显示驱动器电路,其中,所述编码模式确定电路还配置为:
基于包括在所述第三图像数据中的像素值,生成所述转换值。
9.根据权利要求1所述的显示驱动器电路,其中,所述第三图像数据与要在显示面板上显示的图像相关联,并且
其中,要在所述图像中表达的颜色随着所述第三编码模式而变化。
10.根据权利要求9所述的显示驱动器电路,其中,在所述第三编码模式是所述第一组编码模式中的第一模式的情况下,以对应于所述第一模式的第一颜色的组合来表达所述图像的颜色,并且
其中,在所述第三编码模式是所述第一组编码模式中的不同于所述第一模式的第二模式的情况下,以对应于所述第二模式的第二颜色的组合来表达所述图像的颜色。
11.一种显示驱动器电路,包括:
编码模式确定电路,其配置为:
顺序地且连续地接收第一图像数据、第二图像数据和第三图像数据;
在多个编码模式中选择用于编码所述第一图像数据的第一编码模式,
基于分别对应于所述多个编码模式的第一组条件,在所述多个编码模式中选择用于编码所述第二图像数据的第二编码模式,所述第一组条件包括对应于所述第二编码模式的第一条件,以及
基于分别对应于所述多个编码模式的第二组条件,在所述多个编码模式中选择用于编码所述第三图像数据的第三编码模式,所述第二组条件包括对应于所述第三编码模式的第二条件;以及
编码器,其配置为以所选择的所述第一编码模式对所述第一图像数据进行编码,并且以所选择的所述第二编码模式对所述第二图像数据进行编码,
其中,在所述第二编码模式不同于所述第一编码模式的情况下,对应于所述第二条件的第二范围是比对应于所述第一条件的第一范围更宽的范围。
12.根据权利要求11所述的显示驱动器电路,其中,所述第二组条件是基于所述第一组条件的经调整的条件组。
13.根据权利要求11所述的显示驱动器电路,其中,在所述第一编码模式与所述第二编码模式相同的情况下,所述第一范围与所述第二范围相同。
14.根据权利要求11所述的显示驱动器电路,其中,所述编码模式确定电路还配置为:
基于所述第一组条件中的条件以及转换值,选择所述第二编码模式,所述转换值从所述第二图像数据获得。
15.根据权利要求11所述的显示驱动器电路,
其中,对应于所述第一条件的所述第一范围与对应于所述第二条件的所述第二范围之差与对应于所述第一编码模式的错误值相关联。
16.根据权利要求15所述的显示驱动器电路,其中,所述错误值与所述显示驱动器电路中发生的噪声相关联或者与抖动相关联。
17.根据权利要求11所述的显示驱动器电路,
其中,所述编码模式确定电路还配置为:在基于预定参考组的条件确定所述第三编码模式并且用于对在接收到所述第一图像数据之后第(n-1)个接收到的图像数据进行编码的第(n-1)编码模式不同于所述第三编码模式的情况下,基于第n组条件选择用于对在接收到所述第一图像数据之后第n个接收到的图像数据进行编码的第n编码模式,所述预定参考组的条件和所述第n组条件分别包括对应于所述第(n-1)编码模式的第(n-1)条件和第n条件,并且
其中,对应于所述第n条件的第n范围是比对应于所述第(n-1)条件的第(n-1)范围更宽的范围。
18.一种显示驱动器电路,包括:
编码模式确定电路,其配置为:
基于对应于编码模式的第一组条件来确定用于编码第一图像数据的第一编码模式,所述第一组条件包括第一条件,以及
基于对应于所述编码模式的第二组条件来确定用于编码紧跟着所述第一图像数据而接收到的第二图像数据的第二编码模式,所述第二组条件包括第二条件;以及
编码器,其配置为以所述第一编码模式对所述第一图像数据进行编码,
其中,所述第一组条件中的所述第一条件包括第一范围或第一组标准,并且所述第二组条件中的所述第二条件包括第二范围或第二组标准,其中所述第二范围比所述第一范围更宽并且包括所述第一范围,或者所述第二组标准包括所述第一组标准。
19.根据权利要求18所述的显示驱动器电路,还包括;
存储器,其配置为存储所编码的第一图像数据;以及
解码器,其配置为解码所存储的第一图像数据;
其中,所述编码模式确定电路还配置为:
基于包括在所存储的第一图像数据或所解码的第一图像数据的报头中的信息,识别所述第一编码模式。
20.根据权利要求18所述的显示驱动器电路,其中,所述编码模式确定电路还配置为:
在从所述第二图像数据获得的转换值满足所述第二组条件中的第三条件的情况下,将所述第二编码模式确定为不同于所述第一编码模式的编码模式,所述第三条件不同于所述第一条件并且不包括所述第一范围或所述第一组标准。
CN201910461781.7A 2018-06-15 2019-05-30 减少噪声或抖动影响的显示驱动器电路 Active CN110610681B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2018-0069241 2018-06-15
KR1020180069241A KR102618692B1 (ko) 2018-06-15 2018-06-15 노이즈 또는 디서의 영향을 감소시키기 위한 디스플레이 구동 회로 및 방법

Publications (2)

Publication Number Publication Date
CN110610681A true CN110610681A (zh) 2019-12-24
CN110610681B CN110610681B (zh) 2024-05-07

Family

ID=68839378

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910461781.7A Active CN110610681B (zh) 2018-06-15 2019-05-30 减少噪声或抖动影响的显示驱动器电路

Country Status (3)

Country Link
US (2) US20190385508A1 (zh)
KR (1) KR102618692B1 (zh)
CN (1) CN110610681B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1980393A (zh) * 2005-12-09 2007-06-13 松下电器产业株式会社 图像编码装置、方法及计算机程序
CN101502124A (zh) * 2006-07-28 2009-08-05 株式会社东芝 图像编码和解码的方法以及装置
JP2013509788A (ja) * 2009-10-30 2013-03-14 サムスン エレクトロニクス カンパニー リミテッド ピクチャ境界の符号化単位を符号化/復号化する方法及びその装置
CN104768061A (zh) * 2014-01-03 2015-07-08 三星电子株式会社 操作图像数据处理装置的显示驱动器和方法
US20150304674A1 (en) * 2013-10-25 2015-10-22 Mediatek Inc. Method and apparatus for improving visual quality by using neighboring pixel information in flatness check and/or applying smooth function to quantization parameters/pixel values
WO2017088810A1 (en) * 2015-11-27 2017-06-01 Mediatek Inc. Method and apparatus of entropy coding and context modelling for video and image coding

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970000683B1 (ko) 1993-05-31 1997-01-16 삼성전자 주식회사 해상도 가변 적응적 화상압축/복원방법 및 장치
US7801215B2 (en) 2001-07-24 2010-09-21 Sasken Communication Technologies Limited Motion estimation technique for digital video encoding applications
JP4169340B2 (ja) 2002-11-25 2008-10-22 カシオ計算機株式会社 表示パネル用出力信号生成回路、デジタルカメラ及び表示パネル用出力信号生成方法
US9210441B2 (en) 2003-06-25 2015-12-08 Thomson Licensing Fast mode-decision encoding for interframes
US9560371B2 (en) 2003-07-30 2017-01-31 Avocent Corporation Video compression system
US7991238B2 (en) 2004-04-30 2011-08-02 Neiversan Networks Co. Llc Adaptive compression of multi-level images
US8422546B2 (en) 2005-05-25 2013-04-16 Microsoft Corporation Adaptive video encoding using a perceptual model
KR100728031B1 (ko) 2006-01-23 2007-06-14 삼성전자주식회사 가변 블록 크기 움직임 예측을 위한 부호화 모드 결정 방법및 장치
KR100705974B1 (ko) 2006-01-25 2007-04-10 주식회사 휴맥스 디스플레이 시스템 및 디스플레이 패널에 따른 영상 신호출력 방법
JP4169768B2 (ja) 2006-02-24 2008-10-22 三菱電機株式会社 画像符号化装置、画像処理装置、画像符号化方法、及び画像処理方法
KR100856223B1 (ko) 2006-10-19 2008-09-03 삼성전자주식회사 H.264 인코더의 적응적 인코딩 모드 결정 장치 및결정 방법
JP4350742B2 (ja) 2006-12-19 2009-10-21 キヤノン株式会社 映像処理装置及び映像処理装置の制御方法
JP2011087195A (ja) 2009-10-16 2011-04-28 Sony Corp 画像処理装置および画像処理方法
US9491432B2 (en) 2010-01-27 2016-11-08 Mediatek Inc. Video processing apparatus for generating video output satisfying display capability of display device according to video input and related method thereof
US8749620B1 (en) 2010-02-20 2014-06-10 Lytro, Inc. 3D light field cameras, images and files, and methods of using, operating, processing and viewing same
JP2011244160A (ja) 2010-05-17 2011-12-01 Toshiba Corp 再生装置および再生方法
JP5747378B2 (ja) 2011-03-18 2015-07-15 株式会社日立国際電気 画像転送システム、画像転送方法、画像受信装置、画像送信装置、及び、画像撮像装置
JP2013051660A (ja) 2011-08-04 2013-03-14 Sony Corp 送信装置、送信方法および受信装置
US9332283B2 (en) * 2011-09-27 2016-05-03 Broadcom Corporation Signaling of prediction size unit in accordance with video coding
JP6074587B2 (ja) 2012-08-06 2017-02-08 株式会社Joled 表示パネル、表示装置ならびに電子機器
RU2619886C2 (ru) 2013-03-26 2017-05-19 Долби Лабораторис Лайсэнзин Корпорейшн Кодирование перцепционно-квантованного видеоконтента в многоуровневом кодировании vdr
JP2015222400A (ja) 2014-05-23 2015-12-10 株式会社ジャパンディスプレイ 表示装置、表示システム及び画像処理回路
KR102347418B1 (ko) 2015-09-25 2022-01-06 에스케이하이닉스 주식회사 데이터 처리 장치 및 그것의 동작 방법
CN106960648A (zh) 2016-01-08 2017-07-18 中华映管股份有限公司 显示装置及显示面板的驱动方法
US11223852B2 (en) * 2016-03-21 2022-01-11 Qualcomm Incorporated Coding video data using a two-level multi-type-tree framework
US10455228B2 (en) * 2016-03-21 2019-10-22 Qualcomm Incorporated Determining prediction parameters for non-square blocks in video coding
US20180048914A1 (en) 2016-08-11 2018-02-15 Novatek Microelectronics Corp. Image processing method and related apparatus
US20180139444A1 (en) 2016-11-16 2018-05-17 Mediatek Inc. Method and Apparatus of Video Coding Using Flexible Quadtree and Binary Tree Block Partitions
RU2018131580A (ru) 2016-12-26 2021-01-26 Нек Корпорейшн Способ кодирования видео, способ декодирования видео, устройство кодирования видео, устройство декодирования видео и программа

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1980393A (zh) * 2005-12-09 2007-06-13 松下电器产业株式会社 图像编码装置、方法及计算机程序
CN101502124A (zh) * 2006-07-28 2009-08-05 株式会社东芝 图像编码和解码的方法以及装置
JP2013509788A (ja) * 2009-10-30 2013-03-14 サムスン エレクトロニクス カンパニー リミテッド ピクチャ境界の符号化単位を符号化/復号化する方法及びその装置
US20150304674A1 (en) * 2013-10-25 2015-10-22 Mediatek Inc. Method and apparatus for improving visual quality by using neighboring pixel information in flatness check and/or applying smooth function to quantization parameters/pixel values
CN104768061A (zh) * 2014-01-03 2015-07-08 三星电子株式会社 操作图像数据处理装置的显示驱动器和方法
WO2017088810A1 (en) * 2015-11-27 2017-06-01 Mediatek Inc. Method and apparatus of entropy coding and context modelling for video and image coding

Also Published As

Publication number Publication date
KR102618692B1 (ko) 2024-01-02
CN110610681B (zh) 2024-05-07
KR20190142120A (ko) 2019-12-26
US20190385508A1 (en) 2019-12-19
US20200265770A1 (en) 2020-08-20
US11527191B2 (en) 2022-12-13

Similar Documents

Publication Publication Date Title
US10438526B2 (en) Display driver, and display device and system including the same
CN106104668B (zh) 显示设备、显示设备的驱动器、包括显示设备和驱动器的电子设备以及显示系统
KR102582631B1 (ko) 표시 패널 구동 방법 및 이를 채용한 유기 발광 표시 장치
US8106895B2 (en) Image display system, image display method, information processing apparatus, image display device, control program, and recording medium
KR102465313B1 (ko) 이미지-적응 톤 맵핑 방법 및 이를 채용한 표시 장치
CN107547883B (zh) 影像处理装置、显示装置以及影像处理方法
KR20110089730A (ko) 단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템
US20160307540A1 (en) Linear scaling in a display pipeline
CN106935213B (zh) 低延迟显示系统及方法
US10715722B2 (en) Display device, method of controlling thereof and display system
CN112309341B (zh) 用于混合图像数据的层的电子设备
US20170345356A1 (en) Display Driving Apparatus And Operating Method Thereof
CN110610681B (zh) 减少噪声或抖动影响的显示驱动器电路
US20230083748A1 (en) Display driver circuit supporting operation in a low power mode of a display device
US10002409B2 (en) Image signal providing apparatus and image signal providing method
US7209144B2 (en) Image-display apparatus, image-display method, and image-display program
US9691349B2 (en) Source pixel component passthrough
KR20130086433A (ko) 신호 처리 장치 및 신호 처리 방법
JP2020025216A (ja) 表示システム、画像出力装置、表示装置、画像出力方法、および画像出力プログラム
KR20210105236A (ko) 디스플레이 장치 및 그 제어 방법
JP2010128292A (ja) 画像表示システム
KR102065515B1 (ko) 유효 영상만을 출력하기 위한 증강현실기기용 디스플레이 장치 및 증강현실기기용 디스플레이 장치에서의 유효 영상만을 출력하는 방법
US20240112606A1 (en) Image processing device, operating method thereof, and display system including image processing device
JP2022180923A (ja) 表示装置
CN117836848A (zh) 显示装置及其控制方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant