CN110600068A - 一种阶梯脉冲确定方法、系统及存储介质 - Google Patents

一种阶梯脉冲确定方法、系统及存储介质 Download PDF

Info

Publication number
CN110600068A
CN110600068A CN201910743318.1A CN201910743318A CN110600068A CN 110600068 A CN110600068 A CN 110600068A CN 201910743318 A CN201910743318 A CN 201910743318A CN 110600068 A CN110600068 A CN 110600068A
Authority
CN
China
Prior art keywords
pulse
amplitude
resistance value
sub
interval
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910743318.1A
Other languages
English (en)
Other versions
CN110600068B (zh
Inventor
陆俊杰
陈一峰
蔡道林
宋志棠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Institute of Microsystem and Information Technology of CAS
Original Assignee
Shanghai Institute of Microsystem and Information Technology of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Institute of Microsystem and Information Technology of CAS filed Critical Shanghai Institute of Microsystem and Information Technology of CAS
Priority to CN201910743318.1A priority Critical patent/CN110600068B/zh
Publication of CN110600068A publication Critical patent/CN110600068A/zh
Application granted granted Critical
Publication of CN110600068B publication Critical patent/CN110600068B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • G11C2013/0052Read process characterized by the shape, e.g. form, length, amplitude of the read pulse
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • G11C2013/0092Write characterized by the shape, e.g. form, length, amplitude of the write pulse

Landscapes

  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Semiconductor Memories (AREA)

Abstract

本申请实施例提供了一种阶梯脉冲确定方法、系统及存储介质,该方法包括确定被一幅值区间内多个不同幅值的脉冲作用的存储器的阻值区间,确定阻值区间内的待选阻值对应的第一脉冲,根据第一脉冲作用于存储器得到的第一阻值确定预选阶梯脉冲的幅值区间,根据第一脉冲的幅值调节预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲。基于本申请实施例,优化后的阶梯脉冲作用于存储器,比单脉冲或等宽阶梯脉冲作用于存储器得到的阻值更低。

Description

一种阶梯脉冲确定方法、系统及存储介质
技术领域
本发明涉及微电子器件领域,尤其涉及一种阶梯脉冲确定方法、系统及存储介质。
背景技术
随着社会信息化的不断发展,微电子器件逐渐普及应用于人们的日常工作和生活,尤其是高速、高密度和低功耗的存储器被广泛应用于计算机和电子设备。存储器可以分为易失性存储器和非易失性存储器,易失性存储器主要以SRAM(Static Random AccessMemory,静态随机存取存储器)和DRAM(Dynamic Random Access Memory,动态随机存取存储器)为代表,非易失性存储器主要以EEPRPM(Electrically Erasable ProgrammableRead-Only Memory,带电可擦可编程存储器)和FLASH(Flash Memory,闪存)为代表。
目前学术界和工业界为推进工艺节点,提出了许多新型半导体的存储器,例如磁存储器、电阻存储器、铁电存储器以及相变存储器。PCM(Phase Change Memory,相变存储器),如图1所示,由底部电极、加热电极、相变材料层、粘合层和顶部电极构成。基于PCM的相变材料的晶态和非晶态转变,能够实现数据的存储。通常,PCM的转化过程可以分为非晶态转化为晶态的reset操作和晶态转化为非晶态的set操作。reset操作需要一个脉冲幅度大且脉宽短的方形脉冲来加热相变材料层,使得相变材料温度高至熔点之上后快速冷却变为非晶态;set操作需要一个脉冲幅度小且脉宽长的方形脉冲加热相变材料层,使得相变材料层温度达到结晶点之上熔点之下后淬火冷却变成晶态。在非晶态下,相变材料电阻较高存储数据0;在晶态下,相变材料电阻较低存储数据1。由于PCM具备高密度、高访问速度、低功耗的优异特性,被国际半导体工业协会认为是未来主流的非易失性存储器件。在PCM的存储过程中,相较于reset操作,set操作的时间是决定PCM存储速度的关键。在加热过程中,与加热电极接触区域的温度比远离加热电极区域的温度高,容易造成PCM加热不一致性的状况。为了解决加热不一致的问题,采用等宽阶梯脉冲对PCM的不同区域进行set操作,但是随着PCM的尺寸逐渐减小,加热电极变为刀片型,传统等宽脉冲的set操作效果不佳,无法满足PCM高速读写的要求。
发明内容
本发明提供一种阶梯脉冲确定方法及系统,以解决传统等宽脉冲的set操作效果不佳,无法满足PCM高速读写的要求的问题。
本申请实施例提供一种阶梯脉冲确定方法,包括:
确定被一幅值区间内多个不同幅值的脉冲作用的存储器的阻值区间;幅值区间包括晶态下的晶态幅值区间;
确定阻值区间内的待选阻值对应的第一脉冲;待选阻值与阻值区间内的最小阻值之差在预设范围内,第一脉冲的幅值位于晶态幅值区间内;
根据第一脉冲作用于存储器得到的第一阻值确定预选阶梯脉冲的幅值区间;晶态幅值区间包括预选阶梯脉冲的幅值区间,预选阶梯脉冲作用于存储器得到的第二阻值不大于第一阻值,预选阶梯脉冲包含多个子脉冲,每个子脉冲的脉宽相同;
根据第一脉冲的幅值调节预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲,目标阶梯脉冲的子脉冲的脉宽不同。
进一步地,幅值区间内多个不同幅值的脉冲的总脉宽相同。
进一步地,根据第一脉冲作用于存储器得到的第一阻值确定预选阶梯脉冲的幅值区间,包括:
确定多个阶梯脉冲;多个阶梯脉冲中的每个阶梯脉冲的幅值区间均位于晶态幅值区间内;
将每个阶梯脉冲作用于存储器,得到每个阶梯脉冲对应的阻值;且将第一脉冲作用于存储器,得到第一阻值;
将多个阻值中阻值最小,且不大于第一阻值的阻值确定为第二阻值;
确定第二阻值对应的阶梯脉冲为预选阶梯脉冲,及确定预选阶梯脉冲的幅值区间。
进一步地,预选阶梯脉冲的幅值区间包括第一脉冲的幅值。
进一步地,根据第一脉冲的幅值调节预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲,包括:
根据预设规则和第一脉冲的幅值从预选阶梯脉冲的所有子脉冲中确定待调节子脉冲;
增加待调节子脉冲的脉宽;预选阶梯脉冲的总脉宽和目标阶梯脉冲的总脉宽一致;
预选规则包括差值区间和调节个数中的一项或多项。
进一步地,该方法还包括:
调节预选阶梯脉冲中第一个子脉冲的幅值,得到调节后的预选阶梯脉冲;第一个子脉冲的幅值位于晶态幅值区间内,调节后的预选阶梯脉冲作用于存储器得到的阻值小于第二阻值。
进一步地,预选阶梯脉冲中相邻两个子脉冲的幅值差相同;
且N个子脉冲的后一个子脉冲的幅值小于前一个子脉冲的幅值;或者N个子脉冲的后一个子脉冲的幅值大于前一个子脉冲的幅值。
进一步地,该方法还包括:
将目标阶梯脉冲中的每个子脉冲的幅值乘以一个预设值,得到调节后的目标阶梯脉冲;目标阶梯脉冲的幅值区间位于晶态幅值区间内。
相应地,本申请实施例还提供了一种阶梯脉冲确定系统,包括:
第一确定模块,用于确定被一幅值区间内多个不同幅值的脉冲作用的存储器的阻值区间;幅值区间包括晶态下的晶态幅值区间;
第二确定模块,用于确定阻值区间内的待选阻值对应的第一脉冲;待选阻值与阻值区间内的最小阻值之差在预设范围内,第一脉冲的幅值位于晶态幅值区间内;
第三确定模块,用于根据第一脉冲作用于存储器得到的第一阻值确定预选阶梯脉冲的幅值区间;晶态幅值区间包括预选阶梯脉冲的幅值区间,预选阶梯脉冲作用于存储器得到的第二阻值不大于第一阻值,预选阶梯脉冲包含多个子脉冲,每个子脉冲的脉宽相同;
调节模块:用于根据第一脉冲的幅值调节预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲,目标阶梯脉冲的子脉冲的脉宽不同。
相应地,本申请实施例还提供了一种计算机可读存储介质,存储介质中有至少一条指令、至少一段程序、代码集或指令集,至少一条指令、至少一段程序、代码集或指令集由处理器加载并执行以实现上述任一的阶梯脉冲确定方法。
实施本发明实施例,具有如下有益效果:
本发明公开的一种阶梯脉冲确定方法、系统及存储介质,该方法包括确定被一幅值区间内多个不同幅值的脉冲作用的存储器的阻值区间,确定阻值区间内的待选阻值对应的第一脉冲,根据第一脉冲作用于存储器得到的第一阻值确定预选阶梯脉冲的幅值区间,根据第一脉冲的幅值调节预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲。基于本申请实施例,优化后的阶梯脉冲作用于存储器,比单脉冲或等宽阶梯脉冲作用于存储器得到的阻值更低。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案和优点,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它附图。
图1是相变存储器的组成结构示意图;
图2是本申请实施例提供的一种应用环境的示意图;
图3是本申请实施例提供的一种阶梯脉冲确定方法的流程示意图;
图4是利用多个不同幅值的脉冲作用于存储器的扫描曲线图;
图5是采用100ns的单脉冲对相变存储器进行电阻-电流扫描,得到分布图;
图6是根据第一脉冲作用于存储器得到的第一阻值确定预选阶梯脉冲的幅值区间的方法的流程示意图;
图7是本申请实施例提供的一种预选脉冲的分布图;
图8是根据第一脉冲的幅值调节预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲的方法的流程示意图;
图9是本申请实施例基于图8中的预选脉冲调节后的目标阶梯脉冲的分布图;
图10是单脉冲、预选阶梯脉冲和目标阶梯脉冲作用于存储器的阻值与累计概率的分布示意图;
图11为本申请实施例提供的一种阶梯脉冲确定系统的结构示意图;
图12为本申请实施例提供的一种阶梯脉冲确定方法的服务器的硬件结构框图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施例作进一步地详细描述。显然,所描述的实施例仅仅是本申请实施例的一个实施例,而不是全部的实施例。基于本申请实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,此处所称的“实施例”是指可包含于本申请实施例至少一个实现方式中的特定特征、结构或特性。在本申请实施例的描述中,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量,由此,限定有“第一”、“第二”的特征可以明示或者隐含的包括一个或者更多个该特征。并且,术语“第一”、“第二”是用于区别类似对象,而不用于描述特定的顺序或者先后顺序,应该理解这样的使用数据在适当的情况下可以互换。此外术语“包括”、“具有”和“为”以及其任何形式的变形,意图在于不排他的包括,例如,包含了一系列的器件和步骤,不必限于清楚地列出哪些器件步骤,而是可包括没有清楚地列出的或对于这里的模块和方法固有的器件和步骤。
请参阅图2,图2是本申请实施例提供的一种应用环境的示意图,包括服务器201、终端202和数据采集器203。终端202可以是台式电脑、笔记本电脑、手机、平板电脑等可以装载有阶梯脉冲确定程序的设备。本申请实施例中,服务器201、终端202和数据采集器203之间可以通过无线链路连接,也可以通过有限链路连接。
一种可选的实施方式中,服务器201可以是实施阶梯脉冲确定方法的主体。数据采集器203将采集到的脉冲信号上传给服务器201后,服务器201根据采集到的脉冲信号确定被一幅值区间内多个不同幅值的脉冲作用的存储器的阻值区间,确定该阻值区间内的待选阻值对应的第一脉冲,根据第一脉冲作用于存储器得到的第一阻值确定预选阶梯脉冲的幅值区间;根据第一脉冲的幅值调节预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲。
以下介绍本申请一种阶梯脉冲确定方法的具体实施例,图3是本申请实施例提供的一种阶梯脉冲确定方法的流程示意图,本说明书提供的了如实施例或流程图的方法操作步骤,但基于常规或者无创造性的劳动可以包括更多或者更少的操作步骤。实施例中列举的步骤顺序仅仅为众多步骤执行顺序中的一种方式,不代表唯一的执行顺序。在实际中的系统或者服务器产品执行时,可以按照实施例或者附图所示的方法顺序执行或者并行执行(例如并行处理器或者多线程处理的环境)。具体如图3所示,该方法包括:
S301:确定被一幅值区间内多个不同幅值的脉冲作用的存储器的阻值区间;幅值区间包括晶态下的晶态幅值区间。
本申请实施例中,存储器可以是相变存储器,可以是阻抗式随机存储器,还可以是非易失性存储器。当该存储器是相变存储器、阻抗式随机存储器或者铁电存储器的任一种,对应的幅值区间均为存储器的阻值为低阻时的幅值区间。
一种可选的实施方式,存储器为相变存储器,该相变存储器的相变材料可以是GST、也可以是C-GST,还可以是As-GST。幅值区间包括晶态下的晶态幅值区间和非晶态下的非晶态幅值区间;晶态是指相变存储器的相变材料层的材料变为晶态,非晶态是指相变存储器的相变材料层的材料变为非晶态。
本申请实施例中,幅值区间内多个不同幅值的脉冲的总脉宽相同。
本申请实施例中,如图4所示,当利用多个不同幅值的脉冲作用于存储器,多个不同幅值的总脉宽相同。随着电流幅值从大变小,存储器会经历从reset态到set态再会回到reset态,也就是说,存储器的阻值会由高阻状态变为低阻状态再变回高阻状态。
可选的,采用100ns的单脉冲对相变存储器进行电阻-电流扫描,得到如图5所示的分布图。经技术人员实验,采用100ns的单脉冲对相变存储器进行电阻-电流扫描,电流幅值大多位于240uA~300uA之间,且近似与正态分布,其他脉宽下的电流幅值分布具有相同特征。
S303:确定阻值区间内的待选阻值对应的第一脉冲;待选阻值与阻值区间内的最小阻值之差在预设范围内,第一脉冲的幅值位于晶态幅值区间内。
本申请实施例中,预设范围可以是根据技术人员的经验预先设置的,也可以是基于收集到的数据设置的。假设预设范围为(0,0.002),最小阻值为1欧姆,则待选阻值就可以确定为1.001欧姆;另一种,为了保证最佳结果,待选阻值确定为1欧姆。
S305:根据第一脉冲作用于存储器得到的第一阻值确定预选阶梯脉冲的幅值区间;晶态幅值区间包括预选阶梯脉冲的幅值区间,预选阶梯脉冲作用于存储器得到的第二阻值不大于第一阻值,预选阶梯脉冲包含多个子脉冲,每个子脉冲的脉宽相同。
本申请实施例中,基于根据第一脉冲作用于存储器得到的第一阻值确定预选阶梯脉冲的幅值区间,介绍一种可选的实施方式,如图6所示,图中包括:
S601:确定多个阶梯脉冲;多个阶梯脉冲中的每个阶梯脉冲的幅值区间均位于晶态幅值区间内。
S602:将每个阶梯脉冲作用于存储器,得到每个阶梯脉冲对应的阻值;且将第一脉冲作用于存储器,得到第一阻值。
S603:将多个阻值中阻值最小,且不大于第一阻值的阻值确定为第二阻值。
S604:确定第二阻值对应的阶梯脉冲为预选阶梯脉冲,及确定预选阶梯脉冲的幅值区间。
本申请实施例中,预选阶梯脉冲的幅值区间包括第一脉冲的幅值。
基于上述方法,介绍一种可选的实施方式,采用总脉宽为90ns的不同幅值的单脉冲作用于存储器,可以得到当单脉冲幅值为270uA时,存储器的阻值最低,将270uA设置为第一脉冲的幅值,将270uA的第一脉冲对应的阻值设置为第一阻值。基于晶态幅值区间,确定多个阶梯脉冲,举个例子,可以选取300uA、295uA、290uA、285uA、280uA、275uA的阶梯脉冲作用于存储器,得到该阶梯脉冲对应的阻值,还可以选取290uA、280uA、270uA、260uA、250uA、240uA的阶梯脉冲作用于存储器,得到该阶梯脉冲对应的阻值。通过比较上述两个阻值,将阻值最小的设定为第二阻值。在本说明书中,根据技术人员实验数据得,确定如图7所示的阻值为多个阻值中最小,且不大于第一阻值的第二阻值所对应的各阶梯的幅值分别为480uA、400uA、320uA、240uA、160uA、80uA的预选阶梯脉冲。
本申请实施例中,为了提高阻值分布的可比较性,在技术人员的实验过程中,所有阻值均采用其对数函数格式,即log R。
S306:调节预选阶梯脉冲中第一个子脉冲的幅值,得到调节后的预选阶梯脉冲;第一个子脉冲的幅值位于晶态幅值区间内,调节后的预选阶梯脉冲作用于存储器得到的阻值小于第二阻值。
本申请实施例中,预选阶梯脉冲中相邻两个子脉冲的幅值差相同;
且N个子脉冲的后一个子脉冲的幅值小于前一个子脉冲的幅值;或者N个子脉冲的后一个子脉冲的幅值大于前一个子脉冲的幅值。
本申请实施例中,在set操作的加热过程中,由于预选阶梯脉冲的第一个脉冲对该与预选阶梯脉冲作用下的存储器的电阻具有重要影响,因此需要优化预选阶梯脉冲的第一个脉冲。
S307:根据第一脉冲的幅值调节预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲,目标阶梯脉冲的子脉冲的脉宽不同。
本申请实施例中,基于根据第一脉冲的幅值调节预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲,介绍一种可选的实施方式,如图8所示,图中包括:
S801:根据预设规则和第一脉冲的幅值从预选阶梯脉冲的所有子脉冲中确定待调节子脉冲。
S803:增加待调节子脉冲的脉宽;预选阶梯脉冲的总脉宽和目标阶梯脉冲的总脉宽一致,
预选规则包括差值区间和调节个数中的一项或多项。
本申请实施例中,差值区间是指待调节子脉宽的幅度与第一脉冲的幅度之差在预先设置的范围内,该预先设置的范围可以是根据技术人员的经验获得,也可以是基于收集的数据获得的。调节个数是指在保证总脉宽不变的前提下,选取待调节子脉冲的两个及两个以上的脉冲进行调节。
S308:将目标阶梯脉冲中的每个子脉冲的幅值乘以一个预设值,得到调节后的目标阶梯脉冲;目标阶梯脉冲的幅值区间位于晶态幅值区间内。
基于上述预选阶梯脉冲,一种可选的实施方案中,根据技术人员的实验数据可得,第一脉冲的幅值为270uA,预选阶梯脉冲各阶梯的幅值分别为480uA、400uA、320uA、240uA、160uA、80uA,脉宽均为15ns,调节预选阶梯脉冲中第一个子脉冲的幅值,得到调节后的预选阶梯脉冲的幅值分别为640uA、400uA、320uA、240uA、160uA、80uA,在本说明书中,将预选阶梯脉冲中第一个子脉冲的幅值调节至640uA仅仅是依据技术人员大量实验数据获得的最佳幅值。根据预设规则为差值区间和第一脉冲的幅值从预选阶梯脉冲的所有子脉冲中确定待调节子脉冲为幅值为320uA和240uA的子脉冲,在保证总脉宽为90ns的前提下,增加320uA子脉冲的脉宽和240uA子脉冲的脉宽,同时减小640uA子脉冲的脉宽和80uA子脉冲的脉宽,各阶梯脉冲的脉宽由原先均为15ns变为5ns、15ns、25ns、25ns、15ns、5ns。为了进一步减小该目标阶梯脉冲作用下的存储器的阻值,将目标阶梯脉冲中的每个子脉冲的幅值乘以一个预设值,得到调节后的目标阶梯脉冲。举个例子,预设值的大小为1.1,调节后的目标阶梯脉冲的幅值分别为704uA、440uA、352uA、264uA、176uA、88uA,调节后的目标阶梯脉冲如图9所示。采用调节后的目标阶梯脉冲作用于存储器,能够测得存储器的阻值大小为4.85674欧姆。相较于采用单脉冲作用于存储器的set操作时间提高50%,相较于采用调节前的预选阶梯脉冲作用于存储器的set操作时间提高25%,以上数据均为技术人员多次实验获取。经多次实验可得如图10所示的三种脉冲作用于存储器的阻值与累计概率的分布示意图。观图可知,调节后的目标阶梯脉冲即图中变脉宽阶梯、预选阶梯脉冲及图中等脉宽阶梯和单脉冲作用于同一存储器,在同一最小阻值时,调节后的目标阶梯脉冲的累计概率更大。
本申请实施例还提供了一种阶梯脉冲确定系统,图11为本申请实施例提供的一种阶梯脉冲确定系统的结构示意图,如图11所示,该系统包括:
第一确定模块1101,用于确定被一幅值区间内多个不同幅值的脉冲作用的存储器的阻值区间;幅值区间包括晶态下的晶态幅值区间。
第二确定模块1103,用于确定阻值区间内的待选阻值对应的第一脉冲;待选阻值与阻值区间内的最小阻值之差在预设范围内,第一脉冲的幅值位于晶态幅值区间内。
第三确定模块1105,用于根据第一脉冲作用于存储器得到的第一阻值确定预选阶梯脉冲的幅值区间;晶态幅值区间包括预选阶梯脉冲的幅值区间,预选阶梯脉冲作用于存储器得到的第二阻值不大于第一阻值,预选阶梯脉冲包含多个子脉冲,每个子脉冲的脉宽相同。
脉宽调节模块1107:用于根据第一脉冲的幅值调节预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲,目标阶梯脉冲的子脉冲的脉宽不同。
在一种可选的实施方式中,该系统还包括:
第一个子脉冲幅值调节模块,用于调节预选阶梯脉冲中第一个子脉冲的幅值,得到调节后的预选阶梯脉冲。
各子脉冲幅值调节模块,用于将目标阶梯脉冲中的每个子脉冲的幅值乘以一个预设值,得到调节后的目标阶梯脉冲。
本申请实施例中的系统与方法实施例基于同样的申请构思。
本申请实施例所提供的方法实施例可以在计算机终端、服务器或者类似的运算装置中执行。以运行在服务器上为例,图12是本申请实施例提供的一种阶梯脉冲确定方法的服务器的硬件结构框图。如图12所示,该服务器1200可因配置或性能不同而产生比较大的差异,可以包括一个或一个以上中央处理器(Central Processing Units,CPU)1210(处理器1210可以包括但不限于微处理器MCU或可编程逻辑器件FPGA等的处理装置)、用于存储数据的存储器1230,一个或一个以上存储应用程序1223或数据1222的存储介质1220(例如一个或一个以上海量存储设备)。其中,存储器1230和存储介质1220可以是短暂存储或持久存储。存储在存储介质1220的程序可以包括一个或一个以上模块,每个模块可以包括对服务器中的一系列指令操作。更进一步地,中央处理器1210可以设置为与存储介质1220通信,在服务器1200上执行存储介质1220中的一系列指令操作。服务器1200还可以包括一个或一个以上电源1260,一个或一个以上有线或无线网络接口1250,一个或一个以上输入输出接口1240,和/或,一个或一个以上操作系统1221,例如Windows ServerTM,Mac OS XTM,UnixTM,LinuxTM,FreeBSDTM等等。
输入输出接口1240可以用于经由一个网络接收或者发送数据。上述的网络具体实例可包括服务器1200的通信供应商提供的无线网络。在一个实例中,输入输出接口1240包括一个网络适配器(Network Interface Controller,NIC),其可通过基站与其他网络设备相连从而可与互联网进行通讯。在一个实例中,输入输出接口1240可以为射频(RadioFrequency,RF)模块,其用于通过无线方式与互联网进行通讯。
本领域普通技术人员可以理解,图12所示的结构仅为示意,其并不对上述电子装置的结构造成限定。例如,服务器1200还可包括比图12中所示更多或者更少的组件,或者具有与图12所示不同的配置。
本申请的实施例还提供了一种存储介质,所述存储介质可设置于服务器之中以保存用于实现方法实施例中一种摄像头遮挡检测方法相关的至少一条指令、至少一段程序、代码集或指令集,该至少一条指令、该至少一段程序、该代码集或指令集由该处理器加载并执行以实现上述方法实施例提供的阶梯脉冲确定方法。
可选地,在本实施例中,上述存储介质可以位于计算机网络的多个网络服务器中的至少一个网络服务器。可选地,在本实施例中,上述存储介质可以包括但不限于:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
由上述本申请提供的阶梯脉冲确定方法、系统或存储介质的实施例可见,本申请中的阶梯脉冲确定方法包括:确定被一幅值区间内多个不同幅值的脉冲作用的存储器的阻值区间,确定阻值区间内的待选阻值对应的第一脉冲,根据第一脉冲作用于存储器得到的第一阻值确定预选阶梯脉冲的幅值区间,根据第一脉冲的幅值调节预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲。基于本申请实施例,优化后的阶梯脉冲作用于存储器,比单脉冲或等宽阶梯脉冲作用于存储器得到的阻值更低。
需要说明的是:上述本申请实施例先后顺序仅仅为了描述,不代表实施例的优劣,且上述本说明书特定实施例进行了描述,其他实施例在所附权利要求书的范围内。在一些情况下,在权利要求书中记载的动作或者步骤可以按照不同于实施例中的顺序来执行并且能够实现期望的结果。另外,在附图中描绘的过程不一定要求示出特定顺序或者连续顺序才能够实现期望的结果。在某些实施方式中,多任务并行处理也是可以实现的。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的均为与其他实施例的不同之处。尤其,对于装置的实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
本领域普通技术人员可以理解实现上述实施例的全部或者部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,程序可以存储于一种计算机可读介质中。
以上所述是本申请的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请实施例原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也视为本申请实施例的保护范围。

Claims (10)

1.一种阶梯脉冲确定方法,其特征在于,包括:
确定被一幅值区间内多个不同幅值的脉冲作用的存储器的阻值区间;所述幅值区间包括晶态下的晶态幅值区间;
确定所述阻值区间内的待选阻值对应的第一脉冲;所述待选阻值与所述阻值区间内的最小阻值之差在预设范围内,所述第一脉冲的幅值位于所述晶态幅值区间内;
根据所述第一脉冲作用于所述存储器得到的第一阻值确定预选阶梯脉冲的幅值区间;所述晶态幅值区间包括所述预选阶梯脉冲的幅值区间,所述预选阶梯脉冲作用于所述存储器得到的第二阻值不大于所述第一阻值,所述预选阶梯脉冲包含多个子脉冲,所述每个子脉冲的脉宽相同;
根据所述第一脉冲的幅值调节所述预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲,所述目标阶梯脉冲的子脉冲的脉宽不同。
2.根据权利要求1所述的方法,其特征在于,所述幅值区间内多个不同幅值的脉冲的总脉宽相同。
3.根据权利要求1所述的方法,其特征在于,所述根据所述第一脉冲作用于所述存储器得到的第一阻值确定预选阶梯脉冲的幅值区间,包括:
确定多个阶梯脉冲;所述多个阶梯脉冲中的每个阶梯脉冲的幅值区间均位于所述晶态幅值区间内;
将所述每个阶梯脉冲作用于所述存储器,得到所述每个阶梯脉冲对应的阻值;且将所述第一脉冲作用于所述存储器,得到第一阻值;
将所述多个阻值中阻值最小,且不大于所述第一阻值的阻值确定为第二阻值;
确定所述第二阻值对应的阶梯脉冲为所述预选阶梯脉冲,及确定所述预选阶梯脉冲的幅值区间。
4.根据权利要求3所述的方法,其特征在于,所述预选阶梯脉冲的幅值区间包括第一脉冲的幅值。
5.根据权利要求4所述的方法,其特征在于,所述根据所述第一脉冲的幅值调节所述预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲,包括:
根据预设规则和所述第一脉冲的幅值从所述预选阶梯脉冲的所有子脉冲中确定待调节子脉冲;
增加所述待调节子脉冲的脉宽;所述预选阶梯脉冲的总脉宽和所述目标阶梯脉冲的总脉宽一致;
所述预选规则包括差值区间和调节个数中的一项或多项。
6.根据权利要求1所述的方法,其特征在于,所述方法还包括:
调节所述预选阶梯脉冲中第一个子脉冲的幅值,得到调节后的预选阶梯脉冲;所述第一个子脉冲的幅值位于所述晶态幅值区间内,所述调节后的预选阶梯脉冲作用于所述存储器得到的阻值小于所述第二阻值。
7.根据权利要求1所述的方法,其特征在于,
所述预选阶梯脉冲中相邻两个子脉冲的幅值差相同;
且所述N个子脉冲的后一个子脉冲的幅值小于前一个子脉冲的幅值;或者所述N个子脉冲的后一个子脉冲的幅值大于前一个子脉冲的幅值。
8.根据权利要求1所述的方法,其特征在于,所述方法还包括:
将所述目标阶梯脉冲中的每个子脉冲的幅值乘以一个预设值,得到调节后的目标阶梯脉冲;所述目标阶梯脉冲的幅值区间位于所述晶态幅值区间内。
9.一种阶梯脉冲确定系统,其特征在于,包括:
第一确定模块,用于确定被一幅值区间内多个不同幅值的脉冲作用的存储器的阻值区间;所述幅值区间包括晶态下的晶态幅值区间;
第二确定模块,用于确定所述阻值区间内的待选阻值对应的第一脉冲;所述待选阻值与所述阻值区间内的最小阻值之差在预设范围内,所述第一脉冲的幅值位于所述晶态幅值区间内;
第三确定模块,用于根据所述第一脉冲作用于所述存储器得到的第一阻值确定预选阶梯脉冲的幅值区间;所述晶态幅值区间包括所述预选阶梯脉冲的幅值区间,所述预选阶梯脉冲作用于所述存储器得到的第二阻值不大于所述第一阻值,所述预选阶梯脉冲包含多个子脉冲,所述每个子脉冲的脉宽相同;
调节模块:用于根据所述第一脉冲的幅值调节所述预选阶梯脉冲的子脉冲的脉宽,得到目标阶梯脉冲,所述目标阶梯脉冲的子脉冲的脉宽不同。
10.一种计算机可读存储介质,其特征在于,所述存储介质中有至少一条指令、至少一段程序、代码集或指令集,所述至少一条指令、所述至少一段程序、所述代码集或指令集由处理器加载并执行以实现如权利要求1-8任一所述的阶梯脉冲确定方法。
CN201910743318.1A 2019-08-13 2019-08-13 一种阶梯脉冲确定方法、系统及存储介质 Active CN110600068B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910743318.1A CN110600068B (zh) 2019-08-13 2019-08-13 一种阶梯脉冲确定方法、系统及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910743318.1A CN110600068B (zh) 2019-08-13 2019-08-13 一种阶梯脉冲确定方法、系统及存储介质

Publications (2)

Publication Number Publication Date
CN110600068A true CN110600068A (zh) 2019-12-20
CN110600068B CN110600068B (zh) 2021-06-04

Family

ID=68853973

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910743318.1A Active CN110600068B (zh) 2019-08-13 2019-08-13 一种阶梯脉冲确定方法、系统及存储介质

Country Status (1)

Country Link
CN (1) CN110600068B (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080151613A1 (en) * 2006-12-25 2008-06-26 Industrial Technology Research Institute Programming method for phase change memory
US7787291B2 (en) * 2007-09-26 2010-08-31 Intel Corporation Programming a multilevel phase change memory cell
CN103714852A (zh) * 2013-12-18 2014-04-09 华中科技大学 一种精确控制微纳尺寸相变材料非晶化率连续变化的方法
US20150023094A1 (en) * 2011-12-22 2015-01-22 International Business Machines Corporation Drift mitigation for multi-bits phase change memory
CN104575611A (zh) * 2014-12-18 2015-04-29 中国科学院上海微系统与信息技术研究所 一种相变存储器器件单元的皮秒级脉冲测试系统
US20160019947A1 (en) * 2014-07-15 2016-01-21 Sandisk Technologies Inc. Multiple Pass Programming For Memory With Different Program Pulse Widths
CN105453182A (zh) * 2014-07-24 2016-03-30 华为技术有限公司 相变存储器的数据存储方法及控制装置
CN105810242A (zh) * 2016-03-02 2016-07-27 中国科学院上海微系统与信息技术研究所 一种相变存储器和提高其疲劳寿命的操作方法
US9443587B1 (en) * 2015-07-21 2016-09-13 Winbond Electronics Corp. Resistive memory apparatus and writing method thereof
US9947403B1 (en) * 2017-03-27 2018-04-17 Macronix International Co., Ltd. Method for operating non-volatile memory device and applications thereof
CN108648782A (zh) * 2018-04-23 2018-10-12 中国科学院上海微系统与信息技术研究所 相变存储器最优脉冲操作条件的筛选方法

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080151613A1 (en) * 2006-12-25 2008-06-26 Industrial Technology Research Institute Programming method for phase change memory
US7787291B2 (en) * 2007-09-26 2010-08-31 Intel Corporation Programming a multilevel phase change memory cell
US20150023094A1 (en) * 2011-12-22 2015-01-22 International Business Machines Corporation Drift mitigation for multi-bits phase change memory
CN103714852A (zh) * 2013-12-18 2014-04-09 华中科技大学 一种精确控制微纳尺寸相变材料非晶化率连续变化的方法
US20160019947A1 (en) * 2014-07-15 2016-01-21 Sandisk Technologies Inc. Multiple Pass Programming For Memory With Different Program Pulse Widths
CN105453182A (zh) * 2014-07-24 2016-03-30 华为技术有限公司 相变存储器的数据存储方法及控制装置
US20170133089A1 (en) * 2014-07-24 2017-05-11 Huawei Technologies Co., Ltd. Data Storage Method and Phase Change Memory
CN104575611A (zh) * 2014-12-18 2015-04-29 中国科学院上海微系统与信息技术研究所 一种相变存储器器件单元的皮秒级脉冲测试系统
US9443587B1 (en) * 2015-07-21 2016-09-13 Winbond Electronics Corp. Resistive memory apparatus and writing method thereof
CN105810242A (zh) * 2016-03-02 2016-07-27 中国科学院上海微系统与信息技术研究所 一种相变存储器和提高其疲劳寿命的操作方法
US9947403B1 (en) * 2017-03-27 2018-04-17 Macronix International Co., Ltd. Method for operating non-volatile memory device and applications thereof
CN108648782A (zh) * 2018-04-23 2018-10-12 中国科学院上海微系统与信息技术研究所 相变存储器最优脉冲操作条件的筛选方法

Also Published As

Publication number Publication date
CN110600068B (zh) 2021-06-04

Similar Documents

Publication Publication Date Title
EP2619764B1 (en) Method, apparatus and system to determine access information for a phase change memory
EP3724879A1 (en) Multi-level self-selecting memory device
DE102010019486A1 (de) Verfahren zum Betreiben eines Programms in einer Speichervorrichtung und drahtlose Kommunikationsvorrichtung
AU2016360122A1 (en) Information recommendation method and apparatus
US9436265B2 (en) Information processing apparatus and load control method
AU2016238862B2 (en) Adaptive service timeouts
CN106411634B (zh) 一种数据生命周期监控方法及装置
JP2019050074A (ja) 相変化メモリセルの核形成の増進
CN111046164A (zh) 一种用于更新待阅读书籍的方法与设备
CN104123324A (zh) 一种未读消息的定位获取方法及装置
CN104967731A (zh) 一种终端提示方法及终端
CN112367384B (zh) 基于Kafka集群的动态限速方法、装置以及计算机设备
WO2016025060A1 (en) Threshold voltage expansion
US20160323402A1 (en) Visualization of user behavior
EP3289447A1 (en) Monitoring application operations using user interaction times
CN110600068B (zh) 一种阶梯脉冲确定方法、系统及存储介质
Guo et al. An SBT-memristor-based crossbar memory circuit
CN106354378A (zh) 一种快速选中多个目标的方法和装置
US8249819B1 (en) Virtual binning
CN107179854A (zh) 一种列表显示方法及装置
WO2016015341A1 (en) System, method and apparatuses for determining parameter settings for a power generation system and a tangible computer readable medium
CN111506233A (zh) 一种用于在阅读应用中提供书籍信息的方法与设备
CN108469934A (zh) 一种翻页方法及设备
CN110856183A (zh) 基于异构负载互补的边缘服务器部署方法及应用
CN113590050B (zh) 随机写性能调节的方法、装置、电子设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant