CN110597749A - 串口切换方法及装置 - Google Patents

串口切换方法及装置 Download PDF

Info

Publication number
CN110597749A
CN110597749A CN201910784738.4A CN201910784738A CN110597749A CN 110597749 A CN110597749 A CN 110597749A CN 201910784738 A CN201910784738 A CN 201910784738A CN 110597749 A CN110597749 A CN 110597749A
Authority
CN
China
Prior art keywords
serial port
frame signal
serial
ascii
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910784738.4A
Other languages
English (en)
Other versions
CN110597749B (zh
Inventor
胡守锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ruijie Networks Co Ltd
Original Assignee
Ruijie Networks Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ruijie Networks Co Ltd filed Critical Ruijie Networks Co Ltd
Priority to CN201910784738.4A priority Critical patent/CN110597749B/zh
Publication of CN110597749A publication Critical patent/CN110597749A/zh
Application granted granted Critical
Publication of CN110597749B publication Critical patent/CN110597749B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明公开了一种串口切换方法及装置,该方法包括:检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号;若检测出所述至少一个串口帧信号是设定的热键输入信号,则根据串口帧信号与ASCII的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及所述至少一个串口帧信号确定与所述至少一个串口帧信号对应的内部串口;联通确定的内部串口与所述外部串口。该方案应用局限性较小,能够很好地实现串口切换。

Description

串口切换方法及装置
技术领域
本发明涉及计算机技术领域,尤指一种串口切换方法及装置。
背景技术
数据中心的高端网络设备通常设置中央处理器(Central Processing Unit,CPU)和基板管理控制器(Baseboard Management Controller,BMC),其中,CPU对各业务卡的网络协议控制管理、数据维护、上下电控制、功率、温度状态监控等;BMC对整机的智能监控、上下电控制、功率、温度状态监控等。
串口是CPU和BMC对外交互的一个重要通道,实现接收或发送数据和指令,CPU和BMC分别通过一个内部串口与复杂可编程逻辑器件(Complex Programmable LogicDevice,CPLD)连接,CPLD上的外部串口与外部调试设备连接。为了降低布线难度,减小网络设备的尺寸,CPLD上只设置一个外部串口,也就是说CPU、BMC共享一个对外串口,此时,需要切换CPU连接的内部串口或者BMC连接的内部串口与对外串口连接来实现CPU或者BMC与外部调试设备连接。
目前,采用CPU或者BMC上运行的应用程序解析外部指令得到切换指令,然后将切换指令写入CPLD中的寄存器,CPLD根据寄存器中的切换指令切换内部串口从而实现串口切换。
上述方法中,需要应用程序完全正常工作时才可实现串口切换,若应用程序正在启动过程或者出现异常时,则无法实现串口切换。因此,该方法应用局限性较大,不能很好地实现串口切换。
发明内容
本发明实施例提供一种串口切换方法及装置,用以解决现有技术中存在的应用局限性较大,不能很好地实现串口切换的问题。
根据本发明实施例,提供一种串口切换方法,应用于网络设备包括的可编程逻辑器件中,所述网络设备包括的各个内部器件分别与所述可编程逻辑器件的一个内部串口连接,所述可编程逻辑器件的外部串口与外部调试设备连接,所述方法包括:
检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号;
若检测出所述至少一个串口帧信号是设定的热键输入信号,则根据串口帧信号与美国信息交换标准代码ASCII的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及所述至少一个串口帧信号确定与所述至少一个串口帧信号对应的内部串口;
联通确定的内部串口与所述外部串口。
具体的,检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号,具体包括:
通过所述外部串口接收第一串口帧信号后,在所述第一对应关系中查找所述第一串口帧信号;
若在所述第一对应关系中查找到所述第一串口帧信号,则确定所述第一对应关系中所述第一串口帧信号对应的第一ASCII是否是第一设定ASCII;
若确定所述第一ASCII是所述第一设定ASCII,则监控在第二设定时长之后且第三设定时长之前是否接收到第二串口帧信号;
若监控到在所述第二设定时长之后且所述第三设定时长之前接收到所述第二串口帧信号,则在所述第一对应关系查找所述第二串口帧信号;
若在所述第一对应关系中查找到所述第二串口帧信号,则在所述第二对应关系中查找所述第一对应关系中所述第二串口帧信号对应的第二ASCII;
若在所述第二对应关系中查找到所述第二ASCII,则确定在第四设定时长内是否接收第三串口帧信号;
若在所述第三设定时长内未接收所述第三串口帧信号,则确定在所述第一设定时长内接收的第一串口帧信号和第二串口帧信号是设定的热键输入信号;
其中,所述第二设定时长、所述第三设定时长和所述第四设定时长之和为所述第一设定时长。
可选的,还包括:
若在所述第一对应关系中未查找到所述第一串口帧信号、确定所述第一ASCII不是所述第一设定ASCII、监控到在所述第二设定时长之后且所述第三设定时长之前未接收到第二串口帧信号、在所述第一对应关系中未查找到所述第二串口帧信号、在所述第二对应关系中未查找到所述第二ASCII或者在所述第三设定时长内接收到所述第三串口帧信号,则确定在所述第一设定时长内接收的所述第一串口帧信号和所述第二串口帧信号不是设定的热键输入信号。
具体的,根据串口帧信号与ASCII的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及所述至少一个串口帧信号确定与所述至少一个串口帧信号对应的内部串口,具体包括:
在串口帧信号与ASCII的第一对应关系获取所述第二串口帧信号对应的第二ASCII;
在ASCII、内部串口与外部串口的第二对应关系中获取所述第二ASCII对应的内部串口,得到所述至少一个串口帧信号对应的内部串口。
可选的,检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号之前,还包括:
接收第四串口帧信号后,分别使用预设的至少一个波特率解析所述第四串口帧信号,得到各个解析信号;
在所述第一对应关系中查找各个解析信号;
若在所述第一对应关系中查找到各个解析信号中的第一解析信号,则将所述可编程逻辑器件的波特率设置为得到所述第一解析信号时使用的波特率。
根据本发明实施例,还提供一种串口切换装置,应用于网络设备包括的可编程逻辑器件中,所述网络设备包括的各个内部器件分别与所述可编程逻辑器件的各个内部串口连接,所述可编程逻辑器件的外部串口与外部调试设备连接,所述装置包括:
检测模块,用于检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号;
确定模块,用于若检测出所述至少一个串口帧信号是设定的热键输入信号,则根据串口帧信号与美国信息交换标准代码ASCII的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及所述至少一个串口帧信号确定与所述至少一个串口帧信号对应的内部串口;
联通模块,用于联通确定的内部串口与所述外部串口。
具体的,所述检测模块,用于检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号,具体用于:
通过所述外部串口接收第一串口帧信号后,在所述第一对应关系中查找所述第一串口帧信号;
若在所述第一对应关系中查找到所述第一串口帧信号,则确定所述第一对应关系中所述第一串口帧信号对应的第一ASCII是否是第一设定ASCII;
若确定所述第一ASCII是所述第一设定ASCII,则监控在第二设定时长之后且第三设定时长之前是否接收到第二串口帧信号;
若监控到在所述第二设定时长之后且所述第三设定时长之前接收到所述第二串口帧信号,则在所述第一对应关系查找所述第二串口帧信号;
若在所述第一对应关系中查找到所述第二串口帧信号,则在所述第二对应关系中查找所述第一对应关系中所述第二串口帧信号对应的第二ASCII;
若在所述第二对应关系中查找到所述第二ASCII,则确定在第四设定时长内是否接收第三串口帧信号;
若在所述第三设定时长内未接收所述第三串口帧信号,则确定在所述第一设定时长内接收的第一串口帧信号和第二串口帧信号是设定的热键输入信号;
其中,所述第二设定时长、所述第三设定时长和所述第四设定时长之和为所述第一设定时长。
可选的,所述检测模块,还用于:
若在所述第一对应关系中未查找到所述第一串口帧信号、确定所述第一ASCII不是所述第一设定ASCII、监控到在所述第二设定时长之后且所述第三设定时长之前未接收到第二串口帧信号、在所述第一对应关系中未查找到所述第二串口帧信号、在所述第二对应关系中未查找到所述第二ASCII或者在所述第三设定时长内接收到所述第三串口帧信号,则确定在所述第一设定时长内接收的所述第一串口帧信号和所述第二串口帧信号不是设定的热键输入信号。
具体的,所述检测模块,用于根据串口帧信号与ASCII的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及所述至少一个串口帧信号确定与所述至少一个串口帧信号对应的内部串口,具体用于:
在串口帧信号与ASCII的第一对应关系获取所述第二串口帧信号对应的第二ASCII;
在ASCII、内部串口与外部串口的第二对应关系中获取所述第二ASCII对应的内部串口,得到所述至少一个串口帧信号对应的内部串口。
可选的,所述检测模块,还用于:
检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号之前,接收第四串口帧信号后,分别使用预设的至少一个波特率解析所述第四串口帧信号,得到各个解析信号;
在所述第一对应关系中查找各个解析信号;
若在所述第一对应关系中查找到各个解析信号中的第一解析信号,则将所述可编程逻辑器件的波特率设置为得到所述第一解析信号时使用的波特率。
本发明有益效果如下:
本发明实施例提供一种串口切换方法及装置,通过检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号;若检测出所述至少一个串口帧信号是设定的热键输入信号,则根据串口帧信号与ASCII的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及所述至少一个串口帧信号确定与所述至少一个串口帧信号对应的内部串口;联通确定的内部串口与所述外部串口。该方案可以应用在可编程逻辑器件中,通过识别热键输入信号来确定切换的内部串口,不会受限于应用程序的状态就可以实现串口切换,相对于现有技术,应用局限性较小,能够很好地实现串口切换。
附图说明
图1为本发明实施例中一种串口切换方法的流程图;
图2为本发明实施例中一种串口切换装置的结构示意图。
具体实施方式
针对现有技术中存在的应用局限性较大,不能很好地实现串口切换的问题,本发明实施例提供一种串口切换方法,应用于网络设备包括的可编程逻辑器件中,网络设备包括的各个内部器件分别与可编程逻辑器件的一个内部串口连接,可编程逻辑器件的外部串口与外部调试设备连接,其中,可编程逻辑器件可以但不限于为CPLD、现场可编程门阵列(Field-Programmable Gate Array,FPGA),内部器件可以但不限于是CPU、BMC等等,外部调试设备可以但不限于是个人计算机等等。该方法的流程如图1所示,执行步骤如下:
S11:检测在第一设定时长内通过外部串口接收的至少一个串口帧信号是否是设定的热键输入信号。
外部串口与外部调试设备连接,通过外部串口接收到的串口帧信号可能是热键输入信号、调试应用程序发出的调试指令等等,而设定的热键输入信号是与内部串口的切换密切相关的,因此,需要检测在第一设定时长内通过外部串口接收的至少一个串口帧信号是否是设定的热键输入信号,其中,第一设定时长可以按照实际需要进行设定,设定的热键输入信号也可以根据实际需要进行设定。
S12:若检测出至少一个串口帧信号是设定的热键输入信号,则根据串口帧信号与美国信息交换标准代码(American Standard Code for Information Interchange,ASCII)的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及至少一个串口帧信号确定与至少一个串口帧信号对应的内部串口。
可以预先设置串口帧信号与ASCII的第一对应关系,以及ASCII、内部串口与外部串口的第二对应关系,在检测到设定的热键输入信号后,可以根据第一对应关系、第二对应关系以及至少一个串口帧信号确定与至少一个串口帧信号对应的内部串口。
S13:联通确定的内部串口与外部串口。
由于在网络设备投入使用时,内部器件的连接的各个内部串口与外部串口的通路已经建立,因此,在确定出对应的内部串口后,直接连通该内部串口与外部串口即可,就可以实现该内部串口连接的内部器件与外部串口连接的外部调试设备连通。
该方案可以应用在可编程逻辑器件中,通过识别热键输入信号来确定切换的内部串口,不会受限于应用程序的状态就可以实现串口切换,相对于现有技术,应用局限性较小,能够很好地实现串口切换。
具体的,上述S11中的检测在第一设定时长内通过外部串口接收的至少一个串口帧信号是否是设定的热键输入信号,实现过程具体包括:
通过外部串口接收第一串口帧信号后,在第一对应关系中查找第一串口帧信号;
若在第一对应关系中查找到第一串口帧信号,则确定第一对应关系中第一串口帧信号对应的第一ASCII是否是第一设定ASCII;
若确定第一ASCII是第一设定ASCII,则监控在第二设定时长之后且第三设定时长之前是否接收到第二串口帧信号;
若监控到在第二设定时长之后且第三设定时长之前接收到第二串口帧信号,则在第一对应关系查找第二串口帧信号;
若在第一对应关系中查找到第二串口帧信号,则在第二对应关系中查找第一对应关系中第二串口帧信号对应的第二ASCII;
若在第二对应关系中查找到第二ASCII,则确定在第四设定时长内是否接收第三串口帧信号;
若在第三设定时长内未接收第三串口帧信号,则确定在第一设定时长内接收的第一串口帧信号和第二串口帧信号是设定的热键输入信号;
其中,第二设定时长、第三设定时长和第四设定时长之和为第一设定时长,可以根据实际需要进行设定,例如第二设定时长可以但不限于设定为2秒,第三设定时长可以但不限于设定为2毫秒,第四时长可以但不限于设定为34毫秒。
可以根据实际需要设置设定的热键输入信号对应的串口帧信号的数量,在本实施例中是以两个串口帧信号为例进行说明,也就是说需要设定的热键输入信号是两个热键输入信号的组合,当然还可以设置为其他的数量,实现原理都是相同的,其他的数量不再赘述。具体的过程可以在接收到第一串口帧信号后开始计时,首先在第一对应关系中查找第一串口帧信号,若查找到第一串口帧信号,可以进一步确定第一对应关系中第一串口帧信号对应的第一ASCII是否是第一设定ASCII,若确定第一ASCII是第一设定ASCII,说明第一串口帧信号符合设定的热键输入信号中的第一个热键输入信号,可以进一步监控在第二设定时长之后且第三设定时长之前是否接收到第二串口帧信号,第二设定时长内接收到的信号通常是干扰信号,需要排除,若监控到在第二设定时长之后且第三设定时长之前接收到第二串口帧信号,则进一步在第一对应关系查找第二串口帧信号,若在第一对应关系中查找到第二串口帧信号,则在第二对应关系中查找第一对应关系中第二串口帧信号对应的第二ASCII,若在第二对应关系中查找到第二ASCII,说明第二串口帧信号符合设定的热键输入信号中的第二个热键输入信号,还需要进一步确定在第四设定时长内是否接收第三串口帧信号;若在第三设定时长内未接收第三串口帧信号,则确定在第一设定时长内接收的第一串口帧信号和第二串口帧信号是设定的热键输入信号。
若在第一对应关系中未查找到第一串口帧信号、确定第一ASCII不是第一设定ASCII、监控到在第二设定时长之后且第三设定时长之前未接收到第二串口帧信号、在第一对应关系中未查找到第二串口帧信号、在第二对应关系中未查找到第二ASCII或者在第三设定时长内接收到第三串口帧信号,则确定在第一设定时长内接收的第一串口帧信号和第二串口帧信号不是设定的热键输入信号。
具体的,上述S12中的根据串口帧信号与ASCII的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及至少一个串口帧信号确定与至少一个串口帧信号对应的内部串口,实现过程具体包括:
在串口帧信号与ASCII的第一对应关系获取第二串口帧信号对应的第二ASCII;
在ASCII、内部串口与外部串口的第二对应关系中获取第二ASCII对应的内部串口,得到至少一个串口帧信号对应的内部串口。
继续沿用上例,第一对应关系可以但不限于设置为下表1:
表1
第二对应关系可以但不限于设置为表2:
ASCII 内部串口 外部串口
31 1 8
32 2 8
表2
通过第一对应关系和第二对应关系,就可以在接收到热键输入信号CTRL+U和1后选择CPU连接的内部串口1与外部串口8联通;在接收到热键输入信号CTRL+U和2选择BMC连接的内部串口2与外部串口8联通。
可选的,上述S11中的检测在第一设定时长内通过外部串口接收的至少一个串口帧信号是否是设定的热键输入信号之前,还包括:
接收第四串口帧信号后,分别使用预设的至少一个波特率解析第四串口帧信号,得到各个解析信号;
在第一对应关系中查找各个解析信号;
若在第一对应关系中查找到各个解析信号中的第一解析信号,则将可编程逻辑器件的波特率设置为得到第一解析信号时使用的波特率。
网络设备中的CPU、BMC、CPLD等等内部器件与外部调试设备进行通信时,通信双方的串口需要保持波特率一致。外部调试设备开机后,用户可以敲击设定按键,例如,可以但不限于连续敲击3次回车键,以发出第四串口帧信号;可编程逻辑器件分别使用预设的至少一个波特率解析第四串口帧信号,得到各个解析信号,目前预设的至少一个波特率为9600、115200、380400,也就是使用这三个波特率同时解析第四串口帧信号;在第一对应关系中查找各个解析信号,若在第一对应关系中查找到各个解析信号中的第一解析信号,则将可编程逻辑器件的波特率设置为得到第一解析信号时使用的波特率,若在第一对应关系中连续3次查找到回车的ASCII码,则得到第一解析信号时使用的波特率就可以确定为可编程逻辑器件的波特率。
基于同一发明构思,本发明实施例提供一种串口切换装置,应用于网络设备包括的可编程逻辑器件中,网络设备包括的各个内部器件分别与可编程逻辑器件的各个内部串口连接,可编程逻辑器件的外部串口与外部调试设备连接,该装置的结构如图2所示,包括:
检测模块21,用于检测在第一设定时长内通过外部串口接收的至少一个串口帧信号是否是设定的热键输入信号;
确定模块22,用于若检测出至少一个串口帧信号是设定的热键输入信号,则根据串口帧信号与ASCII的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及至少一个串口帧信号确定与至少一个串口帧信号对应的内部串口;
联通模块23,用于联通确定的内部串口与外部串口。
该方案可以应用在可编程逻辑器件中,通过识别热键输入信号来确定切换的内部串口,不会受限于应用程序的状态就可以实现串口切换,相对于现有技术,应用局限性较小,能够很好地实现串口切换。
具体的,检测模块21,用于检测在第一设定时长内通过外部串口接收的至少一个串口帧信号是否是设定的热键输入信号,具体用于:
通过外部串口接收第一串口帧信号后,在第一对应关系中查找第一串口帧信号;
若在第一对应关系中查找到第一串口帧信号,则确定第一对应关系中第一串口帧信号对应的第一ASCII是否是第一设定ASCII;
若确定第一ASCII是第一设定ASCII,则监控在第二设定时长之后且第三设定时长之前是否接收到第二串口帧信号;
若监控到在第二设定时长之后且第三设定时长之前接收到第二串口帧信号,则在第一对应关系查找第二串口帧信号;
若在第一对应关系中查找到第二串口帧信号,则在第二对应关系中查找第一对应关系中第二串口帧信号对应的第二ASCII;
若在第二对应关系中查找到第二ASCII,则确定在第四设定时长内是否接收第三串口帧信号;
若在第三设定时长内未接收第三串口帧信号,则确定在第一设定时长内接收的第一串口帧信号和第二串口帧信号是设定的热键输入信号;
其中,第二设定时长、第三设定时长和第四设定时长之和为第一设定时长。
可选的,检测模块21,还用于:
若在第一对应关系中未查找到第一串口帧信号、确定第一ASCII不是第一设定ASCII、监控到在第二设定时长之后且第三设定时长之前未接收到第二串口帧信号、在第一对应关系中未查找到第二串口帧信号、在第二对应关系中未查找到第二ASCII或者在第三设定时长内接收到第三串口帧信号,则确定在第一设定时长内接收的第一串口帧信号和第二串口帧信号不是设定的热键输入信号。
具体的,检测模块21,用于根据串口帧信号与ASCII的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及至少一个串口帧信号确定与至少一个串口帧信号对应的内部串口,具体用于:
在串口帧信号与ASCII的第一对应关系获取第二串口帧信号对应的第二ASCII;
在ASCII、内部串口与外部串口的第二对应关系中获取第二ASCII对应的内部串口,得到至少一个串口帧信号对应的内部串口。
可选的,检测模块21,还用于:
检测在第一设定时长内通过外部串口接收的至少一个串口帧信号是否是设定的热键输入信号之前,接收第四串口帧信号后,分别使用预设的至少一个波特率解析第四串口帧信号,得到各个解析信号;
在第一对应关系中查找各个解析信号;
若在第一对应关系中查找到各个解析信号中的第一解析信号,则将可编程逻辑器件的波特率设置为得到第一解析信号时使用的波特率。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本发明的可选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括可选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本发明实施例进行各种改动和变型而不脱离本发明实施例的精神和范围。这样,倘若本发明实施例的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (10)

1.一种串口切换方法,应用于网络设备包括的可编程逻辑器件中,所述网络设备包括的各个内部器件分别与所述可编程逻辑器件的一个内部串口连接,所述可编程逻辑器件的外部串口与外部调试设备连接,其特征在于,所述方法包括:
检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号;
若检测出所述至少一个串口帧信号是设定的热键输入信号,则根据串口帧信号与美国信息交换标准代码ASCII的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及所述至少一个串口帧信号确定与所述至少一个串口帧信号对应的内部串口;
联通确定的内部串口与所述外部串口。
2.如权利要求1所述的方法,其特征在于,检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号,具体包括:
通过所述外部串口接收第一串口帧信号后,在所述第一对应关系中查找所述第一串口帧信号;
若在所述第一对应关系中查找到所述第一串口帧信号,则确定所述第一对应关系中所述第一串口帧信号对应的第一ASCII是否是第一设定ASCII;
若确定所述第一ASCII是所述第一设定ASCII,则监控在第二设定时长之后且第三设定时长之前是否接收到第二串口帧信号;
若监控到在所述第二设定时长之后且所述第三设定时长之前接收到所述第二串口帧信号,则在所述第一对应关系查找所述第二串口帧信号;
若在所述第一对应关系中查找到所述第二串口帧信号,则在所述第二对应关系中查找所述第一对应关系中所述第二串口帧信号对应的第二ASCII;
若在所述第二对应关系中查找到所述第二ASCII,则确定在第四设定时长内是否接收第三串口帧信号;
若在所述第三设定时长内未接收所述第三串口帧信号,则确定在所述第一设定时长内接收的第一串口帧信号和第二串口帧信号是设定的热键输入信号;
其中,所述第二设定时长、所述第三设定时长和所述第四设定时长之和为所述第一设定时长。
3.如权利要求2所述的方法,其特征在于,还包括:
若在所述第一对应关系中未查找到所述第一串口帧信号、确定所述第一ASCII不是所述第一设定ASCII、监控到在所述第二设定时长之后且所述第三设定时长之前未接收到第二串口帧信号、在所述第一对应关系中未查找到所述第二串口帧信号、在所述第二对应关系中未查找到所述第二ASCII或者在所述第三设定时长内接收到所述第三串口帧信号,则确定在所述第一设定时长内接收的所述第一串口帧信号和所述第二串口帧信号不是设定的热键输入信号。
4.如权利要求2所述的方法,其特征在于,根据串口帧信号与ASCII的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及所述至少一个串口帧信号确定与所述至少一个串口帧信号对应的内部串口,具体包括:
在串口帧信号与ASCII的第一对应关系获取所述第二串口帧信号对应的第二ASCII;
在ASCII、内部串口与外部串口的第二对应关系中获取所述第二ASCII对应的内部串口,得到所述至少一个串口帧信号对应的内部串口。
5.如权利要求1-4任一所述的方法,其特征在于,检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号之前,还包括:
接收第四串口帧信号后,分别使用预设的至少一个波特率解析所述第四串口帧信号,得到各个解析信号;
在所述第一对应关系中查找各个解析信号;
若在所述第一对应关系中查找到各个解析信号中的第一解析信号,则将所述可编程逻辑器件的波特率设置为得到所述第一解析信号时使用的波特率。
6.一种串口切换装置,应用于网络设备包括的可编程逻辑器件中,所述网络设备包括的各个内部器件分别与所述可编程逻辑器件的各个内部串口连接,所述可编程逻辑器件的外部串口与外部调试设备连接,其特征在于,所述装置包括:
检测模块,用于检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号;
确定模块,用于若检测出所述至少一个串口帧信号是设定的热键输入信号,则根据串口帧信号与美国信息交换标准代码ASCII的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及所述至少一个串口帧信号确定与所述至少一个串口帧信号对应的内部串口;
联通模块,用于联通确定的内部串口与所述外部串口。
7.如权利要求6所述的装置,其特征在于,所述检测模块,用于检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号,具体用于:
通过所述外部串口接收第一串口帧信号后,在所述第一对应关系中查找所述第一串口帧信号;
若在所述第一对应关系中查找到所述第一串口帧信号,则确定所述第一对应关系中所述第一串口帧信号对应的第一ASCII是否是第一设定ASCII;
若确定所述第一ASCII是所述第一设定ASCII,则监控在第二设定时长之后且第三设定时长之前是否接收到第二串口帧信号;
若监控到在所述第二设定时长之后且所述第三设定时长之前接收到所述第二串口帧信号,则在所述第一对应关系查找所述第二串口帧信号;
若在所述第一对应关系中查找到所述第二串口帧信号,则在所述第二对应关系中查找所述第一对应关系中所述第二串口帧信号对应的第二ASCII;
若在所述第二对应关系中查找到所述第二ASCII,则确定在第四设定时长内是否接收第三串口帧信号;
若在所述第三设定时长内未接收所述第三串口帧信号,则确定在所述第一设定时长内接收的第一串口帧信号和第二串口帧信号是设定的热键输入信号;
其中,所述第二设定时长、所述第三设定时长和所述第四设定时长之和为所述第一设定时长。
8.如权利要求7所述的装置,其特征在于,所述检测模块,还用于:
若在所述第一对应关系中未查找到所述第一串口帧信号、确定所述第一ASCII不是所述第一设定ASCII、监控到在所述第二设定时长之后且所述第三设定时长之前未接收到第二串口帧信号、在所述第一对应关系中未查找到所述第二串口帧信号、在所述第二对应关系中未查找到所述第二ASCII或者在所述第三设定时长内接收到所述第三串口帧信号,则确定在所述第一设定时长内接收的所述第一串口帧信号和所述第二串口帧信号不是设定的热键输入信号。
9.如权利要求7所述的装置,其特征在于,所述检测模块,用于根据串口帧信号与ASCII的第一对应关系,ASCII、内部串口与外部串口的第二对应关系,以及所述至少一个串口帧信号确定与所述至少一个串口帧信号对应的内部串口,具体用于:
在串口帧信号与ASCII的第一对应关系获取所述第二串口帧信号对应的第二ASCII;
在ASCII、内部串口与外部串口的第二对应关系中获取所述第二ASCII对应的内部串口,得到所述至少一个串口帧信号对应的内部串口。
10.如权利要求6-9任一所述的装置,其特征在于,所述检测模块,还用于:
检测在第一设定时长内通过所述外部串口接收的至少一个串口帧信号是否是设定的热键输入信号之前,接收第四串口帧信号后,分别使用预设的至少一个波特率解析所述第四串口帧信号,得到各个解析信号;
在所述第一对应关系中查找各个解析信号;
若在所述第一对应关系中查找到各个解析信号中的第一解析信号,则将所述可编程逻辑器件的波特率设置为得到所述第一解析信号时使用的波特率。
CN201910784738.4A 2019-08-23 2019-08-23 串口切换方法及装置 Active CN110597749B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910784738.4A CN110597749B (zh) 2019-08-23 2019-08-23 串口切换方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910784738.4A CN110597749B (zh) 2019-08-23 2019-08-23 串口切换方法及装置

Publications (2)

Publication Number Publication Date
CN110597749A true CN110597749A (zh) 2019-12-20
CN110597749B CN110597749B (zh) 2021-10-22

Family

ID=68855461

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910784738.4A Active CN110597749B (zh) 2019-08-23 2019-08-23 串口切换方法及装置

Country Status (1)

Country Link
CN (1) CN110597749B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113656222A (zh) * 2021-07-01 2021-11-16 中国长城科技集团股份有限公司 串口连接方法、串口连接装置及电子设备
WO2023082184A1 (zh) * 2021-11-12 2023-05-19 华为技术有限公司 串口切换装置、方法、设备、存储介质、系统和车辆

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104298579A (zh) * 2014-10-20 2015-01-21 大唐移动通信设备有限公司 一种逻辑芯片以及包含该逻辑芯片的板卡装置
CN104866452A (zh) * 2015-05-19 2015-08-26 哈尔滨工业大学(鞍山)工业技术研究院 基于fpga和tl16c554a的多串口扩展方法
CN105005545A (zh) * 2015-07-28 2015-10-28 武汉烽火网络有限责任公司 线卡串口切换装置及方法
US20160080210A1 (en) * 2014-09-11 2016-03-17 Quanta Computer Inc. High density serial over lan managment system
CN105677505A (zh) * 2016-02-15 2016-06-15 南京贝伦思网络科技股份有限公司 一种基于串口管理ipmi的方法
CN106502630A (zh) * 2016-10-09 2017-03-15 河北汉光重工有限责任公司 一种基于fpga软核采集ascii形式数据的系统
CN106549881A (zh) * 2015-09-17 2017-03-29 中兴通讯股份有限公司 一种单板上多个处理器串口复用的切换方法、装置及系统

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160080210A1 (en) * 2014-09-11 2016-03-17 Quanta Computer Inc. High density serial over lan managment system
CN104298579A (zh) * 2014-10-20 2015-01-21 大唐移动通信设备有限公司 一种逻辑芯片以及包含该逻辑芯片的板卡装置
CN104866452A (zh) * 2015-05-19 2015-08-26 哈尔滨工业大学(鞍山)工业技术研究院 基于fpga和tl16c554a的多串口扩展方法
CN105005545A (zh) * 2015-07-28 2015-10-28 武汉烽火网络有限责任公司 线卡串口切换装置及方法
CN106549881A (zh) * 2015-09-17 2017-03-29 中兴通讯股份有限公司 一种单板上多个处理器串口复用的切换方法、装置及系统
CN105677505A (zh) * 2016-02-15 2016-06-15 南京贝伦思网络科技股份有限公司 一种基于串口管理ipmi的方法
CN106502630A (zh) * 2016-10-09 2017-03-15 河北汉光重工有限责任公司 一种基于fpga软核采集ascii形式数据的系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113656222A (zh) * 2021-07-01 2021-11-16 中国长城科技集团股份有限公司 串口连接方法、串口连接装置及电子设备
WO2023082184A1 (zh) * 2021-11-12 2023-05-19 华为技术有限公司 串口切换装置、方法、设备、存储介质、系统和车辆

Also Published As

Publication number Publication date
CN110597749B (zh) 2021-10-22

Similar Documents

Publication Publication Date Title
CN110597749B (zh) 串口切换方法及装置
CN110309060A (zh) 识别算法更新的检测方法、装置、存储介质及计算机设备
US20190324660A1 (en) Semiconductor device and operating method thereof
CN107392108A (zh) 一种控制方法及电子设备
US20130221999A1 (en) Testing system and method
TW200736951A (en) Identification of input sequences
US20180124083A1 (en) Log analyzing system and method
CN103577290B (zh) 一种测试脚本的回放节奏控制方法及系统
CN114490208A (zh) 测试装置、方法、计算机设备、存储介质和程序产品
CN104461603B (zh) 一种信息处理方法及电子设备
CN106597085B (zh) 一种功耗测试方法、装置及系统
CN109586788B (zh) 监控系统故障诊断方法、装置、计算机设备及存储介质
CN108763053B (zh) 埋点名称的生成方法及终端设备
CN109783286B (zh) 机内测试方法、测试装置、及终端设备和存储介质
CN108388228B (zh) 一种针对多通道嵌入式控制系统的同步调试方法和装置
CN114034972B (zh) 基于图像数据的智能电缆故障确定方法和装置
CN106817631B (zh) 无线通讯模块自动化检测方法
CN109558324A (zh) 一种检测方法及设备
CN104767995A (zh) 一种记录电子产品测试数据的方法和记录模块
RU2248028C1 (ru) Автоматизированная система контроля
KR20160134994A (ko) 모듈형 plc 시스템의 인터럽트 처리 방법
CN105512144B (zh) 一种文件访问方法、装置及智能文件系统
CN110543197B (zh) 一种控制列车主变压器工作的方法及装置
CN111106981B (zh) 一种pcie通道的检修方法及装置
CN112613255B (zh) 多环境协同回归方法、装置、设备、存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant