CN110543404B - 一种服务器、硬盘点灯方法、系统及计算机可读存储介质 - Google Patents

一种服务器、硬盘点灯方法、系统及计算机可读存储介质 Download PDF

Info

Publication number
CN110543404B
CN110543404B CN201910657522.1A CN201910657522A CN110543404B CN 110543404 B CN110543404 B CN 110543404B CN 201910657522 A CN201910657522 A CN 201910657522A CN 110543404 B CN110543404 B CN 110543404B
Authority
CN
China
Prior art keywords
hard disk
virtual port
programmable logic
logic device
complex programmable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910657522.1A
Other languages
English (en)
Other versions
CN110543404A (zh
Inventor
杨德晓
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Inspur Smart Computing Technology Co Ltd
Original Assignee
Guangdong Inspur Big Data Research Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangdong Inspur Big Data Research Co Ltd filed Critical Guangdong Inspur Big Data Research Co Ltd
Priority to CN201910657522.1A priority Critical patent/CN110543404B/zh
Publication of CN110543404A publication Critical patent/CN110543404A/zh
Application granted granted Critical
Publication of CN110543404B publication Critical patent/CN110543404B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/324Display of status information
    • G06F11/325Display of status information by lamps or LED's
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Circuit Arrangement For Electric Light Sources In General (AREA)
  • Stored Programmes (AREA)

Abstract

本申请公开了一种服务器,所述服务器包括信号转换芯片,用于当硬盘与主板连接器连接时,将硬盘对应的处理器端口的虚拟端口地址发送至复杂可编程逻辑器件,以便复杂可编程逻辑器件记录硬盘与虚拟端口地址的对应关系;处理器,用于向复杂可编程逻辑器件发送点灯指令;其中,处理器为Whitley平台的中央处理器CPU;复杂可编程逻辑器件,用于通过解析点灯指令确定目标虚拟端口地址,根据硬盘与虚拟端口地址的对应关系对目标硬盘执行点灯操作。本申请能够实现基于Whitley平台CPU的服务器的硬盘点灯操作。本申请还公开了一种硬盘点灯方法、系统及一种计算机可读存储介质,具有以上有益效果。

Description

一种服务器、硬盘点灯方法、系统及计算机可读存储介质
技术领域
本申请涉及计算机技术领域,特别涉及一种服务器、一种硬盘点灯方法、系统及一种计算机可读存储介质。
背景技术
随着互联网行业的发展,各行各业对信息的传输速度、稳定性有了更高的要求,这也进一步促进了服务器行业的发展。服务器主要实现数据的存储与计算,这对CPU及硬盘存储技术提出了更高的要求。基于更高的制作工艺,intel在第五代Purley平台CPU基础上进行升级,研究制造出第六代Whitley平台CPU,而这款10nm的Ice Lake CPU属于一款全新的服务器处理器,支持PCIe GEN4高速信号,其中单个CPU Port能够进行64路PCIe信号通信。CPU的升级就会面临着设计方案的改变,相关技术中尚不存在对于Whitley平台CPU的硬盘点灯方案。
因此,如何实现基于Whitley平台CPU的服务器的硬盘点灯操作是本领域技术人员目前需要解决的技术问题。
发明内容
本申请的目的是提供一种服务器、一种硬盘点灯方法、系统及一种计算机可读存储介质,能够实现基于Whitley平台CPU的服务器的硬盘点灯操作。
为解决上述技术问题,本申请提供一种服务器,该服务器包括:
信号转换芯片,用于当硬盘与主板连接器连接时,将所述硬盘对应的处理器端口的虚拟端口地址发送至复杂可编程逻辑器件,以便所述复杂可编程逻辑器件记录硬盘与虚拟端口地址的对应关系;其中,所述信号转换芯片包括N位strap pin,所述N位strap pin的电平信号与所述虚拟端口地址对应,N≥5;
处理器,用于向所述复杂可编程逻辑器件发送点灯指令;其中,所述处理器为Whitley平台的中央处理器CPU;
所述复杂可编程逻辑器件,用于通过解析所述点灯指令确定目标虚拟端口地址,根据所述硬盘与虚拟端口地址的对应关系对所述目标硬盘执行点灯操作。
可选的,所述处理器还用于为每一处理器端口生成唯一对应的虚拟端口地址,并为每一所述处理器端口对应的信号转换芯片设置strap pin电平状态;其中,所述strappin电平状态与每一所述处理器端口的虚拟端口地址相对应。
可选的,所述信号转换芯片具体为用于根据所述strap pin电平状态将电平信号转换为I2C信号的芯片。
可选的,所述信号转换芯片为PCA9555芯片。
可选的,所述信号转换芯片的数量与所述中央处理器CPU的目标端口的数量相同;其中,所述目标端口为所述中央处理器CPU与硬盘连接的端口,所述信号转换芯片与所述目标端口一一对应。
可选的,所述硬盘通过slimline连接器与所述主板连接器连接。
本申请还提供了一种硬盘点灯方法,包括:
当检测到硬盘与主板连接器连接时,确定与所述硬盘连接的处理器端口的虚拟端口地址;
通过信号转换芯片将所述虚拟端口地址发送至复杂可编程逻辑器件,以便所述复杂可编程逻辑器件记录硬盘与虚拟端口地址的对应关系;其中,所述信号转换芯片包括N位strap pin,所述N位strap pin的电平信号与所述虚拟端口地址对应,N≥5;
向所述复杂可编程逻辑器件发送点灯指令,以便所述复杂可编程逻辑器件根据硬盘与虚拟端口地址的对应关系对目标磁盘执行点灯操作;其中,所述目标磁盘对应的目标虚拟端口地址通过解析所述点灯指令确定。
本申请还提供了一种硬盘点灯系统,包括:
地址确定模块,用于当检测到硬盘与主板连接器连接时,确定与所述硬盘连接的处理器端口的虚拟端口地址;
发送模块,用于通过信号转换芯片将所述虚拟端口地址发送至复杂可编程逻辑器件,以便所述复杂可编程逻辑器件记录硬盘与虚拟端口地址的对应关系;其中,所述信号转换芯片包括N位strap pin,所述N位strap pin的电平信号与所述虚拟端口地址对应,N≥5;
点灯模块,用于向所述复杂可编程逻辑器件发送点灯指令,以便所述复杂可编程逻辑器件根据硬盘与虚拟端口地址的对应关系对目标磁盘执行点灯操作;其中,所述目标磁盘对应的目标虚拟端口地址通过解析所述点灯指令确定。
本申请还提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序执行时实现上述硬盘点灯方法执行的步骤。
本申请提供了一种服务器,包括:信号转换芯片,用于当硬盘与主板连接器连接时,将所述硬盘对应的处理器端口的虚拟端口地址发送至复杂可编程逻辑器件,以便所述复杂可编程逻辑器件记录硬盘与虚拟端口地址的对应关系;其中,所述信号转换芯片包括N位strap pin,所述N位strap pin的电平信号与所述虚拟端口地址对应,N≥5;处理器,用于向所述复杂可编程逻辑器件发送点灯指令;其中,所述处理器为Whitley平台的中央处理器CPU;所述复杂可编程逻辑器件,用于通过解析所述点灯指令确定目标虚拟端口地址,根据所述硬盘与虚拟端口地址的对应关系对所述目标硬盘执行点灯操作。
本申请利用信号转换信息片将硬盘对应的处理器端口的虚拟端口地址发送至复杂可编程逻辑器件,由于信号转换芯片的strap pin的数量大于或等于5,因此strap pin的电平信号至少可以覆盖32种虚拟端口地址,而Whitley平台的中央处理器CPU有16个CPU端口,本申请能够避免出现虚拟端口地址分配错误的情况,可以解决线缆未连接时端口误读的问题。在将虚拟端口地址发送至复杂可编程逻辑器件的基础上,复杂可编程逻辑器件可以确定虚拟端口地址与硬盘的对应关系。当CPU下发点灯指令后,复杂可编程逻辑器件可以根据该对应关系对虚拟端口地址对应的目标硬盘执行电灯操作。本申请能够实现基于Whitley平台CPU的服务器的硬盘点灯操作。本申请同时还提供了一种硬盘点灯方法、系统及一种计算机可读存储介质,具有上述有益效果,在此不再赘述。
附图说明
为了更清楚地说明本申请实施例,下面将对实施例中所需要使用的附图做简单的介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例所提供的一种服务器的结构示意图;
图2为本申请实施例所提供的一种硬盘点灯方法的流程图;
图3为本申请实施例所提供的一种硬盘点灯系统的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
Purley平台CPU共有12个端口,其连接器采用Oculink接口类型连接器,每个port对应4位strap pin,共有16种组合方式,其中12种组合分别对应12个port的地址,这样CPLD通过读取strap pin值便可以识别硬盘对应port信息,从而读取CPU I2C命令进行X4NVMe盘点灯。根据SFF 9402规范,选用Oculink中reserved pin作为strap pin,从而实现VPPaddress分配。
Whitley平台CPU共16个端口,同时新平台要求使用slimline接口,这样面临两个问题,首先slimline X8接口共74PIN,相比Oculink少了6PIN,其中reserved PIN不足8个,其余PIN在实际应用中也都需要使用,若使用非reserved pin,则无法达到灵活配置的目的,也很难实现通用的目的;同时目前设计中在背板端strap pin都进行了上拉,当线缆不接主板连接器时,CPLD也会读到一种strap pin值,这样就默认对应X4 NVMe盘已经接到一个端口,发生错误。因此,Purley平台CPU中的虚拟端口地址分配方法不在适用于Whitley平台CPU,若对于Whitley平台CPU以相关技术中strap pin对应的虚拟端口地址分配,将会导致硬盘点灯操作的失败。本申请实施例改进相关技术中虚拟端口地址分配方法,实现基于Whitley平台CPU的服务器的硬盘点灯操作。
下面请参见图1,图1为本申请实施例所提供的一种服务器的结构示意图,图1中MB为主板,BP为背板。
信号转换芯片,用于当硬盘与主板连接器连接时,将所述硬盘对应的处理器端口的虚拟端口地址发送至复杂可编程逻辑器件,以便所述复杂可编程逻辑器件记录硬盘与虚拟端口地址的对应关系;
其中,Whitley平台的64路PCIe信号相比Purley平台的48路PCIe信号,信号通路增加了三分之一;Purley平台CPU共12个port,而Whitley平台的port数则对应的增加到了16个。PCIe port数量增多则需要对设计方案进行升级,而其中最为棘手的问题之一则为VPPAddress(Virtual Pin Port Address,虚拟端口地址)分配问题。所述信号转换芯片包括N位strap pin,所述N位strap pin的电平信号与所述虚拟端口地址对应,N≥5。本实施例中的信号转换芯片能够将电平信号转换为I2C信号,由于Whitley平台的中央处理器CPU有16个CPU端口,每一CPU端口都有其对应的虚拟端口地址,因此当strap pin位数N大于或等于5时,N位strap pin的电平信号组合至少为32,能够满足CPU端口数量的要求。
VPP Address为intel定义的一种虚拟端口分配地址方式,Whitley平台上共有PE1A/1B/1C/1D、PE2A/2B/2C/2D、PE3A/3B/3C/3D、PE4A/4B/4C/4D,其中每个port对应4路PCIe信号。当PCIe信号接NVMe硬盘时,则需要对PCIe port进行区分,从而背板上的CPLD能够区分硬盘对应的PCIe port,当CPU发来点灯信息时,背板上的CPLD能够区分port信息进行点灯。实现方式则是通过VPP Address来实现的,每两个port对应一个VPP Address,每个地址后携带一个16位的命令信息,其中高八位和低八位分别对应两个port的点灯信息。Whitley平台由于具有16个port,相对于purely平台新增4个port,在port识别和点灯信息获取上与原有方式会有改变,因此本实施例中实施例中信号转换芯片能够实现Whitley平台VPP ADDRESS的灵活配置。
作为一种可行的实施方式,信号转换芯片可以为PCA9555芯片,在主板上新增PCA9555芯片,该芯片能够实现将8位高低电平转换为I2C信号,5pin的情况能够涵盖所有port信息,每一种strap组合对应一种vpp address地址,对应一个port的信息。
处理器,用于向所述复杂可编程逻辑器件发送点灯指令;
其中,所述处理器为Whitley平台的中央处理器CPU。
所述复杂可编程逻辑器件300,用于通过解析所述点灯指令确定目标虚拟端口地址,根据所述硬盘与虚拟端口地址的对应关系对所述目标硬盘执行点灯操作。
本实施例利用信号转换信息片将硬盘对应的处理器端口的虚拟端口地址发送至复杂可编程逻辑器件,由于信号转换芯片的strap pin的数量大于或等于5,因此strap pin的电平信号至少可以覆盖32种虚拟端口地址,而Whitley平台的中央处理器CPU有16个CPU端口,本实施例能够避免出现虚拟端口地址分配错误的情况,可以解决线缆未连接时端口误读的问题。在将虚拟端口地址发送至复杂可编程逻辑器件的基础上,复杂可编程逻辑器件可以确定虚拟端口地址与硬盘的对应关系。当CPU下发点灯指令后,复杂可编程逻辑器件可以根据该对应关系对虚拟端口地址对应的目标硬盘执行电灯操作。本实施例能够实现基于Whitley平台CPU的服务器的硬盘点灯操作。
作为一种可行的实施方式,所述处理器还用于为每一处理器端口生成唯一对应的虚拟端口地址,并为每一所述处理器端口对应的信号转换芯片设置strap pin电平状态;其中,所述strap pin电平状态与每一所述处理器端口的虚拟端口地址相对应。
作为一种可行的实施方式,所述信号转换芯片具体为用于根据所述strap pin电平状态将电平信号转换为I2C信号的芯片。
作为一种可行的实施方式,所述信号转换芯片为PCA9555芯片。
作为一种可行的实施方式,所述信号转换芯片的数量与所述中央处理器CPU的目标端口的数量相同;其中,所述目标端口为所述中央处理器CPU与硬盘连接的端口,所述信号转换芯片与所述目标端口一一对应。
作为一种可行的实施方式,所述硬盘通过slimline连接器与所述主板连接器连接。
下面通过在实际应用中的实施例说明上述实施例描述的流程。请参见图2,本实施例改进了现有strap pin对应的VPP address分配,解决线缆未连接时port误读问题。
本方案采用strap pin方案,但是在原有4pin的基础上新增1pin,这样能够覆盖32种情况,解决了线缆未接情况下误读的情况;strap pin信息通过PCA9555读取后连接至背板连接器上I2C Pin,根据SFF9402规范,其中slimline的A8、A9 PIN为对一个的I2C PIN,接到对应PIN即可,同时所有连接器的I2C可以线与到CPLD的I2C GPIO,通过I2C来读取每个硬盘对应的port信息。本方案是为了包含更多种情况,采用了5位strap pin,因为当线缆未连接时不能够读取对应I2C信息,此时CPLD可以认定线缆未连接。同时该方案解决了slimline连接器reserved PIN不足,无法提供足够pin做strap pin的问题。
为清楚的说明该设计方法的实现情况,结合图1来说明实现步骤。具体可以包括如下步骤:
步骤1、在主板上新增PCA9555芯片,该芯片能够实现将8位高低电平转换为I2C信号,4pin或者5pin的情况能够涵盖所有port信息,每一种strap组合对应一种vpp address地址,对应一个port的信息。
步骤2、Strap pin信息通过PCA9555转换为I2C信息经cable连接到背板,CPLD能够读取该信息从而判断X4 NVMe硬盘所连接的port信息。
步骤3、CPU经VPP发出的点灯I2C信息传递到CPLD,根据解析的NVMe与port对应信息,从而实现对相应NVMe盘点灯。
步骤4、为了实现灵活配置,每一port可以连接任意背板,因此只要用于连接NVMe盘的port都需要增加PCA9555。
本实施例中每个CPU port的strap pin新增PCA9555进行解析,经过线缆传递至背板,实现VPP ADDRESS灵活配置。通过上述实施例可有效解决以下问题:Slimline连接器reserved Pin不足,无法实现使用reserved pin作为strap pin;同时解决了线缆未连接时背板误读CPU port问题;此种方案背板CPLD无需再预留strap PIN GPIO,每个硬盘需要预留4到5个GPIO,浪费CPLD GPIO资源。
本实施例通过PCA9555解析strap pin状态,与背板CPLD配合实现VPP ADDRESS灵活配置。当然本实施例还可用在其他的port分配及各种地址灵活配置场所,用于高速电子电路设计中。
下面请参见图2,图2为本申请实施例所提供的一种硬盘点灯方法的流程图;
具体步骤可以包括:
S101:当检测到硬盘与主板连接器连接时,确定与所述硬盘连接的处理器端口的虚拟端口地址;
S102:通过信号转换芯片将所述虚拟端口地址发送至复杂可编程逻辑器件,以便所述复杂可编程逻辑器件记录硬盘与虚拟端口地址的对应关系;
其中,所述信号转换芯片包括N位strap pin,所述N位strap pin的电平信号与所述虚拟端口地址对应,N≥5;
S103:向所述复杂可编程逻辑器件发送点灯指令,以便所述复杂可编程逻辑器件根据硬盘与虚拟端口地址的对应关系对目标磁盘执行点灯操作;
其中,所述目标磁盘对应的目标虚拟端口地址通过解析所述点灯指令确定。
本实施例利用信号转换信息片将硬盘对应的处理器端口的虚拟端口地址发送至复杂可编程逻辑器件,由于信号转换芯片的strap pin的数量大于或等于5,因此strap pin的电平信号至少可以覆盖32种虚拟端口地址,而Whitley平台的中央处理器CPU有16个CPU端口,本实施例能够避免出现虚拟端口地址分配错误的情况,可以解决线缆未连接时端口误读的问题。在将虚拟端口地址发送至复杂可编程逻辑器件的基础上,复杂可编程逻辑器件可以确定虚拟端口地址与硬盘的对应关系。当CPU下发点灯指令后,复杂可编程逻辑器件可以根据该对应关系对虚拟端口地址对应的目标硬盘执行电灯操作。本实施例能够实现基于Whitley平台CPU的服务器的硬盘点灯操作。
请参见图3,图3为本申请实施例所提供的一种硬盘点灯系统的结构示意图;
该系统可以包括:
地址确定模块100,用于当检测到硬盘与主板连接器连接时,确定与所述硬盘连接的处理器端口的虚拟端口地址;
发送模块200,用于通过信号转换芯片将所述虚拟端口地址发送至复杂可编程逻辑器件,以便所述复杂可编程逻辑器件记录硬盘与虚拟端口地址的对应关系;其中,所述信号转换芯片包括N位strap pin,所述N位strap pin的电平信号与所述虚拟端口地址对应,N≥5;
点灯模块300,用于向所述复杂可编程逻辑器件发送点灯指令,以便所述复杂可编程逻辑器件根据硬盘与虚拟端口地址的对应关系对目标磁盘执行点灯操作;其中,所述目标磁盘对应的目标虚拟端口地址通过解析所述点灯指令确定。
本实施例利用信号转换信息片将硬盘对应的处理器端口的虚拟端口地址发送至复杂可编程逻辑器件,由于信号转换芯片的strap pin的数量大于或等于5,因此strap pin的电平信号至少可以覆盖32种虚拟端口地址,而Whitley平台的中央处理器CPU有16个CPU端口,本实施例能够避免出现虚拟端口地址分配错误的情况,可以解决线缆未连接时端口误读的问题。在将虚拟端口地址发送至复杂可编程逻辑器件的基础上,复杂可编程逻辑器件可以确定虚拟端口地址与硬盘的对应关系。当CPU下发点灯指令后,复杂可编程逻辑器件可以根据该对应关系对虚拟端口地址对应的目标硬盘执行电灯操作。本实施例能够实现基于Whitley平台CPU的服务器的硬盘点灯操作。
由于系统部分的实施例与方法部分的实施例相互对应,因此系统部分的实施例请参见方法部分的实施例的描述,这里暂不赘述。
本申请还提供了一种计算机可读存储介质,其上存有计算机程序,该计算机程序被执行时可以实现上述实施例所提供的步骤。该存储介质可以包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的系统而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的状况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

Claims (9)

1.一种服务器,其特征在于,包括:
信号转换芯片,用于当硬盘与主板连接器连接时,将所述硬盘对应的处理器端口的虚拟端口地址发送至复杂可编程逻辑器件,以便所述复杂可编程逻辑器件记录硬盘与虚拟端口地址的对应关系;其中,所述信号转换芯片包括N位strap pin,所述N位strap pin的电平信号与所述虚拟端口地址对应,N≥5;所述信号转换芯片用于将8位高低电平转换为I2C信号,每一种strap组合对应一种vpp address地址;
处理器,用于向所述复杂可编程逻辑器件发送点灯指令;其中,所述处理器为Whitley平台的中央处理器CPU;
所述复杂可编程逻辑器件,用于通过解析所述点灯指令确定目标虚拟端口地址,根据所述硬盘与虚拟端口地址的对应关系对目标硬盘执行点灯操作。
2.根据权利要求1所述服务器,其特征在于,所述处理器还用于为每一处理器端口生成唯一对应的虚拟端口地址,并为每一所述处理器端口对应的信号转换芯片设置strap pin电平状态;其中,所述strap pin电平状态与每一所述处理器端口的虚拟端口地址相对应。
3.根据权利要求2所述服务器,其特征在于,所述信号转换芯片具体为用于根据所述strap pin电平状态将电平信号转换为I2C信号的芯片。
4.根据权利要求1所述服务器,其特征在于,所述信号转换芯片为PCA9555芯片。
5.根据权利要求1所述服务器,其特征在于,所述信号转换芯片的数量与所述中央处理器CPU的目标端口的数量相同;其中,所述目标端口为所述中央处理器CPU与硬盘连接的端口,所述信号转换芯片与所述目标端口一一对应。
6.根据权利要求1所述服务器,其特征在于,所述硬盘通过slimline连接器与所述主板连接器连接。
7.一种硬盘点灯方法,其特征在于,包括:
当检测到硬盘与主板连接器连接时,确定与所述硬盘连接的处理器端口的虚拟端口地址;
通过信号转换芯片将所述虚拟端口地址发送至复杂可编程逻辑器件,以便所述复杂可编程逻辑器件记录硬盘与虚拟端口地址的对应关系;其中,所述信号转换芯片包括N位strap pin,所述N位strap pin的电平信号与所述虚拟端口地址对应,N≥5;所述信号转换芯片用于将8位高低电平转换为I2C信号,每一种strap组合对应一种vpp address地址;
向所述复杂可编程逻辑器件发送点灯指令,以便所述复杂可编程逻辑器件根据硬盘与虚拟端口地址的对应关系对目标磁盘执行点灯操作;其中,所述目标磁盘对应的目标虚拟端口地址通过解析所述点灯指令确定。
8.一种硬盘点灯系统,其特征在于,包括:
地址确定模块,用于当检测到硬盘与主板连接器连接时,确定与所述硬盘连接的处理器端口的虚拟端口地址;
发送模块,用于通过信号转换芯片将所述虚拟端口地址发送至复杂可编程逻辑器件,以便所述复杂可编程逻辑器件记录硬盘与虚拟端口地址的对应关系;其中,所述信号转换芯片包括N位strap pin,所述N位strap pin的电平信号与所述虚拟端口地址对应,N≥5;所述信号转换芯片用于将8位高低电平转换为I2C信号,每一种strap组合对应一种vppaddress地址;
点灯模块,用于向所述复杂可编程逻辑器件发送点灯指令,以便所述复杂可编程逻辑器件根据硬盘与虚拟端口地址的对应关系对目标磁盘执行点灯操作;其中,所述目标磁盘对应的目标虚拟端口地址通过解析所述点灯指令确定。
9.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求7所述硬盘点灯方法的步骤。
CN201910657522.1A 2019-07-19 2019-07-19 一种服务器、硬盘点灯方法、系统及计算机可读存储介质 Active CN110543404B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910657522.1A CN110543404B (zh) 2019-07-19 2019-07-19 一种服务器、硬盘点灯方法、系统及计算机可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910657522.1A CN110543404B (zh) 2019-07-19 2019-07-19 一种服务器、硬盘点灯方法、系统及计算机可读存储介质

Publications (2)

Publication Number Publication Date
CN110543404A CN110543404A (zh) 2019-12-06
CN110543404B true CN110543404B (zh) 2023-07-14

Family

ID=68709805

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910657522.1A Active CN110543404B (zh) 2019-07-19 2019-07-19 一种服务器、硬盘点灯方法、系统及计算机可读存储介质

Country Status (1)

Country Link
CN (1) CN110543404B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112069040B (zh) * 2020-09-27 2022-07-08 山东云海国创云计算装备产业创新中心有限公司 一种硬盘点灯方法、装置及相关组件
CN112527575B (zh) * 2020-11-26 2023-02-28 浪潮电子信息产业股份有限公司 一种硬盘点灯测试方法、装置、设备及可读存储介质
CN112506817B (zh) * 2020-12-04 2022-07-19 苏州浪潮智能科技有限公司 一种控制硬盘背板led的方法和设备
CN113238918A (zh) * 2021-01-07 2021-08-10 苏州浪潮智能科技有限公司 一种硬盘点灯方法、装置及相关组件
CN112835837B (zh) * 2021-02-04 2023-06-23 北京百度网讯科技有限公司 建立数据连接的方法、相关装置及计算机程序产品
CN113064850B (zh) * 2021-04-09 2024-05-28 中科可控信息产业有限公司 拓扑检测处理方法、装置、服务器及可读存储介质
CN113204475B (zh) * 2021-05-08 2023-01-24 山东英信计算机技术有限公司 一种服务器背板硬盘点灯装置、方法及服务器
CN113220232A (zh) * 2021-05-13 2021-08-06 浪潮商用机器有限公司 一种系统内硬盘顺序确定方法、装置及存储配置系统
CN114116415B (zh) * 2021-11-29 2024-01-09 苏州浪潮智能科技有限公司 一种硬盘背板、硬盘点灯控制系统、方法、装置及介质
CN114185721B (zh) * 2022-02-17 2022-05-06 浪潮(山东)计算机科技有限公司 一种服务器的热存储备份系统及方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109240896A (zh) * 2018-09-21 2019-01-18 郑州云海信息技术有限公司 一种服务器及其硬盘点灯系统
CN109753442A (zh) * 2019-01-10 2019-05-14 郑州云海信息技术有限公司 一种解决服务器背板bmc点灯vpp地址冲突的方法和系统

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107729220B (zh) * 2017-09-27 2019-06-18 郑州云海信息技术有限公司 一种实现多NVMe硬盘背板点灯的设计方法
CN108829567A (zh) * 2018-05-29 2018-11-16 郑州云海信息技术有限公司 支持双重点灯的单块NVMe硬盘背板及硬盘背板的点灯方法
CN109032992A (zh) * 2018-07-12 2018-12-18 郑州云海信息技术有限公司 一种服务器nvme硬盘背板led控制装置及方法
CN109359015A (zh) * 2018-09-25 2019-02-19 郑州云海信息技术有限公司 一种基于扩展的sff8485通信机制实现硬盘点灯的方法及系统

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109240896A (zh) * 2018-09-21 2019-01-18 郑州云海信息技术有限公司 一种服务器及其硬盘点灯系统
CN109753442A (zh) * 2019-01-10 2019-05-14 郑州云海信息技术有限公司 一种解决服务器背板bmc点灯vpp地址冲突的方法和系统

Also Published As

Publication number Publication date
CN110543404A (zh) 2019-12-06

Similar Documents

Publication Publication Date Title
CN110543404B (zh) 一种服务器、硬盘点灯方法、系统及计算机可读存储介质
CN111159085B (zh) 一种pcie带宽的自动配置方法、服务器主板及服务器
US9858238B2 (en) Dual mode USB and serial console port
CN104021107A (zh) 一种支持NVMe PCIE SSD系统设计方法
CN111901164B (zh) Ocp nic网卡的适配控制方法、装置、设备及系统
CN102388357B (zh) 访问存储设备的方法及系统
CN112181505A (zh) 一种支持多主机服务器PCIe带宽分配方法、装置及介质
CN103098039A (zh) 高速外围器件互连总线端口配置方法及设备
CN111294413B (zh) 一种互联网协议ip地址的确定方法、装置和可读介质
CN103176913B (zh) 硬盘动态映射方法与应用其的服务器
CN204904151U (zh) 一种内置式转接卡
CN209248436U (zh) 一种扩展板卡及服务器
CN114003528A (zh) Ocp转接卡、转接系统及转接方法
US11144305B2 (en) Method for updating IC firmware
CN117135055A (zh) 带宽资源的控制方法及装置、存储介质及电子装置
US10176133B2 (en) Smart device with no AP
CN111723037A (zh) 一种pcie接口扩展系统及服务器
CN215729742U (zh) 一种硬盘接口电路及主板
CN112527715B (zh) 一种服务器多io拓展的自动配置方法及相关设备
CN112069108A (zh) 一种基于PCIE Switch的服务器灵活配置系统及方法
CN113656343A (zh) 现场可编程门阵列电路、数据传输方法、芯片及系统
CN109144578B (zh) 一种基于龙芯计算机的显卡资源配置方法及装置
CN216014148U (zh) 一种服务器和服务器背板
CN205193696U (zh) 一种万兆网络板卡
CN110781106A (zh) 一种通用闪存存储器主机端芯片装置以及设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant