CN112506817B - 一种控制硬盘背板led的方法和设备 - Google Patents

一种控制硬盘背板led的方法和设备 Download PDF

Info

Publication number
CN112506817B
CN112506817B CN202011399822.3A CN202011399822A CN112506817B CN 112506817 B CN112506817 B CN 112506817B CN 202011399822 A CN202011399822 A CN 202011399822A CN 112506817 B CN112506817 B CN 112506817B
Authority
CN
China
Prior art keywords
address
hard disk
bus
pcie
pin port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011399822.3A
Other languages
English (en)
Other versions
CN112506817A (zh
Inventor
郭艳杰
黄强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202011399822.3A priority Critical patent/CN112506817B/zh
Publication of CN112506817A publication Critical patent/CN112506817A/zh
Application granted granted Critical
Publication of CN112506817B publication Critical patent/CN112506817B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明提供了一种控制硬盘背板LED的方法和设备,该方法包括:响应于硬盘加载到系统中,读取连接到硬盘的PCIE的CPU地址和处理器的I2C总线编号地址;将PCIE的CPU地址和处理器的I2C总线编号地址进行拼接,并将拼接后的地址补全以形成硬盘的背板的虚拟引脚端口总线地址;将硬盘的背板的虚拟引脚端口的寄存器状态映射到硬盘的背板的状态指示灯;将硬盘的PCIE接口的唯一标识与硬盘的背板的虚拟引脚端口总线地址进行关联;响应于接收到硬盘点灯的命令,基于硬盘的PCIE接口的唯一标识通过硬盘的背板的虚拟引脚端口总线地址将命令发送到虚拟引脚端口的寄存器中以将相应的状态指示灯点亮。通过使用本发明的方案,能够减少重复开发,保证配件兼容性。

Description

一种控制硬盘背板LED的方法和设备
技术领域
本领域涉及计算机领域,并且更具体地涉及一种控制硬盘背板LED的方法和设备。
背景技术
服务器行业虽然的日趋成熟,服务器产品也是层出不穷,但是服务器所用的关键器件——硬盘,其最基本分类仍然是NVME硬盘与SAS/SATA盘。众所周知,现在各厂家以英特尔的处理器为主,所以NVME盘的背板多支持英特尔的VMD(Volume Management Device,英特尔VMD(卷管理设备)是针对下一代存储推出的部署方案,这套方案支持从PCIe总线对NVME固态盘进行热升级和更换,而无需关闭系统,同时标准化LED管理可帮助更快速地识别固态盘状态)从PCIE总线对NVME固态盘进行热交换更换,而无需关闭系统,同时支持英特尔的标准化LED管理方案。这种支持VMD功能标准LED控制的固件是主流固件。但是随着新的非英特尔处理器的使用也越来越多。现在每个厂家对NVME背板LED的控制要求不一。导致采用非英特尔处理器的厂家开发过程中要为不同的处理器提供不同的NVME点灯方案。导致开发工作重复,背板不可复用容易混乱。
发明内容
有鉴于此,本发明实施例的目的在于提出一种控制硬盘背板LED的方法和设备,通过使用本发明的技术方案,能够对不支持VMD功能的处理器依然可以使用原英特尔平台的硬盘管理背板,减少重复开发,保证配件兼容性。
基于上述目的,本发明的实施例的一个方面提供了一种控制硬盘背板LED的方法,包括以下步骤:
响应于硬盘加载到系统中,读取连接到硬盘的PCIE的CPU地址和处理器的I2C总线编号地址;
将PCIE的CPU地址和处理器的I2C总线编号地址进行拼接,并将拼接后的地址补全以形成硬盘的背板的虚拟引脚端口总线地址;
将硬盘的背板的虚拟引脚端口的寄存器状态映射到硬盘的背板的状态指示灯;
将硬盘的PCIE接口的唯一标识与硬盘的背板的虚拟引脚端口总线地址进行关联;
响应于接收到硬盘点灯的命令,基于硬盘的PCIE接口的唯一标识通过硬盘的背板的虚拟引脚端口总线地址将命令发送到虚拟引脚端口的寄存器中以将相应的状态指示灯点亮。
根据本发明的一个实施例,PCIE的CPU地址为3bit地址,处理器的I2C总线编号地址为4bit地址。
根据本发明的一个实施例,将PCIE的CPU地址和处理器的I2C总线编号地址进行拼接,并将拼接后的地址补全以形成硬盘的背板的虚拟引脚端口总线地址包括:
将PCIE的CPU地址的3bit地址和处理器的I2C总线编号地址的4bit地址拼接成一个7bit地址;
将7bit地址左移1位以补齐标准的虚拟引脚端口的总线地址。
根据本发明的一个实施例,状态指示灯包括定位灯和故障输出灯。
根据本发明的一个实施例,还包括:
响应于系统启动完成,发送使能硬盘的背板的VMD功能的命令。
本发明的实施例的另一个方面,还提供了一种控制硬盘背板LED的设备,设备包括:
读取模块,读取模块配置为响应于硬盘加载到系统中,读取连接到硬盘的PCIE的CPU地址和处理器的I2C总线编号地址;
拼接模块,拼接模块配置为将PCIE的CPU地址和处理器的I2C总线编号地址进行拼接,并将拼接后的地址补全以形成硬盘的背板的虚拟引脚端口总线地址;
映射模块,映射模块配置为将硬盘的背板的虚拟引脚端口的寄存器状态映射到硬盘的背板的状态指示灯;
关联模块,关联模块配置为将硬盘的PCIE接口的唯一标识与硬盘的背板的虚拟引脚端口总线地址进行关联;
发送模块,发送模块配置为响应于接收到硬盘点灯的命令,基于硬盘的PCIE接口的唯一标识通过硬盘的背板的虚拟引脚端口总线地址将命令发送到虚拟引脚端口的寄存器中以将相应的状态指示灯点亮。
根据本发明的一个实施例,PCIE的CPU地址为3bit地址,处理器的I2C总线编号地址为4bit地址。
根据本发明的一个实施例,拼接模块还配置为:
将PCIE的CPU地址的3bit地址和处理器的I2C总线编号地址的4bit地址拼接成一个7bit地址;
将7bit地址左移1位以补齐标准的虚拟引脚端口的总线地址。
根据本发明的一个实施例,状态指示灯包括定位灯和故障输出灯。
根据本发明的一个实施例,还包括使能模块,使能模块配置为:
响应于系统启动完成,发送使能硬盘的背板的VMD功能的命令。
本发明具有以下有益技术效果:本发明实施例提供的控制硬盘背板LED的方法,通过响应于硬盘加载到系统中,读取连接到硬盘的PCIE的CPU地址和处理器的I2C总线编号地址;将PCIE的CPU地址和处理器的I2C总线编号地址进行拼接,并将拼接后的地址补全以形成硬盘的背板的虚拟引脚端口总线地址;将硬盘的背板的虚拟引脚端口的寄存器状态映射到硬盘的背板的状态指示灯;将硬盘的PCIE接口的唯一标识与硬盘的背板的虚拟引脚端口总线地址进行关联;响应于接收到硬盘点灯的命令,基于硬盘的PCIE接口的唯一标识通过硬盘的背板的虚拟引脚端口总线地址将命令发送到虚拟引脚端口的寄存器中以将相应的状态指示灯点亮的技术方案,能够对不支持VMD功能的处理器依然可以使用原英特尔平台的硬盘管理背板,减少重复开发,保证配件兼容性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为根据本发明一个实施例的控制硬盘背板LED的方法的示意性流程图;
图2为根据本发明一个实施例的控制硬盘背板LED的设备的示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
基于上述目的,本发明的实施例的第一个方面,提出了一种控制硬盘背板LED的方法的一个实施例。图1示出的是该方法的示意性流程图。
如图1中所示,该方法可以包括以下步骤:
S1响应于硬盘加载到系统中,读取连接到硬盘的PCIE的CPU地址和处理器的I2C总线编号地址,处理器系统启动过程扫描NVME设备,并将NVME设备加载到系统中,系统启动NVME背板的CPLD并读取PCIE总线状态及PCIE的CPU地址和HP地址,其中CPU地址是处理器提供的区别处理器的标识(多CPU环境中),HP地址是处理器的I2C总线编号地址;
S2将PCIE的CPU地址和处理器的I2C总线编号地址进行拼接,并将拼接后的地址补全以形成硬盘的背板的虚拟引脚端口总线地址,NVME硬盘的背板上的CPLD将CPU地址(3bit)和HP地址(4bit)合成一个7bit的地址,并左移1位以补齐为标准的VPP(Virtual PinPort,虚拟引脚端口)的I2C地址,以作为NVME硬盘的背板的CPLD的VPP(I2C)总线的地址;
S3将硬盘的背板的虚拟引脚端口的寄存器状态映射到硬盘的背板的状态指示灯,系统启动后,系统中的BMC判断系统启动动作发生,BMC发送使能NVME背板VMD功能的命令至NVME硬盘背板,NVME硬盘背板接收到该命令后将NVME硬盘背板的VPP接口对应的寄存器状态映射到NVME硬盘背板的状态指示灯;
S4将硬盘的PCIE接口的唯一标识与硬盘的背板的虚拟引脚端口总线地址进行关联,CPU系统启动已经完成,CPU系统添加驱动补丁将NVME硬盘的B.D.F(PCIE接口的唯一标识)编号与NVME硬盘背板的VPP(I2C)总线的设备地址关联起来;
S5响应于接收到硬盘点灯的命令,基于硬盘的PCIE接口的唯一标识通过硬盘的背板的虚拟引脚端口总线地址将命令发送到虚拟引脚端口的寄存器中以将相应的状态指示灯点亮,根据硬盘的PCIE接口的唯一标识识别到指定的硬盘背板的端口,通过上述地址关联,通过相应的地址将命令发送的寄存器中,根据寄存器状态与背板状态指示灯的映射关系将硬盘相应的指示灯点亮。
通过本发明的技术方案,能够对不支持VMD功能的处理器依然可以使用原英特尔平台的硬盘管理背板,减少重复开发,保证配件兼容性。
在本发明的一个优选实施例中,PCIE的CPU地址为3bit地址,处理器的I2C总线编号地址为4bit地址。
在本发明的一个优选实施例中,将PCIE的CPU地址和处理器的I2C总线编号地址进行拼接,并将拼接后的地址补全以形成硬盘的背板的虚拟引脚端口总线地址包括:
将PCIE的CPU地址的3bit地址和处理器的I2C总线编号地址的4bit地址拼接成一个7bit地址;
将7bit地址左移1位以补齐标准的虚拟引脚端口的总线地址。IceLake CPU通过SMBus总线传递用于热拔插PCIE管理的VPP。VPP信息用于PCI SSD Enclosure管理,每个PCIe SSD占用8bits,因此需要将地址补全到8bit的地址。
在本发明的一个优选实施例中,状态指示灯包括定位灯和故障输出灯。
在本发明的一个优选实施例中,还包括:
响应于系统启动完成,发送使能硬盘的背板的VMD功能的命令。系统启动后,需要将VMD功能开启才可以使用该功能,因此需要发送一个使能VMD功能的命令。
通过本发明的技术方案,能够对不支持VMD功能的处理器依然可以使用原英特尔平台的硬盘管理背板,减少重复开发,保证配件兼容性。
需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,上述的程序可存储于计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中存储介质可为磁碟、光盘、只读存储器(Read-Only Memory,ROM)或随机存取存储器(Random AccessMemory,RAM)等。上述计算机程序的实施例,可以达到与之对应的前述任意方法实施例相同或者相类似的效果。
此外,根据本发明实施例公开的方法还可以被实现为由CPU执行的计算机程序,该计算机程序可以存储在计算机可读存储介质中。在该计算机程序被CPU执行时,执行本发明实施例公开的方法中限定的上述功能。
基于上述目的,本发明的实施例的第二个方面,提出了一种控制硬盘背板LED的设备,如图2所示,设备200包括:
读取模块,读取模块配置为响应于硬盘加载到系统中,读取连接到硬盘的PCIE的CPU地址和处理器的I2C总线编号地址;
拼接模块,拼接模块配置为将PCIE的CPU地址和处理器的I2C总线编号地址进行拼接,并将拼接后的地址补全以形成硬盘的背板的虚拟引脚端口总线地址;
映射模块,映射模块配置为将硬盘的背板的虚拟引脚端口的寄存器状态映射到硬盘的背板的状态指示灯;
关联模块,关联模块配置为将硬盘的PCIE接口的唯一标识与硬盘的背板的虚拟引脚端口总线地址进行关联;
发送模块,发送模块配置为响应于接收到硬盘点灯的命令,基于硬盘的PCIE接口的唯一标识通过硬盘的背板的虚拟引脚端口总线地址将命令发送到虚拟引脚端口的寄存器中以将相应的状态指示灯点亮。
在本发明的一个优选实施例中,PCIE的CPU地址为3bit地址,处理器的I2C总线编号地址为4bit地址。
在本发明的一个优选实施例中,拼接模块还配置为:
将PCIE的CPU地址的3bit地址和处理器的I2C总线编号地址的4bit地址拼接成一个7bit地址;
将7bit地址左移1位以补齐标准的虚拟引脚端口的总线地址。
在本发明的一个优选实施例中,状态指示灯包括定位灯和故障输出灯。
在本发明的一个优选实施例中,还包括使能模块,使能模块配置为:
响应于系统启动完成,发送使能硬盘的背板的VMD功能的命令。
上述实施例,特别是任何“优选”实施例是实现的可能示例,并且仅为了清楚地理解本发明的原理而提出。可以在不脱离本文所描述的技术的精神和原理的情况下对上述实施例进行许多变化和修改。所有修改旨在被包括在本公开的范围内并且由所附权利要求保护。

Claims (10)

1.一种控制硬盘背板LED的方法,其特征在于,包括以下步骤:
响应于硬盘加载到系统中,读取连接到所述硬盘的PCIE的CPU地址和处理器的I2C总线编号地址;
将所述PCIE的CPU地址和所述处理器的I2C总线编号地址进行拼接,并将拼接后的地址补全以形成所述硬盘的背板的虚拟引脚端口总线地址;
将所述硬盘的背板的虚拟引脚端口的寄存器状态映射到所述硬盘的背板的状态指示灯;
将硬盘的PCIE接口的唯一标识与所述硬盘的背板的虚拟引脚端口总线地址进行关联;
响应于接收到所述硬盘点灯的命令,基于所述硬盘的PCIE接口的唯一标识通过硬盘的背板的虚拟引脚端口总线地址将所述命令发送到虚拟引脚端口的寄存器中以将相应的状态指示灯点亮。
2.根据权利要求1所述的方法,其特征在于,所述PCIE的CPU地址为3bit地址,所述处理器的I2C总线编号地址为4bit地址。
3.根据权利要求2所述的方法,其特征在于,将所述PCIE的CPU地址和所述处理器的I2C总线编号地址进行拼接,并将拼接后的地址补全以形成所述硬盘的背板的虚拟引脚端口总线地址包括:
将所述PCIE的CPU地址的3bit地址和所述处理器的I2C总线编号地址的4bit地址拼接成一个7bit地址;
将所述7bit地址左移1位以补齐标准的虚拟引脚端口的总线地址。
4.根据权利要求1所述的方法,其特征在于,所述状态指示灯包括定位灯和故障输出灯。
5.根据权利要求1所述的方法,其特征在于,还包括:
响应于系统启动完成,发送使能所述硬盘的背板的VMD功能的命令。
6.一种控制硬盘背板LED的设备,其特征在于,所述设备包括:
读取模块,所述读取模块配置为响应于硬盘加载到系统中,读取连接到所述硬盘的PCIE的CPU地址和处理器的I2C总线编号地址;
拼接模块,所述拼接模块配置为将所述PCIE的CPU地址和所述处理器的I2C总线编号地址进行拼接,并将拼接后的地址补全以形成所述硬盘的背板的虚拟引脚端口总线地址;
映射模块,所述映射模块配置为将所述硬盘的背板的虚拟引脚端口的寄存器状态映射到所述硬盘的背板的状态指示灯;
关联模块,所述关联模块配置为将硬盘的PCIE接口的唯一标识与所述硬盘的背板的虚拟引脚端口总线地址进行关联;
发送模块,所述发送模块配置为响应于接收到所述硬盘点灯的命令,基于所述硬盘的PCIE接口的唯一标识通过硬盘的背板的虚拟引脚端口总线地址将所述命令发送到虚拟引脚端口的寄存器中以将相应的状态指示灯点亮。
7.根据权利要求6所述的设备,其特征在于,所述PCIE的CPU地址为3bit地址,所述处理器的I2C总线编号地址为4bit地址。
8.根据权利要求7所述的设备,其特征在于,所述拼接模块还配置为:
将所述PCIE的CPU地址的3bit地址和所述处理器的I2C总线编号地址的4bit地址拼接成一个7bit地址;
将所述7bit地址左移1位以补齐标准的虚拟引脚端口的总线地址。
9.根据权利要求6所述的设备,其特征在于,所述状态指示灯包括定位灯和故障输出灯。
10.根据权利要求6所述的设备,其特征在于,还包括使能模块,所述使能模块配置为:
响应于系统启动完成,发送使能所述硬盘的背板的VMD功能的命令。
CN202011399822.3A 2020-12-04 2020-12-04 一种控制硬盘背板led的方法和设备 Active CN112506817B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011399822.3A CN112506817B (zh) 2020-12-04 2020-12-04 一种控制硬盘背板led的方法和设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011399822.3A CN112506817B (zh) 2020-12-04 2020-12-04 一种控制硬盘背板led的方法和设备

Publications (2)

Publication Number Publication Date
CN112506817A CN112506817A (zh) 2021-03-16
CN112506817B true CN112506817B (zh) 2022-07-19

Family

ID=74968203

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011399822.3A Active CN112506817B (zh) 2020-12-04 2020-12-04 一种控制硬盘背板led的方法和设备

Country Status (1)

Country Link
CN (1) CN112506817B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI822503B (zh) * 2022-12-01 2023-11-11 神雲科技股份有限公司 匯流排位址設定方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110543404B (zh) * 2019-07-19 2023-07-14 广东浪潮大数据研究有限公司 一种服务器、硬盘点灯方法、系统及计算机可读存储介质
CN110764978A (zh) * 2019-10-12 2020-02-07 苏州浪潮智能科技有限公司 一种硬盘点灯方法、装置及电子设备和存储介质

Also Published As

Publication number Publication date
CN112506817A (zh) 2021-03-16

Similar Documents

Publication Publication Date Title
CN107423169B (zh) 用于测试高速外围设备互连设备的方法和系统
US9680712B2 (en) Hardware management and control of computer components through physical layout diagrams
TWI595364B (zh) 自動修復映像檔的方法及伺服器系統
US20150331694A1 (en) Installation of operating system on host computer using virtual storage of bmc
US9448889B2 (en) BIOS failover update with service processor
KR100764921B1 (ko) 장치 이뉴머레이션을 위한 가상 rom
US9448808B2 (en) BIOS update with service processor without serial peripheral interface (SPI) access
US20170300348A1 (en) Virtual device based systems
US20190392148A1 (en) Validation of installation of removeable computer hardware components
CN112506817B (zh) 一种控制硬盘背板led的方法和设备
US7266628B2 (en) System and method of retiring events upon device replacement
US9749189B2 (en) Generating graphical diagram of physical layout of computer platforms
US20050154929A1 (en) Method, system, and product for indicating power status of field replaceable units
CN108694052B (zh) 一种固件升级方法、固件升级装置及固件升级系统
WO2024022212A1 (zh) 配置信息的管理方法、装置及服务器
WO2024108938A1 (zh) 一种硬盘控制装置、方法、设备、非易失性可读存储介质及服务器
CN116821043A (zh) 物联网操作系统软硬一体化应用扩展装置及其应用
US20070104039A1 (en) Method, apparatus, and system for installing software
CN108052337A (zh) 一种eMMC量产工具的固件升级方法及装置
CN113849380A (zh) 一种硬盘槽位与信号灯的编号确定方法、系统及相关组件
US9807838B1 (en) System and method for providing downloadable custom LED blinking pattern for backplane controller or enclosure management controller
US10635818B1 (en) Blocking runtime firmware variable access
CN111625184A (zh) 闪存数据烧录方法及系统
US11927786B2 (en) Consistent brightness control of a carrier light pipe
US20240020044A1 (en) Method for locating hard disk, system and server

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant