CN110197643A - 像素驱动电路及显示装置 - Google Patents
像素驱动电路及显示装置 Download PDFInfo
- Publication number
- CN110197643A CN110197643A CN201910605175.8A CN201910605175A CN110197643A CN 110197643 A CN110197643 A CN 110197643A CN 201910605175 A CN201910605175 A CN 201910605175A CN 110197643 A CN110197643 A CN 110197643A
- Authority
- CN
- China
- Prior art keywords
- transistor
- connect
- pole
- pixel
- resistance
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供一种像素驱动电路及显示装置,属于显示技术领域,其可解决现有技术中的栅线数量过多的问题。本发明的像素驱动电路包括:第一选择单元、第二选择单元、控制单元、第一像素单元和第二像素单元;第一选择单元用于在第一栅极信号的控制下,输出第一选通信号,以控制第一像素单元进行显示;第二选择单元用于在第二栅极信号的控制下,输出第二选通信号,以控制第二像素单元进行显示;控制单元用于在第一像素单元和第二单元中的一者进行显示时,控制其中的另一者不进行显示;第一像素单元用于在第一选通信号的控制下,根据数据信号进行显示;第二像素单元用于在第二选通信号的控制下,根据数据信号进行显示。
Description
技术领域
本发明属于显示技术领域,具体涉及一种像素驱动电路及显示装置。
背景技术
有机发光二极管(Organic Light-Emitting Diode,OLED)显示面板因具有轻薄、节能、宽视角、色域广、对比度高等特性而备受人们的青睐。
现有的OLED显示面板中,每一条栅线控制一行像素进行显示。随着用户对显示面板分辨率的要求不断提高,显示面板中需要布置的栅线的数量也随之增多,因此,增加了栅线的布线难度。同时,过多数量的栅线也不利于显示面板的窄边框设计,增加了显示面板的黑边框,影响了显示效果,降低了用户使用体验。
发明内容
本发明旨在至少解决现有技术中存在的技术问题之一,提供一种像素驱动电路及显示装置。
解决本发明技术问题所采用的技术方案是一种像素驱动电路,包括:第一选择单元、第二选择单元、控制单元、第一像素单元和第二像素单元;
所述第一选择单元用于在第一栅极信号的控制下,输出第一选通信号,以控制所述第一像素单元进行显示;
所述第二选择单元用于在第二栅极信号的控制下,输出第二选通信号,以控制所述第二像素单元进行显示;
所述控制单元用于在所述第一像素单元和所述第二像素单元中的一者进行显示时,控制其中的另一者不进行显示;
所述第一像素单元用于在所述第一选通信号的控制下,根据数据信号进行显示;
所述第二像素单元用于在所述第二选通信号的控制下,根据数据信号进行显示。
可选地,所述第一选择单元包括:第一电阻、第二电阻、第五晶体管、第五电阻和第一二极管;其中,所述第五晶体管具有第一开关特性;
所述第一电阻的第一端与栅极信号输入端连接,第二端与所述第二电阻的第一端、及所述第五晶体管的控制极连接;
所述第二电阻的第二端与第二电源端连接;
所述第五晶体管的第一极通过所述第五电阻与第一电源端连接,第二极与第二电源端连接;
所述第一二极管的第一端通过所述第五电阻与第一电源端连接,第二端与所述第一像素单元、及所述控制单元连接。
可选地,所述第二选择单元包括:第三电阻、第四电阻和第二二极管;
所述第三电阻的第一端与栅极信号输入端连接,第二端与所述第四电阻的第一端、及所述第二二极管的第一端连接;
所述第四电阻的第二端与第二电源端连接;
所述第二二极管的第二端与所述第二像素单元连接。
可选地,所述控制单元包括:第三二极管;
所述第三二极管的第一端与所述第二像素单元连接,第二端与所述第一像素单元、及所述第一选择单元连接。
可选地,所述第一像素单元包括:第二晶体管、第一电容、第三晶体管和第一发光器件;其中,所述第二晶体管具有第二开关特性;
所述第二晶体管的控制极与所述控制单元、及所述第一选择单元连接,第一极与数据信号输入端连接,第二极与所述第一电容的第一端、及所述第三晶体管的控制极连接;
所述第一电容的第二端与第四电源端连接;
所述第三晶体管的第一极与所述第一发光器件的第二端连接,第二极与第四电源端连接;
所述第一发光器件的第一端与第三电源端连接。
可选地,所述第二像素单元包括:第一晶体管、第二电容、第四晶体管和第二发光器件;其中,所述第一晶体管具有第一开关特性;
所述第一晶体管的控制极与所述第一选择单元连接,第一极与数据信号输入端连接,第二极与所述控制单元、所述第二电容的第一端、及所述第四晶体管的控制极连接;
所述第二电容的第二端与第四电源端连接;
所述第四晶体管的第一极与所述第二发光器件的第二端连接,第二极与第四电源端连接;
所述第二发光器件的第一端与第三电源端连接。
可选地,所述第一栅极信号作用于所述第五晶体管的控制极的电压大于所述第五晶体管的阈值电压;
所述第一栅极信号作用于所述第一晶体管的控制极的电压小于所述第一晶体管的阈值电压。
可选地,所述第二晶体管的阈值电压大于所述第一二极管和所述第三二极管压降。
解决本发明技术问题所采用的技术方案是一种像素驱动电路,包括:第一电阻、第二电阻、第五晶体管、第五电阻、第一二极管、第三电阻、第四电阻、第二二极管、第三二极管、第二晶体管、第一电容、第三晶体管、第一发光器件、第一晶体管、第二电容、第四晶体管和第二发光器件;所述第五晶体管和所述第一晶体管具有第一开关特性;所述第二晶体管具有第二开关特性;
所述第一电阻的第一端与栅极信号输入端连接,第二端与所述第二电阻的第一端、及所述第五晶体管的控制极连接;
所述第二电阻的第二端与第二电源端连接;
所述第五晶体管的第一极通过所述第五电阻与第一电源端连接,第二极与第二电源端连接;
所述第一二极管的第一端通过所述第五电阻与第一电源端连接,第二端与所述第三二极管的第一端、所述第二电容的第一端及所述第四晶体管的控制极连接;
所述第三电阻的第一端与栅极信号输入端连接,第二端与所述第四电阻的第一端、及所述第二二极管的第一端连接;
所述第四电阻的第二端与第二电源端连接;
所述第二二极管的第二端与所述第一晶体管的控制极连接;
所述第三二极管的第一端与所述第一晶体管的第二极、第二电容的第一极、及第四晶体管的控制连接,第二端与所述第一二极管的第二极、及所述第二晶体管的控制极连接;
所述第二晶体管的控制极与所述第三二极管的第二极、及所述第一晶体管的第二极连接,第一极与数据信号输入端连接,第二极与所述第一电容的第一端、及所述第三晶体管的控制极连接;
所述第一电容的第二端与第四电源端连接;
所述第三晶体管的第一极与所述第一发光器件的第二端连接,第二极与第四电源端连接;
所述第一发光器件的第一端与第三电源端连接;
所述第一晶体管的控制极与所述第二晶体管的第二极连接,第一极与数据信号输入端连接,第二极与所述第三晶体管的第一极、所述第二电容的第一端、及所述第四晶体管的控制极连接;
所述第二电容的第二端与第四电源端连接;
所述第四晶体管的第一极与所述第二发光器件的第二端连接,第二极与第四电源端连接;
所述第二发光器件的第一端与第三电源端连接。
解决本发明技术问题所采用的技术方案是一种显示装置,包括如上述提供的像素驱动电路。
附图说明
图1-图3为本发明实施例提供的一种像素驱动电路的结构示意图。
附图标记说明:
101-第一选择单元、102-第二选择单元、103-控制单元、104-第一像素单元、105-第二像素单元、N-节点、R1-第一电阻、R2-第二电阻、TR5-第五晶体管、R5-第五电阻、D1-第一二极管、R3-第三电阻、R4-第四电阻、D2-第二二极管、D3-第三二极管、TR2-第二晶体管、C1-第一电容、TR3-第三晶体管、OLED1-第一发光器件、TR1-第一晶体管、C2-第二电容、TR4-第四晶体管、OLED2-第二发光器件、Vgate-栅极信号输入端、Vdata-数据信号输入端、Vcc-第三电源端和GND-地线。
具体实施方式
为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式对本发明作进一步详细描述。
现有技术中的OLED显示面板中的像素驱动电路一般包括开关晶体管、恒流晶体管、电容和发光器件。栅极信号加载到开关晶体管的控制极,数据信号加载到开关晶体管的第一极。当一行像素被选通,行驱动信号有效时,开关晶体管导通,数据信号对电容充电,电容将数据信号的电压进行存储。当电容存储的数据信号的电压施加到恒流晶体管的控制极时,恒流晶体管导通,恒流晶体管第一极输入的电流驱动发光器件发光,该电流的大小可以控制发光器件的发光亮度。当行驱动信号无效时,存储在电容的数据信号的电压仍可以驱动恒流晶体管,使其处于导通状态,在一帧时间内起到恒流的作用,保证该像素点正常发光。然而,现有的像素驱动电路,每一条栅线只能控制一行像素进行显示。为了节约布置栅线的数量,本发明提供了一种像素驱动电路及显示装置。下面结合附图和具体实施方式对本发明提供的像素驱动电路及显示装置作进一步详细描述。
实施例一
本发明实施例提供一种像素驱动电路,图1为本发明实施例提供的一种像素驱动电路的示意图,如图1所示,该像素驱动电路包括:第一选择单元101、第二选择单元102、控制单元103、第一像素单元104和第二像素单元105。
第一选择单元101用于在第一栅极信号的控制下,输出第一选通信号,以控制第一像素单元104进行显示;第二选择单元102用于在第二栅极信号的控制下,输出第二选通信号,以控制第二像素单元105进行显示;控制单元103用于在第一像素单元104和第二像素单元105中的一者进行显示时,控制其中的另一者不进行显示;第一像素单元104用于在第一选通信号的控制下,根据数据信号进行显示;第二像素单元105用于在第二选通信号的控制下,根据数据信号进行显示。
具体的,当本发明实施例提供的像素驱动电路中输入第一栅极信号,且第一栅极信号的电压较低时,第一栅极信号可以控制第一选择单元101进行工作,并输出第一选通信号使得第一像素单元104进行显示。因此,第一像素单元104可以在第一选通信号的控制下,根据数据信号进行显示。并且控制单元103可以阻止第一选通信号输入至第二像素单元105,从而控制第二像素单元105不进行显示,从而实现对第一行像素104显示状态的控制。当本发明实施例提供的像素驱动电路中输入第二栅极信号,且第二栅极信号的电压较高时,第二栅极信号可以控制第一选择单元101和第二选择单元102均进行工作,分别输出第一选通信号和第二选通信号。由于控制单元103的存在,此时控制单元103可以控制第一像素单元104不满足显示条件,因此第一像素单元104不进行显示,第二像素单元105可以在第二选通信号的控制下,根据数据信号进行显示,从而实现对第二像素105显示状态的控制。
本发明实施例提供的像素驱动电路包括两个像素单元,分别为第一像素单元104和第二像素单元105,且连接一条栅线和一条数据线,也就是说同一条栅线可以为两行像素单元提供栅极信号。这样一来,可以提高应用本实施例中的像素驱动电路的显示面板的像素分辨率,而且栅线的减少一半,可以使得显示面板实现窄边化。而且本发明实施例提供的像素驱动电路通过利用控制单元103在第一像素单元104和第二像素单元105中的一者进行显示时,控制其中的另一者不进行显示,以防止出现显示异常的问题。
基于上述提供的像素驱动电路,下面将结合附图对像素驱动电路中的各个功能单元进行进一步详细说明。
如图2所示,第一选择单元101包括:第一电阻R1、第二电阻R2、第五晶体管TR5、第五电阻R5和第一二极管D1;其中,第五晶体管TR5具有第一开关特性。第一电阻R1的第一端与栅极信号输入端Vgate连接,第二端与第二电阻R2的第一端、及第五晶体管TR5的控制极连接;第二电阻R2的第二端与第二电源端连接;第五晶体管TR5的第一极通过第五电阻R5与第一电源端连接,第二极与第二电源端连接;第一二极管D1的第一端通过第五电阻R5与第一电源端连接,第二端与第一像素单元104、及控制单元103连接。
需要说明的是,第五晶体管TR5具有第一开关特性,在本发明实施例中,第五晶体管TR5为N型晶体管。第五晶体管TR5的控制极与第一电阻R1及第二电阻R2连接,可以对栅极信号输入端Vgate输入的电压进行分压,以满足第一选择单元101的工作条件。进一步需要说明的是,如图2所示,第一电源端可以为第一选择电路101提供固定电压的高电平信号,为了电路连接方便,第一电源端可以连接至数据信号输入端Vdata。第二电源端可以为第一选择电路101提供固定电压的低电平信号,为了连接方便,第二电源端可以与地线GND连接。当第五晶体管TR5的控制极分担电压满足第五晶体管的导通条件时,第五晶体管TR5导通,第二电源端即地线GND可以拉低节点N的电压,以满足第一像素单元104的显示条件。
如图2所示,第二选择单元102包括:第三电阻R3、第四电阻R4和第二二极管D2。第三电阻R3的第一端与栅极信号输入端Vgate连接,第二端与第四电阻R4的第一端、及第二二极管D2的第一端连接;第四电阻R4的第二端与第二电源端连接;第二二极管D2的第二端与第二像素单元105连接。
需要说明的是,第二电源端可以为第二选择单元102提供固定电压的低电平信号,为了连接方便,第二电源端可以与地线GND连接。第三电阻R3和第四电阻R4可以对栅极信号输入端Vgate输入的电压进行分压,使得第二选择单元102可以输出第二选通信号,以满足第二像素单元105的显示条件。
如图2所示,控制单元103包括:第三二极管D3。第三二极管D3的第一端与第二像素单元105连接,第二端与第一像素单元104、及第一选择单元101连接。
需要说明的是,当第一选择单元101满足工作条件时,第一选择单元10可以输出第一选通信号,由于第三晶体管D3的单向导通性,可以阻止第一选择单元101产生的第一选通信号输入至第二像素单元105,从而使得第一选通信号仅输入至第一像素单元104,仅第一像素单元104处于显示状态。当第一选择单元101和第二选择单元102均满足工作条件时,分别输出第一选通信号和第二选通信号。可以通过第三晶体管D3输入某一电压的电平信号,使得与第三晶体管D3连接的第一像素单元104不满足显示条件,仅第二像素单元105处于显示状态。
如图2所示,第一像素单元104包括:第二晶体管D2、第一电容C1、第三晶体管D3和第一发光器件OLED1;其中,第二晶体管D2具有第二开关特性。第二晶体管D2的控制极与控制单元103、及第一选择单元101连接,第一极与数据信号输入端Vdata连接,第二极与第一电容C1的第一端、及第三晶体管TR3的控制极连接;第一电容C1的第二端与第四电源端连接;第三晶体管TR3的第一极与第一发光器件OLED1的第二端连接,第二极与第四电源端连接;第一发光器件OLED的第一端与第三电源端Vcc连接。
需要说明的是,第二晶体管TR2具有第二开关特性,在本发明实施例中,第二晶体管TR2为P型晶体管。第四电源端为第一像素单元104提供固定电压的低电平信号,为了连接方便,第四电源端可以与地线GND连接。由于第一选择单元101中的第五晶体管TR5的第二极与地线GND连接,可以拉低节点N的电平,则第二选通信号为低电平信号,当第二晶体管TR2的控制极输入低电平信号时,第二晶体管TR2导通。此时,数据信号输入端Vdata输入一高电平的数据信号,使得第三晶体管TR3导通,第三电源端Vcc的电流流过第一发光器件OLED1,第一发光器件OLED1发光。同时,数据信号输入端Vdata输入的数据信号可以为第一电容C1充电。当第一选通信号无效时,存储在第一电容C1的数据信号电压可以驱动第三晶体管TR3导通,使得第一发光器件OLED1持续发光。
如图2所示,第二像素单元105包括:第一晶体管TR1、第二电容C2、第四晶体管TR4和第二发光器件OLED2;其中,第一晶体管TR1具有第一开关特性。第一晶体管TR1的控制极与第一选择单元101连接,第一极与数据信号输入端Vdata连接,第二极与控制单元103、第二电容C2的第一端、及第四晶体管TR4的控制极连接;第二电容C2的第二端与第四电源端连接;第四晶体管TR4的第一极与第二发光器件OLED2的第二端连接,第二极与第四电源端连接;第二发光器件OLED2的第一端与第三电源端VCc连接。
需要说明的是,第一晶体管TR1具有第一开关特性,在本发明实施例中,第一晶体管TR1为N型晶体管。第四电源端为第二像素单元104提供固定电压的低电平信号,为了连接方便,第四电源端可以与地线GND连接。第二选择单元102输出的第二选通信号可以为高电平信号,使得第一晶体管TR1导通。此时,数据信号输入端Vdata输入一高电平的数据信号,使得第四晶体管TR4导通,第三电源端Vcc的电流流过第二发光器件OLED2,第二发光器件OLED2发光。同时,数据信号输入端Vdata输入的数据信号可以为第二电容C2充电。当第二选通信号无效时,存储在第二电容C2的数据信号电压可以驱动第四晶体管TR4导通,使得第二发光器件OLED2持续发光。
可选地,第一栅极信号作用于第五晶体管TR5的控制极的电压大于第五晶体管TR5的阈值电压;第一栅极信号作用于第一晶体管TR1的控制极的电压小于第一晶体管TR1的阈值电压。
需要说明的是,栅极信号输入端Vgate输入第一栅极信号时,第一栅极信号较低,第五晶体管TR5满足导通条件,使得第一选择单元101工作并输出第一选通信号以控制第一像素单元104显示。第一晶体管TR1不满足导通条件,第二选择单元102不进行工作。栅极信号输入端Vgate输入第二栅极信号时,第二栅极信号较高,第五晶体管TR5和第一晶体管TR1均导通,分别输出第一选通信号和第二选通信号,并通过控制单元103控制第一像素单元104不进行显示,第二像素单元105进行显示。
可选地,第二晶体管TR2的阈值电压大于第一二极管D1和第三二极管D3压降。
需要说明的是,第二晶体管TR2的阈值电压大于第一二极管D1和第三二极管D3压降,可以控制第二晶体管TR2的通断,实现对第一像素单元104的控制。
实施例二
图3为本发明实施例提供了一种像素驱动电路的结构示意图,如图3所示,该像素驱动电路包括:包括:第一电阻R1、第二电阻R2、第五晶体管TR5、第五电阻R5、第一二极管D1、第三电阻R3、第四电阻R4、第二二极管D2、第三二极管D3、第二晶体管TR2、第一电容C1、第三晶体管TR3、第一发光器件OLED1、第一晶体管TR1、第二电容C2、第四晶体管TR4和第二发光器件OLED2;第五晶体管TR5和第一晶体管TR1具有第一开关特性;第二晶体管TR2具有第二开关特性。第一电阻R1的第一端与栅极信号输入端Vgat连接,第二端与第二电阻R2的第一端、及第五晶体管TR5的控制极连接;第二电阻R2的第二端与第二电源端连接;第五晶体管TR5的第一极通过第五电阻R5与第一电源端连接,第二极与第二电源端连接;第一二极管D1的第一端通过第五电阻R5与第一电源端连接,第二端与第三二极管D3的第一端、第二电容C2的第一端及第四晶体管TR4的控制极连接;第三电阻R3的第一端与栅极信号输入端Vgat连接,第二端与第四电阻R4的第一端、及第二二极管D2的第一端连接;第四电阻R4的第二端与第二电源端连接;第二二极管D2的第二端与第一晶体管TR1的控制极连接;第三二极管D3的第一端与第一晶体管TR1的第二极、第二电容C2的第一极、及第四晶体管TR4的控制连接,第二端与第一二极管D1的第二极、及第二晶体管TR2的控制极连接;第二晶体管TR2的控制极与第三二极管D3的第二极、及第一晶体管TR1的第二极连接,第一极与数据信号输入端Vdata连接,第二极与第一电容C1的第一端、及第三晶体管TR3的控制极连接;第一电容C1的第二端与第四电源端连接;第三晶体管TR3的第一极与第一发光器件OLED1的第二端连接,第二极与第四电源端连接;第一发光器件OLED1的第一端与第三电源端Vcc连接;第一晶体管TR1的控制极与第二晶体管TR2的第二极连接,第一极与数据信号输入端Vdata连接,第二极与第三晶体管TR3的第一极、第二电容C2的第一端、及第四晶体管TR4的控制极连接;第二电容C2的第二端与第四电源端连接;第四晶体管TR4的第一极与第二发光器件OLED2的第二端连接,第二极与第四电源端连接;第二发光器件OLED2的第一端与第三电源端Vcc连接。
需要说明的是,第一电源端可以连接至数据信号输出端Vdata,第二电源端可以连接至地线GND,第四电源端可以连接至GND。第一晶体管TR1和第五晶体管TR5为N型晶体管,第二晶体管TR2为P型晶体管。
下面将结合图3,对本发明实施例提供的像素驱动电路的实现原理进行详细说明。
第一阶段,栅极信号输入端Vgate的电压为低电平,此时第一晶体管TR1,第五晶体管TR5这两个晶体管的控制极都为低电平,都不导通。同时,由于第二晶体管TR2的第一极恒定接到数据信号输入端Vdata上,第二晶体管TR2的控制极电压由数据信号输入端Vdata经过第五晶体管R5、第一二极管D1给到。因此控制极电压为Vdata-VD1,只要保证第二晶体管TR2的阈值电压Vth要求大于连接的二极管压降,就无法满足第二晶体管TR2打开条件,此时两行像素均为关闭状态。
第二阶段,栅极信号输入端Vgate信号输入第一栅极信号电压V1,第一晶体管TR1及第五晶体管TR5的控制极所连接的第一电阻R1和第二电阻R2,第三电阻R3和第四电阻R4分压不同,第五晶体管TR5分压较大,由于第一晶体管的TR1的控制极还串联有二极管D2,二极管D2的压降使得输入第一栅极信号电压V1时无法将第一晶体管TR1打开,此时第五晶体管TR5打开。由于第五晶体管TR5的开通使得第二晶体管TR2的控制极电平被拉低,当第一栅极信号电压V1施加后,Vgs压差满足导通压差,此时第二晶体管TR2导通,数据信号电压开始充电第一电容C1,直至第一电容C1充电完成,此时,第一发光器件OLED1可以进行发光。
第三阶段,栅极信号输入端Vgate输入第二栅极电压电压V2,此电压足够大到将第一晶体管TR1打开,此时第一晶体管TR1、第五晶体管TR5均打开,由于第一二极管D1单向导通性,电流不能反向流过,此时第二晶体管TR2的控制极电压由数据信号输入端Vdata经过第一晶体管TR1与第三二极管D3给至,使得第二晶体管TR2栅极电压上升,Vgs压差不满足导通压差,第二晶体管TR2处于截止状态,数据信号电压开始充电第二电容C2,直至第二电容C2充电完成,此时,第二发光器件OLED2可以进行发光。
第四阶段,将栅极信号输入端Vgate输入的栅极信号的电压降低为0,此时,第一晶体管TR1、第二晶体管TR2、第五晶体管TR5均无法打开,整个像素驱动电路等待下一帧的数据信号,当数据信号来临后,进入下一个周期。
在一个具体的例子中,第一栅极信号电压V1、第二栅极信号电压V2及第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4的参数设置及计算关系如下:
第一晶体管TR1及第五晶体管TR5设置的门限电压Vgh为1V,第一电阻R1和第三电阻R3选择为10K欧姆,第二电阻R2选择为2K欧姆,第四电阻R4选择为1K欧姆,第二二极管D2压降为0.5V;第一栅极信号电压V1选择为3V,第二栅极信号电压V2选择为6V。
当输入第一栅极信号电压V1=3V时,Vb(TR5)=1.5V,第五晶体管TR5导通,Vb(TR1)=0.3V,第一晶体管TR1无法导通,数据信号此时开始给第一电容C1充电。
当输入第二栅极信号电压V2=6V时,Vb(TR5)=3V,第五晶体管TR5导通,Vb(TR1)=1.5V,第一晶体管TR1导通,数据信号此时开始给第二电容C2充电。
需要说明的是,对于V1,V2,R1、R2、R3、R4需满足的关系为以下二条:
V1*R2/(R1+R2)>Vth
V1*R4/(R3+R4)-VD1<Vth
当满足此条件后,即可实现所设置的功能。
针对第二晶体管TR2开通关断要求,阈值电压需要设计较大,至少需大于连接的二极管压降,保证第二二极管TR2的开通关断可控。
实施例三
基于同一发明构思,本发明实施例提供了一种显示面板,该显示面板包括上述任一实施例提供的像素驱动电路。本发明实施例提供的显示面板可以为电子纸、手机、平板电脑、显示器或笔记本电脑等,其实现原理与上述任一实施例提供的像素驱动电路的实现原理类似,在此不再赘述。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
Claims (10)
1.一种像素驱动电路,其特征在于,包括:第一选择单元、第二选择单元、控制单元、第一像素单元和第二像素单元;
所述第一选择单元用于在第一栅极信号的控制下,输出第一选通信号,以控制所述第一像素单元进行显示;
所述第二选择单元用于在第二栅极信号的控制下,输出第二选通信号,以控制所述第二像素单元进行显示;
所述控制单元用于在所述第一像素单元和所述第二像素单元中的一者进行显示时,控制其中的另一者不进行显示;
所述第一像素单元用于在所述第一选通信号的控制下,根据数据信号进行显示;
所述第二像素单元用于在所述第二选通信号的控制下,根据数据信号进行显示。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述第一选择单元包括:第一电阻、第二电阻、第五晶体管、第五电阻和第一二极管;其中,所述第五晶体管具有第一开关特性;
所述第一电阻的第一端与栅极信号输入端连接,第二端与所述第二电阻的第一端、及所述第五晶体管的控制极连接;
所述第二电阻的第二端与第二电源端连接;
所述第五晶体管的第一极通过所述第五电阻与第一电源端连接,第二极与第二电源端连接;
所述第一二极管的第一端通过所述第五电阻与第一电源端连接,第二端与所述第一像素单元、及所述控制单元连接。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述第二选择单元包括:第三电阻、第四电阻和第二二极管;
所述第三电阻的第一端与栅极信号输入端连接,第二端与所述第四电阻的第一端、及所述第二二极管的第一端连接;
所述第四电阻的第二端与第二电源端连接;
所述第二二极管的第二端与所述第二像素单元连接。
4.根据权利要求1所述像素驱动电路,其特征在于,所述控制单元包括:第三二极管;
所述第三二极管的第一端与所述第二像素单元连接,第二端与所述第一像素单元、及所述第一选择单元连接。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述第一像素单元包括:第二晶体管、第一电容、第三晶体管和第一发光器件;其中,所述第二晶体管具有第二开关特性;
所述第二晶体管的控制极与所述控制单元、及所述第一选择单元连接,第一极与数据信号输入端连接,第二极与所述第一电容的第一端、及所述第三晶体管的控制极连接;
所述第一电容的第二端与第四电源端连接;
所述第三晶体管的第一极与所述第一发光器件的第二端连接,第二极与第四电源端连接;
所述第一发光器件的第一端与第三电源端连接。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述第二像素单元包括:第一晶体管、第二电容、第四晶体管和第二发光器件;其中,所述第一晶体管具有第一开关特性;
所述第一晶体管的控制极与所述第一选择单元连接,第一极与数据信号输入端连接,第二极与所述控制单元、所述第二电容的第一端、及所述第四晶体管的控制极连接;
所述第二电容的第二端与第四电源端连接;
所述第四晶体管的第一极与所述第二发光器件的第二端连接,第二极与第四电源端连接;
所述第二发光器件的第一端与第三电源端连接。
7.根据权利要求2或6所述的像素驱动电路,其特征在于,
所述第一栅极信号作用于所述第五晶体管的控制极的电压大于所述第五晶体管的阈值电压;
所述第一栅极信号作用于所述第一晶体管的控制极的电压小于所述第一晶体管的阈值电压。
8.根据权利要求2、4或5任一项所述的像素驱动电路,其特征在于,所述第二晶体管的阈值电压大于所述第一二极管和所述第三二极管压降。
9.一种像素驱动电路,其特征在于,包括:第一电阻、第二电阻、第五晶体管、第五电阻、第一二极管、第三电阻、第四电阻、第二二极管、第三二极管、第二晶体管、第一电容、第三晶体管、第一发光器件、第一晶体管、第二电容、第四晶体管和第二发光器件;所述第五晶体管和所述第一晶体管具有第一开关特性;所述第二晶体管具有第二开关特性;
所述第一电阻的第一端与栅极信号输入端连接,第二端与所述第二电阻的第一端、及所述第五晶体管的控制极连接;
所述第二电阻的第二端与第二电源端连接;
所述第五晶体管的第一极通过所述第五电阻与第一电源端连接,第二极与第二电源端连接;
所述第一二极管的第一端通过所述第五电阻与第一电源端连接,第二端与所述第三二极管的第一端、所述第二电容的第一端及所述第四晶体管的控制极连接;
所述第三电阻的第一端与栅极信号输入端连接,第二端与所述第四电阻的第一端、及所述第二二极管的第一端连接;
所述第四电阻的第二端与第二电源端连接;
所述第二二极管的第二端与所述第一晶体管的控制极连接;
所述第三二极管的第一端与所述第一晶体管的第二极、第二电容的第一极、及第四晶体管的控制连接,第二端与所述第一二极管的第二极、及所述第二晶体管的控制极连接;
所述第二晶体管的控制极与所述第三二极管的第二极、及所述第一晶体管的第二极连接,第一极与数据信号输入端连接,第二极与所述第一电容的第一端、及所述第三晶体管的控制极连接;
所述第一电容的第二端与第四电源端连接;
所述第三晶体管的第一极与所述第一发光器件的第二端连接,第二极与第四电源端连接;
所述第一发光器件的第一端与第三电源端连接;
所述第一晶体管的控制极与所述第二晶体管的第二极连接,第一极与数据信号输入端连接,第二极与所述第三晶体管的第一极、所述第二电容的第一端、及所述第四晶体管的控制极连接;
所述第二电容的第二端与第四电源端连接;
所述第四晶体管的第一极与所述第二发光器件的第二端连接,第二极与第四电源端连接;
所述第二发光器件的第一端与第三电源端连接。
10.一种显示装置,其特征在于,包括如权利要求9所述的像素驱动电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910605175.8A CN110197643B (zh) | 2019-07-05 | 2019-07-05 | 像素驱动电路及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910605175.8A CN110197643B (zh) | 2019-07-05 | 2019-07-05 | 像素驱动电路及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110197643A true CN110197643A (zh) | 2019-09-03 |
CN110197643B CN110197643B (zh) | 2021-03-30 |
Family
ID=67755831
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910605175.8A Active CN110197643B (zh) | 2019-07-05 | 2019-07-05 | 像素驱动电路及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110197643B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114999408A (zh) * | 2022-06-17 | 2022-09-02 | 深圳市华星光电半导体显示技术有限公司 | 开关控制电路以及背光驱动板 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090079669A1 (en) * | 2007-09-26 | 2009-03-26 | Chunghwa Picture Tubes, Ltd. | Flat panel display |
JP2009175468A (ja) * | 2008-01-25 | 2009-08-06 | Hitachi Displays Ltd | 表示装置 |
CN102830561A (zh) * | 2012-08-31 | 2012-12-19 | 京东方科技集团股份有限公司 | Tft阵列基板、液晶显示器及其驱动方法 |
CN103956131A (zh) * | 2014-04-16 | 2014-07-30 | 京东方科技集团股份有限公司 | 一种像素驱动电路及驱动方法、显示面板、显示装置 |
US8957419B2 (en) * | 2012-11-08 | 2015-02-17 | Samsung Display Co., Ltd. | Organic light emitting display apparatus having inspection thin film transistors |
CN105118470A (zh) * | 2015-09-28 | 2015-12-02 | 京东方科技集团股份有限公司 | 一种栅极驱动电路及栅极驱动方法、阵列基板和显示面板 |
CN105575330A (zh) * | 2016-03-17 | 2016-05-11 | 京东方科技集团股份有限公司 | 一种阵列基板、其驱动方法及相关装置 |
CN105679251A (zh) * | 2016-04-11 | 2016-06-15 | 京东方科技集团股份有限公司 | 触控显示模组及其驱动方法、触控显示面板和装置 |
CN106991956A (zh) * | 2017-06-05 | 2017-07-28 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法和其制备方法、显示装置 |
US20170316737A1 (en) * | 2016-04-28 | 2017-11-02 | Samsung Display Co., Ltd. | Organic light emitting diode display device |
-
2019
- 2019-07-05 CN CN201910605175.8A patent/CN110197643B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090079669A1 (en) * | 2007-09-26 | 2009-03-26 | Chunghwa Picture Tubes, Ltd. | Flat panel display |
JP2009175468A (ja) * | 2008-01-25 | 2009-08-06 | Hitachi Displays Ltd | 表示装置 |
CN102830561A (zh) * | 2012-08-31 | 2012-12-19 | 京东方科技集团股份有限公司 | Tft阵列基板、液晶显示器及其驱动方法 |
US8957419B2 (en) * | 2012-11-08 | 2015-02-17 | Samsung Display Co., Ltd. | Organic light emitting display apparatus having inspection thin film transistors |
CN103956131A (zh) * | 2014-04-16 | 2014-07-30 | 京东方科技集团股份有限公司 | 一种像素驱动电路及驱动方法、显示面板、显示装置 |
CN105118470A (zh) * | 2015-09-28 | 2015-12-02 | 京东方科技集团股份有限公司 | 一种栅极驱动电路及栅极驱动方法、阵列基板和显示面板 |
CN105575330A (zh) * | 2016-03-17 | 2016-05-11 | 京东方科技集团股份有限公司 | 一种阵列基板、其驱动方法及相关装置 |
CN105679251A (zh) * | 2016-04-11 | 2016-06-15 | 京东方科技集团股份有限公司 | 触控显示模组及其驱动方法、触控显示面板和装置 |
US20170316737A1 (en) * | 2016-04-28 | 2017-11-02 | Samsung Display Co., Ltd. | Organic light emitting diode display device |
CN106991956A (zh) * | 2017-06-05 | 2017-07-28 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法和其制备方法、显示装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114999408A (zh) * | 2022-06-17 | 2022-09-02 | 深圳市华星光电半导体显示技术有限公司 | 开关控制电路以及背光驱动板 |
Also Published As
Publication number | Publication date |
---|---|
CN110197643B (zh) | 2021-03-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106097964B (zh) | 像素电路、显示面板、显示设备及驱动方法 | |
CN109920371A (zh) | 像素电路及其驱动方法、显示装置 | |
CN107068059B (zh) | 像素装置、驱动像素装置的方法和显示设备 | |
CN108538241A (zh) | 像素电路及其驱动方法、显示装置 | |
CN110021264A (zh) | 像素电路及其驱动方法、显示面板 | |
US20070171180A1 (en) | Light source driving circuit, lighting apparatus, display apparatus, field sequential color liquid crystal display apparatus, and information appliance | |
CN109509428A (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
CN103413519A (zh) | 一种像素电路及其驱动方法、阵列基板和显示装置 | |
CN105096818B (zh) | 显示装置及其像素电路、驱动方法 | |
CN109523951A (zh) | 一种像素电路和显示装置 | |
CN110459172A (zh) | 一种像素驱动电路及驱动方法、显示装置 | |
CN109979384A (zh) | 像素驱动电路、像素电路、显示装置及像素驱动方法 | |
CN102881247B (zh) | 像素驱动电路、像素驱动电路的驱动方法及显示面板 | |
CN104036732B (zh) | 像素补偿电路 | |
CN113178170A (zh) | 像素驱动电路、方法、装置及显示面板 | |
CN110164378A (zh) | Amoled像素电路及其驱动方法 | |
CN109712568A (zh) | 一种像素驱动电路及其驱动方法、显示面板、显示装置 | |
CN109712570A (zh) | 一种像素驱动电路及其驱动方法、显示装置 | |
CN113971932A (zh) | 像素电路及其驱动方法、显示面板、显示装置和终端 | |
CN101707044A (zh) | 发光器件及其驱动方法 | |
CN107863072A (zh) | 显示装置、阵列基板、像素电路及其驱动方法 | |
CN109686313A (zh) | 一种像素电路、显示面板及像素电路的驱动方法 | |
WO2022252627A1 (zh) | 电源电路、驱动装置和显示装置 | |
CN113870786B (zh) | 像素电路、驱动发光和显示装置 | |
CN108877655A (zh) | 一种像素电路、显示屏及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |