CN110190934A - 一种数据打孔的方法及设备 - Google Patents
一种数据打孔的方法及设备 Download PDFInfo
- Publication number
- CN110190934A CN110190934A CN201910525631.8A CN201910525631A CN110190934A CN 110190934 A CN110190934 A CN 110190934A CN 201910525631 A CN201910525631 A CN 201910525631A CN 110190934 A CN110190934 A CN 110190934A
- Authority
- CN
- China
- Prior art keywords
- data
- valid data
- bit wide
- value
- initial position
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0067—Rate matching
- H04L1/0068—Rate matching by puncturing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0067—Rate matching
- H04L1/0068—Rate matching by puncturing
- H04L1/0069—Puncturing patterns
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0059—Convolutional codes
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
本发明适用于计算机技术领域,提供了一种数据打孔的方法及设备,该方法包括:当获取到编码后待打孔的第一数据时,去除第一数据中的冗余数据,得到第一有效数据;将第一有效数据与历史有效数据组合得到第二有效数据,并将第二有效数据存储至预设的寄存器;基于从预设的寄存器中截取数据的起始位置以及待截取的目标数据所占的目标位宽值,从所述第二有效数据中截取目标数据并输出;基于目标位宽值更新起始位置。本发明实施例中,去除经过编码后的数据中的冗余数据,重组为符合输出要求的目标数据格式并输出,且通过同时处理多位信息的方式,实现了多比特并行打孔,提高了数据传输速率。
Description
技术领域
本发明属于计算机技术领域,尤其涉及一种数据打孔的方法及设备。
背景技术
在移动通信系统中,数据传输之前通常需要进行信息编码,常用的信息编码方式为卷积编码。数据经过卷积编码之后,数据总量会成倍的增加,在保证有效传输效率的基础上,为了减少需要传输的数据总量,通常需要按照一定规则丢弃一部分编码后的数据信息,这样的操作方式成为打孔。
传统的打孔方式是指对数据进行串行打孔,然而串行打孔的打孔速度慢,限制了数据传输速率,不能满足高速移动通信系统的数据传输要求。
发明内容
有鉴于此,本发明实施例提供了一种数据打孔的方法及设备,以解决现有技术中传统的打孔方式打孔速度慢,数据传输速率低的问题,能够满足高速移动通信系统的数据传输要求。
本发明实施例的第一方面提供了一种数据打孔的方法,包括:
当获取到编码后待打孔的第一数据时,去除所述第一数据中的冗余数据,得到第一有效数据;
将所述第一有效数据与历史有效数据组合得到第二有效数据,并将所述第二有效数据存储至预设的寄存器;
基于从所述预设的寄存器中截取数据的起始位置以及待截取的目标数据所占的目标位宽值,从所述第二有效数据中截取目标数据并输出;所述目标位宽值小于或等于所述第二有效数据所占的位宽值,所述第二有效数据所占的位宽值等于所述第一有效数据所占的位宽值与所述历史有效数据所占的位宽值之和;
基于所述目标位宽值更新所述起始位置。
本发明实施例的第二方面提供了一种数据打孔的设备,该设备包括:
去除单元,用于当获取到编码后待打孔的第一数据时,去除所述第一数据中的冗余数据,得到第一有效数据;
组合单元,用于将所述第一有效数据与历史有效数据组合得到第二有效数据,并将所述第二有效数据存储至预设的寄存器;
截取单元,用于基于从所述预设的寄存器中截取数据的起始位置以及待截取的目标数据所占的目标位宽值,从所述第二有效数据中截取目标数据并输出;所述目标位宽值小于或等于所述第二有效数据所占的位宽值,所述第二有效数据所占的位宽值等于所述第一有效数据所占的位宽值与所述历史有效数据所占的位宽值之和;
输出单元,用于基于所述目标位宽值更新所述起始位置。
本发明实施例的第三方面提供了另一种设备,包括处理器、输入设备、输出设备和存储器,所述处理器、输入设备、输出设备和存储器相互连接,其中,所述存储器用于存储支持终端执行上述方法的计算机程序,所述计算机程序包括程序指令,所述处理器被配置用于调用所述程序指令,执行以下步骤:
当获取到编码后待打孔的第一数据时,去除所述第一数据中的冗余数据,得到第一有效数据;
将所述第一有效数据与历史有效数据组合得到第二有效数据,并将所述第二有效数据存储至预设的寄存器;
基于从所述预设的寄存器中截取数据的起始位置以及待截取的目标数据所占的目标位宽值,从所述第二有效数据中截取目标数据并输出;所述目标位宽值小于或等于所述第二有效数据所占的位宽值,所述第二有效数据所占的位宽值等于所述第一有效数据所占的位宽值与所述历史有效数据所占的位宽值之和;
基于所述目标位宽值更新所述起始位置。
本发明实施例的第四方面提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现以下步骤:
当获取到编码后待打孔的第一数据时,去除所述第一数据中的冗余数据,得到第一有效数据;
将所述第一有效数据与历史有效数据组合得到第二有效数据,并将所述第二有效数据存储至预设的寄存器;
基于从所述预设的寄存器中截取数据的起始位置以及待截取的目标数据所占的目标位宽值,从所述第二有效数据中截取目标数据并输出;所述目标位宽值小于或等于所述第二有效数据所占的位宽值,所述第二有效数据所占的位宽值等于所述第一有效数据所占的位宽值与所述历史有效数据所占的位宽值之和;
基于所述目标位宽值更新所述起始位置。
本发明实施例提供的一种数据打孔的方法及设备具有以下有益效果:
本发明实施例,去除经过编码后的数据中的冗余数据,并将得到的有效数据与历史有效数据组合存储至寄存器中,根据寄存器中截取数据的起始位置以及待截取的目标数据所占的目标位宽值在第二有效数据汇总截取目标数据,并将目标数据输出。由于目标位宽值可以调整,使得输出的目标数据长度灵活性高,可以与不同位宽值的处理模块对接,通过同时处理多位信息的方式,实现了多比特并行打孔,加快了数据打孔的速率,提高了数据传输速率,满足了高速移动通信系统的数据传输要求。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一实施例提供的一种数据打孔的方法的实现流程图;
图2是本发明另一实施例提供的一种数据打孔的方法的实现流程图;
图3是本发明又一实施例提供的一种数据打孔的方法的实现流程图;
图4是本发明一实施例提供的一种数据打孔的设备的示意图;
图5是本发明另一实施例提供的一种数据打孔的设备的示意图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
请参见图1,图1是本发明实施例提供的一种数据打孔的方法的示意流程图。本实施例中数据打孔的方法的执行主体为数据打孔的设备,包括但不限于计算机、手机、包含集成电路芯片的设备等。如图1所示的数据打孔的方法可包括:
S101:当获取到编码后待打孔的第一数据时,去除所述第一数据中的冗余数据,得到第一有效数据。
数据打孔设备获取编码后待打孔的第一数据可以是,卷积码编码器对数据进行编码,并将编码后得到的数据发送至数据打孔设备,数据打孔设备接收卷积码编码器发送的数据;也可以是数据打孔设备在卷积码编码器中查找经过卷积码编码器编码后的数据,并将查找到的数据提取至数据打孔设备中;还可以是数据打孔设备接收其他设备发送的经过卷积码编码器编码后的数据。其中,数据可以由一个或多个比特信息组成。需要说明的是,上述数据打孔设备获取编码后待打孔的第一数据仅为示例性说明,对此不做限定。
当获取到编码后待打孔的第一数据时,数据打孔设备去除所述第一数据中的冗余数据,得到第一有效数据。具体地,数据打孔设备可以根据用户预设的打孔方法丢弃第一数据中的冗余数据,将剩余的数据按照预设的打孔方法中的组合顺序进行组合,生成第一有效数据;也可以获取第一数据中各个比特信息所处的位置,按照预设的丢弃信息,将符合丢弃信息的比特信息丢弃掉,得到第一有效数据。例如,预设的丢弃信息可以为:丢弃处于奇数位位置的比特信息或者丢弃处于偶数位位置的比特信息等。用户可根据实际情况对预设的打孔方法以及丢弃信息进行设置,对此不做限定。
进一步地,当获取到编码后待打孔的第一数据时,S101具体可以包括:基于预设打孔方法丢弃所述第一数据中的冗余数据,将剩余的数据按照所述预设打孔方法中的组合顺序进行组合,生成所述第一有效数据。
当获取到编码后待打孔的第一数据时,基于预设打孔方法丢弃所述第一数据中的冗余数据,将剩余的数据按照预设打孔方法中的组合顺序进行组合,生成第一有效数据。其中,预设打孔方法为用户根据实际情况设定的用于去除第一数据中冗余数据的方法,预设打孔方法还可以包括丢弃冗余数据后剩余的有效数据的组合顺序。例如,预设打孔方法可以是丢弃第一数据中的空值或者空指针(null),将剩余的有效数据依次组合;预设打孔方法也可以是将第一数据中的比特值顺序排列,每隔两个位置便丢弃一比特信息,对此不做限定。
当预设打孔方法为丢弃第一数据中的null值,将剩余的有效数据依次组合时,数据打孔设备按顺序检测第一数据中的null值,当检测到null值便将该信息丢弃,继续检测下一比特信息,直至将第一数据检测完毕。将丢弃冗余数据后剩余的数据依次组合生成第一有效数据。
S102:将所述第一有效数据与历史有效数据组合得到第二有效数据,并将所述第二有效数据存储至预设的寄存器。
本实施例中,预设的寄存器可以包括第一寄存器、第二寄存器以及第三寄存器。第一有效数据存储至第一寄存器,历史有效数据存储至第二寄存器,第二有效数据存储至第三寄存器。其中,在更新第一寄存器之前,将第一寄存器中存储的数值存储至第二寄存器中,此时第二寄存器中存储的数值称为历史有效数据。
将去除冗余数据之后得到的第一有效数据与历史有效数据,按照用户预设的顺序组合,得到第二有效数据,并将第二有效数据存储至数据打孔设备包括的预设的寄存器中。其中,用户预设的顺序为用户根据实际情况设定的第一有效数据与历史有效数据组合的顺序。本实施例中用户预设的顺序为:历史有效数据在前,第一有效数据在后;本领域技术人员基于上述描述可轻易得出另外的预设组合顺序,如第一有效数据在前,历史有效数据在后。
当历史有效数据为空值时,一种实现方式可以为:跳过步骤S102、S103、S104,结束此次数据打孔流程,等待下一次数据的输入。
S103:基于从所述预设的寄存器中截取数据的起始位置以及待截取的目标数据所占的目标位宽值,从所述第二有效数据中截取目标数据并输出;所述目标位宽值小于或等于所述第二有效数据所占的位宽值,所述第二有效数据所占的位宽值等于所述第一有效数据所占的位宽值与所述历史有效数据所占的位宽值之和。
基于从预设的寄存器中截取数据的起始位置以及待截取的目标数据所占的目标位宽值,从第一有效数据与历史有效数据组合生成的第二有效数据中截取目标数据并输出。其中,预设的寄存器中截取数据的起始位置是指在预设的寄存器中需要读取的目标数据所处的起始位置,用户可根据实际情况设定起始位置,起始位置可以是固定的,也可以根据方案进行实时调整。例如,起始位置可以是,默认每次实施该方案时起始位置为目标数据中第一个比特信息所处的位置(可理解为起始位置为第一位);也可以是默认每次实施该方案时起始位置为目标数据中第三个比特信息所处的位置(可理解为起始位置为第三位);还可以是起始位置固定为第一位、第三位、第五位等等,对此不做限定。
下述实施例针对默认起始位置为1,目标位宽值为5;起始位置为3,目标位宽值为3的情况进行示例性说明。
待截取的目标数据所占的目标位宽值是指,需要截取的目标数据所占的数据位,可以理解为目标数据的长度或者目标数据的数据量。用户可根据实际情况设置目标位宽值,例如目标位宽值可设置为2、3、5、6、8等,对此不做限定。当目标位宽值设置的较大时,每次获取到的目标数据便多。根据所述起始位置以及目标数据所占的目标位宽值可在第二有效数据中截取目标数据。例如,预设的寄存器中存储的第二有效数据为:
11 12 13 15 16 17 21 22 23 25 26 27 0 0 0 0(其中,11 12……27表示第二有效数据,11、12、13等分别表示一比特信息,0表示空值)
当起始位置为1,目标位宽值为5时,在第二有效数据中截取到的目标数据为11 1213 15 16。当起始位置为3,目标位宽值为3时,在第二有效数据中截取到的目标数据为1315 16。
目标位宽值小于或等于第二有效数据所占的位宽值,第二有效数据所占的位宽值等于第一有效数据所占的位宽值与历史有效数据所占的位宽值之和。例如,当预设的寄存器中存储的第二有效数据为:
11 12 13 15 16 17 21 22 23 25 26 27 0 0 0 0
其中,11 12 13 15 16 17为历史有效数据,21 22 23 25 26 27为第一有效数据。历史有效数据所占的位宽值为6,第一有效数据所占的位宽值为6,则第二有效数据所占的位宽值为12。
下述实施例针对默认起始位置为1的情况进行示例性说明。
S104:基于所述目标位宽值更新所述起始位置。
基于目标位宽值更新所述起始位置,并将在第二有效数据中截取到的目标数据输出。可将目标数据输出至其他寄存器、或者其他处理设备、或者数据打孔设备中其他处理单元等。具体地,当根据起始位置以及目标位宽值在第二有效数据中截取到目标数据后,可以计算起始位置对应的数值与目标位宽值的和,并将计算得到的结果转换为对应的位置,将更新后的位置作为新的起始位置,用于下一次执行上述流程时,根据更新后的起始位置以及所述目标位宽值在第二有效数据中截取数据。进一步地,基于所述目标位宽值更新所述起始位置时,具体可以为计算所述起始位置对应的数值与所述目标位宽值之和,得到第一数值,根据所述第一数值更新所述起始位置。当第一数值不大于历史有效数据的位宽值时,则跳转至S103,重新执行S103、S104,直至第一数值大于历史有效数据的位宽值,结束此时的数据输出。
例如,当起始位置为目标数据中第一个比特信息所处的位置,目标位宽值为5时,此时起始位置对应的数值为1,计算起始位置对应的数值与目标位宽值的和得到数值6,将数值6转换为对应的位置为:目标数据中第六个比特信息所处的位置。
本发明实施例,当获取到编码后待打孔的第一数据时,去除第一数据中的冗余数据,得到第一有效数据;将第一有效数据与历史有效数据组合得到第二有效数据,并将第二有效数据存储至预设的寄存器;基于从预设的寄存器中截取数据的起始位置以及待截取的目标数据所占的目标位宽值,从第二有效数据中截取目标数据;基于目标位宽值更新起始位置,输出目标数据。本发明实施例中,由于目标位宽值可以调整,使得输出的目标数据长度灵活性高,可以与不同位宽值的处理模块对接,通过同时处理多位信息的方式,实现了多比特并行打孔,加快了数据打孔的速率,提高了数据传输速率,满足了高速移动通信系统的数据传输要求。
请参见图2,图2是本发明另一实施例提供的一种数据打孔的方法的示意流程图。本实施例中数据打孔的方法的执行主体为数据打孔的设备,包括但不限于计算机、手机、包含集成电路芯片的设备等。
本实施例与图1对应的实施例的区别为S202-S203,本实施例中S201、S204、S205与图1对应的实施例中的S101、S103、S104完全相同,具体请参阅图1对应的实施例中S101、S103、S104的相关描述,此处不赘述。
S202:将所述第一有效数据以及存储所述第一有效数据所占的位宽值关联存储至存储器。
将第一有效数据以及存储第一有效数据所占的位宽值关联存储至存储器。具体他,数据打孔设备获取到第一有效数据后获取第一有效数据所占的位宽值,将第一有效数据与其所占的位宽值关联存储至存储器中。
由于存储器可以一次性容纳较多数据,把第一有效数据存储至存储器可以暂时缓冲第一有效数据,可以简化第一数据输入时的控制时序和控制逻辑,使用更方便。
S203:从所述存储器中读取数据。
具体地,从存储器中读取数据后,按照第一有效数据以及存储第一有效数据所占的位宽值写入存储器时的格式,把第一有效数据存储至第一寄存器中,并把所述第一有效数据所占的位宽值存储至第一计数器。
值的说明的是,预设的寄存器包括但不限于第一寄存器、第二寄存器以及第三寄存器,即预设的寄存器可以包括一个或多个寄存器,用户可根据实际情况对寄存器的数量进行调整,对此不做限定。同样,数据打孔设备可以包括一个或者多个计数器,如第一计数器、第二计数器、第三计数器、第四计数器、第五计数器等,这些计数器用于存储数据打孔过程中各个阶段不同数据的位宽值,用户可根据实际情况对计数器的数量进行调整,对此不做限定。
在该实施例中,由于采用了多个寄存器、多个计数器以及存储器,使得数据打孔过程中数据输入输出的时序控制更加灵活,提高了打孔速率,可以兼容多种打孔方法,且由于目标位宽值的可调整性,使得输出的目标数据在后续与其他处理模块灵活对接,不需要再单独增加位宽转换模块。提升了数据传输速率,满足了高速移动通信系统的数据传输要求。
请参见图3,图3是本发明又一实施例提供的一种数据打孔的方法的示意流程图。本实施例中数据打孔的方法的执行主体为数据打孔的设备,包括但不限于计算机、手机、包含集成电路芯片的设备等。
本实施例与图1对应的实施例的区别为对S304进一步细化描述,本实施例中S301-S304与图1对应的实施例中的S101-S104完全相同,具体请参阅图1对应的实施例中S101-S104的相关描述,此处不赘述。
需要说明的是,本实施例中,当第一数值不大于历史有效数据的位宽值时,则跳转至S303,重新执行S303、S304,直至第一数值大于历史有效数据的位宽值,结束此时的数据输出,用第一数值与历史有效数据的位宽值的差值作为新的起始位置。
进一步地,S304可以包括S3041-S3042,具体如下:
S3041:计算所述起始位置对应的数值与所述目标位宽值之和,得到第一数值。
获取所述起始位置对应的数值,计算所述数值以及目标位宽值之和,得到第一数值。其中,用户可根据实际情况设置起始位置为目标数据中第N个比特信息所处的位置,则该起始位置对应的数值为N。
例如,当起始位置为目标数据中第一个比特信息所处的位置,目标位宽值为3时,此时起始位置对应的数值为1,计算起始位置对应的数值与目标位宽值的和得到数值4;当起始位置为目标数据中第三个比特信息所处的位置,目标位宽值为3时,此时起始位置对应的数值为3,计算起始位置对应的数值与目标位宽值的和得到数值6。上述对起始位置以及起始位置对应的数值的表述仅为示例性说明,实际实施上述方案时可对起始位置以及起始位置对应的数值进行调整,对此不做限定。
S3042:根据所述第一数值更新所述起始位置。
根据计算得到的第一数值更新所述起始位置,并将在第二有效数据中截取到的目标数据输出。例如,当起始位置为目标数据中第一个比特信息所处的位置,目标位宽值为3时,计算得到的第一数值为4;根据第一数值4更新所述起始位置是指,将数值4转换为对应的起始位置:目标数据中第四个比特信息所处的位置。此时,起始位置就从开始的目标数据中第一个比特信息所处的位置,更新为目标数据中第四个比特信息所处的位置。
当起始位置为目标数据中第三个比特信息所处的位置,目标位宽值为3时,计算得到的第一数值为6;根据第一数值6更新所述起始位置是指,将数值6转换为对应的起始位置:目标数据中第六个比特信息所处的位置。此时,起始位置就从开始的目标数据中第三个比特信息所处的位置,更新为目标数据中第六个比特信息所处的位置。
将更新后的位置作为新的起始位置,在下一次执行上述流程时,根据新的起始位置以及目标位宽值在第二有效数据中截取数据。
进一步地,在输出目标数值时,还可将目标数据存储至第四寄存器中,并将所述目标数据所占的位宽值存储至第四计数器中,其他外部设备、寄存器以及存储器等可根据第四计数器中目标数据所占的位宽值在第四寄存器中获取目标数据。将目标数据以及目标数据所占的位宽值暂存至第四寄存器以及第四计数器中,可使得即使处于高速数据传输下,也不会丢失数据,还可以灵活的控制数据输出的时序,提高了数据传输的灵活性。
进一步地,为了防止丢失数据信息,S3042还可包括S30421-S30422,具体如下:
S30421:当所述起始位置对应的数值大于所述历史有效数据所占的位宽值时,计算所述起始位置对应的数值与所述历史有效数据所占的位宽值之间的差值的绝对值,得到第二数值。
判断第一数值与历史有效数据所占的位宽值的大小,当第一数值小于或等于历史有效数据所占的位宽值时,不进行调整;当第一数值大于历史有效数据所占的位宽值时,计算第一数值与历史有效数据所占的位宽值之间的差值的绝对值,得到第二数值。
例如,当第一数值对应的数值为11,第一有效数据所占的位宽值为6时,计算第一数值对应的数值11与第一有效数据所占的位宽值6之间的差值的绝对值,得到第二数值为5。
S30422:基于所述第二数值更新所述起始位置。
根据计算得到的第二数值更新所述起始位置。例如,当计算得到的第二数值为5时;根据第二数值5更新所述起始位置是指,将数值5转换为对应的起始位置:目标数据中第五个比特信息所处的位置。此时,起始位置就从开始的目标数据中第十一个比特信息所处的位置,更新为目标数据中第五个比特信息所处的位置。
将更新后的位置作为新的起始位置,用于下一次执行上述流程时,根据更新后的起始位置以及目标位宽值在第二有效数据中截取数据。
本发明实施例,在实现了实施例1和实施例2功能的基础上,保证了在任何形式的输入和输出时,有效数据正好被完整的截取,不会有任何数据的丢失和增加。由于目标位宽值可以调整,使得输出的目标数据长度灵活性高,可以与不同位宽值的处理模块对接,通过同时处理多位信息的方式,实现了多比特并行打孔,加快了数据打孔的速率,提高了数据传输速率,满足了高速移动通信系统的数据传输要求。
请参见图4,图4是本发明一实施例提供的一种数据打孔的设备的示意图。设备包括的各单元用于执行图1、图2、图3对应的实施例中的各步骤。具体请参阅图1、图2、图3各自对应的实施例中的相关描述。为了便于说明,仅示出了与本实施例相关的部分。参见图4,设备4包括:
去除单元410,用于当获取到编码后待打孔的第一数据时,去除所述第一数据中的冗余数据,得到第一有效数据;
组合单元420,用于将所述第一有效数据与历史有效数据组合得到第二有效数据,并将所述第二有效数据存储至预设的寄存器;
截取单元430,用于基于从所述预设的寄存器中截取数据的起始位置以及待截取的目标数据所占的目标位宽值,从所述第二有效数据中截取目标数据并输出;所述目标位宽值小于或等于所述第二有效数据所占的位宽值,所述第二有效数据所占的位宽值等于所述第一有效数据所占的位宽值与所述历史有效数据所占的位宽值之和;
输出单元440,用于基于所述目标位宽值更新所述起始位置。
进一步地,当获取到编码后待打孔的第一数据时,去除单元410具体用于:基于预设打孔方法丢弃所述第一数据中的冗余数据,将剩余的数据按照所述预设打孔方法中的组合顺序进行组合,生成所述第一有效数据。
进一步地,设备还包括,
存储单元,用于将所述第一有效数据以及存储所述第一有效数据所占的位宽值关联存储至存储器;
读取单元,用于从所述存储器中读取数据。
进一步地,输出单元440具体用于:
计算所述起始位置对应的数值与所述目标位宽值之和,得到第一数值;
根据所述第一数值更新所述起始位置。
进一步地,设备还包括:
计算单元,用于当所述起始位置对应的数值大于所述历史有效数据所占的位宽值时,计算所述起始位置对应的数值与所述历史有效数据所占的位宽值之间的差值的绝对值,得到第二数值;
更新单元,用于基于所述第二数值更新所述起始位置。
请参见图5,图5是本发明另一实施例提供的一种数据打孔的设备的示意图。如图5所示,该实施例的设备5包括:处理器50、存储器51以及存储在所述存储器51中并可在所述处理器50上运行的计算机程序52。所述处理器50执行所述计算机程序52时实现上述各个设备数据打孔的方法实施例中的步骤,例如图1所示的S101至S104。或者,所述处理器50执行所述计算机程序52时实现上述各装置实施例中各单元的功能,例如图4所示单元410至440功能。
示例性的,所述计算机程序52可以被分割成一个或多个单元,所述一个或者多个单元被存储在所述存储器51中,并由所述处理器50执行,以完成本发明。所述一个或多个单元可以是能够完成特定功能的一系列计算机程序指令段,该指令段用于描述所述计算机程序52在所述设备5中的执行过程。例如,所述计算机程序52可以被分割成去除单元、组合单元、截取单元以及输出单元,各单元具体功能如上所述。
所述设备包括但不仅限于,处理器50、存储器51。本领域技术人员可以理解,图5仅仅是设备5的示例,并不构成对设备5的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件,例如所述设备还可以包括输入输出设备、网络接入设备、总线等。
所称处理器50可以是中央处理单元(Central Processing Unit,CPU),还可以是其他通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
所述存储器51可以是所述设备5的内部存储单元,例如设备5的硬盘或内存。所述存储器51也可以是所述设备5的外部存储设备,例如所述设备5上配备的插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(Secure Digital,SD)卡,闪存卡(Flash Card)等。进一步地,所述存储器51还可以既包括所述设备5的内部存储单元也包括外部存储设备。所述存储器51用于存储所述计算机程序以及所述设备所需的其他程序和数据。所述存储器51还可以用于暂时地存储已经输出或者将要输出的数据。以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的范围之内。
Claims (10)
1.一种数据打孔的方法,其特征在于,包括:
当获取到编码后待打孔的第一数据时,去除所述第一数据中的冗余数据,得到第一有效数据;
将所述第一有效数据与历史有效数据组合得到第二有效数据,并将所述第二有效数据存储至预设的寄存器;
基于从所述预设的寄存器中截取数据的起始位置以及待截取的目标数据所占的目标位宽值,从所述第二有效数据中截取目标数据并输出;所述目标位宽值小于或等于所述第二有效数据所占的位宽值,所述第二有效数据所占的位宽值等于所述第一有效数据所占的位宽值与所述历史有效数据所占的位宽值之和;
基于所述目标位宽值更新所述起始位置。
2.如权利要求1所述的方法,其特征在于,所述当获取到编码后待打孔的第一数据时,去除所述第一数据中的冗余数据,得到第一有效数据,包括:
基于预设打孔方法丢弃所述第一数据中的冗余数据,将剩余的数据按照所述预设打孔方法中的组合顺序进行组合,生成所述第一有效数据。
3.如权利要求1所述的方法,其特征在于,所述当获取到编码后待打孔的第一数据时,去除所述第一数据中的冗余数据,得到第一有效数据之后,还包括:
将所述第一有效数据以及存储所述第一有效数据所占的位宽值关联存储至存储器;
从所述存储器中读取数据。
4.如权利要求1至3任一项所述的方法,其特征在于,所述基于所述目标位宽值更新所述起始位置,包括:
计算所述起始位置对应的数值与所述目标位宽值之和,得到第一数值;
根据所述第一数值更新所述起始位置。
5.如权利要求4所述方法,其特征在于,所述根据所述第一数值更新所述起始位置,包括:
当所述起始位置对应的数值大于所述历史有效数据所占的位宽值时,计算所述起始位置对应的数值与所述历史有效数据所占的位宽值之间的差值的绝对值,得到第二数值;
基于所述第二数值更新所述起始位置。
6.一种数据打孔的设备,其特征在于,包括:
去除单元,用于当获取到编码后待打孔的第一数据时,去除所述第一数据中的冗余数据,得到第一有效数据;
组合单元,用于将所述第一有效数据与历史有效数据组合得到第二有效数据,并将所述第二有效数据存储至预设的寄存器;
截取单元,用于基于从所述预设的寄存器中截取数据的起始位置以及待截取的目标数据所占的目标位宽值,从所述第二有效数据中截取目标数据并输出;所述目标位宽值小于或等于所述第二有效数据所占的位宽值,所述第二有效数据所占的位宽值等于所述第一有效数据所占的位宽值与所述历史有效数据所占的位宽值之和;
输出单元,用于基于所述目标位宽值更新所述起始位置。
7.如权利要求6所述的设备,其特征在于,所述去除单元具体用于:
基于预设打孔方法丢弃所述第一数据中的冗余数据,将剩余的数据按照所述预设打孔方法中的组合顺序进行组合,生成所述第一有效数据。
8.如权利要求6所述的设备,其特征在于,所述输出单元具体用于:
计算所述起始位置对应的数值与所述目标位宽值之和,得到第一数值;
根据所述第一数值更新所述起始位置。
9.一种数据打孔的设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现如权利要求1至5任一项所述方法的步骤。
10.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1至5任一项所述方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910525631.8A CN110190934B (zh) | 2019-06-18 | 2019-06-18 | 一种数据打孔的方法及设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910525631.8A CN110190934B (zh) | 2019-06-18 | 2019-06-18 | 一种数据打孔的方法及设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110190934A true CN110190934A (zh) | 2019-08-30 |
CN110190934B CN110190934B (zh) | 2022-02-18 |
Family
ID=67722219
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910525631.8A Active CN110190934B (zh) | 2019-06-18 | 2019-06-18 | 一种数据打孔的方法及设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110190934B (zh) |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101079678A (zh) * | 2007-06-29 | 2007-11-28 | 重庆重邮信科(集团)股份有限公司 | 一种计算并标识打孔/重复比特位置的速率匹配算法 |
CN101667883A (zh) * | 2008-09-03 | 2010-03-10 | 中兴通讯股份有限公司 | 去harq实现方法和装置 |
EP1172959B1 (en) * | 2000-07-11 | 2010-05-26 | Lg Electronics Inc. | Transmission diversity using single puncturing pattern |
CN101938323A (zh) * | 2009-07-01 | 2011-01-05 | 中兴通讯股份有限公司 | 一种速率匹配中并行打孔的电路及方法 |
CN101938325A (zh) * | 2009-06-29 | 2011-01-05 | 中兴通讯股份有限公司 | 有限长度循环缓存速率匹配的解速率匹配方法和装置 |
CN101969311A (zh) * | 2010-09-29 | 2011-02-09 | 航天恒星科技有限公司 | 一种高速并行分段交错维特比译码方法 |
CN102118217A (zh) * | 2010-01-04 | 2011-07-06 | 中兴通讯股份有限公司 | 一种速率匹配的并行处理方法及装置 |
CN107395319A (zh) * | 2017-06-16 | 2017-11-24 | 哈尔滨工业大学深圳研究生院 | 基于打孔的码率兼容极化码编码方法及系统 |
CN107395324A (zh) * | 2017-07-10 | 2017-11-24 | 北京理工大学 | 一种基于qup方法的低译码复杂度速率匹配极化码传输方法 |
CN107425941A (zh) * | 2017-06-16 | 2017-12-01 | 华为技术有限公司 | 速率匹配和解速率匹配的方法及装置 |
-
2019
- 2019-06-18 CN CN201910525631.8A patent/CN110190934B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1172959B1 (en) * | 2000-07-11 | 2010-05-26 | Lg Electronics Inc. | Transmission diversity using single puncturing pattern |
CN101079678A (zh) * | 2007-06-29 | 2007-11-28 | 重庆重邮信科(集团)股份有限公司 | 一种计算并标识打孔/重复比特位置的速率匹配算法 |
CN101667883A (zh) * | 2008-09-03 | 2010-03-10 | 中兴通讯股份有限公司 | 去harq实现方法和装置 |
CN101938325A (zh) * | 2009-06-29 | 2011-01-05 | 中兴通讯股份有限公司 | 有限长度循环缓存速率匹配的解速率匹配方法和装置 |
CN101938323A (zh) * | 2009-07-01 | 2011-01-05 | 中兴通讯股份有限公司 | 一种速率匹配中并行打孔的电路及方法 |
CN102118217A (zh) * | 2010-01-04 | 2011-07-06 | 中兴通讯股份有限公司 | 一种速率匹配的并行处理方法及装置 |
CN101969311A (zh) * | 2010-09-29 | 2011-02-09 | 航天恒星科技有限公司 | 一种高速并行分段交错维特比译码方法 |
CN107395319A (zh) * | 2017-06-16 | 2017-11-24 | 哈尔滨工业大学深圳研究生院 | 基于打孔的码率兼容极化码编码方法及系统 |
CN107425941A (zh) * | 2017-06-16 | 2017-12-01 | 华为技术有限公司 | 速率匹配和解速率匹配的方法及装置 |
CN107395324A (zh) * | 2017-07-10 | 2017-11-24 | 北京理工大学 | 一种基于qup方法的低译码复杂度速率匹配极化码传输方法 |
Also Published As
Publication number | Publication date |
---|---|
CN110190934B (zh) | 2022-02-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104899085B (zh) | 一种数据处理方法和装置 | |
CN112395247A (zh) | 数据的处理方法、存算一体芯片 | |
CN112311494A (zh) | 一种报文传输方法、装置及系统 | |
CN111526606B (zh) | 用于数据传输的方法及装置、智能家居设备、存储介质 | |
CN109684311A (zh) | 异常数据检测方法及装置 | |
CN103324592A (zh) | 一种数据迁移控制方法、数据迁移方法及装置 | |
CN108255602A (zh) | 任务组合方法及终端设备 | |
CN111555984B (zh) | 用于数据传输的方法及装置、智能家居设备、存储介质 | |
CN108062235A (zh) | 数据处理方法及装置 | |
CN110190934A (zh) | 一种数据打孔的方法及设备 | |
CN112422485A (zh) | 一种传输控制协议的通信方法及装置 | |
CN111740922B (zh) | 数据传输方法、装置、电子设备及介质 | |
CN109597745A (zh) | 异常数据处理方法及装置 | |
US20230367735A1 (en) | Data transmission method, module and apparatus, device, and storage medium | |
CN109120731B (zh) | 一种通用型通讯方法、系统及装置 | |
CN110071879A (zh) | 消息传输方法、终端设备及存储介质 | |
CN111160544B (zh) | 数据激活方法及fpga数据激活系统 | |
CN109490660A (zh) | 电力设施现场数据监控方法及设备、电力作业传输系统 | |
CN103973581A (zh) | 一种报文数据处理方法、装置及系统 | |
CN105323164A (zh) | 减少灵活的解析器中的延迟的方法及其装置 | |
CN106598708A (zh) | 一种时间触发的嵌入式任务通讯装置与方法 | |
CN114238055A (zh) | 任务数据处理方法、装置、电子设备及存储介质 | |
CN109460533A (zh) | 一种提高gemm计算性能的方法及装置 | |
CN111260046A (zh) | 运算方法、装置及相关产品 | |
RU124501U1 (ru) | Потоковая вычислительная система |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |