CN110119636A - 一种数字电路、数据存储方法及装置 - Google Patents

一种数字电路、数据存储方法及装置 Download PDF

Info

Publication number
CN110119636A
CN110119636A CN201910425722.4A CN201910425722A CN110119636A CN 110119636 A CN110119636 A CN 110119636A CN 201910425722 A CN201910425722 A CN 201910425722A CN 110119636 A CN110119636 A CN 110119636A
Authority
CN
China
Prior art keywords
data
digital circuit
door
input terminal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910425722.4A
Other languages
English (en)
Other versions
CN110119636B (zh
Inventor
王勤武
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhejiang Qi Polytron Technologies Inc
Original Assignee
Zhejiang Qi Polytron Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhejiang Qi Polytron Technologies Inc filed Critical Zhejiang Qi Polytron Technologies Inc
Priority to CN201910425722.4A priority Critical patent/CN110119636B/zh
Publication of CN110119636A publication Critical patent/CN110119636A/zh
Application granted granted Critical
Publication of CN110119636B publication Critical patent/CN110119636B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/60Protecting data
    • G06F21/62Protecting access to data via a platform, e.g. using keys or access control rules
    • G06F21/6218Protecting access to data via a platform, e.g. using keys or access control rules to a system of files or objects, e.g. local or distributed file system or database
    • G06F21/6245Protecting personal data, e.g. for financial or medical purposes

Landscapes

  • Engineering & Computer Science (AREA)
  • Health & Medical Sciences (AREA)
  • Bioethics (AREA)
  • General Health & Medical Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Databases & Information Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Medical Informatics (AREA)
  • Complex Calculations (AREA)
  • Storage Device Security (AREA)

Abstract

本申请公开了一种数字电路,所述电路包括:N个或门、N个与门、第一非门、第二非门和一个多路选择器。本申请实施例还提供了一种数据存储方法,具体地:可以获取待存储数据;将所述待存储数据作为前述数字电路的输入,得到该数字电路输出的数据;存储所述数字电路输出的数据。利用本申请实施例的方案,可以使得实际存储到数据库的数据的概率是该待存储数据,而的概率是与该待存储数据相反的数据。

Description

一种数字电路、数据存储方法及装置
技术领域
本申请涉及数据处理领域,特别是涉及一种数字电路、数据存储方法及装置。
背景技术
随着互联网技术的发展,一些公司可以利用互联网平台收集用户数据,并对该用户数据进行分析。大部分公司会将用户数据存储在自身的数据库中,并利用数据库中的数据分析用户群体的喜好或者个人用户的喜好,以便于后续为用户推送产品或者用于其它用途。一般而言,这些公司的数据库中存储的数据几乎是100%准确的,即用户做了什么,选择了什么产品,是否喜欢某样东西都会如实记录在数据库。可以理解的是,这一现象会导致用户隐私的泄露。
为了防止泄露用户隐私又不影响基于用户数据进行用户群体数据分析时的准确性,差异化隐私技术应运而生。具体地,在将用户数据存储到数据库中时,可以采用差异化隐私技术。例如:面对一道回答“是”或者“否”的题目,用户如实回答,但是存储到数据库的数据(1-f)的概率是用户回答的答案,f的概率是与用户回答的答案相反的答案,这里的f又被称作“撒谎概率”。
因此,对于用户数据,如何使得实际存储到数据库的数据(1-f)的概率是该用户数据,而f的概率是与该用户数据相反的数据,是目前急需解决的问题。
发明内容
本申请所要解决的技术问题是对于用户数据,如何使得实际存储到数据库的数据(1-f)的概率是该用户数据,而f的概率是与该用户数据相反的数据,提供一种数字电路、数据存储方法及装置。
第一方面,本申请实施例提供了一种数字电路,所述电路包括:N个或门、N个与门、第一非门、第二非门和一个多路选择器;
若N大于1,则:
所述N个或门中,第i-1个或门的输出端与第i个或门的第一输入端相连;所述N个与门中,第i-1个与门的输出端与第i个与门的第一输入端相连;i小于等于N、且大于等于2;
第N个或门的输出端连接所述第一非门的输入端;第N个与门的输出端连接所述第二非门的输入端;所述第一非门的输出端连接所述多路选择器的第一输入端,所述第二非门的输出端连接所述多路选择器的第二输入端;所述多路选择器的输出端为所述数字电路的输出端;
所述N个或门中,第m个或门的第二输入端为输入的第m个随机数,该第m个随机数为0的概率为0.5,为1的概率为0.5;第1个或门的第一输入端为该数字电路的输入端;m大于等于1且小于等于N;
所述N个与门中,第k个与门的第二输入端为输入的第k个随机数,该第k个随机数为0的概率为0.5,为1的概率为0.5;第1个与门的第一输入端为该数字电路的输入端;k大于等于1且小于等于N;
当所述数字电路的输入端所输入的数据为0时,所述数字电路的输出为所述第一非门的输出;当所述数字电路的输入端所输入的数据为1时,所述数字电路的输出为所述第二非门的输出;
若N等于1,则:
所述一个或门的第一输入端为该数字电路的输入端;所述一个与门的第一输入端为该数字电路的输入端;所述一个或门的第二输入端为第一随机数,第一随机数为0的概率为0.5,为1的概率为0.5;所述一个与门的第二输入端为第二随机数,第二随机数为0的概率为0.5,为1的概率为0.5;
所述一个或门的输出端连接所述第一非门的输入端,所述一个与门的输出端连接所述第二非门的输入端;所述第一非门的输出端连接所述多路选择器的第一输入端,所述第二非门的输出端连接所述多路选择器的第二输入端;所述多路选择器的输出端为所述数字电路的输出端;
当所述数字电路的输入端所输入的数据为0时,所述数字电路的输出为所述第一非门的输出;当所述数字电路的输入端所输入的数据为1时,所述数字电路的输出为所述第二非门的输出。
可选的,第j个或门的第二输入端输入的随机数与所述第j个与门的第二输入端输入的随机数为同一随机数,j大于等于1且小于等于N。
可选的,所述多路选择器包括:
二选一多路选择器。
可选的,所述N根据预设概率确定,所述预设概率为所述数字电路的输出端输出的数据与所述数字电路的输入端输入的数据相反的概率。
第二方面,本申请实施例提供了一种数据存储方法,所述方法包括:
获取待存储数据;
将所述待存储数据作为以上第一方面任意一项所述的数字电路的输入,得到该数字电路输出的数据;
存储所述数字电路输出的数据。
可选的,所述待存储数据为二进制数据0或者二进制数据1。
第三方面,本申请实施例提供了一种数据存储装置,所述装置包括:
获取单元,用于获取待存储数据;
输入单元,用于将所述待存储数据作为权利要求1-4任意一项所述的数字电路的输入,得到该数字电路输出的数据;
存储单元,用于存储所述数字电路输出的数据。
可选的,所述待存储数据为二进制数据0或者二进制数据1。
第四方面,本申请实施例提供了一种数据存储设备,所述设备包括:处理器和存储器;
所述存储器,用于存储指令;
所述处理器,用于执行所述存储器中的所述指令,执行以上第二方面任意一项所述的方法。
第五方面,本申请实施例提供了一种非临时性计算机可读存储介质,当所述存储介质中的指令由电子设备的处理器执行时,使得电子设备能够执行一种数据存储方法,所述方法包括:
获取待存储数据;
将所述待存储数据作为以上第一方面任意一项所述的数字电路的输入,得到该数字电路输出的数据;
存储所述数字电路输出的数据。
与现有技术相比,本申请实施例具有以下优点:
本申请实施例提供了一种数字电路,该数字电路包括N个或门、N个与门、第一非门、第二非门和一个多路选择器。
若N大于1,则:所述N个或门中,第i-1个或门的输出端与第i个或门的第一输入端相连;所述N个与门中,第i-1个与门的输出端与第i个与门的第一输入端相连;i小于等于N、且大于等于2;第N个或门的输出端连接所述第一非门的输入端;第N个与门的输出端连接所述第二非门的输入端;所述第一非门的输出端连接所述多路选择器的第一输入端,所述第二非门的输出端连接所述多路选择器的第二输入端;所述多路选择器的输出端为所述数字电路的输出端;所述N个或门中,第m个或门的第二输入端为输入的第m个随机数,该第m个随机数为0的概率为0.5,为1的概率为0.5;第1个或门的第一输入端为该数字电路的输入端;m大于等于1且小于等于N;所述N个与门中,第k个与门的第二输入端为输入的第k个随机数,该第k个随机数为0的概率为0.5,为1的概率为0.5;第1个与门的第一输入端为该数字电路的输入端;k大于等于1且小于等于N;当所述数字电路的输入端所输入的数据为0时,所述数字电路的输出为所述第一非门的输出;当所述数字电路的输入端所输入的数据为1时,所述数字电路的输出为所述第二非门的输出;
若N等于1,则:所述一个或门的第一输入端为该数字电路的输入端;所述一个与门的第一输入端为该数字电路的输入端;所述一个或门的第二输入端为第一随机数,第一随机数为0的概率为0.5,为1的概率为0.5;所述一个与门的第二输入端为第二随机数,第二随机数为0的概率为0.5,为1的概率为0.5;所述一个或门的输出端连接所述第一非门的输入端,所述一个与门的输出端连接所述第二非门的输入端;所述第一非门的输出端连接所述多路选择器的第一输入端,所述第二非门的输出端连接所述多路选择器的第二输入端;所述多路选择器的输出端为所述数字电路的输出端;当所述数字电路的输入端所输入的数据为0时,所述数字电路的输出为所述第一非门的输出;当所述数字电路的输入端所输入的数据为1时,所述数字电路的输出为所述第二非门的输出。
由此可见,当该数字电路的输入端输入0时,只有当N个或门的第二输入端输入的随机数均为0时,该数字电路的输出端才为1,否则,该数字电路的输出端的输出为1,也就是说,当该数字电路的输入端输入0时,有的概率输出与输入数据相反的数据。当该数字电路的输入端输入1时,只有当N个与门的第二输入端输入的随机数均为1时,该数字电路的输出端才为0,否则,该数字电路的输出端的输出为1,也就是说,当该数字电路的输入端输入1时,有的概率输出与输入数据相反的数据。综上可知,本申请实施例提供的数字电路,输出与该输入相等的概率为而输出为与该输入相反的概率是
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请中记载的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为本申请实施例提供的一种数字电路的示意图;
图2为本申请实施例提供的又一种数字电路的示意图;
图3为本申请实施例提供的一种数据存储方法的流程示意图;
图4为本申请实施例提供的一种数据存储方法的流程示意图;
图5为本申请实施例提供的一种数据存储装置的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本申请保护的范围。
本申请的发明人经过研究发现,在传统技术中,对于用户数据例如对于用二进制数0或者1表示的二进制数据,可以通过产生伪随机数的方式,使得实际存储到数据库的数据(1-f)的概率是该用户数据,而f的概率是与该用户数据相反的数据。例如,前述f=1/10,则可以由相关设备例如服务器产生从1至10(包括1和10)的整数随机数。若产生随机数1,则将与用户数据相反的数据存储到数据库中,若产生其它随机数,例如2、3、4、5、6、7、8、9或者10,则将用户数据存储到数据库中。
但是,由于伪随机数并不是真的随机数,通过伪随机数产生的随机数,部分数值有着更高的出现概率,而部分数值有着更低的出现概率,从而导致对于用户数据而言,将与用户数据相反的数据存储到数据库中的概率可能并非是预先确定的撒谎概率。举例说明,通过伪随机数产生从1至10(包括1和10)的整数随机数,其中,整数1出现的概率可能比较低,低于1/10,这就导致将与用户数据相反的数据存储到数据库中的概率可能小于1/10,而并非是预先确定好的撒谎概率1/10。
而这种现象会导致一些问题,例如会导致后续利用数据库存储的用户数据进行用户群体数据分析时的准确性不高,又如可能会暴露更多真实的用户数据等等。
为了解决上述问题,在本申请实施例中,提供了一种数字电路,该数字电路包括N个或门、N个与门、第一非门、第二非门和一个多路选择器。利用该数字电路,输出与输入相等的概率为而输出为与该输入相反的概率是
下面结合附图,详细说明本申请的各种非限制性实施方式。
参见图1,该图为本申请实施例提供的一种数字电路的示意图。
本申请实施例提供的数字电路,包括N个或门101、N个与门102、第一非门103,第二非门104和多路选择器105。
图1示出了当N大于1时的数字电路的结构示意图。
在图1中所示的N个或门中,第i-1个或门101的输出端与第i个或门101的第一输入端相连;类似的所述N个与门102中,第i-1个与门102的输出端与第i个与门102的第一输入端相连;i小于等于N、且大于等于2;
第N个或门101的输出端连接所述第一非门103的输入端;第N个与门102的输出端连接所述第二非门104的输入端;所述第一非门103的输出端连接所述多路选择器105的第一输入端,所述第二非门104的输出端连接所述多路选择器105的第二输入端;所述多路选择器的输出端为所述数字电路的输出端,即Y为该数字电路的输出。
所述N个或门中,第m个或门的第二输入端为输入的第m个随机数,该第m个随机数为0的概率为0.5,为1的概率为0.5;第1个或门的第一输入端为该数字电路的输入端;m大于等于1且小于等于N。如图所示,第一个或门的第二输入端输入的随机数为R0,第N个或门的第二输入端输入的随机数为R1;第一个或门的第一输入端为该数字电路的输入端,即该数字电路的输入为X。
所述N个与门中,第k个与门的第二输入端为输入的第k个随机数,该第k个随机数为0的概率为0.5,为1的概率为0.5;第1个与门的第一输入端为该数字电路的输入端;k大于等于1且小于等于N。如图所示,第一个与门的第二输入端输入的随机数为R2,第N个与门的第二输入端输入的随机数为R3;第一个与门的第一输入端也为该数字电路的输入端,即该数字电路的输入为X。
在本申请实施例中,所述N个或门的第二输入端输入的随机数和所述N个与门的第二输入端输入的随机数,可以是由硬件电路产生的,本申请实施例不具体限定产生该随机数的硬件电路,产生该随机数的硬件电路可以根据实际情况确定。
当所述数字电路的输入端所输入的数据为0时,所述数字电路的输出为所述第一非门103的输出;当所述数字电路的输入端所输入的数据为1时,所述数字电路的输出为所述第二非门104的输出。
可以理解的是,对于图1所示的电路,当该数字电路的输入端输入0时,只有当N个或门的第二输入端输入的随机数均为0时,该数字电路的输出端才为1,否则,该数字电路的输出端的输出为1。而N个或门的第二输入端均为0的概率为故而,当该数字电路的输入端输入0时,有的概率输出与输入数据相反的数据。
当该数字电路的输入端输入1时,只有当N个与门的第二输入端输入的随机数均为1时,该数字电路的输出端才为0,否则,该数字电路的输出端的输出为1。而N个与门的第二输入端均为1的概率为也就是说,当该数字电路的输入端输入1时,有的概率输出与输入数据相反的数据。
综上可知,本申请实施例提供的数字电路,输出与输入相等的概率为(1-),而输出为与该输入相反的概率是
参见图2,该图为本申请实施例提供的又一种数字电路的示意图。
图2示出了当N等于1时的数字电路的结构示意图。
在图2中,所述一个或门101的第一输入端为该数字电路的输入端;所述一个与门102的第一输入端为该数字电路的输入端;所述一个或门102的第二输入端为第一随机数R4,第一随机数R4为0的概率为0.5,为1的概率为0.5;所述一个与门102的第二输入端为第二随机数R5,第二随机数R5为0的概率为0.5,为1的概率为0.5;
所述一个或门101的输出端连接所述第一非门103的输入端,所述一个与门的输出端102连接所述第二非门104的输入端;所述第一非门103的输出端连接所述多路选择器105的第一输入端,所述第二非门104的输出端连接所述多路选择器105的第二输入端;所述多路选择器105的输出端为所述数字电路的输出端;
当所述数字电路的输入端所输入的数据为0时,所述数字电路的输出为所述第一非门103的输出;当所述数字电路的输入端所输入的数据为1时,所述数字电路的输出为所述第二非门104的输出。
当该数字电路的输入端输入0时,若该一个或门的第二输入端输入的随机数为0,该数字电路的输出端为1,否则,该数字电路的输出端的输出为1。而该一个或门的第二输入端均为0的概率为故而,当该数字电路的输入端输入0时,有的概率输出与输入数据相反的数据。
当该数字电路的输入端输入1时,若该一个与门的第二输入端输入的随机数为1,该数字电路的输出端为0,否则,该数字电路的输出端的输出为1。而该一个与门的第二输入端均为1的概率为也就是说,当该数字电路的输入端输入1时,有的概率输出与输入数据相反的数据。
综合图1和图2可知,本申请实施例提供的数字电路,对于任意正整数N,输出与输入相等的概率为而输出为与该输入相反的概率是
参见图3,该图为本申请实施例提供的又一种数字电路的结构示意图。图3与图1类似,只是在图3中,第j个或门的第二输入端输入的随机数与所述第j个与门的第二输入端输入的随机数为同一随机数,j大于等于1且小于等于N。而不是如图1中那样,第一个或门的第二输入端输入的随机数为R0,而第一个与门的第二输入端输入的随机数为R2;第N个或门的第二输入端输入的随机数为R1,而第N个与门的第二输入端输入的随机数为R3。这样一来,可以减少确定的随机数的数量,从而降低产生该随机数的硬件电路的成本。
需要说明的是,本申请实施例不具体限定该多路选择器,作为一种示例,该多路选择器可以为二选一多路选择器。关于该二选一多路选择器的具体型号,可以根据实际情况选择,此处不再列举说明。
如前文所述,N可以为大于等于1的整数,本申请实施例不具体限定N的具体取值,N的具体取值可以根据使劲情况确定。作为一种示例,N的取值可以根据预设概率确定,该预设概率为所述数字电路的输出端输出的数据与所述数字电路的输入端输入的数据相反的概率,即撒谎概率。举例说明,若撒谎概率为f,则故而可以确定N的取值。只是需要说明的是,这里的f不可以是任意取值,而是等于其中N为正整数。
基于以上实施例提供的数字电路,本申请实施例还提供了一种数据存储方法,以下结合附图介绍该数据存储方法。
参见图4,该图为本申请实施例提供的一种数据存储方法的流程示意图。
本申请实施例提供的数据存储方法,可以通过如下步骤S401-S403实现。
S401:获取待存储数据。
需要说明的是,此处提及的待存储数据,例如可以为从互联网平台获取的用户数据中的部分或者全部数据。由于计算机存储的数据均为二进制数据,因此,该待存储数据可以为二进制数据0或者1。具体地,若用户数据可以用1比特(英文:bit)二进制数据表示,则待存储数据可以为用户数据;若用户数据需要用多比特二进制数据表示,则待存储数据可以为该多比特二进制数据中的其中一比特二进制数据。
S402:将所述待存储数据作为数字电路的输入,得到该数字电路输出的数据。
此处提及的数字电路,可以为前述实施例提供的数字电路中的任意一项。
S403:存储所述数字电路输出的数据。
可以理解的是,该数字电路,输出与输入相等的概率为而输出与输入相反的概率是因此,所实际存储的数据为该待存储数据的概率为而实际存储的数据为与该输入数据相反的数据的概率是
因此,利用本申请实施例的方案,可以使得实际存储到数据库的数据 的概率是该待存储数据,而的概率是与该待存储数据相反的数据。
进一步地,可以保证后续利用数据库存储的用户数据进行用户群体数据分析时的准确性,以及避免暴露更多真实的用户数据。
可以理解的是,在实际应用中,用户数据可能并不能单独利用1比特二进数表示,对于利用多比特表示的用户数据例如:000111000,可以将该多比特二进制数中的任意一个比特二进制数作为所述待存储数据应用以上S401-S402所述的方法,若得到的输出为与该待存储数据相反,则可以将表示用户数据的多比特二进制数均取反并存储;若得到的输出与该待存储数据相同,则可以将表示用户数据的多比特二进制数本身存储至服务器中,从而使得实际存储到数据库的数据的概率是用户数据本身,而的概率是与用户数据相反的数据。
举例说明,用户数据用9比特二进制数000111000表示,则将该9比特二进制数中的任意1比特二进制数“0”作为待存储数据执行S401-S402,若得到的输出为“1”,则可以将9比特二进制数000111000取反,得到111000111,并存储该取反后得到的二进制数据111000111;若得到的输出为“0”,则可以存储该9比特二进制数000111000本身。
基于以上实施例提供数据存储的方法,本申请实施例还提供了一种数据存储装置,以下结合附图介绍该装置。
参见图5,该图为本申请实施例提供的一种数据存储装置的结构示意图。
本申请实施例提供的数据存储装置500,例如可以包括:获取单元501、输入单元502和存储单元503。
获取单元501,用于获取待存储数据;
输入单元502,用于将所述待存储数据作为数字电路的输入,得到该数字电路输出的数据;
此处提及的数字电路,为以上实施例提供的数字电路。
存储单元503,用于存储所述数字电路输出的数据。
可选的,所述待存储数据为二进制数据0或者二进制数据1。
由于所述装置500是与以上方法实施例提供的方法对应的装置,所述装置500的各个单元的具体实现,均与以上方法实施例为同一构思,因此,关于所述装置500的各个单元的具体实现,可以参考以上方法实施例的描述部分,此处不再赘述。
通过以上描述可知,利用本申请实施例的方案,可以使得实际存储到数据库的数据的概率是该待存储数据,而的概率是与该待存储数据相反的数据。
进一步地,可以保证后续利用数据库存储的用户数据进行用户群体数据分析时的准确性,以及避免暴露更多真实的用户数据。
本申请实施例还提供了一种数据存储设备,所述设备包括:处理器和存储器;
所述存储器,用于存储指令;
所述处理器,用于执行所述存储器中的所述指令,执行以上实施例提供的数据存储方法。
本申请实施例还提供了一种非临时性计算机可读存储介质,当所述存储介质中的指令由电子设备的处理器执行时,使得电子设备能够执行一种数据存储方法,所述方法包括:
获取待存储数据;
将所述待存储数据作为以上实施例提供的数字电路的输入,得到该数字电路输出的数据;
存储所述数字电路输出的数据。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本申请的其它实施方案。本申请旨在涵盖本申请的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本申请的真正范围和精神由下面的权利要求指出。
应当理解的是,本申请并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本申请的范围仅由所附的权利要求来限制
以上所述仅为本申请的较佳实施例,并不用以限制本申请,凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (10)

1.一种数字电路,其特征在于,所述电路包括:N个或门、N个与门、第一非门、第二非门和一个多路选择器;
若N大于1,则:
所述N个或门中,第i-1个或门的输出端与第i个或门的第一输入端相连;所述N个与门中,第i-1个与门的输出端与第i个与门的第一输入端相连;i小于等于N、且大于等于2;
第N个或门的输出端连接所述第一非门的输入端;第N个与门的输出端连接所述第二非门的输入端;所述第一非门的输出端连接所述多路选择器的第一输入端,所述第二非门的输出端连接所述多路选择器的第二输入端;所述多路选择器的输出端为所述数字电路的输出端;
所述N个或门中,第m个或门的第二输入端为输入的第m个随机数,该第m个随机数为0的概率为0.5,为1的概率为0.5;第1个或门的第一输入端为该数字电路的输入端;m大于等于1且小于等于N;
所述N个与门中,第k个与门的第二输入端为输入的第k个随机数,该第k个随机数为0的概率为0.5,为1的概率为0.5;第1个与门的第一输入端为该数字电路的输入端;k大于等于1且小于等于N;
当所述数字电路的输入端所输入的数据为0时,所述数字电路的输出为所述第一非门的输出;当所述数字电路的输入端所输入的数据为1时,所述数字电路的输出为所述第二非门的输出;
若N等于1,则:
所述一个或门的第一输入端为该数字电路的输入端;所述一个与门的第一输入端为该数字电路的输入端;所述一个或门的第二输入端为第一随机数,第一随机数为0的概率为0.5,为1的概率为0.5;所述一个与门的第二输入端为第二随机数,第二随机数为0的概率为0.5,为1的概率为0.5;
所述一个或门的输出端连接所述第一非门的输入端,所述一个与门的输出端连接所述第二非门的输入端;所述第一非门的输出端连接所述多路选择器的第一输入端,所述第二非门的输出端连接所述多路选择器的第二输入端;所述多路选择器的输出端为所述数字电路的输出端;
当所述数字电路的输入端所输入的数据为0时,所述数字电路的输出为所述第一非门的输出;当所述数字电路的输入端所输入的数据为1时,所述数字电路的输出为所述第二非门的输出。
2.根据权利要求1所述的数字电路,其特征在于,第j个或门的第二输入端输入的随机数与所述第j个与门的第二输入端输入的随机数为同一随机数,j大于等于1且小于等于N。
3.根据权利要求1所述的数字电路,其特征在于,所述多路选择器包括:
二选一多路选择器。
4.根据权利要求1所述的数字电路,其特征在于,所述N根据预设概率确定,所述预设概率为所述数字电路的输出端输出的数据与所述数字电路的输入端输入的数据相反的概率。
5.一种数据存储方法,其特征在于,所述方法包括:
获取待存储数据;
将所述待存储数据作为权利要求1所述的数字电路的输入,得到该数字电路输出的数据;
存储所述数字电路输出的数据。
6.根据权利要求5所述的方法,其特征在于,所述待存储数据为二进制数据0或者二进制数据1。
7.一种数据存储装置,其特征在于,所述装置包括:
获取单元,用于获取待存储数据;
输入单元,用于将所述待存储数据作为权利要求1-4任意一项所述的数字电路的输入,得到该数字电路输出的数据;
存储单元,用于存储所述数字电路输出的数据。
8.根据权利要求7所述的装置,其特征在于,所述待存储数据为二进制数据0或者二进制数据1。
9.一种数据存储设备,其特征在于,所述设备包括:处理器和存储器;
所述存储器,用于存储指令;
所述处理器,用于执行所述存储器中的所述指令,执行权利要求5-6任意一项所述的方法。
10.一种非临时性计算机可读存储介质,当所述存储介质中的指令由电子设备的处理器执行时,使得电子设备能够执行一种数据存储方法,所述方法包括:
获取待存储数据;
将所述待存储数据作为权利要求1-4任意一项所述的数字电路的输入,得到该数字电路输出的数据;
存储所述数字电路输出的数据。
CN201910425722.4A 2019-05-21 2019-05-21 一种数字电路、数据存储方法及装置 Active CN110119636B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910425722.4A CN110119636B (zh) 2019-05-21 2019-05-21 一种数字电路、数据存储方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910425722.4A CN110119636B (zh) 2019-05-21 2019-05-21 一种数字电路、数据存储方法及装置

Publications (2)

Publication Number Publication Date
CN110119636A true CN110119636A (zh) 2019-08-13
CN110119636B CN110119636B (zh) 2020-12-08

Family

ID=67522974

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910425722.4A Active CN110119636B (zh) 2019-05-21 2019-05-21 一种数字电路、数据存储方法及装置

Country Status (1)

Country Link
CN (1) CN110119636B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101086898A (zh) * 1999-03-19 2007-12-12 株式会社东芝 半导体存储装置
CN101601094A (zh) * 2006-10-30 2009-12-09 爱诺彼得技术有限责任公司 使用多个门限读取存储单元的方法
CN102096638A (zh) * 2010-11-25 2011-06-15 意法·爱立信半导体(北京)有限公司 静态存储的分配方法和装置
CN102750972A (zh) * 2012-06-29 2012-10-24 浪潮(北京)电子信息产业有限公司 一种数据存储器及其读取控制方法
US20130113029A1 (en) * 2010-05-20 2013-05-09 Samsung Electronics Co., Ltd. Semiconductor device having vertical channel transistor and methods of fabricating the same
CN104200835A (zh) * 2005-12-20 2014-12-10 罗伯特·博世有限公司 在数据存储器中识别供电中断和重建数据存储器的方法
CN109164982A (zh) * 2018-08-23 2019-01-08 京东方科技集团股份有限公司 数据处理电路、方法及数据存储设备

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101086898A (zh) * 1999-03-19 2007-12-12 株式会社东芝 半导体存储装置
CN104200835A (zh) * 2005-12-20 2014-12-10 罗伯特·博世有限公司 在数据存储器中识别供电中断和重建数据存储器的方法
CN101601094A (zh) * 2006-10-30 2009-12-09 爱诺彼得技术有限责任公司 使用多个门限读取存储单元的方法
US20130113029A1 (en) * 2010-05-20 2013-05-09 Samsung Electronics Co., Ltd. Semiconductor device having vertical channel transistor and methods of fabricating the same
CN102096638A (zh) * 2010-11-25 2011-06-15 意法·爱立信半导体(北京)有限公司 静态存储的分配方法和装置
CN102750972A (zh) * 2012-06-29 2012-10-24 浪潮(北京)电子信息产业有限公司 一种数据存储器及其读取控制方法
CN109164982A (zh) * 2018-08-23 2019-01-08 京东方科技集团股份有限公司 数据处理电路、方法及数据存储设备

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
杨维嘉: "在数据挖掘中保护隐私信息的研究", 《中国博士学位论文全文数据库 信息科技辑》 *

Also Published As

Publication number Publication date
CN110119636B (zh) 2020-12-08

Similar Documents

Publication Publication Date Title
Balzer et al. Structuralist knowledge representation: paradigmatic examples
Egbetunde et al. Financial globalization and economic growth in Sub‐Saharan Africa: Evidence from panel cointegration tests
US10108701B2 (en) System and method for determining context
US20200125678A1 (en) Unsupervised technique for training an engagement classifier in chat-based group conversation
US20150052129A1 (en) Weighting sentiment information
CN109062914B (zh) 用户推荐方法和装置,存储介质和服务器
CN110287119A (zh) 一种基于python的接口自动化测试方法及装置
CN105760361B (zh) 一种语言模型建立方法及装置
US20210287068A1 (en) Log analysis system employing long short-term memory recurrent neural networks
US20180018392A1 (en) Topic identification based on functional summarization
CN114547257B (zh) 类案匹配方法、装置、计算机设备及存储介质
US11095953B2 (en) Hierarchical video concept tagging and indexing system for learning content orchestration
CN110727700A (zh) 多源流式数据整合成事务型流数据的方法及系统
US9639610B1 (en) Method for gauging public interest in a topic using network analysis of online discussions
Chen et al. Determining the viable unbounded polyhedron under linear control systems
CN110119636A (zh) 一种数字电路、数据存储方法及装置
CN111309576A (zh) 一种压力测试方法和装置
CN112446777A (zh) 一种信用评估方法、装置、设备及存储介质
CN109815118A (zh) 数据库管理方法及装置、电子设备和计算机可读存储介质
CN111461346B (zh) 一种网络节点表征方法、装置和设备
Jenny et al. Navigating the Ocean of Biases: Political Bias Attribution in Language Models via Causal Structures
CN110738562B (zh) 一种风险提醒信息的生成方法、装置及设备
CN105245380A (zh) 一种消息的传播方式识别方法及装置
CN111049988A (zh) 移动设备的亲密度预测方法、系统、设备及存储介质
CN109325239A (zh) 学生课堂表现管理方法及系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant