CN110032260B - 用于数据处理的装置和方法 - Google Patents
用于数据处理的装置和方法 Download PDFInfo
- Publication number
- CN110032260B CN110032260B CN201811449575.6A CN201811449575A CN110032260B CN 110032260 B CN110032260 B CN 110032260B CN 201811449575 A CN201811449575 A CN 201811449575A CN 110032260 B CN110032260 B CN 110032260B
- Authority
- CN
- China
- Prior art keywords
- bridge
- bridge circuit
- power
- domain
- transaction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012545 processing Methods 0.000 title claims abstract description 17
- 238000000034 method Methods 0.000 title claims description 14
- 238000004891 communication Methods 0.000 claims abstract description 74
- 230000001960 triggered effect Effects 0.000 claims description 7
- 230000000694 effects Effects 0.000 claims description 5
- 238000012546 transfer Methods 0.000 claims description 4
- 230000005540 biological transmission Effects 0.000 claims description 3
- 230000011664 signaling Effects 0.000 claims description 3
- 230000008859 change Effects 0.000 description 12
- 230000000977 initiatory effect Effects 0.000 description 3
- 230000006978 adaptation Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4208—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus
- G06F13/4213—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus with asynchronous protocol
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4027—Coupling between buses using bus bridges
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Power Sources (AREA)
- Small-Scale Networks (AREA)
- Communication Control (AREA)
Abstract
本公开涉及域间事务桥接器的电力控制。数据处理系统包括使用桥接器(10)进行通信的多个电力域。桥接器(10)包括第一电力域内的第一桥接器电路(14)和第二电力域内的第二桥接器电路(16)。第一桥接器电路(14)和第二桥接器电路(16)交换桥接器内电力控制信号,该桥接器内电力控制信号用于独立于桥接器的任一侧处于电力活跃状态或是电力不活跃状态来控制对通过桥接器(10)的通信信道置于通信打开状态或通信静默状态的管理。
Description
技术领域
本公开涉及数据处理系统领域。更具体地,本公开涉及包括用于在电力域之间传送事务信号的桥接器电路的数据处理系统。
背景技术
已知提供了使用可受制于单独的电力控制(例如,通电、时钟停止、断电等)的多个电力域进行操作的数据处理系统。已知在这些电力域之间提供桥接器电路以用于各种目的,例如电压电平匹配、适应时钟频率差、支持异步操作等。
发明内容
从一个方面来看,本公开的至少一些实施例提供了一种用于处理数据的装置,包括:
第一电力域;
第二电力域;以及
桥接器,用于将事务信号从第一电力域通传到第二电力域,并且包括:
第一桥接器电路,其在第一电力域内并且使用与第一域电力控制器通信的第一域电力控制信号在第一桥接器电路电力活跃状态和第一桥接器电路电力不活跃状态之间切换;
第二桥接器电路,其在第二电力域内并且使用与第二域电力控制器通信的第二域电力控制信号在第二桥接器电路电力活跃状态和第二桥接器电路电力不活跃状态之间切换;其中
第一桥接器电路和第二桥接器电路使用桥接器内控制信号进行通信;
桥接器内电力控制信号包括在第一桥接器电路处于第一桥接器电路电力活跃状态时从第一桥接器电路通传至第二桥接器电路的桥接器内事务活跃信号,该信号指示对应于第一桥接器电路自其最后一次处于第一桥接器电路电力不活跃状态以来已接收到要传送到第二桥接器电路的一个或多个事务的事务活跃状态;以及
第二桥接器电路由桥接器内事务活跃信号触发而改变以指示事务活跃状态,以便发起第一桥接器电路和第二桥接器电路到通信打开状态的切换,从而将事务从第一桥接器电路传送第二桥接器电路。
从另一方面来看,本公开的至少一些实施例提供了用于处理数据的装置,包括:
第一电力域;
第二电力域;以及
用于将事务信号从第一电力域通传到第二电力域的装置,并且包括:
第一桥接器装置,其在第一电力域内,用于将事务信号发第二电力域并且使用与第一域电力控制器通信的第一域电力控制信号在第一桥接器装置电力活跃状态和第一桥接器装置电力不活跃状态之间切换;
第二桥接器装置,其在第二电力域内,用于接收事务信号的并且使用与第二域电力控制器通信的第二域电力控制信号在第二桥接器装置电力活跃状态和第二桥接器装置电力不活跃状态之间切换;其中
第一桥接器装置和第二桥接器装置使用桥接器内控制信号进行通信;
桥接器内电力控制信号包括在第一桥接器装置处于第一桥接器装置电力活跃状态时从第一桥接器装置通传至第二桥接器装置的桥接器内事务活跃信号,该信号指示对应于第一桥接器装置自其最后一次处于第一桥接器装置电力不活跃状态以来已接收到要传送到第二桥接器装置的一个或多个事务的事务活跃状态;以及
第二桥接器装置由桥接器内事务活跃信号触发而改变以指示事务活跃状态,以便发起第一桥接器装置和第二桥接器装置到通信打开状态的切换,从而将事务从第一桥接器装置传送第二桥接器装置。
从又一方面来看,本公开的至少一些实施例提供了一种操作用于处理数据并具有第一电力域和第二电力域的装置的方法,所述方法包括:
利用桥接器将事务信号从第一电力域通传到第二电力域;
使用桥接器内的第一桥接器电路向第二电力域发送事务信号;
使用与第一域电力控制器通信的第一域电力控制信号,使第一桥接器电路在第一桥接器电路电力活跃状态和第一桥接器电路电力不活跃状态之间切换;
使用桥接器内的第二桥接器电路从第一电力域接收事务信号;
使用与第二域电力控制器通信的第二域电力控制信号,使第二桥接器电路在第二桥接器电路电力活跃状态和第二桥接器电路电力不活跃状态之间切换;其中
桥接器内电力控制信号包括在第一桥接器电路处于第一桥接器电路电力活跃状态时从第一桥接器电路通传至第二桥接器电路的桥接器内事务活跃信号,该信号指示对应于第一桥接器电路自其最后一次处于所述第一桥接器电路电力不活跃状态以来已接收到要传送到第二桥接器电路的一个或多个事务的事务活跃状态;以及
第二桥接器电路由改变为指示事务活跃状态的桥接器内事务活跃信号触发而发起第一桥接器电路和第二桥接器电路到通信打开状态的切换,从而将事务从第一桥接器电路传送第二桥接器电路。
从以下将结合附图阅读的示例的描述中,本技术的其他方面、特征和优点将变得显而易见。
附图说明
图1示意性地示出了包含多个电力域的片上系统集成电路形式的数据处理系统;
图2示意性地示出了用于在两个电力域之间通传事务信号的桥接器的拓扑;以及
图3至图9示意性地示出了图2的桥接器在桥接器的任一侧上的活跃与不活跃状态以及对应于事务是否已经由桥接器传送的不同状态的不同组合中的操作。
具体实施方式
图1示意性地示出了包括多个电力域PD0、PD1、PD2、PD3的、片上系统集成电路形式的数据处理系统2。这些电力域PD0、PD1、PD2、PD3受制于相应的独立电力控制,并且可以在不同的电力状态(例如通、断电、时钟停止、体偏置(body biased)等)之间改变。使用这种单独的电力域PD0、PD1、PD2、PD3有助于降低数据处理系统2的功耗,因为片上系统集成电路中在特定时间点不需要执行处理操作的部分可以置于低电力状态,并随后在实际需要时返回到高电力状态中。不同的电力域PD0、PD1、PD2、PD3可以在不同的电压下、以不同的时钟频率、和/或按照能够合适于它们的特定功能和整体设计方式而异步地进行操作。
为了在域PD0、PD1、PD2、PD3之间通传事务信号,提供了桥接器4、6、8、10、12。这些桥接器可以是单向通传事务信号的桥接器,例如桥接器10或12,或者可以是双向通传事务的桥接器,例如桥接器4、6、8。为了在给定方向上传送事务信号,桥接器可以配备有位于要发送事务信号的域中的桥接器从电路和位于要接收这些事务信号的域中桥接器主电路。这种从/主配置允许适应域边界两侧上的操作之间的差异。双向桥接器可以包括这样的两个布置:其中一个布置用于在第一方向上通传事务信号,另一布置用于在相反方向上通传事务信号。在单向桥接器的情况中以及双向桥接器的情况中皆可使用本技术。
图2示意性地示出了单向桥接器10的拓扑。应当理解,在其他示例实施例中,可以提供两个此类从/主布置,以便于事务信号在任一方向上进行发送。如图2中所示,桥接器10包括位于第一电力域内并且使用第一域电力控制信号与第一域电力控制器18进行通信的第一桥接器电路14。该第一桥接器电路14用于提供桥接器从切片来作为从/主布置的一部分,这是本技术领域技术人员所熟悉的做法。第二桥接器电路16在第二电力域中操作,并使用第二域电力控制信号与第二域电力控制器20进行通信。第二桥接器电路16包括桥接器主切片和桥接器控制电路。桥接器控制电路负责对在第一桥接器电路和第二桥接器电路16之间交换的桥接器内电力控制信号进行的处理中的至少一部分。
来自第一域电力控制器18的第一域电力控制信号用于控制第一桥接器电路14,使得其可以在包括第一桥接器电路电力活跃状态和第一桥接器电路电力不活跃状态的状态下进行操作。当第一域具有要发送到第二域的事务信号时,第一域电力控制器18可以将第一桥接器电路14从第一桥接器电路电力不活跃状态切换到第一桥接器电路电力活跃状态,并且还可以开启或关闭域的电力以用于除使用桥接器之外的用途。
当没有更多的事务信号要发送并希望节省电力时,第一域电力控制器18稍后可以尝试将第一桥接器电路14从处在第一桥接器电路电力活跃状态改变为第一桥接器电路电力不活跃状态。在这种情况下,第一桥接器电路14和第二桥接器电路16应在任一侧执行断电之前通过提供重启或重置到已知状态而被移至静默状态,以便确保不会出现问题。例如,先进先出(FIFO)缓冲器电路可用于存储待传送的事务信号。该FIFO缓冲器可以位于例如桥接器从切片内。这种先进先出缓冲器电路通常将使用写入指针来指示当在第一电力域内接收到下一事务时该事务应被写入何处,以及使用读取指针来指示该下一事务应由第二电力域内的桥接器主切片读取的位置。当将桥接器10从通信打开状态置于通信静默状态时,该过程的一部分是要来确保先进先出缓冲器电路为空,然后将由第一桥接器电路14存储和使用的写入指针值和由第二桥接器电路16存储和使用的读取指针值都重置为预定值(例如零值)。当希望返回至通信打开状态时,这种预定状态(凭此获悉写入指针和读取指针都为零)将有助于确保当新的事务信号存储在先进先出缓冲电路中以及从中读取时正确的操作。
第一域电力控制器18和第二域电力控制器20分别能够将第一桥接器电路14和第二桥接器电路16独立地切换于电力活跃和电力不活跃状态之间。在第一桥接器电路14和第二桥接器电路16之间通传的桥接器间电力控制信号用于根据第一电力域和第二电力域的各自的电力状态以及域之间的事务通信的要求或历史记录所需来确保桥接器10的通信打开状态和桥接器10的通信静默状态之间进行适当转换,如将在下面参考图3至图9进行的进一步讨论。
桥接器内电力控制信号包括桥接器内事务活跃信号(INGRESSQACTIVE),该信号是在第一桥接器电路处于第一桥接器电路电力活跃状态的时候从第一桥接器电路14被通传至第二桥接器电路16,并指示对应于第一桥接器电路14自其最后一次处于第一桥接器电路电力不活跃状态以来已接收到要传送到第二桥接器电路16的一个或多个事务的桥接器的事务活跃状态。这些事务可以尚缓冲于第一桥接器电路14内,或者可以已经被发送到第二桥接器电路16。如果这些事务是第一桥接器电路14自其从第一桥接器电路电力不活跃状态切换到第一桥接器电路电力活跃状态以来首次接收到的,则必须打开第一桥接器电路14和第二桥接器电路16之间的通信,即将桥接器10从通信静默状态移至通信打开状态。该通信打开可以使用通信打开握手信号(INGRESSQREQn、INGRESSQACCEPTn、INGRESSQDENY)来实现,以协调第一桥接器电路14和第二桥接器电路16进行该改变。
图2中所示的桥接器内电力控制信号还包括从事务活跃指示符,其用作指示第一桥接器电路14存储有待发送至第二桥接器电路16的未决事务的事务处理信号。这样的信号可以以诸如拒绝由第二电力域发起的切换至静默状态之类的各种方式或以其他方式来使用,以提供事务未决的唤醒和活跃指示(但实际并不发起事务-因为事务的发起是在处于通信打开状态时通过其他信令利用某一异步安全协议完成的)。一旦桥接器10已经切换到通信打开状态,桥接器内事务活跃信号就不会改变,直到桥接器10切换到通信静默状态。
桥接器内电力控制信号还包括桥接器内静默握手信号(INGRESSQREQn、INGRESSQACCEPTn、INGRESSQDENY),如将在例如图6中所示。
图2中所示的第一电力域和第二电力域可以利用异步的控制时钟信号(例如,具有不同的时钟频率和/或具有不一样的时钟相位)进行操作。
图3示意性地示出了在第二域断电时第一域通电的情况下桥接器内电力控制信号的使用。第一域电力控制器通过使用第一域电力控制信号来交换握手信号而启动,该第一域电力控制信号指示指向第一桥接器电路18的通电请求和对该请求的接受。此时,桥接器内事务活跃信号不改变。此时,第一桥接器电路14和第二桥接器电路16之间的通信保持在通信静默状态中。第一桥接器电路14随后接收它要传送至第二桥接器电路16的第一事务。此时,第一桥接器电路14改变桥接器内事务活跃信号(INGRESSQACTIVE)的信号电平以指示第一桥接器电路14已接收到要传送至第二桥接器电路16的一个或多个事务。事务未决信号(从事务活跃指示符)也被改变以指示待传送的未决信号,并且该事务未决信号被通传经过第二桥接器电路16。桥接器控制电路内的OR或门改变作为第二域电力控制信号的一部分、且指示第二桥接器电路内的事务的活跃的信号(即PWRMQACTIVE信号)的值。该信号触发第二域电力控制器20以将第二桥接器电路16从第二桥接器电路电力不活跃状态切换到第二桥接器电路电力活跃状态,即开启第二桥接器电路16上的电力。当第二桥接器电路16通电时,其用于发起在第二桥接器电路16和第一桥接器电路14之间的通信打开握手信号(即对打开与第一桥接器电路14的通信的请求和对该请求的接受)的交换。当第一桥接器电路14已经接收到打开请求并已经接受该请求时,则通信信道被打开并且已接收的一个或多个事务被发送。在这些事务已被发送之后,从事务活跃指示符(事务未决信号)将改变以指示不再有要发送的未决事务,并且这将通过第二桥接器电路16和第二域电力控制信号来向第二域电力控制器20指示。桥接器内事务活跃信号不改变并保持指示事务活跃状态。
图4示意性地示出了桥接器10在第二电力域(B)已通电的情况下当第一电力域(A)通电时进行的操作。该操作与关于图3所讨论的操作相同,除了这样的情形,其中,第二电力域已经处于通电状态(即第二桥接器电路处于第二桥接器电路电力活跃状态),则当第二桥接器电路接收到桥接器内事务活跃信号改变为指示存在待发送事务的时,第二桥接器电路通过发起通信打开握手操作进行响应,而不必等待第二桥接器电路16通电。
图5示意性地示出了在第二电力域已断电的情况下第一电力域断电时的操作。在这种情况下,第一桥接器电路14从第一电力域控制器18接收静默请求,并且可以立即接受该静默请求并切换到不活跃状态。由于第二电力域(B)已经断电,因此第一电力域和第二电力域之间的通信已处于通信静默状态中,其中第一电桥接器电路14和第二电桥接器电路16都被置于预定状态(例如,FIFO的写入指针和读取指针已归零)。
图6示意性地示出了在第二电力域(B)通电时第一电力域(A)断电的情形中桥接器内电力控制信号的使用。在这种情形中,第一桥接器电路14和第二桥接器电路16之间的通信处于通信打开状态,并且必须在第一电力域断电之前改变到通信静默状态。
如图6中所示,第一桥接器电路14通过将桥接器内事务活跃信号的信号电平改变为低来响应对来自第一域电力控制器18的静默请求的接收(假设没有未决事务存储在第一桥接器电路内,因为在这种未决事务存储在第一桥接器电路内的情况下,静默会被拒绝,这些未决事务由此可被发送)。第二桥接器电路16通过发起如前所述的桥接器内静默握手信号的交换来对桥接器内事务活跃信号的这种变化作出反应。这些桥接器内静默握手信号首先用来阻止第一桥接器电路14接收进一步的事务,随后重置第一桥接器电路14内的写入指针和第二桥接器电路16内的读取指针两者。当第二桥接器电路16内的读取指针被记录为已由于在第一桥接器电路14处接收到指针重置信号而被第一桥接器电路14重置时,第一桥接器电路14随后能够通过将此藉由信号(事务进入静默接受)和(PWRSQACCEPTn)分别向第二桥接器电路16和第一域电力控制器18两者进行告知来接受到静默状态的切换。
图7示意性地示出了当第一电力域断电或者第一电力域虽然通电但没有事务被发送(即,桥接器处于通信静默状态)时第二电力域通电的情形。如图7中所示,由于第一桥接器电路14和第二桥接器电路16之间的通信是静默的(或尚未被开启),所以第二桥接器电路16无需与第一桥接器电路14进行桥接器内电力控制信号交换便能够通电。
图8以类似的方式示出了当第一电力域断电或者没有事务被发送时第二电力域断电的情形。在这种情况中,无需交换桥接器内电力控制信号,第二桥接器电路便能够指示对静默请求的接受,因为第一桥接器电路14和第二桥接器电路16之间的通信已被静默。
图9示意性地示出了当第一电力域通电并且已发送了事务时第二电力域断电的情形。该情形是在通信信道处于通信打开状态的前提下。这种情形可以通过高电平的桥接器内事务活跃信号来指示,该高电平的桥接器内事务活跃信号指示自第一桥接器电路14最后一次处于其第一桥接器电路电力不活跃状态以来一个或多个事务已从第一桥接器电路14被发送至第二桥接器电路16。
如图9中所示,第二桥接器电路16接收来自第二电力控制器20的静默请求,继而触发第二桥接器电路16和第一桥接器电路14之间的桥接器内静默握手信号的交换,遵循如图6中示出的相同顺序。这使得第二桥接器电路内的读取指针和第一桥接器电路14内的写入指针重置,从而在静默请求被第一桥接器电路14接受之前将桥接器置于预定状态。应注意到,此时第一桥接器电路14尚未断电,仅通信信道从通信打开状态变为通信静默状态。更一般地,桥接器内电力控制信号的交换允许通信信道在打开状态和静默状态之间改变,而与桥接器的任一侧上的任一状态中的电力活跃或电力不活跃状态无关,从而以简化的方式促进对单独电力域进行独立的电力管理。
虽然已经参考附图详细描述了本发明的说明性实施例,但是应该理解,本发明不限于这些精确的实施例,并且可以由本领域的技术人员在不脱离由所附权利要求限定的本发明的范围和精神的情况下,实现其中的各种改变和修改。
Claims (24)
1.一种用于处理数据的装置,包括:
第一电力域;
第二电力域;以及
桥接器,用于将事务信号从所述第一电力域通传到所述第二电力域,并且包括:
第一桥接器电路,其在所述第一电力域内并且使用与第一域电力控制器通信的第一域电力控制信号在第一桥接器电路电力活跃状态和第一桥接器电路电力不活跃状态之间切换;
第二桥接器电路,其在所述第二电力域内并且使用与第二域电力控制器通信的第二域电力控制信号在第二桥接器电路电力活跃状态和第二桥接器电路电力不活跃状态之间切换;其中
所述第一桥接器电路和所述第二桥接器电路使用桥接器内控制信号进行通信;
所述桥接器内电力控制信号包括在所述第一桥接器电路处于所述第一桥接器电路电力活跃状态时从所述第一桥接器电路通传至所述第二桥接器电路的桥接器内事务活跃信号,该信号指示对应于所述第一桥接器电路自其最后一次处于所述第一桥接器电路电力不活跃状态以来已接收到要传送到所述第二桥接器电路的一个或多个事务的事务活跃状态,以及
所述第二桥接器电路由改变为指示所述事务活跃状态的所述桥接器内事务活跃信号触发而发起所述第一桥接器电路和所述第二桥接器电路到通信打开状态的切换,从而将事务从所述第一桥接器电路传送所述第二桥接器电路。
2.如权利要求1所述的装置,其中,当所述第一桥接器电路和所述第二桥接器电路处于所述通信打开状态时,所述桥接器内事务活跃信号保持指示所述事务活跃状态。
3.如权利要求1所述的装置,其中,所述桥接器内控制信号包括协调所述第一桥接器电路和所述第二桥接器电路切换到所述通信打开状态的桥接器内通信打开握手信号。
4.如权利要求3所述的装置,其中,所述桥接器内通信打开握手信号包括从所述第二桥接器电路被发送至所述第一桥接器电路的通信打开请求信号以及从所述第一桥接器电路被发送至所述第二桥接器电路的通信打开接受信号,该通信打开请求信号触发所述第一桥接器电路切换到所述通信打开状态,该通信打开接受信号指示所述第一桥接器电路已切换到所述通信打开状态。
5.如权利要求3所述的装置,其中,当所述第一桥接器电路和所述第二桥接器电路处于所述通信打开状态时,开始所述一个或多个事务的传送。
6.如权利要求1所述的装置,其中,当所述第二桥接器电路处于所述第二桥接器电路电力不活跃状态并且所述桥接器内事务活跃信号改变为指示所述事务活跃状态时,所述第二域电力控制器被触发以将所述第二桥接器电路切换到所述第二桥接器电路电力活跃状态。
7.如权利要求1所述的装置,其中,所述桥接器内控制信号包括协调所述第一桥接器电路和所述第二桥接器电路从所述通信开路状态切换到通信静默状态的桥接器内静默握手信号。
8.如权利要求7所述的装置,其中,响应于当所述第一桥接器电路和所述第二桥接器电路处于所述通信打开状态时在所述第一电力域内发起的静默请求,所述第一桥接器电路将所述桥接器内事务活跃信号从指示所述事务活跃状态改变为指示事务不活跃状态。
9.如权利要求8所述的装置,其中,在所述第一电力域内发起的所述静默请求从所述第一域电力控制器被发送到所述第一桥接器电路。
10.如权利要求8所述的装置,其中,当所述桥接器内事务活跃信号从指示所述事务活跃状态改变为指示所述事务不活跃状态时,所述第二桥接器电路发起所述桥接器内静默握手信号的发送。
11.如权利要求7所述的装置,其中,响应于当所述第一桥接器电路和所述第二桥接器电路处于所述通信打开状态时在所述第二电力域内发起的静默请求,所述第二桥接器电路发起所述桥接器内静默握手信号的发送。
12.如权利要求7所述的装置,其中,所述桥接器内静默握手信号包括从所述第二桥接器电路发送到所述第一桥接器电路的触发所述第一桥接器电路切换到所述通信静默状态的静默请求信号和从所述第一桥接器电路发送到所述第二桥接器电路的指示所述第一桥接器电路已切换到所述通信静默状态的静默接受信号。
13.如权利要求12所述的装置,其中,所述桥接器内控制信号包括从所述第一桥接器电路发送到所述第二桥接器电路的静默拒绝信号,该静默拒绝信号指示当所述第一桥接器电路存储有一个或多个事务时对到所述通信静默状态的切换的拒绝。
14.如权利要求7所述的装置,其中,在完成切换到所述通信静默状态之前,所述第一桥接器电路和所述第二桥接器电路被移至相应的预定状态。
15.如权利要求14所述的装置,其中,
所述第一桥接器电路包括先进先出缓冲器,用于在所述一个或多个未决事务被发送至所述第二桥接器电路之前存储所述一个或多个未决事务并具有由所述第一桥接器电路存储的写入指针和由所述第二桥接器电路存储的读取指针;以及
所述相应的预定状态对应于所述写入指针和所述读取指针的重置。
16.如权利要求15所述的装置,其中,所述写入指针和所述读取指针被重置为零值。
17.如权利要求1所述的装置,其中,所述第一域电力控制信号和所述第二域电力控制信号基于所述桥接器内的未决事务的存在并独立于所述第一桥接器电路和所述第二桥接器电路是否处于所述通信打开状态来分别指示所述第一桥接器电路和所述第二桥接器电路中的活跃性。
18.如权利要求1所述的装置,其中,所述桥接器内控制信号包括从所述第一桥接器电路被发送至所述第二桥接器电路的指示存储于所述第一桥接器电路内并有待发送至所述第二桥接器电路的未决事务的存在的事务未决信号。
19.如权利要求1所述的装置,其中,所述第一桥接器电路包括桥接器从电路,所述第二桥接器电路包括桥接器主电路,并且所述桥接器主电路控制事务从所述桥接器从电路被通传至所述桥接器主电路的信号传送时序。
20.如权利要求1所述的装置,其中,当自所述第一桥接器电路最后一次处于所述第一桥接器电路电力不活跃状态以来并没有事务从所述第一桥接器电路被发送到所述第二桥接器时,所述第一桥接器电路和所述第二桥接器电路分别接受从所述第一域电力控制器和所述第二域电力控制器接收到的静默请求,而不交换桥接器内控制信号。
21.如权利要求1所述的装置,其中,所述第一电力域相对于所述第二电力域异步地操作。
22.如权利要求1所述的装置,其中,所述第一电力域和所述第二电力域是片上系统集成电路的部分。
23.一种用于处理数据的装置,包括:
第一电力域;
第二电力域;以及
用于将事务信号从所述第一电力域通传到所述第二电力域的装置,并且包括:
第一桥接器装置,其在所述第一电力域内,用于将所述事务信号发送到所述第二电力域并且使用与第一域电力控制器通信的第一域电力控制信号在第一桥接器装置电力活跃状态和第一桥接器装置电力不活跃状态之间切换;
第二桥接器装置,其在所述第二电力域内,用于接收所述事务信号并且使用与第二域电力控制器通信的第二域电力控制信号在第二桥接器装置电力活跃状态和第二桥接器装置电力不活跃状态之间切换;其中
所述第一桥接器装置和所述第二桥接器装置使用桥接器内控制信号进行通信;
所述桥接器内电力控制信号包括在所述第一桥接器装置处于所述第一桥接器装置电力活跃状态时从所述第一桥接器装置通传至所述第二桥接器装置的桥接器内事务活跃信号,该信号指示对应于所述第一桥接器装置自其最后一次处于所述第一桥接器装置电力不活跃状态以来已接收到要传送到所述第二桥接器装置的一个或多个事务的事务活跃状态;以及
所述第二桥接器装置由改变为指示所述事务活跃状态的所述桥接器内事务活跃信号触发而发起所述第一桥接器装置和所述第二桥接器装置到通信打开状态的切换,从而将事务从所述第一桥接器装置传送所述第二桥接器装置。
24.一种操作用于处理数据并具有第一电力域和第二电力域的装置的方法,所述方法包括:
利用桥接器将事务信号从所述第一电力域通传至所述第二电力域;
使用所述桥接器内的第一桥接器电路向所述第二电力域发送所述事务信号;
使用与第一域电力控制器通信的第一域电力控制信号,使所述第一桥接器电路在第一桥接器电路电力活跃状态和第一桥接器电路电力不活跃状态之间切换;
使用所述桥接器内的第二桥接器电路从所述第一电力域接收所述事务信号;
使用与第二域电力控制器通信的第二域电力控制信号,使所述第二桥接器电路在第二桥接器电路电力活跃状态和第二桥接器电路电力不活跃状态之间切换;其中
所述桥接器内电力控制信号包括在所述第一桥接器电路处于所述第一桥接器电路电力活跃状态时从所述第一桥接器电路通传至所述第二桥接器电路的桥接器内事务活跃信号,该信号指示对应于所述第一桥接器电路自其最后一次处于所述第一桥接器电路电力不活跃状态以来已接收到要传送到所述第二桥接器电路的一个或多个事务的事务活跃状态;以及
所述第二桥接器电路由改变为指示所述事务活跃状态的所述桥接器内事务活跃信号触发而发起所述第一桥接器电路和所述第二桥接器电路到通信打开状态的切换,从而将事务从所述第一桥接器电路传送所述第二桥接器电路。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/835,616 | 2017-12-08 | ||
US15/835,616 US10725955B2 (en) | 2017-12-08 | 2017-12-08 | Power control of inter-domain transaction bridge |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110032260A CN110032260A (zh) | 2019-07-19 |
CN110032260B true CN110032260B (zh) | 2024-05-07 |
Family
ID=66696873
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811449575.6A Active CN110032260B (zh) | 2017-12-08 | 2018-11-29 | 用于数据处理的装置和方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10725955B2 (zh) |
CN (1) | CN110032260B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IL315283A (en) | 2018-03-30 | 2024-10-01 | Google Llc | Mediation parts of transactions in ritualistic channels attributed to connection |
US20190302861A1 (en) | 2018-03-30 | 2019-10-03 | Provino Technologies, Inc. | Protocol level control for system on a chip (soc) agent reset and power management |
US11262834B1 (en) * | 2021-01-14 | 2022-03-01 | Arm Limited | Data processing system and method for monitoring system properties |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201333662A (zh) * | 2011-10-31 | 2013-08-16 | Intel Corp | 控制處理器之渦輪加速模式頻率的技術 |
CN106796561A (zh) * | 2014-09-12 | 2017-05-31 | 高通股份有限公司 | 将强有序写入事务桥接到弱有序域中的装置和相关设备、方法和计算机可读媒体 |
TW201729034A (zh) * | 2015-12-18 | 2017-08-16 | 英特爾Ip公司 | 用於極端深度睡眠狀態之安全機制 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7191293B2 (en) * | 2004-03-16 | 2007-03-13 | Arm Limited | Recovering pending trace data within a data processing system |
US8868941B2 (en) * | 2011-09-19 | 2014-10-21 | Sonics, Inc. | Apparatus and methods for an interconnect power manager |
US9727114B2 (en) * | 2014-09-25 | 2017-08-08 | Telefonaktiebolaget L M Ericsson (Publ) | HW-controlled power domains with automatic power-on request |
US9785211B2 (en) * | 2015-02-13 | 2017-10-10 | Qualcomm Incorporated | Independent power collapse methodology |
-
2017
- 2017-12-08 US US15/835,616 patent/US10725955B2/en active Active
-
2018
- 2018-11-29 CN CN201811449575.6A patent/CN110032260B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201333662A (zh) * | 2011-10-31 | 2013-08-16 | Intel Corp | 控制處理器之渦輪加速模式頻率的技術 |
CN106796561A (zh) * | 2014-09-12 | 2017-05-31 | 高通股份有限公司 | 将强有序写入事务桥接到弱有序域中的装置和相关设备、方法和计算机可读媒体 |
TW201729034A (zh) * | 2015-12-18 | 2017-08-16 | 英特爾Ip公司 | 用於極端深度睡眠狀態之安全機制 |
Also Published As
Publication number | Publication date |
---|---|
CN110032260A (zh) | 2019-07-19 |
US20190179790A1 (en) | 2019-06-13 |
US10725955B2 (en) | 2020-07-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110032260B (zh) | 用于数据处理的装置和方法 | |
US6101329A (en) | System for comparing counter blocks and flag registers to determine whether FIFO buffer can send or receive data | |
US8775699B2 (en) | Read stacking for data processor interface | |
US6003105A (en) | Long-haul PCI-to-PCI bridge | |
US5602878A (en) | Method of delivering stable data across an asynchronous interface | |
US9489307B2 (en) | Multi domain bridge with auto snoop response | |
US8977882B2 (en) | System for data transfer between asynchronous clock domains | |
US7409567B2 (en) | Devices with reciprocal wake-up function from the standby mode | |
US9557802B2 (en) | Method of controlling SDIO device and related SDIO system and SDIO device | |
US8630358B2 (en) | Data packet flow control across an asynchronous clock domain boundary | |
US10048893B2 (en) | Clock/power-domain crossing circuit with asynchronous FIFO and independent transmitter and receiver sides | |
CN103797435A (zh) | 用于控制两个集成电路之间的事务交换的方法 | |
CN107750358B (zh) | 数据处理方法 | |
US20110283116A1 (en) | Storage controller and power saving method | |
US20100268897A1 (en) | Memory device and memory device controller | |
CN110888831B (zh) | 一种多电源域异步通信装置 | |
US20090228733A1 (en) | Power Management On sRIO Endpoint | |
GB2521035A (en) | A synchronous bridge circuitry and a method of transferring data using asynchronous bridge circuitry | |
US7137029B2 (en) | Information processor | |
US6877052B1 (en) | System and method for improved half-duplex bus performance | |
JP2001101128A (ja) | データ処理装置 | |
KR102112251B1 (ko) | 인터커넥트 회로의 리셋 방법 및 이를 위한 장치 | |
KR930703776A (ko) | 패킷 전송 시스템과, 데이타 버스 및 전용 제어 라인 모두를 활용하는 방법 | |
US11216061B2 (en) | Methods and apparatus for interfacing between power domains | |
JP2008282128A (ja) | 外部に接続される電子機器の動作を制御するインタフェースコントローラ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |